KR20090007780A - 무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치, 시스템 및 무선 접속 구조체를 갖는 집적 회로 패키지의 제조 방법 - Google Patents
무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치, 시스템 및 무선 접속 구조체를 갖는 집적 회로 패키지의 제조 방법 Download PDFInfo
- Publication number
- KR20090007780A KR20090007780A KR1020087029352A KR20087029352A KR20090007780A KR 20090007780 A KR20090007780 A KR 20090007780A KR 1020087029352 A KR1020087029352 A KR 1020087029352A KR 20087029352 A KR20087029352 A KR 20087029352A KR 20090007780 A KR20090007780 A KR 20090007780A
- Authority
- KR
- South Korea
- Prior art keywords
- die
- bond pad
- support
- integrated circuit
- circuit package
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 49
- 239000004020 conductor Substances 0.000 claims abstract description 13
- 229910000679 solder Inorganic materials 0.000 claims description 18
- 238000004519 manufacturing process Methods 0.000 claims description 9
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 3
- 229910052802 copper Inorganic materials 0.000 claims description 3
- 239000010949 copper Substances 0.000 claims description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 2
- 238000002844 melting Methods 0.000 claims description 2
- 230000008018 melting Effects 0.000 claims description 2
- 239000002184 metal Substances 0.000 claims description 2
- 229910052751 metal Inorganic materials 0.000 claims description 2
- 229910052709 silver Inorganic materials 0.000 claims description 2
- 239000004332 silver Substances 0.000 claims description 2
- 230000008878 coupling Effects 0.000 claims 9
- 238000010168 coupling process Methods 0.000 claims 9
- 238000005859 coupling reaction Methods 0.000 claims 9
- 239000000463 material Substances 0.000 description 11
- 239000003989 dielectric material Substances 0.000 description 6
- 238000000151 deposition Methods 0.000 description 3
- 238000005553 drilling Methods 0.000 description 3
- 230000008054 signal transmission Effects 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000009736 wetting Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/50—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L24/09—Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/25—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/43—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/60—Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
- H01L2021/60007—Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/2401—Structure
- H01L2224/24011—Deposited, e.g. MCM-D type
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/2405—Shape
- H01L2224/24051—Conformal with the semiconductor or solid-state device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/24145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/24221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/24225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/24226—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/2499—Auxiliary members for HDI interconnects, e.g. spacers, alignment aids
- H01L2224/24996—Auxiliary members for HDI interconnects, e.g. spacers, alignment aids being formed on an item to be connected not being a semiconductor or solid-state body
- H01L2224/24998—Reinforcing structures, e.g. ramp-like support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/43—Manufacturing methods
- H01L2224/435—Modification of a pre-existing material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/43—Manufacturing methods
- H01L2224/43985—Methods of manufacturing wire connectors involving a specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
- H01L2224/82007—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI] involving a permanent auxiliary member being left in the finished device, e.g. aids for holding or protecting a build-up interconnect during or after the bonding process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
- H01L2224/82009—Pre-treatment of the connector or the bonding area
- H01L2224/8203—Reshaping, e.g. forming vias
- H01L2224/82035—Reshaping, e.g. forming vias by heating means
- H01L2224/82039—Reshaping, e.g. forming vias by heating means using a laser
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
- H01L2224/82009—Pre-treatment of the connector or the bonding area
- H01L2224/8203—Reshaping, e.g. forming vias
- H01L2224/82047—Reshaping, e.g. forming vias by mechanical means, e.g. severing, pressing, stamping
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8512—Aligning
- H01L2224/85136—Aligning involving guiding structures, e.g. spacers or supporting members
- H01L2224/85138—Aligning involving guiding structures, e.g. spacers or supporting members the guiding structures being at least partially left in the finished device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/858—Bonding techniques
- H01L2224/85801—Soldering or alloying
- H01L2224/85815—Reflow soldering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92244—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06506—Wire or wire-like electrical connections between devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/0651—Wire or wire-like electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06524—Electrical connections formed on device or on substrate, e.g. a deposited or grown layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06527—Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06551—Conductive connections on the side of the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06568—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06582—Housing for the assembly, e.g. chip scale package [CSP]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00011—Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01002—Helium [He]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1433—Application-specific integrated circuit [ASIC]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30105—Capacitance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30107—Inductance
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Wire Bonding (AREA)
Abstract
본 발명의 일부 실시예는 지지부와 지지부에 부착된 적어도 하나의 다이 사이의 접속 구조체를 포함한다. 다이는 다이의 표면 상에 복수의 다이 본드 패드를 포함한다. 접속 구조체는 복수의 비아와 그루브의 결합부를 포함한다. 비아와 그루브의 결합부 내에 전도성 재료가 형성되어 다이 본드 패드와 지지부 상의 본드 패드 사이에서 접속을 제공한다. 그외 다른 실시예들이 기술되고 청구되었다.
Description
본 발명의 실시예는 집적 회로 패키징에 관한 것으로, 보다 구체적으로는 집적 회로 패키지 내의 배선 접속부(wiring connections)에 관한 것이다.
컴퓨터 및 전자 디바이스는 일반적으로 집적 회로(IC) 패키지를 포함한다. IC 패키지는 종종 IC 패키지의 기반 또는 지지부 상에 장착된 다이를 구비할 수 있다. 다이는 전기적 기능을 수행하는 회로를 포함할 수 있다.
일부 IC 패키지는 다이 내의 회로로/로부터 전기 신호가 전송되도록 다이와 지지부 사이에 연결된 금 또는 구리 와이어를 구비한다.
일부 경우에서, 너무 많은 와이어는 원치 않는 신호 간섭, 배선 재료 비용의 증가, 와이어를 보호하는 패키지 크기의 증가, 와이어 사이에서의 단락 가능성 증가를 발생시킬 수 있으며, 제조 프로세스를 복잡하게 할 수 있다.
도 1 내지 3은 본 발명의 실시예에 따른 접속 구조체와 다이를 구비하는 장치를 도시한 도면,
도 4는 본 발명의 다른 실시예에 따른 접속 구조체와 다이를 구비하는 장치를 도시한 도면,
도 5 내지 7은 본 발명의 실시예에 따른 접속 구조체와 다이 적층(stack)을 구비하는 장치를 도시한 도면,
도 8 내지 14는 본 발명의 실시예에 따른 접속 구조체를 형성하는 다양한 프로세스를 도시한 도면,
도 15는 본 발명의 실시예에 따른 방법을 도시한 순서도,
도 16은 본 발명의 실시예에 따른 시스템을 도시한 도면.
도 1 내지 도 3은 본 발명의 실시예에 따른 접속 구조체(110)와 다이(101)를 구비하는 장치(100)를 도시한다. 도 1은 도 2에 도시된 장치(100)의 상면도의 단면선(1-1)에 따른 단면에 기초한 장치(100)의 단면도를 도시한다. 도 3은 비아와 그루브의 결합부(a via and groove combination)의 세부사항을 도시하는 장치(100)의 일부분의 3차원 도면이다. 도 1 및 2의 장치(100)의 다이(101)는 프로세서, 메모리 디바이스, 통신 디바이스, 또는 이들의 몇몇 조합과 같은 반도체 디바이스의 기능을 수행하는 회로를 포함할 수 있다. 장치(100)는 IC 패키지의 일부일 수 있다. 몇 몇 실시예에서, 장치(100)는 컴퓨터 또는 휴대폰과 같은 시스템 또는 디바이스 내에 존재할 수 있다. 도 1에서, 접속 구조체(110)는 다이(101)로의/로부터의 신호의 전송을 가능케 한다.
명확성을 위해, 본 명세서에 기술된 일부 구조(예로서, 도 1의 다이(101))는 이러한 구조가 단면도에 도시되었을 때 단면선 심볼(평행선) 대신 실선으로 도시될 수 있다. 또한 명확성을 위해, 본 명세서에 기술된 일부 구조(예로서, 도 2의 다이(101))는 이러한 구조가 평면도에 도시되었을 때 숨은 줄(hidden line) 심볼(점선) 대신 실선으로 도시될 수 있다. 도 1에서, 장치(100)는 다이(101)를 지지부(120)에 부착시키는 부착부(attachment)(131)를 포함한다. 부착부(131)는 점착성 재료를 포함할 수 있다. 지지부(120)는 장치(100)가 배치될 수 있는 IC 패키지의 기판일 수 있다. 도 1 내지 3에 도시된 바와 같이, 접속 구조체(110)는 다이(101), 비아(141), 비아(148), 그루브(147), 및 전도성 세그먼트(151), 전도성 세그먼트(158), 전도성 세그먼트(151, 158)를 브릿징하는 전도성 세그먼트(157)를 구비하는 접속부(150)의 적어도 일부를 커버하는 유전층(199)을 포함한다.
도 3은 도 1의 접속부(150)가 형성되기 이전의, 비아(141, 148) 및 그루브(147)를 포함하는 비아와 그루브의 결합부의 세부사항을 도시한 장치(100)의 일부(133)의 3차원 도면이다. 접속부(150)가 형성된 후(도 1), 접속부(150)의 전도성 재료는 비아(141, 148) 및 그루브(147)를 충진한다. 일부 실시예에서, 접속부(150)의 전도성 재료는 금속을 포함한다. 접속부(150)는 다이(101)의 표면(104) 상의 다이 본드 패드(111)를 지지부(120)의 표면(124) 상의 지지부 본드 패드(128)에 연결 하여 다이 본드 패드(111)와 지지부 본드 패드(128) 사이의 전기 신호 전송을 가능케 한다. 지지부 본드 패드(128)는 다이(101) 내의 회로와 다른 구성요소 사이에서의 신호의 전송을 가능케 하도록 다른 구성요소에 연결될 수 있다.
도 2에 도시된 바와 같이, 다이(101)는 표면(104) 상에 복수의 다이 본드 패드(111)를 포함하고, 지지부(120)는 표면(124) 상에 복수의 지지부 본드 패드(128)를 포함한다. 도 2의 다이 본드 패드(111)와 지지부 본드 패드(128)의 개수 및 배치가 예시적으로 도시되었다. 일부 실시예에서, 다이 본드 패드(111) 및 지지부 본드 패드(128)의 개수 및 배치는 도 2의 것과 다를 수 있다. 예를 들어, 다이(101) 및 지지부(120)는 도 2에 도시된 바와 같은 네 개의 에지 모두의 위에 본드 패드를 갖는 대신 오직 두 개의 에지 상에만 본드 패드를 가질 수도 있다.
도 2는 다이 본드 패드(111)와 지지부 본드 패드(128)의 각각의 직경이 비아(141, 148)의 각 직경보다 큰 예시를 도시한다. 일부 실시예에서, 다이 본드 패드(111) 및 지지부 본드 패드(128)의 각각의 직경은 비아(141, 148)의 각각의 직경보다 작거나 또는 동일할 수 있다.
도 1은 그루브(147)와 전도성 세그먼트가 지지부(120)의 표면(124)에 대해 각도를 갖도록 지지부(120)의 표면(124)과 각을 이루는 유전층(199)의 표면(114)을 도시한다. 일부 실시예에서, 유전층(199)의 표면(114)은 그루브(147)와 전도성 세그먼트가 지지부(120)의 표면(124)에 대해 실질적으로 평행하도록, 지지부(120)의 표면(124)에 대해 실질적으로 평행할 수 있다.
도 4는 본 발명의 다른 실시예에 따른 접속 구조체(410)를 갖는 장치(400)를 도시한다. 도 4에 도시된 바와 같이, 접속 구조체(410)는 접속부(450)의 그루브(447)와 전도성 세그먼트(457)가 지지부(420)의 표면(424)에 실질적으로 평행하도록 지지부(420)의 표면(424)에 실질적으로 평행한 표면(414)을 포함할 수 있다.
도 5 내지 7은 본 발명의 실시예에 따른 접속 구조체(510) 및 다이 적층(570)을 구비하는 장치(500)를 도시한다. 도 5는 도 6에 도시된 장치(500)의 상면도의 단면선(5-5)에 따른 단면에 기초한 장치(500)의 단면도를 도시한다. 도 7은 비아와 그루브의 결합부의 세부사항을 도시한 장치(500)의 일부의 3차원 도면이다. 장치(500)는 IC 패키지의 일부분일 수 있다.
도 5에 도시된 바와 같이, 다이 적층(570)은 지지부(520) 상의 적층 내에 배열된 다이(501, 502, 503)를 포함한다. 다이(501, 502, 503)는 상응하는 다이 본드 패드(511, 512, 513)를 포함한다. 부착부(531, 532, 533)는 다이(501, 502, 503)를 서로 그리고 지지부(520)에 부착시킨다. 접속 구조체(510)는 다이(501, 502, 503)와, 다이 본드 패드(511, 512, 513) 및 지지부(520)의 표면(524) 상의 지지부 본드 패드(528)에 연결된 전도성 세그먼트(551, 552, 553, 557, 558)를 포함하는 접속부(550)의 적어도 일부를 커버하는 유전층(599)을 포함한다. 전도성 세그먼트(551, 552, 553, 557, 558)는 도 7에 세부사항이 도시된 비아와 그루브의 결합부 내에 형성된다. 도 7은 도 5의 접속부(550)가 형성되기 이전의 비아(541, 542, 543, 548)와 그루브(547)를 포함하는 비아와 그루브의 결합부를 도시한다. 접속부(550)가 형성된 후(도 5), 접속부(550)의 전도성 재료는 전도성 세그먼트(551, 552, 553, 558)를 형성하도록 비아(541, 542, 543, 548)를 충진한다. 접속부(550)의 전도성 재료는 또한 전도성 세그먼트(551, 552, 553, 558)를 브릿징하는 전도성 세그먼트(557)를 형성하도록 그루브(547)를 충진한다. 도 5는 장치(500)가 세 개의 다이를 포함하는 예시를 도시한다. 일부 실시예에서, 장치(500)의 다이의 개수는 변화할 수 있다. 예를 들어, 장치(500)의 다이의 개수는 두 개 이상일 수 있다.
도 8 내지 14는 본 발명의 실시예에 따른 접속 구조체를 형성하는 다수의 프로세스를 도시한다.
도 8은 지지부(820) 상에 적층된 다이(801, 802, 803)를 구비하는 다이 적층(870)을 도시한다. 다이(801, 802, 803)는 상응하는 다이 본드 패드(811, 812, 813)를 포함한다. 지지부(820)는 지지부 표면(824) 상의 지지부 본드 패드(828)를 포함한다. 다이 적층(870)은 다이와 지지부(820) 사이에 부착부(예로서, 접착제)를 포함할 수 있다. 부착부는 도 8로부터 생략되었다. 일부 실시예에서, 다이(801, 802, 803) 중 하나 이상은 300㎛보다 작은 별개의 다이 두께를 가질 수 있다. 일부 실시예에서, 다이(801, 802, 803)의 비교적 작은 다이 두께는 본 명세서에서 기술되는 설명에 따라 접속 구조체의 형성을 강화할 수 있다.
도 9는 지지부(820)의 표면 영역(821)과 다이(801, 802, 803) 상에 형성된 유전층(899)을 도시한다. 도 9에 도시된 바와 같이, 유전체 재료(899)는 다이(801, 802, 803) 및 지지부 영역(821)을 커버한다. 유전층(899)은 다이(801, 802, 803)와, 지지부(820)의 지지부 영역(821) 상에 유전체 재료를 증착함으로써 형성될 수 있다. 일부 실시예에서, 유전층(899)을 형성하기 위해 유전체 재료를 증착하는 것은 다이(801, 802, 803)와 지지부 영역(821)을 유전체 재료로 코팅하는 것을 포함 할 수 있다. 다른 실시예에서, 유전층(899)을 형성하기 위해 유전체 재료를 증착하는 것은 다이(801, 802, 803) 및 지지부 영역(821)을 유전체 재료로 몰딩하는 것을 포함할 수 있다. 다른 기술들이 유전층(899)을 형성하는 데에 사용될 수 있다.
도 10은 유전층(899) 내에 형성된 복수의 비아(841, 842, 843, 848)를 도시한다. 비아(841, 842, 843, 848)는 기판 표면(824)에 실질적으로 직교한다. 도 10에 도시된 바와 같이, 비아(841, 842, 843, 848)는 다이 본드 패드(811, 812, 813) 및 지지부 본드 패드(818) 위에 형성되어 다이 본드 패드(811, 812, 813) 및 지지부 본드 패드(818)의 각각에 대한 접속을 제공한다. 이러한 접속은 후속하는 프로세스에서 다이 본드 패드(811, 812, 813) 및 지지부 본드 패드(828)로의 접속부를 허용한다. 일부 실시예에서, 비아(841, 842, 843, 848)는 유전층(899)에 레이저를 가함으로써 형성될 수 있다. 다른 실시예에서, 비아(841, 842, 843, 848)는 유전층(899)을 기계적으로 드릴링함으로써 형성될 수 있다. 예로서, 비아(841, 842, 843, 848)를 형성하기 위해 유전층(899)을 드릴링하도록 드릴 비트(drill bits)가 사용될 수 있다. 일부 다른 실시예에서, 비아(841, 842, 843, 848)를 형성하도록 유전층(899)의 일부를 제거하는 데에 리소그래피 기술이 사용될 수 있다. 다른 기술들이 비아(841, 842, 843, 848)를 형성하는 데에 사용될 수 있다.
도 11은 비아(841, 842, 843, 848)가 형성된 후의 유전층(899)의 일부의 3차원도이다.
도 12는 유전층(899) 내에서 비아(841, 842, 843, 848) 위에 형성된 그루브(847)를 도시한다. 비아(841, 842, 843, 848) 및 그루브(847)는 비아와 그루브의 결합부를 형성한다. 일부 실시예에서, 그루브(847)는 유전층(899)에 레이저를 가함으로써 형성될 수 있다. 다른 실시예에서, 그루브(847)는 유전층(899)을 기계적으로 드릴링함으로써 형성될 수 있다. 예를 들어, 그루브(847)를 형성하도록 유전층(899)을 드릴링하는 데에 드릴 비트가 사용될 수 있다. 일부 다른 실시예에서, 그루브(847)를 형성하도록 유전층(899)의 일부를 제거하는 데에 리소그래피 기술이 사용될 수 있다. 다른 기술들이 그루브(847)를 형성하는 데에 사용될 수 있다.
도 12는 또한 솔더 볼(1266)이 그루브(847) 내에 배치되거나, 비아(841, 842, 843, 848) 내에 배치되거나 또는 그루브(847)와 비아(841, 842, 843, 848) 모두에 배치될 수 있도록 솔더 볼(1266)이 삽입된 예시를 도시한다. 후속하는 프로세스는 솔더 볼(1266)을 융해시켜, 솔더 볼(1266)이 비아(841, 842, 843, 848) 및 그루브(847)를 충진함으로써 전도성 접속부를 형성하도록 할 수 있다. 일부 실시예에서, 솔더 볼(1266) 대신, 볼 형태 외의 다른 형태를 갖는 솔더 재료가 그루브(847) 내에 배치될 수 있다. 후속하는 프로세스에서 솔더 재료를 융해시켜, 솔더 재료가 비아(841, 842, 843, 848)와 그루브(847)를 충진함으로써 전도성 접속부를 형성하도록 할 수 있다.
도 11 및 12에 도시된 프로세스에서, 레이저, 기계적 드릴링 및 리소그래피와 같은 기술들 중 하나 이상이 비아(841, 842, 843, 848)와 그루브(847)를 형성하는 데에 사용될 수 있다.
도 13은 비아(841, 842, 843, 848) 및 그루브(847)의 형성 후의 유전층(899)을 도시한다.
도 14는 접속 구조체(1410)를 구비하는 장치(1400)를 도시한다. 접속 구조체(1410)는 유전층(899)과, 다이 본드 패드(811, 812, 813)를 지지부 본드 패드(828)로 연결시키는 접속부(1450)를 포함한다. 일부 실시예에서, 접속부(1450)는 그루브(847)와 비아(841, 842, 843, 848) 내에 솔더 볼(1266)(도 12)과 같은 솔더 볼을 배치하고, 솔더 볼(1266)이 비아(841, 842, 843, 848)와 그루브(847)을 충진하여 접속부(1450)를 형성할 수 있도록 솔더 볼(1266)을 융해시킴으로써 형성될 수 있다. 접속부(1450)를 형성하는 데에 솔더 볼이 사용되는 실시예에서, 그루브(847)와 비아(841, 842, 843, 848)를 처리하여 솔더 습윤을 향상시키도록 유동체(flux)를 사용할 수 있다. 다른 실시예에서, 전도성 페이스트가 배치되고, 인쇄되며, 그루브(847)와 비아(841, 842, 843, 848) 상에 압착되어 접속부(1450)를 형성할 수 있다. 전도성 페이스트의 경화 또는 베이킹이 수행될 수 있다. 전도성 페이스트는 단일 재료 또는 두 개 이상의 재료들의 조합일 수 있다. 예를 들어, 전도성 페이스트는 구리 페이스트, 주석과 은 페이스트의 조합물, 솔더 페이스트, 또는 다른 전도성 페이스트 재료일 수 있다. 다른 기술들이 그루브(847)와 비아(841, 842, 843, 848)를 전도성 재료로 충진하여 접속부(1450)를 형성하는 데에 사용될 수 있다. 도 14에 도시된 바와 같이, 접속부(1450)는 비아(841, 842, 843, 848) 내부에 형성되고 다이 본드 패드(811, 812, 813)와 지지부 본드 패드(828)에 연결된 전도성 세그먼트(1451, 1452, 1453, 1458) 및 그루브(847) 내에 형성되고 전도성 세그먼트(1451, 1452, 1453, 1458)를 브릿징하는 전도성 세그먼트(1457)를 포함한다. 전도성 세그먼트(1451, 1452, 1453, 1458)는 지지부 표면(824)에 실질적으로 직교할 수 있다. 도 14의 장치(1400)는 IC 패키지의 일부분일 수 있다.
도 8 내지 14에 도시된 바와 같이, 접속부(1450)(도 14)가 형성되기 이전에 그루브(847)와 비아(841, 842, 843, 848)가 이미 형성되었기 때문에(도 13), 접속부(1450)의 전도성 세그먼트(1451, 1452, 1453, 1458) 및 전도성 세그먼트(1457)는 예로서 그루브(847)와 비아(841, 842, 843, 848)를 동시에 전도성 재료로 충진함으로써 하나의 프로세스 단계(도 13부터 도 14까지의 단계)에서 형성될 수 있다. 전도성 세그먼트(1451, 1452, 1453, 1458) 및 전도성 세그먼트(1457)를 하나의 프로세스 단계에서 또는 동시에 형성하는 것은 지지부 본드 패드(828)와 다이 본드 패드(811, 812, 813)들 각각 간의 접속부가 별개의 프로세스 단계에서 형성되지 않음을 의미하기도 한다. 따라서, 지지부(820)와 다이(801, 802, 803) 사이의 접속부의 제조 프로세스는 단순화되거나, 보다 신속해지거나, 또는 둘 모두일 수 있으며, 이는 프로세스 비용을 감소시킬 수 있다. 또한, 도 1 내지 14에서 도시되고 설명된 바와 같이, 접속부(150, 450, 550, 1450)는 다이 본드 패드와 지지부 또는 기판의 본드 패드 사이를 접속시키는 종래의 와이어와 같은 와이어를 포함하지 않는다(무선). 따라서, 유선 접속에서의 와이어의 재료(예로서, 금) 비용은 접속부(150, 450, 550, 1450)와 같은 무선 접속부의 재료보다 상대적으로 높을 수 있기 때문에, 재료 비용이 감소될 수 있다.
도 1 내지 14에서 장치(100, 400, 500, 1400)에 대해 기술된 바와 같이, 접속부(150, 450, 550, 1450)에 와이어가 사용되지 않기 때문에, 와이어와 관련된 기생 인덕턴스, 저항, 커패시턴스, 또는 이들의 조합이 감소될 수 있다. 따라서, 장 치(100, 400, 500, 1400)의 전기적 성능이 향상될 수 있다. 또한, 도 1 내지 14에 도시된 바와 같은 접속부(150, 450, 550, 1450)는 와이어를 갖는 접속부보다 상대적으로 더 짧을 수 있다. 그러므로, 유선 접속부와 비교하여, 접속부(150, 450, 550, 1450)에서의 전기적 신호 지연이 보다 작을 수 있고, 따라서 장치(100, 400, 500, 1400)를 갖는 IC 패키지에서의 신호 속도는 유선 접속부를 갖는 IC 패키지에서보다 비교적 더 높을 수 있다. 또한, 도 1 내지 14에서 기술된 바와 같이, 접속부(150, 450, 550, 1450)가 와이어를 포함하지 않기 때문에, 와이어로 인한 단락이 감소될 수 있다. 따라서, 장치(100, 400, 500, 1400)에서, 산출량, 품질, 신뢰도 또는 이들의 조합이 향상될 수 있다.
도 8 내지 14에 기술된 프로세스는 복수의 다이의 적층과 지지부 사이의 접속 구조체(예로서, 도 5의 접속 구조체(510) 또는 도 14의 접속 구조체(1410))를 형성한다. 일부 실시예에서, 도 8 내지 14에 기술된 프로세스는 도 1의 접속 구조체(110) 또는 도 4의 접속 구조체(410)와 같은 단일 다이 및 지지부 사이의 접속 구조체를 형성하는 데에 사용될 수 있다.
도 15는 본 발명의 실시예에 따른 방법(1500)을 도시하는 순서도이다. 방법(1500)은 적어도 하나의 다이와, 다이에 부착된 지지부 사이의 접속 구조체를 형성한다. 방법(1500)의 단계(1510)는 다이와 지지부 상에 유전층을 형성한다. 단계(1520)는 유전층 내에 비아와 그루브의 결합부를 형성한다. 단계(1530)는 비아와 그루브의 결합부 내에 접속부를 형성한다. 접속부는 다이 상의 다이 본드 패드를 지지부 상의 지지부 본드 패드와 연결시킨다. 방법(1500)에 의해 형성되는 접속 구 조체는 도 1 내지 14의 접속 구조체(110, 410, 510, 1410)의 실시예를 포함할 수 있다. 방법(1500)의 단계들은 도 1 내지 도 14에서 기술된 단계 또는 프로세스를 포함할 수 있다. 방법(1500)의 개별적인 단계들은 도시된 순서 또는 어떠한 특정 순서로 수행되어야 하는 것은 아니다. 일부 단계들은 반복될 수 있으며, 그외의 단계들은 오직 한번만 실행될 수 있다. 본 발명의 다양한 실시예는 도 15에 도시된 것보다 많거나 더 적은 단계들을 포함할 수 있다.
도 16은 본 발명의 실시예에 따른 시스템을 도시한다. 시스템(1600)은 프로세서(1610), 메모리 디바이스(1620), 메모리 컨트롤러(1630), 그래픽 컨트롤러(1640), 입력 및 출력(I/O) 컨트롤러(1650), 디스플레이(1652), 키보드(1654), 포인팅 디바이스(1656), 주변 장치(1658) 및 버스(1660)를 포함한다.
프로세서(1610)는 일반적 용도의 프로세서 또는 애플리케이션 특정 집적 회로(ASIC)일 수 있다. 메모리 디바이스(1620)는 동적 랜덤 액세스 메모리(DRAM) 디바이스, 정적 랜덤 액세스 메모리(SRAM) 디바이스, 플래쉬 메모리 디바이스, 또는 이들 메모리 디바이스들의 조합일 수 있다. I/O 컨트롤러(1650)는 유선 또는 무선 통신용 통신 모듈을 포함할 수 있다. 시스템(1600)에 도시된 하나 이상의 구성요소는 도 1 내지 14의 장치(100, 400, 500, 1400)와 같은 장치를 포함할 수 있다. 시스템(1600)에 도시된 하나 이상의 구성요소는 하나 이상의 IC 패키지에 포함될 수 있다. 예를 들어, 프로세서(1610), 또는 메모리 디바이스(1620), 또는 I/O 컨트롤러(1650)의 적어도 일부, 또는 이들 구성요소들의 조합은 도 1 내지 14의 장치(100, 400, 500, 1400)와 같은 장치를 포함할 수 있는 IC 패키지 내에 포함될 수 있다. 따라서, 시스템(1600)에 도시된 하나 이상의 구성요소는 도 1 내지 14의 접속 구조체(110, 410, 510, 1410)와 같은 접속 구조체를 포함할 수 있다.
시스템(1600)은 컴퓨터(예로서, 데스크톱, 랩톱, 휴대용 컴퓨터, 서버, 웹 어플라이언스, 라우터 등), 무선 통신 디바이스(예로서, 휴대폰, 코드리스 폰(cordless phone), 삐삐, PDA 등), 컴퓨터 관련 주변기기들(예로서, 프린터, 스캐너, 모니터 등), 엔터테인먼트 디바이스(예로서, 텔레비전, 라디오, 스테레오, 테이프 및 콤팩트 디스크 플레이어, 비디오 카세트 리코더, 캠코더, 디지털 카메라, MP3(Motion Picture Experts Group, Audio Layer 3) 플레이어, 비디오 게임기, 시계 등) 등을 포함할 수 있다.
전술된 설명과 도면은 본 발명의 당업자가 본 발명의 실시예를 실시하는 것을 가능케 하기에 충분하도록 일부 특정 실시예를 설명한다. 다른 실시예들은 구조적, 논리적, 전기적, 프로세스 및 그외의 변화와 결합할 수 있다. 도면에서, 여러 도면들에 걸쳐 동일한 부호 또는 동일한 참조번호는 실질적으로 동일한 부분을 설명한다. 예시들은 단지 가능한 변화를 대표하는 것이다. 일부 실시예들의 부분 및 특징이 다른 실시예의 부분 및 특징에 포함되거나 또는 대체될 수 있다. 다양한 다른 실시예들이 상기의 설명을 읽고 이해함으로써 당업자에게 자명할 것이다. 따라서, 다양한 실시예들의 범주는 첨부된 특허청구범위와 그 동등물의 전체 범위에 의해서 결정된다.
Claims (21)
- 지지부 표면 및 상기 지지부 표면 상의 지지부 본드 패드를 포함하는 지지부와,다이 표면 및 상기 다이 표면 상의 다이 본드 패드를 포함하는 제 1 다이와,상기 다이의 외부에 위치되어, 상기 다이 본드 패드와 상기 지지부 본드 패드에 연결되는 비아와 그루브의 결합부(a via and groove combination)를 포함하는 유전층과,상기 다이 본드 패드 및 상기 지지부 본드 패드에 연결된 접속부를 포함하되,상기 접속부는 상기 비아와 그루브의 결합부 내부의 적어도 하나의 전도성 세그먼트를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 제 1 항에 있어서,상기 유전층은 상기 다이 표면의 적어도 일부분 및 상기 지지부 표면의 적어도 일부분을 커버하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 제 1 항에 있어서,상기 비아와 그루브의 결합부는,상기 유전층 내에서 상기 다이 본드 패드 위에 있는 제 1 비아와,상기 유전층 내에서 상기 지지부 본드 패드 위에 있는 제 2 비아와,상기 유전층 내에서 상기 제 1 비아와 상기 제 2 비아를 브릿징하는(bridging) 그루브를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 제 3 항에 있어서,상기 제 1 비아와 상기 제 2 비아는 상기 그루브와 상기 지지부 표면 사이에 위치하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 제 3 항에 있어서,상기 접속부는,상기 다이 본드 패드에 연결되는, 상기 제 1 비아 내부의 제 1 전도성 세그먼트와,상기 지지부 본드 패드에 연결되는, 상기 제 2 비아 내부의 제 2 전도성 세그먼트와,상기 제 1 전도성 세그먼트 및 상기 제 2 전도성 세그먼트에 연결되는, 상기 그루브 내부의 제 3 전도성 세그먼트를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 제 5 항에 있어서,상기 제 1 전도성 세그먼트 및 상기 제 2 전도성 세그먼트는 실질적으로 상기 지지부 표면에 직교하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 제 6 항에 있어서,상기 접속부는 금속을 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 제 1 항에 있어서,상기 제 1 다이와 적층으로 배치되는 제 2 다이를 더 포함하되,상기 제 2 다이는 다이 표면 및 상기 다이 표면 상의 제 2 다이 본드 패드를 포함하고,상기 비아와 그루브의 결합부는 상기 제 2 다이 본드 패드 위의 제 3 비아를 더 포함하며,상기 접속부는 상기 제 2 다이 본드 패드 및 상기 그루브 내의 상기 제 3 전도성 세그먼트에 연결되는, 상기 제 3 비아 내부의 제 4 전도성 세그먼트를 더 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 제 8 항에 있어서,상기 유전층은 상기 제 2 다이의 다이 표면의 적어도 일부분을 커버하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 제 8 항에 있어서,상기 제 1 다이 및 상기 제 2 다이와 적층으로 배치되는 제 3 다이를 더 포함하되,상기 제 3 다이는 다이 표면 및 상기 다이 표면 상의 제 3 다이 본드 패드를 포함하고,상기 비아와 그루브의 결합부는 상기 제 3 다이 본드 패드 위의 제 4 비아를 더 포함하며,상기 접속부는 상기 제 3 다이 본드 패드 및 상기 그루브 내의 상기 제 3 전도성 세그먼트에 연결되는, 상기 제 4 비아 내부의 제 5 전도성 세그먼트를 더 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 장치.
- 집적 회로 패키지를 포함하는 시스템으로서,상기 집적 회로 패키지는,지지부 표면 및 상기 지지부 표면 상의 지지부 본드 패드를 포함하는 지지부와,다이 표면 및 상기 다이 표면 상의 다이 본드 패드를 포함하는 제 1 다이와,상기 다이의 외부에 위치되어, 상기 다이 본드 패드와 상기 지지부 본드 패드에 연결되는 비아와 그루브의 결합부를 포함하는 유전층과,상기 다이 본드 패드 및 상기 지지부 본드 패드에 연결되고 상기 비아와 그루브의 결합부 내부의 적어도 하나의 전도성 세그먼트를 포함하는 접속부를 포함하며,상기 시스템은 상기 지지부 본드 패드에 연결된 동적 랜덤 액세스 메모리 디바이스를 더 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 시스템.
- 제 11 항에 있어서,상기 제 1 다이와 적층으로 배치되는 제 2 다이를 더 포함하되,상기 제 2 다이는 다이 표면과, 상기 다이 표면 상에 배치되어 상기 지지부 본드 패드에 연결되는 제 2 다이 본드 패드를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 시스템.
- 제 11 항에 있어서,상기 비아와 그루브의 결합부는,상기 유전층 내에서 상기 제 1 다이의 다이 본드 패드 위에 있는 제 1 비아와,상기 유전층 내에서 상기 제 2 다이의 다이 본드 패드 위에 있는 제 2 비아와,상기 유전층 내에서 상기 지지부 본드 패드 위에 있는 제 3 비아와,상기 유전층 내에서 상기 제 1, 제 2 및 제 3 비아를 브릿징하는 그루브를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 시스템.
- 제 13 항에 있어서,상기 접속부는,상기 제 1 다이 본드 패드에 연결되는, 상기 제 1 비아 내부의 제 1 전도성 세그먼트와,상기 제 2 다이 본드 패드에 연결되는, 상기 제 2 비아 내부의 제 2 전도성 세그먼트와,상기 지지부 본드 패드에 연결되는, 상기 제 3 비아 내부의 제 3 전도성 세그먼트와,상기 제 1, 제 2 및 제 3 전도성 세그먼트에 연결되는, 상기 그루브 내부의 제 4 전도성 세그먼트를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지를 포함하는 시스템.
- 적어도 하나의 다이와 상기 다이에 부착된 지지부의 일부분 위에 유전층을 형성하는 단계와,상기 유전층 내에 복수의 비아와 그루브의 결합부를 형성하는 단계와,상기 비아와 그루브의 결합부 내에 복수의 접속부를 형성하는 단계를 포함하되,상기 비아와 그루브의 결합부의 각각은 상기 다이 상의 복수의 다이 본드 패 드에 대한 접속 및 상기 지지부 상의 복수의 지지부 본드 패드에 대한 접속을 제공하고,상기 접속부의 각각은 다이 본드 패드들 중 하나와 지지부 본드 패드들 중 하나에 연결되는무선 접속 구조체를 갖는 집적 회로 패키지의 제조 방법.
- 제 15 항에 있어서,상기 접속부는 하나의 프로세스 단계에서 형성되는무선 접속 구조체를 갖는 집적 회로 패키지의 제조 방법.
- 제 15 항에 있어서,상기 비아와 그루브의 결합부를 형성하는 단계는,상기 복수의 다이 본드 패드 중 제 1 다이 본드 패드에 대한 접속을 제공하도록 상기 유전층 내에 제 1 비아를 형성하는 단계와,상기 복수의 지지부 본드 패드 중 제 1 지지부 본드 패드에 대한 접속을 제공하도록 상기 유전층 내에 제 2 비아를 형성하는 단계와,상기 제 1 비아와 상기 제 2 비아를 브릿징하도록 상기 유전층 내에 그루브를 형성하는 단계를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지의 제조 방법.
- 제 17 항에 있어서,상기 접속부를 형성하는 단계는,상기 제 1 비아 및 상기 제 2 비아와, 상기 그루브를 전도성 재료로 충진하는 단계를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지의 제조 방법.
- 제 17 항에 있어서,상기 접속부를 형성하는 단계는,상기 그루브 내에 전도성 재료를 배치하는 단계와,상기 전도성 재료의 융해, 상기 전도성 재료의 경화(curing) 및 상기 전도성 재료의 베이킹(baking) 중 적어도 하나를 수행하는 단계를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지의 제조 방법.
- 제 19 항에 있어서,상기 전도성 재료는 솔더 볼(solder ball)과 전도성 페이스트(paste) 중 하 나를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지의 제조 방법.
- 제 20 항에 있어서,상기 전도성 페이스트는 구리 페이스트, 주석과 은의 조합물 페이스트 및 솔더 페이스트 중 하나를 포함하는무선 접속 구조체를 갖는 집적 회로 패키지의 제조 방법.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2006/001507 WO2008014633A1 (en) | 2006-06-29 | 2006-06-29 | Apparatus, system, and method for wireless connection in integrated circuit packages |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090007780A true KR20090007780A (ko) | 2009-01-20 |
KR101043484B1 KR101043484B1 (ko) | 2011-06-23 |
Family
ID=38996843
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020087029352A KR101043484B1 (ko) | 2006-06-29 | 2006-06-29 | 집적 회로 패키지를 포함하는 장치, 시스템 및 집적 회로 패키지의 제조 방법 |
Country Status (4)
Country | Link |
---|---|
US (6) | US8084867B2 (ko) |
KR (1) | KR101043484B1 (ko) |
CN (1) | CN101449375B (ko) |
WO (1) | WO2008014633A1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101485752B1 (ko) * | 2010-05-20 | 2015-01-21 | 퀄컴 인코포레이티드 | 이면 몰드 구성(bsmc)의 사용을 통해 패키지 휨 및 연결 신뢰성을 개선하기 위한 프로세스 |
Families Citing this family (61)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101313391B1 (ko) | 2004-11-03 | 2013-10-01 | 테세라, 인코포레이티드 | 적층형 패키징 |
US8058101B2 (en) | 2005-12-23 | 2011-11-15 | Tessera, Inc. | Microelectronic packages and methods therefor |
CN101449375B (zh) | 2006-06-29 | 2012-01-18 | 英特尔公司 | 用于集成电路封装中的无导线连接的设备、系统和方法 |
US7901989B2 (en) | 2006-10-10 | 2011-03-08 | Tessera, Inc. | Reconstituted wafer level stacking |
CN101861646B (zh) * | 2007-08-03 | 2015-03-18 | 泰塞拉公司 | 利用再生晶圆的堆叠封装 |
US7956453B1 (en) * | 2008-01-16 | 2011-06-07 | Amkor Technology, Inc. | Semiconductor package with patterning layer and method of making same |
US8482111B2 (en) | 2010-07-19 | 2013-07-09 | Tessera, Inc. | Stackable molded microelectronic packages |
US9159708B2 (en) | 2010-07-19 | 2015-10-13 | Tessera, Inc. | Stackable molded microelectronic packages with area array unit connectors |
KR101075241B1 (ko) * | 2010-11-15 | 2011-11-01 | 테세라, 인코포레이티드 | 유전체 부재에 단자를 구비하는 마이크로전자 패키지 |
US20120146206A1 (en) | 2010-12-13 | 2012-06-14 | Tessera Research Llc | Pin attachment |
US8618659B2 (en) | 2011-05-03 | 2013-12-31 | Tessera, Inc. | Package-on-package assembly with wire bonds to encapsulation surface |
KR101128063B1 (ko) | 2011-05-03 | 2012-04-23 | 테세라, 인코포레이티드 | 캡슐화 층의 표면에 와이어 본드를 구비하는 패키지 적층형 어셈블리 |
US10388584B2 (en) * | 2011-09-06 | 2019-08-20 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming Fo-WLCSP with recessed interconnect area in peripheral region of semiconductor die |
KR101887084B1 (ko) * | 2011-09-22 | 2018-08-10 | 삼성전자주식회사 | 멀티-칩 반도체 패키지 및 그 형성 방법 |
US8836136B2 (en) | 2011-10-17 | 2014-09-16 | Invensas Corporation | Package-on-package assembly with wire bond vias |
US8946757B2 (en) | 2012-02-17 | 2015-02-03 | Invensas Corporation | Heat spreading substrate with embedded interconnects |
US9349706B2 (en) | 2012-02-24 | 2016-05-24 | Invensas Corporation | Method for package-on-package assembly with wire bonds to encapsulation surface |
US8372741B1 (en) | 2012-02-24 | 2013-02-12 | Invensas Corporation | Method for package-on-package assembly with wire bonds to encapsulation surface |
US8835228B2 (en) | 2012-05-22 | 2014-09-16 | Invensas Corporation | Substrate-less stackable package with wire-bond interconnect |
US9391008B2 (en) | 2012-07-31 | 2016-07-12 | Invensas Corporation | Reconstituted wafer-level package DRAM |
US9502390B2 (en) | 2012-08-03 | 2016-11-22 | Invensas Corporation | BVA interposer |
US8975738B2 (en) | 2012-11-12 | 2015-03-10 | Invensas Corporation | Structure for microelectronic packaging with terminals on dielectric mass |
KR102190382B1 (ko) | 2012-12-20 | 2020-12-11 | 삼성전자주식회사 | 반도체 패키지 |
US8878353B2 (en) | 2012-12-20 | 2014-11-04 | Invensas Corporation | Structure for microelectronic packaging with bond elements to encapsulation surface |
US9136254B2 (en) | 2013-02-01 | 2015-09-15 | Invensas Corporation | Microelectronic package having wire bond vias and stiffening layer |
US9034696B2 (en) | 2013-07-15 | 2015-05-19 | Invensas Corporation | Microelectronic assemblies having reinforcing collars on connectors extending through encapsulation |
US9023691B2 (en) | 2013-07-15 | 2015-05-05 | Invensas Corporation | Microelectronic assemblies with stack terminals coupled by connectors extending through encapsulation |
US8883563B1 (en) | 2013-07-15 | 2014-11-11 | Invensas Corporation | Fabrication of microelectronic assemblies having stack terminals coupled by connectors extending through encapsulation |
CN103441107B (zh) * | 2013-07-24 | 2016-08-10 | 三星半导体(中国)研究开发有限公司 | 半导体封装件及其制造方法 |
US9167710B2 (en) | 2013-08-07 | 2015-10-20 | Invensas Corporation | Embedded packaging with preformed vias |
US9685365B2 (en) | 2013-08-08 | 2017-06-20 | Invensas Corporation | Method of forming a wire bond having a free end |
US20150076714A1 (en) | 2013-09-16 | 2015-03-19 | Invensas Corporation | Microelectronic element with bond elements to encapsulation surface |
US9082753B2 (en) | 2013-11-12 | 2015-07-14 | Invensas Corporation | Severing bond wire by kinking and twisting |
US9087815B2 (en) | 2013-11-12 | 2015-07-21 | Invensas Corporation | Off substrate kinking of bond wire |
US9263394B2 (en) | 2013-11-22 | 2016-02-16 | Invensas Corporation | Multiple bond via arrays of different wire heights on a same substrate |
US9379074B2 (en) | 2013-11-22 | 2016-06-28 | Invensas Corporation | Die stacks with one or more bond via arrays of wire bond wires and with one or more arrays of bump interconnects |
US9583456B2 (en) | 2013-11-22 | 2017-02-28 | Invensas Corporation | Multiple bond via arrays of different wire heights on a same substrate |
US9583411B2 (en) | 2014-01-17 | 2017-02-28 | Invensas Corporation | Fine pitch BVA using reconstituted wafer with area array accessible for testing |
US9305866B2 (en) * | 2014-02-25 | 2016-04-05 | International Business Machines Corporation | Intermetallic compound filled vias |
US9214454B2 (en) | 2014-03-31 | 2015-12-15 | Invensas Corporation | Batch process fabrication of package-on-package microelectronic assemblies |
US10381326B2 (en) | 2014-05-28 | 2019-08-13 | Invensas Corporation | Structure and method for integrated circuits packaging with increased density |
US9646917B2 (en) | 2014-05-29 | 2017-05-09 | Invensas Corporation | Low CTE component with wire bond interconnects |
US9412714B2 (en) | 2014-05-30 | 2016-08-09 | Invensas Corporation | Wire bond support structure and microelectronic package including wire bonds therefrom |
US9735084B2 (en) | 2014-12-11 | 2017-08-15 | Invensas Corporation | Bond via array for thermal conductivity |
JP6560496B2 (ja) * | 2015-01-26 | 2019-08-14 | 株式会社ジェイデバイス | 半導体装置 |
US9888579B2 (en) | 2015-03-05 | 2018-02-06 | Invensas Corporation | Pressing of wire bond wire tips to provide bent-over tips |
US9502372B1 (en) | 2015-04-30 | 2016-11-22 | Invensas Corporation | Wafer-level packaging using wire bond wires in place of a redistribution layer |
US9761554B2 (en) | 2015-05-07 | 2017-09-12 | Invensas Corporation | Ball bonding metal wire bond wires to metal pads |
US10504736B2 (en) * | 2015-09-30 | 2019-12-10 | Texas Instruments Incorporated | Plating interconnect for silicon chip |
US10490528B2 (en) | 2015-10-12 | 2019-11-26 | Invensas Corporation | Embedded wire bond wires |
US9490222B1 (en) | 2015-10-12 | 2016-11-08 | Invensas Corporation | Wire bond wires for interference shielding |
US10332854B2 (en) | 2015-10-23 | 2019-06-25 | Invensas Corporation | Anchoring structure of fine pitch bva |
US10181457B2 (en) | 2015-10-26 | 2019-01-15 | Invensas Corporation | Microelectronic package for wafer-level chip scale packaging with fan-out |
US9911718B2 (en) | 2015-11-17 | 2018-03-06 | Invensas Corporation | ‘RDL-First’ packaged microelectronic device for a package-on-package device |
US9659848B1 (en) | 2015-11-18 | 2017-05-23 | Invensas Corporation | Stiffened wires for offset BVA |
US10122420B2 (en) | 2015-12-22 | 2018-11-06 | Intel IP Corporation | Wireless in-chip and chip to chip communication |
US9984992B2 (en) | 2015-12-30 | 2018-05-29 | Invensas Corporation | Embedded wire bond wires for vertical integration with separate surface mount and wire bond mounting surfaces |
US9935075B2 (en) | 2016-07-29 | 2018-04-03 | Invensas Corporation | Wire bonding method and apparatus for electromagnetic interference shielding |
US10299368B2 (en) | 2016-12-21 | 2019-05-21 | Invensas Corporation | Surface integrated waveguides and circuit structures therefor |
JP2022002249A (ja) * | 2020-06-19 | 2022-01-06 | キオクシア株式会社 | 半導体装置およびその製造方法 |
JP2022129462A (ja) * | 2021-02-25 | 2022-09-06 | キオクシア株式会社 | 半導体装置および半導体装置の製造方法 |
Family Cites Families (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4288841A (en) * | 1979-09-20 | 1981-09-08 | Bell Telephone Laboratories, Incorporated | Double cavity semiconductor chip carrier |
CA2089435C (en) * | 1992-02-14 | 1997-12-09 | Kenzi Kobayashi | Semiconductor device |
US5648684A (en) * | 1995-07-26 | 1997-07-15 | International Business Machines Corporation | Endcap chip with conductive, monolithic L-connect for multichip stack |
US6492719B2 (en) * | 1999-07-30 | 2002-12-10 | Hitachi, Ltd. | Semiconductor device |
US5994781A (en) | 1997-05-30 | 1999-11-30 | Tessera, Inc. | Semiconductor chip package with dual layer terminal and lead structure |
US6313522B1 (en) * | 1998-08-28 | 2001-11-06 | Micron Technology, Inc. | Semiconductor structure having stacked semiconductor devices |
US6084297A (en) * | 1998-09-03 | 2000-07-04 | Micron Technology, Inc. | Cavity ball grid array apparatus |
JP2001085361A (ja) * | 1999-09-10 | 2001-03-30 | Oki Electric Ind Co Ltd | 半導体装置およびその製造方法 |
US6376904B1 (en) * | 1999-12-23 | 2002-04-23 | Rambus Inc. | Redistributed bond pads in stacked integrated circuit die package |
US20020074637A1 (en) * | 2000-12-19 | 2002-06-20 | Intel Corporation | Stacked flip chip assemblies |
JP4780844B2 (ja) * | 2001-03-05 | 2011-09-28 | Okiセミコンダクタ株式会社 | 半導体装置 |
SG106054A1 (en) * | 2001-04-17 | 2004-09-30 | Micron Technology Inc | Method and apparatus for package reduction in stacked chip and board assemblies |
EP1401020A4 (en) * | 2001-06-07 | 2007-12-19 | Renesas Tech Corp | SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME |
US6787916B2 (en) * | 2001-09-13 | 2004-09-07 | Tru-Si Technologies, Inc. | Structures having a substrate with a cavity and having an integrated circuit bonded to a contact pad located in the cavity |
TW510034B (en) * | 2001-11-15 | 2002-11-11 | Siliconware Precision Industries Co Ltd | Ball grid array semiconductor package |
JP4182189B2 (ja) * | 2001-12-07 | 2008-11-19 | 富士通マイクロエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
TW559337U (en) * | 2001-12-07 | 2003-10-21 | Siliconware Precision Industries Co Ltd | Semiconductor packaging apparatus having heat dissipation structure |
US6506633B1 (en) * | 2002-02-15 | 2003-01-14 | Unimicron Technology Corp. | Method of fabricating a multi-chip module package |
US6642081B1 (en) * | 2002-04-11 | 2003-11-04 | Robert Patti | Interlocking conductor method for bonding wafers to produce stacked integrated circuits |
US6682955B2 (en) * | 2002-05-08 | 2004-01-27 | Micron Technology, Inc. | Stacked die module and techniques for forming a stacked die module |
CN100389494C (zh) * | 2002-05-23 | 2008-05-21 | 威盛电子股份有限公司 | 集成电路封装的制作工艺 |
SG142115A1 (en) * | 2002-06-14 | 2008-05-28 | Micron Technology Inc | Wafer level packaging |
US6905914B1 (en) * | 2002-11-08 | 2005-06-14 | Amkor Technology, Inc. | Wafer level package and fabrication method |
US7361533B1 (en) | 2002-11-08 | 2008-04-22 | Amkor Technology, Inc. | Stacked embedded leadframe |
US7371975B2 (en) * | 2002-12-18 | 2008-05-13 | Intel Corporation | Electronic packages and components thereof formed by substrate-imprinting |
WO2004064159A1 (ja) * | 2003-01-15 | 2004-07-29 | Fujitsu Limited | 半導体装置及び三次元実装半導体装置、並びに半導体装置の製造方法 |
TWI235469B (en) * | 2003-02-07 | 2005-07-01 | Siliconware Precision Industries Co Ltd | Thermally enhanced semiconductor package with EMI shielding |
CN2631038Y (zh) * | 2003-07-29 | 2004-08-04 | 南茂科技股份有限公司 | 裸晶形态的积体电路封装组件 |
JP4537702B2 (ja) * | 2003-12-26 | 2010-09-08 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
JP4361826B2 (ja) * | 2004-04-20 | 2009-11-11 | 新光電気工業株式会社 | 半導体装置 |
US7199466B2 (en) * | 2004-05-03 | 2007-04-03 | Intel Corporation | Package design using thermal linkage from die to printed circuit board |
US20050258527A1 (en) * | 2004-05-24 | 2005-11-24 | Chippac, Inc. | Adhesive/spacer island structure for multiple die package |
US8552551B2 (en) * | 2004-05-24 | 2013-10-08 | Chippac, Inc. | Adhesive/spacer island structure for stacking over wire bonded die |
JP4558413B2 (ja) * | 2004-08-25 | 2010-10-06 | 新光電気工業株式会社 | 基板、半導体装置、基板の製造方法、及び半導体装置の製造方法 |
KR101253382B1 (ko) * | 2005-04-28 | 2013-04-11 | 에스티 에릭슨 에스에이 | 집적 회로 어셈블리 |
US7763963B2 (en) * | 2005-05-04 | 2010-07-27 | Stats Chippac Ltd. | Stacked package semiconductor module having packages stacked in a cavity in the module substrate |
TWI284976B (en) | 2005-11-14 | 2007-08-01 | Via Tech Inc | Package, package module and manufacturing method of the package |
KR100837269B1 (ko) * | 2006-05-22 | 2008-06-11 | 삼성전자주식회사 | 웨이퍼 레벨 패키지 및 그 제조 방법 |
CN101449375B (zh) | 2006-06-29 | 2012-01-18 | 英特尔公司 | 用于集成电路封装中的无导线连接的设备、系统和方法 |
KR100827667B1 (ko) * | 2007-01-16 | 2008-05-07 | 삼성전자주식회사 | 기판 내에 반도체 칩을 갖는 반도체 패키지 및 이를제조하는 방법 |
US8937382B2 (en) * | 2011-06-27 | 2015-01-20 | Intel Corporation | Secondary device integration into coreless microelectronic device packages |
-
2006
- 2006-06-29 CN CN2006800547303A patent/CN101449375B/zh not_active Expired - Fee Related
- 2006-06-29 WO PCT/CN2006/001507 patent/WO2008014633A1/en active Application Filing
- 2006-06-29 US US12/305,965 patent/US8084867B2/en not_active Expired - Fee Related
- 2006-06-29 KR KR1020087029352A patent/KR101043484B1/ko active IP Right Grant
-
2011
- 2011-12-22 US US13/335,825 patent/US8513108B2/en active Active
-
2013
- 2013-08-19 US US13/970,241 patent/US8981573B2/en active Active
- 2013-08-19 US US13/970,053 patent/US8963333B2/en active Active
-
2015
- 2015-03-16 US US14/658,743 patent/US9385094B2/en active Active
-
2016
- 2016-06-28 US US15/195,310 patent/US9837340B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101485752B1 (ko) * | 2010-05-20 | 2015-01-21 | 퀄컴 인코포레이티드 | 이면 몰드 구성(bsmc)의 사용을 통해 패키지 휨 및 연결 신뢰성을 개선하기 위한 프로세스 |
Also Published As
Publication number | Publication date |
---|---|
KR101043484B1 (ko) | 2011-06-23 |
US20160379920A1 (en) | 2016-12-29 |
US20130334707A1 (en) | 2013-12-19 |
US20150187713A1 (en) | 2015-07-02 |
US9837340B2 (en) | 2017-12-05 |
US9385094B2 (en) | 2016-07-05 |
US8963333B2 (en) | 2015-02-24 |
US20120108053A1 (en) | 2012-05-03 |
WO2008014633A1 (en) | 2008-02-07 |
US8981573B2 (en) | 2015-03-17 |
US20140042639A1 (en) | 2014-02-13 |
CN101449375A (zh) | 2009-06-03 |
CN101449375B (zh) | 2012-01-18 |
US8084867B2 (en) | 2011-12-27 |
US20100244268A1 (en) | 2010-09-30 |
US8513108B2 (en) | 2013-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101043484B1 (ko) | 집적 회로 패키지를 포함하는 장치, 시스템 및 집적 회로 패키지의 제조 방법 | |
US7723853B2 (en) | Chip package without core and stacked chip package structure | |
US8241968B2 (en) | Printed circuit board (PCB) including a wire pattern, semiconductor package including the PCB, electrical and electronic apparatus including the semiconductor package, method of fabricating the PCB, and method of fabricating the semiconductor package | |
US8569114B2 (en) | Method of forming a semiconductor device package | |
US9859263B2 (en) | Semiconductor package | |
US20080003717A1 (en) | Electronic assembly with stacked ic's using two or more different connection technologies and methods of manufacture | |
US20120049366A1 (en) | Package structure having through-silicon-via (tsv) chip embedded therein and fabrication method thereof | |
CN103270586A (zh) | 具有含多个垂直嵌入管芯的衬底的多芯片封装以及形成所述封装的工艺 | |
US8338941B2 (en) | Semiconductor packages and methods of fabricating the same | |
CN102668067A (zh) | 内插器上贴片组装以及由此形成的结构 | |
TWI713184B (zh) | 包含直通模製球連接體的半導體封裝以及其製造方法 | |
US20160197057A1 (en) | Semiconductor packages | |
US20100216410A1 (en) | Radio transceiver module | |
KR102190390B1 (ko) | 반도체 패키지 및 이의 제조 방법 | |
US20210185821A1 (en) | Electronic component embedded substrate | |
US11848292B2 (en) | Pad design for thermal fatigue resistance and interconnect joint reliability | |
JP2005101186A (ja) | 積層型半導体集積回路 | |
US6262483B1 (en) | Semiconductor chip module and method for manufacturing the same | |
US20090179326A1 (en) | Semiconductor device package | |
KR20020074792A (ko) | 적층형 반도체 패키지 | |
CN118335718A (zh) | 封装结构及其制造方法、电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20140603 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20150529 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20160527 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20170601 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20180529 Year of fee payment: 8 |