KR20080038992A - 반도체 소자의 제조 방법 - Google Patents
반도체 소자의 제조 방법 Download PDFInfo
- Publication number
- KR20080038992A KR20080038992A KR1020060106601A KR20060106601A KR20080038992A KR 20080038992 A KR20080038992 A KR 20080038992A KR 1020060106601 A KR1020060106601 A KR 1020060106601A KR 20060106601 A KR20060106601 A KR 20060106601A KR 20080038992 A KR20080038992 A KR 20080038992A
- Authority
- KR
- South Korea
- Prior art keywords
- spacer
- film
- etching process
- recess
- forming
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 42
- 238000000034 method Methods 0.000 title claims description 82
- 125000006850 spacer group Chemical group 0.000 claims abstract description 97
- 238000002955 isolation Methods 0.000 claims abstract description 54
- 238000004519 manufacturing process Methods 0.000 claims abstract description 20
- 239000000758 substrate Substances 0.000 claims abstract description 20
- 238000005530 etching Methods 0.000 claims description 78
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 27
- 229920005591 polysilicon Polymers 0.000 claims description 27
- 150000004767 nitrides Chemical class 0.000 claims description 26
- 239000000243 solution Substances 0.000 claims description 24
- 239000011259 mixed solution Substances 0.000 claims description 16
- 229910052710 silicon Inorganic materials 0.000 claims description 13
- 239000010703 silicon Substances 0.000 claims description 13
- 238000001039 wet etching Methods 0.000 claims description 8
- 229910017855 NH 4 F Inorganic materials 0.000 claims description 4
- 238000007667 floating Methods 0.000 abstract description 14
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 10
- 230000000694 effects Effects 0.000 description 5
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B99/00—Subject matter not provided for in other groups of this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
본 발명은 반도체 소자의 제조 방법에 관한 것으로, 액티브 영역을 한정하는 소자 분리막을 포함하는 반도체 기판 상부에 제1 스페이서를 형성하는 단계와, 상기 제1 스페이서의 일부를 제거하여 상기 액티브 영역의 일부가 노출되는 단계와, 상기 노출된 액티브 영역을 제거하여 제1 리세스를 형성하는 단계와, 상기 제1 스페이서를 제거하는 단계와, 상기 리세스를 포함하는 전체 구조 상부에 터널 산화막, 도전막을 형성하는 단계와, 상기 도전막을 포함하는 전체 구조상부에 제2 스페이서를 형성하는 단계와, 상기 제2 스페이서의 일부를 제거하여 상기 도전막의 일부가 노출되는 단계와, 상기 노출된 도전막을 제거하여 제2 리세스를 형성하는 단계와, 상기 제2 스페이서를 제거하는 단계 및 상기 도전막 상부에 유전체막과 콘트롤 게이트를 형성하는 단계를 포함하기 때문에, 균일하게 액티브 영역의 폭을 증가시킬 수 있고, 유전체막의 면적을 증가시킬 수 있으며 소자분리막에 리세스를 형성하여 인접하는 플로팅 게이트를 격리시킴으로써 플로팅 게이트간의 전기적 간섭 효과를 감소시킬 수 있다.
스페이서, 식각, 액티브 영역, 플로팅 게이트
Description
도 1a 내지 도 1k는 본 발명의 일 실시예에 따른 반도체 소자의 제조 방법을 설명하기 위하여 도시한 소자의 단면도이다.
도 2a 내지 도 2d는 본 발명의 다른 실시예에 따른 반도체 소자의 제조 방법을 설명하기 위하여 도시한 소자의 단면도이다.
<도면의 주요 부분에 대한 부호 설명>
11 : 반도체 기판 12 : 버퍼 산화막
13 : 하드 마스크 14 : 소자 분리막
15 : 제1 스페이서 16 : 터널 산화막
17 : 폴리 실리콘막 18 : 제2 스페이서
19 : 유전체막
본 발명은 반도체 소자의 제조방법에 관한 것으로, 특히 커플링 비(coupling ratio)를 증가시켜 소자의 신뢰성을 향상시키고 간섭 효과(interference effect)를 줄일 수 있는 반도체 소자의 제조 방법에 관한 것이다.
반도체 소자, 그 중에서도 특히 플래시 메모리(flash memory) 소자의 경우 기술의 발전에 의해 점차 고집적화됨에 따라 플로팅 게이트(floating gate)의 높이와 면적이 점차 감소하게 된다. 이로 인하여 커플링 비가 줄어들어 플래시 메모리 셀의 프로그램 효율이 저하되고 인접 셀(cell) 간의 거리가 가까워져서 발생하는 간섭 효과가 커져서 워드 라인(word line)간의 프로그램 전압 분포가 커지는 어려움이 발생하고 있다.
본 발명은 스페이서를 이용하여 리세스를 형성함으로써 마스크 공정 없이 액티브 영역의 폭을 증가시킬 수 있고, 균일하게 플로팅 게이트의 면적을 증가시킬 수 있으며, 인접하는 플로팅 게이트 사이의 간섭 효과를 감소시킬 수 있는 반도체 소자의 제조 방법에 관한 기술이다.
본 발명에 실시예에 따른 반도체 소자의 제조 방법은, 액티브 영역을 한정하는 소자 분리막을 포함하는 반도체 기판 상부에 제1 스페이서를 형성하는 단계와, 상기 제1 스페이서의 일부를 제거하여 상기 액티브 영역의 일부가 노출되는 단계와, 상기 노출된 액티브 영역을 제거하여 제1 리세스를 형성하는 단계와, 상기 제1 스페이서를 제거하는 단계와, 상기 리세스를 포함하는 전체 구조 상부에 터널 산화막, 도전막을 형성하는 단계와, 상기 도전막을 포함하는 전체 구조상부에 제2 스페이서를 형성하는 단계와, 상기 제2 스페이서의 일부를 제거하여 상기 도전막의 일부가 노출되는 단계와, 상기 노출된 도전막을 제거하여 제2 리세스를 형성하는 단 계와, 상기 제2 스페이서를 제거하는 단계 및 상기 도전막 상부에 유전체막과 콘트롤 게이트를 형성하는 단계를 포함할 수 있다.
상기 제1 스페이서는 상기 소자 분리막 사이의 공간을 완전히 매립하지 않고 상기 소자 분리막의 형태가 유지될 수 있을 정도의 두께로 형성할 수 있다. 상기 제1 스페이서는 질화막으로 형성할 수 있다. 상기 제1 스페이서의 일부를 제거할 때에는 실리콘에 비해 질화막이 더욱 식각되는 식각 선택비를 가지는 조건에서 식각 공정을 실시할 수 있다. 상기 식각 공정은 CxFY, O2, Ar 가스의 혼합 가스를 이용할 수 있다.
상기 제1 리세스는 질화막 또는 산화막에 비해 실리콘이 더욱 식각되는 식각 선택비를 가지는 조건에서 식각 공정을 실시하여 형성할 수 있다. 상기 식각 공정은 Cl2, HBr 가스의 혼합 가스를 이용할 수 있다. 상기 제1 스페이서는 NH4와 HF의 혼합용액 또는 H3PO4 용액을 이용한 습식 식각으로 제거할 수 있다.
상기 제2 스페이서는 상기 소자 분리막 사이의 공간을 완전히 매립하지 않고 상기 소자 분리막의 형태가 유지될 수 있을 정도의 두께로 형성할 수 있다. 상기 제2 스페이서는 산화막으로 형성할 수 있다. 상기 제2 리세스는 질화막 또는 산화막에 비해 실리콘이 더욱 식각되는 식각 선택비를 가지는 조건에서 식각 공정을 실시하여 형성할 수 있다. 상기 식각 공정은 Cl2, HBr 가스의 혼합 가스를 이용할 수 있다.
상기 제2 스페이서를 제거할 때 상기 소자 분리막 상부도 제거될 수 있다. 상기 식각 공정은 상기 식각 공정은 NH4F 용액과 HF 용액의 혼합 용액 또는 H2SO4 용액과 H2O2용액의 혼합 용액을 이용하여 실시할 수 있다.
상기 도전막은 폴리 실리콘으로 형성할 수 있다. 상기 도전막의 상부는 상기 소자 분리막의 상부보다 낮게 형성될 수 있다.
본 발명의 다른 실시예에 따른 반도체 소자의 제조 방법은, 액티브 영역을 한정하는 소자 분리막을 포함하는 반도체 기판 상부에 제1 스페이서를 형성하는 단계와, 상기 제1 스페이서의 일부를 제거하여 상기 액티브 영역의 일부가 노출되는 단계와, 상기 노출된 액티브 영역을 제거하여 제1 리세스를 형성하는 단계와, 상기 제1 스페이서를 제거하는 단계와, 상기 리세스를 포함하는 전체 구조 상부에 터널 산화막, 도전막을 형성하는 단계와, 상기 도전막을 포함하는 전체 구조상부에 제2 스페이서를 형성하는 단계와, 상기 제2 스페이서의 일부를 제거하여 상기 도전막의 일부가 노출되는 단계와, 상기 노출된 도전막을 제거하여 제2 리세스를 형성하는 단계와, 상기 제2 스페이서를 제거하는 단계와, 상기 도전막 상부에 제3 스페이서를 형성하는 단계와, 상기 제3 스페이서의 일부를 제거하여 상기 소자 분리막의 일부가 노출되는 단계와, 상기 노출된 소자 분리막을 제거하여 제3 리세스를 형성하는 단계와, 상기 제3 스페이서를 제거하는 단계 및 상기 도전막 상부에 유전체막과 콘트롤 게이트를 형성하는 단계를 포함할 수 있다.
상기 제3 스페이서는 질화막으로 형성할 수 있다. 상기 제3 리세스는 질화막에 비해 산화막이 더욱 식각되는 식각 선택비를 가지는 식각 공정으로 형성될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명하기로 한다.
그러나, 본 발명은 이하에서 설명하는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 본 발명의 범위가 다음에 상술하는 실시예에 한정되는 것은 아니다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위 내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다. 단지 본 실시예는 본 발명의 개시가 완전하도록 하며 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명의 범위는 본원의 특허 청구 범위에 의해서 이해되어야 한다.
도 1a 내지 도 1k는 본 발명의 바람직한 실시예를 설명하기 위하여 도시한 소자의 단면도이다.
도 1a를 참조하면, 액티브 영역(active region)을 포함하는 반도체 기판(11)의 상부에 버퍼 산화막(12)과 하드 마스크(hard mask; 13)를 형성한다. 바람직하게는 하드 마스크(13)는 질화막으로 형성할 수 있다.
그리고 마스크(도시하지 않음)를 이용한 식각 공정을 실시하여 하드 마스크(13), 버퍼 산화막(12) 및 반도체 기판(11)의 일부를 제거하여 트렌치(trench)를 형성하는 아이솔레이션(isolation) 공정을 실시한다.
도 1b를 참조하면, 상기 트렌치를 포함하는 전체 구조 상부에 절연막을 형성하여 상기 트렌치를 상기 절연막으로 매립한다. 그리고 상기 절연막 표면에 대해 화학 기계적 연마(Chemical Mechanical Polishing; CMP)를 실시하여 소자 분리막(14)을 형성한다. 이때 하드 마스크(13)가 식각 정지막이 될 수 있다.
도 1c를 참조하면, 하드 마스크(13; 도 1b 참조)와 버퍼 산화막(12; 도 1b 참조)을 제거한다. 하드 마스크(13)를 제거할 때에는 NH4와 HF의 혼합용액 또는 H3PO4 용액을 이용한 습식 식각으로 제거할 수 있다.
이후에 소자 분리막(14)을 포함하는 전체 구조 상부에 제1 스페이서(15)를 형성한다. 제1 스페이서(15)는 소자 분리막(14) 사이의 공간을 완전히 매립하지 않고 소자 분리막(14)의 형태가 유지될 수 있을 정도의 두께로 형성한다. 바람직하게 제1 스페이서(15)는 질화막으로 형성될 수 있다.
도 1d를 참조하면, 제1 스페이서(15)의 일부를 제거하는 식각 공정을 실시한다. 바람직하게는 상기 식각 공정은 이방성 식각 공정으로 실시할 수 있다. 이때 소자 분리막(14)의 측벽에만 제1 스페이서(15)가 잔류하며, 반도체 기판(11)의 상기 액티브 영역이 노출된다. 제1 스페이서(15)에 대한 식각 공정은 실리콘에 비해 질화막이 더욱 식각되는 식각 선택비를 가지는 조건에서 실시하여, 식각 공정 중에 반도체 기판(11)이 손실되는 것을 방지할 수 있다. 바람직하게는 제1 스페이서(15)에 대한 식각 공정은 CxFY, O2, Ar 가스의 혼합 가스를 이용할 수 있다.
이어서, 제1 스페이서(15)를 식각 마스크로 사용하여 반도체 기판(11)의 상기 액티브 영역의 일부를 제거하여 리세스를 형성한다. 반도체 기판(11)에 대한 식각 공정은 질화막 또는 산화막에 비해 실리콘이 더욱 식각되는 식각 선택비를 가지 는 조건에서 실시한다. 이로 인하여 별도의 하드 마스크를 이용한 공정 없이 균일하게 액티브 영역의 폭을 증가시킬 수 있다. 바람직하게는 반도체 기판(11)에 대한 식각 공정은 Cl2, HBr 가스의 혼합 가스를 이용할 수 있다.
도 1e를 참조하면, 제1 스페이서(15; 도 1d 참조)를 제거한다. 제1 스페이서(15)를 제거할 때에는 NH4와 HF의 혼합용액 또는 H3PO4 용액을 이용한 습식 식각으로 제거할 수 있다. 그리고 상기 액티브 영역의 리세스를 포함하는 전체 구조 상부에 터널 산화막(16)을 형성한다.
도 1f를 참조하면, 터널 산화막(16) 상부에 플로팅 게이트용 폴리 실리콘막(17)을 형성한다.
도 1g를 참조하면, 터널 산화막(16)에 비해 폴리 실리콘막(17)의 식각율이 더욱 빠른 식각 조건에서 전면 식각 공정을 실시하여, 폴리 실리콘막(17)을 에치백(etch back)한다. 바람직하게는, 폴리 실리콘막(17)의 상부는 소자 분리막(14)의 상부보다 낮게 형성되도록 한다.
도 1h를 참조하면, 폴리 실리콘막(17)을 포함하는 전체 구조 상부에 제2 스페이서(18)를 형성한다. 제2 스페이서(18)는 소자 분리막(14) 사이의 공간을 완전히 매립하지 않고 소자 분리막(14)과 터널 산화막(16)의 형태가 유지될 수 있을 정도의 두께로 형성한다. 바람직하게 제2 스페이서(18)는 산화막으로 형성될 수 있다.
도 1i를 참조하면, 제2 스페이서(18)의 일부를 제거하는 식각 공정을 실시한 다. 바람직하게는 상기 식각 공정은 이방성 식각공정 일 수 있다. 이때 소자 분리막(14)의 측벽에만 제2 스페이서(18)가 잔류하며, 폴리 실리콘막(17)의 상부, 특히 중심부가 노출된다.
이어서, 제2 스페이서(18)를 식각 마스크로 사용하여 폴리 실리콘막(17)의 노출된 영역의 일부를 제거하여 리세스를 형성한다. 폴리 실리콘막(17)에 대한 식각 공정은 질화막 또는 산화막에 비해 실리콘이 더욱 식각되는 식각 선택비를 가지는 조건에서 실시한다. 이로 인하여 별도의 하드 마스크를 이용한 공정 없이 균일하게 플로팅 게이트의 면적을 증가시킬 수 있어 이후 공정에서 폴리 실리콘막(17) 상부에 형성되는 유전체막의 면적을 증가시킬 수 있다. 바람직하게는 폴리 실리콘막(17)에 대한 식각 공정은 Cl2, HBr 가스의 혼합 가스를 이용할 수 있다.
도 1j를 참조하면, 소자 분리막(14)의 상부 및 제2 스페이서(18)를 제거하는 산화막 식각 공정을 진행한다. 소자 분리막(14)의 상부는 상기 액티브 영역보다 200Å 이상 높게 형성되도록 식각 공정을 실시한다. 상기 식각 공정은 NH4F 용액과 HF 용액의 혼합 용액 또는 H2SO4 용액과 H2O2용액의 혼합 용액을 이용하여 실시할 수 있다.
도 1k를 참조하면, 폴리 실리콘막(17)을 포함하는 전체 구조 상부에 유전체막(19)을 형성한다. 유전체막(19)은 통상의 ONO(Oxide/Nitride/Oxide) 구조일 수 있다. 이후에, 도시하지는 않았지만 유전체막(19) 상부에 콘트롤 게이트(도시하지 않음), 전극 등을 형성하고 식각하여 셀을 형성한다. 바람직하게는, 상기에서 설명 한 실시예는 단일 레벨 셀(Single level Cell; SLC)을 형성할 때 적용할 수 있다.
도 2a 내지 도 2d는 본 발명의 다른 실시예를 설명하기 위하여 도시한 소자의 단면도이다.
도 2a를 참조하면, 액티브 영역(active region)을 포함하는 반도체 기판(21)의 상부에 버퍼 산화막(도시하지 않음)과 하드 마스크(도시하지 않음)를 형성한다. 바람직하게는 상기 하드 마스크는 질화막으로 형성할 수 있다.
그리고 마스크(도시하지 않음)를 이용한 식각 공정을 실시하여 상기 하드 마스크, 상기 버퍼 산화막 및 반도체 기판(21)의 일부를 제거하여 트렌치(trench)를 형성하는 아이솔레이션(isolation) 공정을 실시한다.
상기 트렌치를 포함하는 전체 구조 상부에 절연막을 형성하여 상기 트렌치를 상기 절연막으로 매립한다. 그리고 상기 절연막 표면에 대해 화학 기계적 연마(Chemical Mechanical Polishing; CMP)를 실시하여 소자 분리막(24)을 형성한다. 이때 상기 하드 마스크가 식각 정지막이 될 수 있다. 상기 하드 마스크와 상기 버퍼 산화막을 제거한다. 상기 하드 마스크를 제거할 때에는 NH4와 HF의 혼합용액 또는 H3PO4 용액을 이용한 습식 식각으로 제거할 수 있다.
이후에 소자 분리막(24)을 포함하는 전체 구조 상부에 제3 스페이서(도시하지 않음)를 형성한다. 상기 제3 스페이서는 소자 분리막(24) 사이의 공간을 완전히 매립하지 않고 소자 분리막(24)의 형태가 유지될 수 있을 정도의 두께로 형성한다. 바람직하게 상기 제3 스페이서는 질화막으로 형성될 수 있다.
그리고 상기 제3 스페이서의 일부를 제거하는 식각 공정을 실시한다. 바람직하게는 상기 식각 공정은 이방성 식각 공정으로 실시할 수 있다. 이때 소자 분리막(14)의 측벽에만 상기 제3 스페이서가 잔류하고, 반도체 기판(21)의 상기 액티브 영역이 노출된다. 상기 제3 스페이서에 대한 식각 공정은 실리콘에 비해 질화막이 더욱 식각되는 식각 선택비를 가지는 조건에서 실시하여, 식각 공정 중에 반도체 기판(21)이 손실되는 것을 방지할 수 있다. 바람직하게는 상기 제3 스페이서에 대한 식각 공정은 CxFY, O2, Ar 가스의 혼합 가스를 이용할 수 있다.
이어서, 상기 제3 스페이서를 식각 마스크로 사용하여 반도체 기판(21)의 상기 액티브 영역의 일부를 제거하여 리세스를 형성한다. 반도체 기판(21)에 대한 식각 공정은 질화막 또는 산화막에 비해 실리콘이 더욱 식각되는 식각 선택비를 가지는 조건에서 실시한다. 이로 인하여 별도의 하드 마스크를 이용한 공정 없이 균일하게 액티브 영역의 폭을 증가시킬 수 있다. 바람직하게는 반도체 기판(21)에 대한 식각 공정은 Cl2, HBr 가스의 혼합 가스를 이용할 수 있다.
그리고 상기 제3 스페이서를 NH4와 HF의 혼합용액 또는 H3PO4 용액을 이용한 습식 식각으로 제거한다. 그리고 상기 액티브 영역의 리세스를 포함하는 전체 구조 상부에 터널 산화막(26)을 형성한다.
이후에, 터널 산화막(26) 상부에 플로팅 게이트용 폴리 실리콘막(27)을 형성하고 산화막에 비해 폴리 실리콘의 식각율이 더욱 빠른 식각 조건에서 전면 식각 공정을 실시하여, 폴리 실리콘막(27)을 에치백(etch back)한다. 바람직하게는, 폴 리 실리콘막(27)의 상부는 소자 분리막(24)의 상부보다 낮게 형성되도록 한다.
이후에 폴리 실리콘막(27)을 포함하는 전체 구조 상부에 제4 스페이서를 형성한다. 상기 제4 스페이서는 소자 분리막(24) 사이의 공간을 완전히 매립하지 않고 소자 분리막(24)과 터널 산화막(26)의 형태가 유지될 수 있을 정도의 두께로 형성한다. 바람직하게 상기 제4 스페이서는 산화막으로 형성될 수 있다. 그리고 상기 제4 스페이서의 일부를 제거하는 식각 공정을 실시한다. 바람직하게는 상기 식각 공정은 이방성 식각 공정일 수 있다. 이때 소자 분리막(24)의 측벽에만 상기 제4 스페이서가 잔류하며, 폴리 실리콘막(27)의 상부, 특히 중심부가 노출된다.
이어서, 상기 제4스페이서를 식각 마스크로 사용하여 폴리 실리콘막(27)의 노출된 영역의 일부를 제거하여 리세스를 형성한다. 폴리 실리콘막(27)에 대한 식각 공정은 질화막 또는 산화막에 비해 실리콘이 더욱 식각되는 식각 선택비를 가지는 조건에서 실시한다. 이로 인하여 별도의 하드 마스크를 이용한 공정 없이 균일하게 플로팅 게이트의 면적을 증가시킬 수 있어 이후 공정에서 폴리 실리콘막(27) 상부에 형성되는 유전체막의 면적을 증가시킬 수 있다. 바람직하게는 폴리 실리콘막(27)에 대한 식각 공정은 Cl2, HBr 가스의 혼합 가스를 이용할 수 있다. 그리고 소자 분리막(24)의 상부 및 상기 제4 스페이서를 제거하는 산화막 식각 공정을 진행한다. 소자 분리막(24)의 상부는 상기 액티브 영역보다 300Å 이상 높게 형성되도록 식각 공정을 실시한다. 상기 식각 공정은 NH4F 용액과 HF 용액의 혼합 용액 또는 H2SO4 용액과 H2O2용액의 혼합 용액을 이용하여 실시할 수 있다.
이어서 폴리 실리콘막(27)을 포함하는 전체 구조 상부에 제5 스페이서(30)를 형성한다. 바람직하게는 제5 스페이서(30)는 질화막일 수 있다.
도 2b를 참조하면, 제5 스페이서(30)의 일부를 제거하는 식각 공정을 실시한다. 바람직하게는 상기 식각 공정은 이방성 식각 공정일 수 있다. 이때 폴리 실리콘막(27)의 형상으로 인하여 소자 분리막(24)의 상부면에 형성된 제5 스페이서(30)가 제거되어 소자 분리막(24)의 상부면, 특히 중심부가 노출될 수 있다.
이어서, 제5 스페이서(30)를 식각 마스크로 사용하는 식각 공정으로 소자 분리막(24)의 노출된 영역의 일부를 제거하여 상기 액티브 영역의 아래까지 리세스를 형성한다. 상기 리세스는 인접하는 플로팅 게이트를 격리시킴으로써 플로팅 게이트간의 전기적 간섭 효과를 감소시킬 수 있다. 소자 분리막(24)에 대한 식각 공정은 질화막에 비해 산화막이 더욱 식각되는 식각 선택비를 가지는 조건에서 실시한다.
도 2c를 참조하면, 제5 스페이서(30; 도 2b 참조)를 제거한다. 제5 스페이서(30)는 NH4와 HF의 혼합용액 또는 H3PO4의 용액을 이용한 습식 식각공정으로 제거할 수 있다. 그리고 소자 분리막(24)의 상부는 상기 액티브 영역보다 200Å 이상 높게 형성되도록 식각 공정을 실시한다.
도 2d를 참조하면, 폴리 실리콘막(27)을 포함하는 전체 구조 상부에 유전체막(31)을 형성한다. 유전체막(31)은 통상의 ONO(Oxide/Nitride/Oxide) 구조일 수 있다. 이후에, 도시하지는 않았지만 유전체막(31) 상부에 콘트롤 게이트(도시하지 않음), 전극 등을 형성하고 식각하여 셀을 형성한다. 바람직하게는, 상기에서 설명 한 실시예는 멀티 레벨 셀(Multi level Cell; MLC)을 형성할 때 적용할 수 있다.
본 발명에 따른 반도체 소자의 제조 방법에 따르면, 별도의 하드 마스크를 이용한 공정 없이 균일하게 액티브 영역의 폭을 증가시킬 수 있고, 균일하게 플로팅 게이트의 면적을 증가시킬 수 있어 유전체막의 면적을 증가시킬 수 있다. 또한 소자분리막에 리세스를 형성하여 인접하는 플로팅 게이트를 격리시킴으로써 플로팅 게이트간의 전기적 간섭 효과를 감소시킬 수 있다.
Claims (20)
- 액티브 영역을 한정하는 소자 분리막을 포함하는 반도체 기판 상부에 제1 스페이서를 형성하는 단계;상기 제1 스페이서의 일부를 제거하여 상기 액티브 영역의 일부가 노출되는 단계;상기 노출된 액티브 영역을 제거하여 제1 리세스를 형성하는 단계;상기 제1 스페이서를 제거하는 단계;상기 리세스를 포함하는 전체 구조 상부에 터널 산화막, 도전막을 형성하는 단계;상기 도전막을 포함하는 전체 구조상부에 제2 스페이서를 형성하는 단계;상기 제2 스페이서의 일부를 제거하여 상기 도전막의 일부가 노출되는 단계;상기 노출된 도전막을 제거하여 제2 리세스를 형성하는 단계;상기 제2 스페이서를 제거하는 단계; 및상기 도전막 상부에 유전체막과 콘트롤 게이트를 형성하는 단계를 포함하는 반도체 소자의 제조 방법.
- 제1항에 있어서,상기 제1 스페이서는 상기 소자 분리막 사이의 공간을 완전히 매립하지 않고 상기 소자 분리막의 형태가 유지될 수 있을 정도의 두께로 형성하는 반도체 소자의 제조 방법.
- 제1항에 있어서,상기 제1 스페이서는 질화막으로 형성하는 반도체 소자의 제조 방법.
- 제3항에 있어서,상기 제1 스페이서의 일부를 제거할 때에는 실리콘에 비해 질화막이 더욱 식각되는 식각 선택비를 가지는 조건에서 식각 공정을 실시하는 반도체 소자의 제조 방법.
- 제4항에 있어서,상기 식각 공정은 CxFY, O2, Ar 가스의 혼합 가스를 이용하는 반도체 소자의 제조 방법.
- 제1항에 있어서,상기 제1 리세스는 질화막 또는 산화막에 비해 실리콘이 더욱 식각되는 식각 선택비를 가지는 조건에서 식각 공정을 실시하여 형성하는 반도체 소자의 제조 방법.
- 제6항에 있어서,상기 식각 공정은 Cl2, HBr 가스의 혼합 가스를 이용하는 반도체 소자의 제조 방법.
- 제1항에 있어서,상기 제1 스페이서는 NH4와 HF의 혼합용액 또는 H3PO4 용액을 이용한 습식 식각으로 제거하는 반도체 소자의 제조 방법.
- 제1항에 있어서,상기 제2 스페이서는 상기 소자 분리막 사이의 공간을 완전히 매립하지 않고 상기 소자 분리막의 형태가 유지될 수 있을 정도의 두께로 형성하는 반도체 소자의 제조 방법.
- 제1항에 있어서,상기 제2 스페이서는 산화막으로 형성하는 반도체 소자의 제조 방법.
- 제10항에 있어서,상기 제2 리세스는 질화막 또는 산화막에 비해 실리콘이 더욱 식각되는 식각 선택비를 가지는 조건에서 식각 공정을 실시하여 형성하는 반도체 소자의 제조 방법.
- 제11항에 있어서,상기 식각 공정은 Cl2, HBr 가스의 혼합 가스를 이용하는 반도체 소자의 제조 방법.
- 제1항에 있어서,상기 제2 스페이서를 제거할 때 상기 소자 분리막 상부도 제거되는 식각 공정을 실시하는 반도체 소자의 제조 방법.
- 제13항에 있어서,상기 식각 공정은 NH4F 용액과 HF 용액의 혼합 용액 또는 H2SO4 용액과 H2O2용액의 혼합 용액을 이용하여 실시하는 반도체 소자의 제조 방법.
- 제1항에 있어서,상기 도전막은 폴리 실리콘으로 형성하는 반도체 소자의 제조 방법.
- 제1항에 있어서,상기 도전막의 상부는 상기 소자 분리막의 상부보다 낮게 형성되는 반도체 소자의 제조 방법.
- 액티브 영역을 한정하는 소자 분리막을 포함하는 반도체 기판 상부에 제1 스 페이서를 형성하는 단계;상기 제1 스페이서의 일부를 제거하여 상기 액티브 영역의 일부가 노출되는 단계;상기 노출된 액티브 영역을 제거하여 제1 리세스를 형성하는 단계;상기 제1 스페이서를 제거하는 단계;상기 리세스를 포함하는 전체 구조 상부에 터널 산화막, 도전막을 형성하는 단계;상기 도전막을 포함하는 전체 구조상부에 제2 스페이서를 형성하는 단계;상기 제2 스페이서의 일부를 제거하여 상기 도전막의 일부가 노출되는 단계;상기 노출된 도전막을 제거하여 제2 리세스를 형성하는 단계;상기 제2 스페이서를 제거하는 단계;상기 도전막 상부에 제3 스페이서를 형성하는 단계;상기 제3 스페이서의 일부를 제거하여 상기 소자 분리막의 일부가 노출되는 단계;상기 노출된 소자 분리막을 제거하여 제3 리세스를 형성하는 단계;상기 제3 스페이서를 제거하는 단계; 및상기 도전막 상부에 유전체막과 콘트롤 게이트를 형성하는 단계를 포함하는 반도체 소자의 제조 방법.
- 제17항에 있어서,상기 제3 스페이서는 질화막으로 형성하는 반도체 소자의 제조 방법.
- 제18항에 있어서,상기 제3 리세스는 질화막에 비해 산화막이 더욱 식각되는 식각 선택비를 가지는 식각 공정으로 형성되는 반도체 소자의 제조 방법.
- 제17항에 있어서,상기 제3 스페이서는 NH4와 HF의 혼합용액 또는 H3PO4의 용액을 이용한 습식 식각으로 제거하는 반도체 소자의 제조 방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060106601A KR100898674B1 (ko) | 2006-10-31 | 2006-10-31 | 반도체 소자의 제조 방법 |
CNB2007101037342A CN100546016C (zh) | 2006-10-31 | 2007-05-22 | 制造半导体器件的方法 |
US11/752,878 US20080102618A1 (en) | 2006-10-31 | 2007-05-23 | Method of manufacturing semiconductor device |
JP2007142781A JP2008118095A (ja) | 2006-10-31 | 2007-05-30 | 半導体素子の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060106601A KR100898674B1 (ko) | 2006-10-31 | 2006-10-31 | 반도체 소자의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080038992A true KR20080038992A (ko) | 2008-05-07 |
KR100898674B1 KR100898674B1 (ko) | 2009-05-22 |
Family
ID=39330751
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060106601A KR100898674B1 (ko) | 2006-10-31 | 2006-10-31 | 반도체 소자의 제조 방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20080102618A1 (ko) |
JP (1) | JP2008118095A (ko) |
KR (1) | KR100898674B1 (ko) |
CN (1) | CN100546016C (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105097708A (zh) * | 2014-05-21 | 2015-11-25 | 中芯国际集成电路制造(上海)有限公司 | 一种嵌入式闪存及其制作方法 |
US20160260815A1 (en) * | 2015-03-06 | 2016-09-08 | Kabushiki Kaisha Toshiba | Non-volatile semiconductor memory device and method of manufacturing the same |
CN110838490A (zh) * | 2018-08-17 | 2020-02-25 | 北京兆易创新科技股份有限公司 | 一种浮栅存储器的制备方法和浮栅存储器 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5496750A (en) * | 1994-09-19 | 1996-03-05 | Texas Instruments Incorporated | Elevated source/drain junction metal oxide semiconductor field-effect transistor using blanket silicon deposition |
US6323514B1 (en) * | 1999-07-06 | 2001-11-27 | Micron Technology, Inc. | Container structure for floating gate memory device and method for forming same |
US6825526B1 (en) | 2004-01-16 | 2004-11-30 | Advanced Micro Devices, Inc. | Structure for increasing drive current in a memory array and related method |
KR100539275B1 (ko) * | 2004-07-12 | 2005-12-27 | 삼성전자주식회사 | 반도체 장치의 제조 방법 |
JP4737953B2 (ja) * | 2004-07-14 | 2011-08-03 | 株式会社東芝 | 半導体装置の製造方法 |
KR100605510B1 (ko) * | 2004-12-14 | 2006-07-31 | 삼성전자주식회사 | 제어게이트 연장부를 갖는 플래시메모리소자의 제조방법 |
US8008701B2 (en) * | 2004-12-22 | 2011-08-30 | Giorgio Servalli | Method of making a floating gate non-volatile MOS semiconductor memory device with improved capacitive coupling and device thus obtained |
KR100611140B1 (ko) * | 2004-12-28 | 2006-08-09 | 삼성전자주식회사 | 트랜지스터의 게이트, 이의 제조 방법 및 게이트 구조를포함하는 불휘발성 메모리 장치, 이의 제조 방법. |
KR20070034331A (ko) * | 2005-09-23 | 2007-03-28 | 삼성전자주식회사 | 플래쉬 메모리 소자와 그 제조 방법 |
KR20070049267A (ko) * | 2005-11-08 | 2007-05-11 | 삼성전자주식회사 | 반도체 장치의 제조 방법 |
KR20080014173A (ko) * | 2006-08-10 | 2008-02-14 | 삼성전자주식회사 | 불휘발성 메모리 장치의 제조 방법 |
-
2006
- 2006-10-31 KR KR1020060106601A patent/KR100898674B1/ko not_active IP Right Cessation
-
2007
- 2007-05-22 CN CNB2007101037342A patent/CN100546016C/zh not_active Expired - Fee Related
- 2007-05-23 US US11/752,878 patent/US20080102618A1/en not_active Abandoned
- 2007-05-30 JP JP2007142781A patent/JP2008118095A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
JP2008118095A (ja) | 2008-05-22 |
KR100898674B1 (ko) | 2009-05-22 |
CN100546016C (zh) | 2009-09-30 |
US20080102618A1 (en) | 2008-05-01 |
CN101174584A (zh) | 2008-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101295678B (zh) | 制造快闪存储器件的方法 | |
KR100807112B1 (ko) | 플래쉬 메모리 및 그 제조 방법 | |
US7413960B2 (en) | Method of forming floating gate electrode in flash memory device | |
KR100898674B1 (ko) | 반도체 소자의 제조 방법 | |
KR100676598B1 (ko) | 반도체 소자의 제조 방법 | |
KR100645195B1 (ko) | 플래쉬 메모리 소자의 제조방법 | |
KR20060006331A (ko) | 플래시 메모리 소자의 플로팅 게이트 형성 방법 | |
KR100875079B1 (ko) | 플래시 메모리 소자의 제조 방법 | |
KR20100138542A (ko) | 불휘발성 메모리 소자의 게이트 패턴 형성방법 | |
KR100811441B1 (ko) | 플래시 메모리 소자 및 그것의 제조 방법 | |
KR100671603B1 (ko) | 플래시 메모리 소자의 제조 방법 | |
KR100709468B1 (ko) | 플래시 메모리 소자의 플로팅 게이트 형성방법 | |
KR100843014B1 (ko) | 반도체 소자의 제조 방법 | |
KR100579851B1 (ko) | 반도체 소자의 분리 방법 | |
KR20080038851A (ko) | 플래시 메모리 소자의 제조방법 | |
KR100624947B1 (ko) | 플래시 메모리 소자 및 그 제조 방법 | |
KR20050075631A (ko) | 자기정렬 방식으로 플로팅 게이트를 형성하는 플래쉬메모리 소자의 제조 방법 | |
KR20070002293A (ko) | 플래쉬 메모리 소자의 제조방법 | |
KR20080061482A (ko) | 반도체 소자 및 그의 제조 방법 | |
KR20070076625A (ko) | 반도체 소자의 제조 방법 | |
KR20060113265A (ko) | 리세스게이트공정을 이용한 반도체장치의 제조 방법 | |
KR20080086644A (ko) | 낸드 플래시 메모리 소자의 제조방법 | |
KR20070099176A (ko) | 플래쉬 메모리 소자의 제조방법 | |
KR20070080765A (ko) | 불휘발성 플래시 메모리 소자 및 그 제조 방법 | |
KR20080039023A (ko) | 반도체 소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |