KR20070084859A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20070084859A
KR20070084859A KR1020060017174A KR20060017174A KR20070084859A KR 20070084859 A KR20070084859 A KR 20070084859A KR 1020060017174 A KR1020060017174 A KR 1020060017174A KR 20060017174 A KR20060017174 A KR 20060017174A KR 20070084859 A KR20070084859 A KR 20070084859A
Authority
KR
South Korea
Prior art keywords
layer
plasma display
display panel
emi shielding
shielding layer
Prior art date
Application number
KR1020060017174A
Other languages
English (en)
Inventor
손지훈
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060017174A priority Critical patent/KR20070084859A/ko
Priority to US11/677,383 priority patent/US20070194714A1/en
Publication of KR20070084859A publication Critical patent/KR20070084859A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/446Electromagnetic shielding means; Antistatic means

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Electromagnetism (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널에 관한 것으로 특히, 광학필터를 제거하거나 저가화 할 수 있는 플라즈마 디스플레이 패널에 관한 것이다. 이러한 본 발명은, 상부패널과 하부패널을 포함하는 플라즈마 디스플레이 패널에 있어서, 상기 상부패널에는 EMI 차폐층을 포함하여 구성된다.
PDP, 차폐층, EMI, 광학필터

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 일반적인 플라즈마 디스플레이 패널의 일례를 나타내는 사시도이다.
도 2는 종래의 플라즈마 디스플레이 패널과 광학필터를 나타내는 단면도이다.
도 3은 본 발명의 플라즈마 디스플레이 패널의 일 실시예를 나타내는 단면도이다.
도 4는 본 발명의 플라즈마 디스플레이 패널과 EMI 차폐층의 일 실시예를 나타내는 단면도이다.
도 5는 본 발명의 플라즈마 디스플레이 패널과 접지부의 일 실시예를 나타내는 단면도이다.
도 6은 본 발명의 플라즈마 디스플레이 패널의 다른 실시예를 나타내는 단면도이다.
<도면의 주요 부분에 대한 간단한 설명>
100 : 상부패널 110 : EMI 차폐층
120 : 제1유전체층 130 : 기판
140 : 유지전극 150 : 제2유전체층
160 : 보호막 200 : 하부패널
210 : 격벽 211 : 블랙탑
220 : 형광체층 230 : 어드레스 전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로 특히, 광학필터를 제거하거나 저가화 할 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(plasma display panel: 이하, PDP)은 방전 현상을 이용하여 화상을 표시하는 발광형 소자의 일종으로서, 각 셀마다 액티브 소자를 장착할 필요가 없어서 제조 공정이 간단하고, 화면의 대형화가 용이하며, 응답속도가 빨라 대형화면을 가지는 화상표시장치의 표시소자로 각광받고 있다.
이와 같은 PDP의 구조는 도 1에서 도시하는 바와 같이, 상부패널(10)과 하부패널(20)을 대향시켜 겹친 구조로 되어있다. 상기 상부패널(10)은 상부기판(11)의 내면에 한 쌍의 유지전극(12)이 배열되는데, 보통 이 유지전극(12)은 투명전극과 버스전극으로 나뉘어진다.
이러한 유지전극(12)은 AC 구동을 위한 유전체층(13)으로 피복되고, 이 유전체층(13)의 표면에는 보호막(14)이 형성된다.
한편, 상기 하부패널(20)의 내면에는 하부기판(21) 위에 어드레스 전극(22)이 배열되고, 그 위에 유전체층(23)이 형성되는데, 이 유전체층(23) 위에는 방전셀 공간을 분리하기 위한 스트라이프 또는 웰 타입의 격벽(24)이 형성되고, 이 격벽 (24)에 의해 구획되는 셀에는 컬러표시를 위한 적색, 청색 및 녹색의 형광체층(26)이 도포되어 서브 픽셀을 이룬다.
상기 격벽(24)에 의하여 방전셀(25)이 서브 픽셀마다 구획되고, 또한 이 방전셀(25)에는 방전가스가 봉입되며, 하나의 픽셀(one pixel)은 상기 3개의 서브 픽셀로 이루어진다.
이와 같은 PDP는 고주파 방전에 의하여 다수의 전자파가 발생한다. 이러한 전자파는 주변 전자회로의 기능을 약화시키고 동작을 불량하게 할 수 있으며, 이러한 현상을 통상 EMI(Electromagnetic Interference)라 한다.
EMI는 전자파간섭 또는 전자파장애로 해석되며 법규에 의하면 '방사 또는 전도되는 전자파가 다른 기기의 기능에 장애를 주는 것'이라 정의되어 있다.
PDP에서 이러한 EMI를 차폐하는 방법으로는, PDP 패널 외측에 설치되는 광학필터에 구리 메쉬(mesh)나 도전막을 형성하여, 이러한 구리 메쉬나 도전막이 전자파를 차폐하도록 하는 방법이 이용되고 있다.
도 2에서는 이러한 PDP 패널(10, 20)과 광학필터(30)의 구성을 도시하고 있다. 즉, 광학필터(30)는 PDP의 상부패널(10)과 일정 간격을 두고 설치되며, 도시하는 바와 같이, 양단면에 무반사층(31: Anti-Reflection film: AR film)이 PET 등과 같은 기재(32)위에 형성되고, 그 사이에 유리(33)와 EMI 차폐층(34), 블랙 프레임(35) 및 이들을 부착하기 위한 점착층(36)이 구성된다.
상기 EMI 차폐층(34)도 PET 등과 같은 기재(32) 위에 형성되며, 구리 메쉬 형태를 이용하는 경우에는 먼저, 동막을 형성한 후에, 메쉬 패턴으로 노광하고 에 칭함으로써 형성된다. 이때, 이러한 패턴에 의한 간섭무늬(모아레: moire)를 방지하기 위하여 전체 메쉬 구조가 일정 각도로 틸트된 형태로 형성된다.
또한, 도전막 형태는 스퍼터링(sputtering) 방법을 이용하여 ITO층(Indium Tin Oxide)과 은(Ag) 층을 반복 적층함으로써 형성된다.
이와 같이, EMI 차폐층은 광학필터의 일부분을 이루고 있으며, 이러한 광학필터의 비용에서 EMI 차폐층이 차지하는 비중이 매우 높다. 따라서 이러한 광학필터에서 EMI 차폐층을 제거하거나 저가화할 필요성이 있고, 이러한 방향은 광학필터가 필요 없는 PDP 패널을 구현하는데 필수적이다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위한 것으로, PDP 패널 내부에 EMI 차폐층을 형성하고, 경우에 따라, 이러한 EMI 차폐층이 블랙 메트릭스(Black Matrix) 역할을 겸하도록 하며, 광학필터의 색보정 기능을 포함함으로써, 광학필터의 기능을 포함하는 플라즈마 디스플레이 패널을 제공하고자 한다.
상기와 같은 본 발명의 목적을 달성하기 위하여 본 발명은, 상부패널과 하부패널을 포함하는 플라즈마 디스플레이 패널에 있어서, 상기 상부패널에는 EMI 차폐층을 포함하여 구성함으로써 달성된다.
상기 EMI 차폐층은 상기 상부패널의 기판상에 형성되는 것이 바람직하며, 도전성 물질의 그물상 구조, 스트라이프 구조, 또는 ITO층과 도전성 물질층을 번갈아 형성한 구조가 가능하다.
또한, 상기 EMI 차폐층은 흑색층으로 형성되어 블랙 매트릭스로서 역할을 수행할 수 있으며, 저항과 흑색의 농도가 서로 다른 두 층으로 형성할 수 있다.
상기 상부패널에는 근접적외선(NIR) 차단층, 네온(Ne) 차단층, 색온도 보정층과 같은 색보정층을 포함할 수 있다.
상기 EMI 차폐층은 그 외곽 단부의 드러난 부분을 이용하여 접지하도록 하는 것이 바람직하다.
본 발명의 목적을 이루기 위한 다른 관점으로서, 본 발명은, 상부기판과; 상기 상부기판상에 도전성 재료로 형성되는 EMI 차폐층과; 상기 EMI 차폐층을 절연하는 제1유전체층과; 상기 제1유전체층에 일정 간격으로 형성되는 유지전극과; 상기 유지전극을 절연하는 제2유전체층과; 상기 제2유전체층을 덮는 보호막을 포함하여 구성하는 것이 바람직하다.
이하, 첨부된 도면을 참고하여 본 발명에 의한 실시예를 상세히 설명하면 다음과 같다.
도 3에서와 같이, 본 발명의 PDP 상부패널(100)에는 도전성 재료로 형성되는 EMI 차폐층(110)을 패널 내부에 구성하고, 이러한 EMI 차폐층(110)을 절연하기 위한 절연층으로서 제1유전체층(120)이 구비된다.
도시하는 바와 같이, 상기 EMI 차폐층(110)은 상부패널(100)의 기판(130)에 형성하는 것이 바람직하다.
이러한 EMI 차폐층(110)은 도전성 물질의 메쉬(mesh: 그물상 구조) 형태나 스트라이프(stripe: 선형 구조) 형태가 가능하며, ITO(Indium Tin Oxide)층과 도전 성 물질층(통상, 은(Ag)층)을 번갈아 형성한 형태도 가능하다(도 6 참고).
이와 같은 도전성 물질의 메쉬 형태나 스트라이프 형태를 이용하는 경우에는 이러한 EMI 차폐층(110)의 패턴에 흑색 안료를 포함시킴으로써, 블랙 매트릭스(black matrix)의 기능을 동시에 가질 수 있도록 할 수 있다.
즉, EMI 차폐층(110)은 PDP 패널에서 발생하는 전자파 간섭(EMI: Electro-magnetic Interference) 현상을 차폐함으로써 주변 전자기기들이 이러한 전자파에 의하여 영향을 받지 않도록 하며, 동시에 이러한 EMI 차폐층(110)을 이루는 패턴이 패널의 대비비(contrast)를 높일 수 있다.
이러한 EMI 차폐층(110)은 패턴 인쇄법, 인쇄 후 노광 현상하는 방법, 잉크젯 헤드를 이용한 방법, 옵셋 인쇄법 등의 방법을 이용하여 형성할 수 있다.
이와 같은 방법을 이용하기 위해서는 구리(Cu), 은(Ag), 알루미늄(Al) 등의 도전성 재료와 블랙 세라믹(black ceramic) 등의 흑색 안료를 용매를 포함하는 비히클(vehicle)에 혼합하여 EMI 차폐층(110)을 형성할 수 있다.
상기 제1유전체층(120)에는 유지전극(140)이 일정 간격으로 구비되며, 이러한 유지전극(140)은 통상 투명전극(141)과 버스전극(142)으로 이루어지나, 경우에 따라서는 버스전극(142)만으로 이루어질 수 있다.
또한, 상기와 같은 유지전극(140)을 절연하는 제2유전체층(150)이 구비되고, 이 제2유전체층(150) 상에는 MgO와 같은 물질로 형성되는 보호막(160)이 위치한다.
이때, 상기 제1유전체층(120)의 두께는 상기 유지전극(140)의 간격보다 크게 하여, 방전 특성이 저하되는 것을 방지하는 것이 바람직하다.
한편, EMI 차폐층(110)은 한번의 공정으로 형성할 수도 있고, 이러한 공정을 수행하기 위한 재료들이 전도도가 낮아서 문제가 된다면, 도 4에서와 같이, 저항이 높은 제1층(111)을 먼저 형성한 후, 그 위에 다시 저항이 낮은 재료로 제2층(112)을 형성할 수도 있다.
이러한 이중 구조는 사용자의 육안 쪽에 제1층(111)을 형성하고, 이 제1층(111)은 흑색의 농도가 높은 패턴을 형성하며, 그 타측에는 흑색의 농도가 낮으며 저항이 낮은 제2층(112)의 패턴을 형성할 수 있다.
이러한 저항과 흑색 농도의 조절은 구리(Cu), 은(Ag), 알루미늄(Al) 등의 도전성 재료와 블랙 세라믹(black ceramic)등의 흑색 안료의 함유율을 조절함으로써 조절할 수 있다.
보통의 광학필터 내의 도전성 메쉬층은 메쉬 격자 모양이 패널의 규칙적인 패턴과 모아레(moire)를 만들지 않기 위해서, 일정 각도로 틸트(tilt)되어 있어야 하지만, 본 발명의 EMI 차폐층(110)은 이러한 틸트된 메쉬 구조 뿐만 아니라, 수평, 수직의 스트라이프 구조도 가능하다.
즉, 도 3 및 도 4에서 도시하는 바와 같이, EMI 차폐층(110)과 버스전극(142) 및 하부패널(200)의 격벽(210), 블랙탑(211), 또는 어드레스 전극(230)과 같이, 모아레를 일으킬 수 있는 다른 패턴과의 상대적인 위치가 항상 일정하도록 패턴을 배치한다면, 수평, 수직의 스트라이프 구조도 가능하며, 메쉬 구조의 경우에도 틸트가 불필요할 수도 있다.
한편, 상기 상부패널(100)에는 광학필터의 기능 중 하나인 색보정 기능을 갖 는 층을 포함시킴으로써, 광학필터를 제거할 수도 있다.
이러한 색보정 기능은 근접적외선(NIR: Near Infra-Red) 차단, 네온(Ne) 차단, 및 색온도 보정 등의 기능을 포함하며, 이러한 색보정 기능을 갖는 색보정층은 상부패널(100)의 어느 일부에 별도의 층으로 형성될 수 있고, 상기 제1유전체층(120) 또는 제2유전체층(150)에 이러한 기능이 포함될 수도 있다.
상기 근접적외선은 방전 가스로 사용되는 제논(Xe) 가스에 의하여 발생되며, 네온(Ne)은 형광체층(220)에서 발생하거나 방전 가스로 사용되는 네온 가스에 의하여 발생한다.
도 5에서 도시하는 바와 같이, EMI 차폐층(110)을 덮는 제1유전체층(120)은 그 면적을 EMI 차폐층(110)보다 좁게 형성하거나, EMI 차폐층(110)이 드러나는 부분을 형성하고, 이러한 EMI 차폐층(110)이 드러난 부분을 접지부(111)로 이용할 수 있다.
즉, EMI 차폐층(110)은 패널의 유효 화면 내에 도전층을 형성하는 것도 중요하지만, 유효 화면 외부에서의 접지도 중요한데, 이와 같이 EMI 차폐층(110)이 드러난 부분을 이용하여 PDP 케이스 등에 접지하는 것이 바람직하다.
이러한 접지부(111) 구조는 상부패널의 기판(130)이 충분히 크다면, EMI 차폐층(110)을 이루는 도전성 물질간 단락을 방지하면서 EMI 차폐층(110)을 효과적으로 접지시킬 수 있다.
<실시예 1>
이하, 도 3 및 도 4를 참고하여, EMI 차폐층(110)으로서 도전성 물질의 메쉬 (mesh: 그물상 구조) 형태나 스트라이프(stripe: 선형 구조) 형태를 형성한 실시예를 설명한다.
먼저, 상부패널(100)의 기판(130) 위에 패턴 인쇄법, 인쇄 후 노광 현상하는 방법, 잉크젯 헤드를 이용한 방법, 옵셋 인쇄법 등의 방법을 이용하여 EMI 차폐층(110)을 형성한다.
이와 같은 방법을 이용하기 위해서는 구리(Cu), 은(Ag), 알루미늄(Al) 등의 도전성 재료와 블랙 세라믹(black ceramic)등의 흑색 안료를 용매를 포함하는 비히클(vehicle)에 혼합하여 특정 패턴을 가지는 EMI 차폐층(110)을 형성한다.
이때, 상기한 바와 같이, 기판(130)측에 저항이 높고, 흑색 농도가 높은 제1층(111)을 형성하고, 이 제1층(111) 위에 저항이 상대적으로 낮으며, 흑색 농도가 낮은 제2층을 형성한다.
또한, 무전해 도금방식을 이용하여 EMI 차폐층(110)을 형성할 수도 있다. 즉, 기판(130) 위에 특정 패턴으로 시드 층(seed layer)를 형성하고, 이 시드 층에 도금을 함으로써 EMI 차폐층(110)을 형성하는 것이 가능하다. 이때, 상기 시드 층은 흑색 안료를 포함함으로써, 블랙 매트릭스의 역할을 할 수 있도록 한다.
상기 EMI 차폐층(110)을 이루는 패턴은 그물상 구조(메쉬 구조), 스트라이프 구조가 모두 가능하며, 패널의 외곽선에 대하여 일정 각도 틸트시켜 형성할 수 있다.
또한, 상기 스트라이프 구조는 패널에 대하여 수평한 도전성 라인들로 형성하거나, 패널에 대하여 수직인 도전성 라인들로 형성하는 것이 가능하다.
이러한 EMI 차폐층(110)이 형성되면, EMI 차폐층(110)을 절연하는 절연층으로서 제1유전체층(120)을 형성한다.
이후, 통상의 PDP 제조방법에 의하여 유지전극(140), 제2유전체(150) 및 보호막(160)을 형성한다.
상기 제1유전체층(120) 또는 제2유전체층(150)에는 색보정층이 별도로 형성되거나, 색보정 기능을 갖는 물질을 포함시킬 수 있다.
<실시예 2>
이하, 도 6을 참고하여, EMI 차폐층(110)으로서, ITO층(Indium Tin Oxide: 114)과 은(Ag: 115)층을 번갈아 형성한 형태의 실시예를 설명한다.
도시하는 바와 같이, 상부패널(100)의 기판(130)에 ITO층(114)과 Ag층(115)을 번갈아 형성한다. 기판(130)에 바로 Ag층(115)을 형성할 수도 있고, ITO층(114)을 먼저 형성한 후에 Ag층(115)을 형성할 수도 있다.
이러한 ITO층(114)과 Ag층(115)은 적어도 2회 이상 반복하여 적층되며, 적층 방법은 통상 스퍼터(sputter) 방법이 이용된다.
도 6에서 보는 바와 같이, Ag층(115)은 ITO층(114)에 비하여 상대적으로 얇게 형성함으로써, 패널 전체적으로 투명도가 유지되도록 한다.
이후, 상기 ITO층(114)과 Ag층(115)으로 이루어지는 EMI 차폐층(110)을 절연하기 위한 제1유전체층(120)이 형성되고, 이하의 구조는 상기 제1실시예와 동일하다.
상기 실시예는 본 발명의 기술적 사상을 구체적으로 설명하기 위한 일례로 서, 본 발명은 상기 실시예에 한정되지 않으며, 다양한 형태의 변형이 가능하고, 이러한 기술적 사상의 여러 실시 형태는 모두 본 발명의 보호범위에 속함은 당연하다.
이상과 같은 본 발명은 PDP 패널 내부에 EMI 차폐층을 형성함으로써 패널에서 발생하는 전자파장애를 차폐할 수 있도록 하고, 광학필터의 EMI 차폐층을 저가화하거나 제거할 수 있으며, 경우에 따라, 이러한 EMI 차폐층이 블랙 메트릭스(Black Matrix) 역할을 겸하도록 함으로써, 패널의 대비비를 향상시킬 수 있고, 광학필터의 색보정 기능을 포함함으로써, 광학필터의 기능을 포함하여 별도의 광학필요가 필요 없는 효과가 있는 것이다.

Claims (26)

  1. 상부패널과 하부패널을 포함하는 플라즈마 디스플레이 패널에 있어서,
    상기 상부패널에는 EMI 차폐층을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1항에 있어서, 상기 EMI 차폐층은 상기 상부패널의 기판상에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1항에 있어서, 상기 EMI 차폐층은 도전성 물질의 그물상 구조인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 3항에 있어서, 상기 그물상 구조는 상기 패널의 외곽선에 대하여 일정 각도 틸트된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1항에 있어서, 상기 EMI 차폐층은 도전성 물질의 스트라이프 구조인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5항에 있어서, 상기 스트라이프 구조는 상기 패널에 대하여 수평한 도전성 라인들에 의하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 5항에 있어서, 상기 스트라이프 구조는 상기 패널에 대하여 수직한 도전성 라인들에 의하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 1항에 있어서, 상기 EMI 차폐층의 도전성 물질은 구리(Cu), 은(Ag), 알루미늄(Al) 중 어느 하나인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 1항에 있어서, 상기 EMI 차폐층은 흑색층으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 9항에 있어서, 상기 흑색층은 블랙 세라믹을 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제 1항에 있어서, 상기 EMI 차폐층을 절연하는 유전체층을 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 제 1항에 있어서, 상기 EMI 차폐층은 ITO층과 도전성 물질층을 번갈아 형성한 것을 특징으로 하는 플라즈마 디스플레이 패널.
  13. 제 1항에 있어서, 상기 상부패널에는 색보정층을 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  14. 제 13항에 있어서, 상기 색보정층은, 근접적외선(NIR) 차단층, 네온(Ne) 차단층, 색온도 보정층 중 적어도 어느 하나를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  15. 제 1항에 있어서, 상기 EMI 차폐층은 그 외곽 단부에 접지부를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  16. 제 1항에 있어서, 상기 EMI 차폐층은 저항이 서로 다른 두 층으로 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  17. 제 16항에 있어서, 상기 저항이 서로 다른 두 층은,
    상기 상부패널의 기판측에 저항이 높은 층이 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  18. 제 1항에 있어서, 상기 EMI 차폐층은 흑색의 농도가 서로 다른 두 층으로 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  19. 제 18항에 있어서, 상기 흑색의 농도가 서로 다른 두 층은,
    상기 상부패널의 기판측에 흑색의 농도가 높은 층이 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  20. 상부기판과;
    상기 상부기판상에 도전성 재료로 형성되는 EMI 차폐층과;
    상기 EMI 차폐층을 절연하는 제1유전체층과;
    상기 제1유전체층에 일정 간격으로 형성되는 유지전극과;
    상기 유지전극을 절연하는 제2유전체층과;
    상기 제2유전체층을 덮는 보호막을 포함하여 구성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  21. 제 20항에 있어서, 상기 제1유전체층의 두께는, 상기 유지전극 사이의 간격보다 두꺼운 것을 특징으로 하는 플라즈마 디스플레이 패널.
  22. 제 20항에 있어서, 상기 제1유전체층은 상기 EMI 차폐층보다 면적이 좁은 것을 특징으로 하는 플라즈마 디스플레이 패널.
  23. 제 20항에 있어서, 상기 EMI 차폐층은 접지부를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  24. 제 23항에 있어서, 상기 접지부는, 상기 EMI 차폐층이 상기 제1유전체층 외부로 드러난 부분을 이용하여 접지하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  25. 제 20항에 있어서, 상기 제1유전체층 또는 제2유전체층에는 색보정층이 포함되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  26. 제 25항에 있어서, 상기 색보정층은, 근접적외선(NIR) 차단층, 네온(Ne) 차단층, 색온도 보정층 중 적어도 어느 하나를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020060017174A 2006-02-22 2006-02-22 플라즈마 디스플레이 패널 KR20070084859A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060017174A KR20070084859A (ko) 2006-02-22 2006-02-22 플라즈마 디스플레이 패널
US11/677,383 US20070194714A1 (en) 2006-02-22 2007-02-21 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060017174A KR20070084859A (ko) 2006-02-22 2006-02-22 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20070084859A true KR20070084859A (ko) 2007-08-27

Family

ID=38427491

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060017174A KR20070084859A (ko) 2006-02-22 2006-02-22 플라즈마 디스플레이 패널

Country Status (2)

Country Link
US (1) US20070194714A1 (ko)
KR (1) KR20070084859A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200812427A (en) * 2006-08-18 2008-03-01 Marketech Int Corp Plasma display panel
EP2009977A3 (en) 2007-05-09 2011-04-27 FUJIFILM Corporation Electromagnetic shielding film and optical filter
JP5047071B2 (ja) * 2008-06-18 2012-10-10 篠田プラズマ株式会社 発光管アレイ型表示サブモジュール及び表示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3947287B2 (ja) * 1997-12-27 2007-07-18 大日本印刷株式会社 感光性導体ペーストおよびこれを用いた転写シート
US6599681B2 (en) * 2001-07-13 2003-07-29 Shielding Express Electromagnetic filter for display screens
KR20040085699A (ko) * 2003-04-01 2004-10-08 엘지전자 주식회사 플라즈마 디스플레이 패널의 전면필터
KR100751932B1 (ko) * 2003-04-01 2007-08-27 엘지전자 주식회사 전면 필터와 그의 제조 방법
TWI279823B (en) * 2003-10-29 2007-04-21 Au Optronics Corp Plasma display panel
KR100683671B1 (ko) * 2004-03-25 2007-02-15 삼성에스디아이 주식회사 전자기파 차폐층을 구비한 플라즈마 디스플레이 패널
KR20050099261A (ko) * 2004-04-09 2005-10-13 삼성전자주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
US20070194714A1 (en) 2007-08-23

Similar Documents

Publication Publication Date Title
US7834951B2 (en) EMI shielding film of a panel display device
US20060027383A1 (en) Electromagnetic interference shielding filter and manufacturing method thereof
US8242670B2 (en) Electromagnetic wave blocking member for display apparatus
JPH1092325A (ja) ガス放電表示パネル及びその製造方法
JP2008046642A (ja) 外光遮蔽層およびこれを含むディスプレイ装置
US20100079049A1 (en) Plasma display device
KR20070084859A (ko) 플라즈마 디스플레이 패널
KR101082560B1 (ko) 디스플레이 필터, 이를 구비한 디스플레이 장치 및 이의 제조방법
US8053963B2 (en) Display device and optical filter
KR100852858B1 (ko) 전자파차폐필름 및 이를 포함하는 광학필터
JP2010266898A (ja) 外光遮蔽層およびこれを含むディスプレイ装置
EP1990825A2 (en) External light shielding sheet and plasma display panel device having the same
KR20090016972A (ko) 플라즈마 디스플레이 장치
KR20070054850A (ko) 플라즈마 디스플레이 패널용 필름형 전면 필터 및 그의제조방법
KR100681037B1 (ko) 플라즈마 디스플레이 패널
KR20090032769A (ko) 디스플레이 장치용 전자파 차폐부재 및 그 제조방법
JPH09251842A (ja) ガス放電型表示パネルおよびその製造方法
KR100659080B1 (ko) 플라즈마 디스플레이 패널과, 이의 제조방법
KR20040085766A (ko) 플라즈마 디스플레이 패널의 전자파 차폐막
KR100751416B1 (ko) 플라즈마 디스플레이 패널 및 그 제작 방법
KR100786086B1 (ko) 디스플레이 장치 및 그 제조방법
KR20080009912A (ko) 디스플레이 장치의 전면필터 및 그 제조방법
KR100736589B1 (ko) 플라즈마 디스플레이 패널
US20080042567A1 (en) Plasma display panel
KR20080042283A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid