KR20070051155A - A driving device of display device and a method for driving the same - Google Patents
A driving device of display device and a method for driving the same Download PDFInfo
- Publication number
- KR20070051155A KR20070051155A KR1020050108656A KR20050108656A KR20070051155A KR 20070051155 A KR20070051155 A KR 20070051155A KR 1020050108656 A KR1020050108656 A KR 1020050108656A KR 20050108656 A KR20050108656 A KR 20050108656A KR 20070051155 A KR20070051155 A KR 20070051155A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage source
- voltage
- node
- controller
- switching element
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 레벨 쉬프터의 손상을 방지할 수 있는 표시장치의 구동회로에 관한 것으로, 서로 다른 위상을 갖는 적어도 2개의 전압원을 출력하는 제어부; 상기 각 전압원의 전압 레벨을 변환하여 출력하는 레벨 쉬프터; 및, 상기 제어부와 상기 레벨 쉬프터 사이에 접속되어, 상기 제어부로부터 입력되는 각 전압원들간의 논리값이 동일할 때 보호용 전압원을 상기 레벨 쉬프터에 공급하는 보호부를 포함하여 구성되는 것이다.The present invention relates to a driving circuit of a display device capable of preventing damage to a level shifter, comprising: a control unit for outputting at least two voltage sources having different phases; A level shifter for converting and outputting a voltage level of each voltage source; And a protection unit connected between the control unit and the level shifter to supply a protection voltage source to the level shifter when the logic values between the voltage sources input from the control unit are the same.
액정표시장치, 쉬프트 레지스터, 레벨 쉬프터, 보호회로 LCD, shift register, level shifter, protection circuit
Description
도 1은 종래의 쉬프트 레지스터에서 하나의 스테이지에 대한 블록 구성도1 is a block diagram of one stage in a conventional shift register
도 2는 제 1 교류 전압원과 제 2 교류 전압원의 파형을 도시한 도면2 shows waveforms of a first AC voltage source and a second AC voltage source;
도 3은 본 발명의 실시예에 따른 표시장치의 구동회로를 나타낸 도면3 illustrates a driving circuit of a display device according to an exemplary embodiment of the present invention.
도 4는 도 3의 보호부에 대한 블록 구성도4 is a block diagram illustrating a protection unit of FIG. 3.
도 5는 도 4의 제 1 보호회로에 대한 구체적인 회로도 FIG. 5 is a detailed circuit diagram of the first protection circuit of FIG. 4.
도 6은 도 4의 제 2 보호회로에 대한 구체적인 회로도FIG. 6 is a detailed circuit diagram of the second protection circuit of FIG. 4.
도 7은 도 4의 제 1 보호회로에 대한 또 다른 구성을 나타낸 도면FIG. 7 is a diagram illustrating still another configuration of the first protection circuit of FIG. 4.
도 8은 도 4의 제 2 보호회로에 대한 또 다른 구성을 나타낸 도면FIG. 8 is a diagram illustrating still another configuration of the second protection circuit of FIG. 4.
도 9는 제 1 및 제 2 교류 전압원의 논리값에 따른 보호회로의 노드 및 출력단자의 전압 변화를 나타낸 도면9 is a diagram illustrating voltage changes of nodes and output terminals of a protection circuit according to logic values of first and second AC voltage sources;
*도면의 주요부에 대한 부호 설명* Explanation of symbols on the main parts of the drawings
301 : 타이밍 콘트롤러 302 : 보호부301: timing controller 302: protection unit
303 : 레벨 쉬프터 304 : 쉬프트 레지스터303: level shifter 304: shift register
305 : 전원 발생부305: power generation unit
본 발명은 표시장치의 구동회로에 관한 것으로, 특히 과전에 의한 레벨 쉬프터의 손상을 방지할 수 있는 표시장치의 구동회로 및 이의 구동방법에 대한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving circuit of a display device, and more particularly, to a driving circuit of a display device and a driving method thereof, which can prevent damage to a level shifter due to overpowering.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여 액정표시장치는 화소영역들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다. Conventional liquid crystal display devices display an image by adjusting the light transmittance of the liquid crystal using an electric field. To this end, the liquid crystal display includes a liquid crystal panel in which pixel regions are arranged in a matrix, and a driving circuit for driving the liquid crystal panel.
상기 액정패널에는 다수개의 게이트 라인들과 다수개의 데이터 라인들이 교차하게 배열되고, 그 게이트 라인들과 데이터 라인들이 수직교차하여 정의되는 영역에 화소영역이 위치하게 된다. 그리고, 상기 화소영역들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 상기 액정패널에 형성된다. In the liquid crystal panel, a plurality of gate lines and a plurality of data lines are arranged to cross each other, and a pixel region is positioned in an area defined by vertical crossings of the gate lines and the data lines. Pixel electrodes and a common electrode for applying an electric field to each of the pixel regions are formed in the liquid crystal panel.
상기 화소전극들 각각은 스위칭소자인 박막트랜지스터(TFT; Thin Film Transistor)의 소스단자 및 드레인단자를 경유하여 상기 데이터 라인에 접속된다. 상기 박막트랜지스터는 상기 게이트 라인을 경유하여 게이트단자에 인가되는 스캔펄스에 의해 턴-온되어, 상기 데이터 라인의 데이터 신호가 상기 화소전압에 충전되도록 한다.Each of the pixel electrodes is connected to the data line via a source terminal and a drain terminal of a thin film transistor (TFT) which is a switching element. The thin film transistor is turned on by a scan pulse applied to a gate terminal via the gate line, so that the data signal of the data line is charged to the pixel voltage.
한편, 상기 구동회로는 상기 게이트 라인들을 구동하기 위한 게이트 드라이버와, 상기 데이터 라인들을 구동하기 위한 데이터 드라이버와, 상기 게이트 드라이버와 데이터 드라이버를 제어하기 위한 제어신호를 공급하는 타이밍 콘트롤러와, 액정표시장치에서 사용되는 여러 가지의 구동전압들을 공급하는 전원공급부를 구비한다. The driving circuit may include a gate driver for driving the gate lines, a data driver for driving the data lines, a timing controller for supplying a control signal for controlling the gate driver and the data driver, and a liquid crystal display device. It is provided with a power supply for supplying a variety of driving voltages used in.
상기 게이트 드라이버는 스캔펄스를 게이트 라인들에 순차적으로 공급하여 액정패널상의 액정셀들을 1라인분씩 순차적으로 구동한다. 그리고, 상기 데이터 드라이버는 게이트 라인들 중 어느 하나에 스캔펄스가 공급될 때마다 데이터 라인들 각각에 화소 전압신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 화소전압신호에 따라 화소전극과 공통전극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.The gate driver sequentially supplies scan pulses to the gate lines to sequentially drive the liquid crystal cells on the liquid crystal panel by one line. The data driver supplies a pixel voltage signal to each of the data lines whenever a scan pulse is supplied to any one of the gate lines. Accordingly, the liquid crystal display displays an image by adjusting light transmittance by an electric field applied between the pixel electrode and the common electrode according to the pixel voltage signal for each liquid crystal cell.
여기서, 상기 게이트 드라이버는 상술한 바와 같은 스캔펄스들을 순차적으로 출력할 수 있도록 쉬프트 레지스터를 구비한다. 이를 첨부된 도면을 참조하여 좀 더 구체적으로 설명하면 다음과 같다.Here, the gate driver includes a shift register to sequentially output the scan pulses as described above. This will be described in more detail with reference to the accompanying drawings.
상기 쉬프트 레지스터는 일렬로 배열된 다수의 스테이지를 갖는다. 각 스테이지는 게이트 라인들에 각각 접속되어, 각 게이트 라인에 스캔펄스를 공급한다.The shift register has a plurality of stages arranged in a line. Each stage is connected to gate lines, respectively, to supply a scan pulse to each gate line.
그리고, 각 스테이지는 전단 스테이지로부터의 스캔펄스에 응답하여 인에이블되고, 다음단 스테이지로부터의 스캔펄스에 응답하여 디스에이블된다.Each stage is then enabled in response to the scan pulse from the preceding stage and disabled in response to the scan pulse from the next stage.
일반적으로, 각 스테이지는 제 1 노드 및 제 2 노드의 충전 및 방전 상태를 제어하기 위한 노드 제어부와, 상기 제 1 노드의 상태에 따라 스캔펄스를 출력하는 풀업 스위칭소자와, 상기 제 2 노드의 상태에 따라 오프 전압을 출력하는 풀다운 스위칭소자를 포함한다.In general, each stage includes a node controller for controlling the charge and discharge states of the first node and the second node, a pull-up switching device that outputs a scan pulse according to the state of the first node, and the state of the second node. And a pull-down switching device for outputting an off voltage.
한편, 상기 각 스테이지는 한 프레임 중 한 수평기간(1H)을 제외한 나머지 기간동안 오프 전압을 출력하기 때문에, 상기 제 2 노드가 충전상태로 유지되는 시간이 상기 제 1 노드가 충전상태로 유지되는 시간보다 훨씬 더 길어질 수밖에 없다. 이에 따라, 상기 제 2 노드에 접속된 풀다운 스위칭소자는 상기 제 1 노드에 접속된 풀업 스위칭소자보다 훨씬 더 오랫동안 턴-온상태를 유지한다. 이로 인해, 상기 풀다운 스위칭소자가 쉽게 열화되는 문제점이 발생한다.On the other hand, since each stage outputs an off voltage for the remaining period except one horizontal period 1H of one frame, the time for which the second node is kept in the charged state is the time for which the first node is in the charged state. It must be much longer than it is. Accordingly, the pull-down switching device connected to the second node remains turned on for much longer than the pull-up switching device connected to the first node. This causes a problem that the pull-down switching device is easily degraded.
이러한 문제점을 해결하기 위하여, 상기 제 2 노드를 2개 이상 구비한 스테이지를 갖는 쉬프트 레지스터가 개발되었다. 이러한 쉬프트 레지스터는, 상기 제 2 노드를 프레임별로 교대로 충전시켜 각 제 2 노드에 접속된 풀다운 스위칭소자의 열화를 방지할 수 있다.In order to solve this problem, a shift register having a stage having two or more second nodes has been developed. Such a shift register may alternately charge the second node frame by frame to prevent deterioration of a pull-down switching device connected to each second node.
이하, 첨부된 도면을 참조하여 종래의 스테이지의 구성을 상세히 설명하면 다음과 같다.Hereinafter, a configuration of a conventional stage will be described in detail with reference to the accompanying drawings.
도 1은 종래의 쉬프트 레지스터에서 하나의 스테이지에 대한 블록 구성도이다.1 is a block diagram of one stage in a conventional shift register.
종래의 스테이지는, 도 1에 도시된 바와 같이, 제 1 노드(Q)의 충전/방전 상태, 그리고 제 2 노드(QB1)의 충전/방전 상태, 및 제 3 노드(QB2)의 충전/방전 상태를 제어하는 노드 제어부(101)와, 상기 제 1 노드(Q)의 상태에 따라 스캔펄스(Vout)를 출력하는 풀업 스위칭소자(Tru)와, 상기 제 2 노드(QB1)의 상태에 따라 오프 전압원(Vdc2)을 출력하는 제 1 풀다운 스위칭소자(Trd1), 상기 제 3 노드(QB2)의 상태에 따라 오프 전압원(Vdc2)을 출력하는 제 2 풀다운 스위칭소자(Trd2)를 포함한다.In the conventional stage, as shown in FIG. 1, the charge / discharge state of the first node Q, the charge / discharge state of the second node QB1, and the charge / discharge state of the third node QB2 are illustrated. The node controller 101 for controlling the control, the pull-up switching device Tru outputs a scan pulse Vout according to the state of the first node Q, and the off voltage source according to the state of the second node QB1. A first pull-down switching device Trd1 outputting Vdc2 and a second pull-down switching device Trd2 outputting an off voltage source Vdc2 according to the state of the third node QB2.
여기서, 상기 스테이지가 디스에이블되는 기간에 상기 제 2 및 제 3 노드(QB1, QB2) 중 하나가 충전되고, 나머지 하나는 방전된다. 예를들어, 상기 제 2 노드(QB1)가 충전되고 상기 제 3 노드(QB2)가 방전되면, 상기 제 2 노드(QB1)에 게이트단자가 접속된 제 1 풀다운 스위칭소자(Trd1)가 동작하고, 제 3 노드(QB2)에 게이트단자가 접속된 제 2 풀다운 스위칭소자(Trd2)는 동작하지 않는다. 즉, 상기 제 2 풀다운 스위칭소자(Trd2)는 휴지기간을 갖는다.Here, one of the second and third nodes QB1 and QB2 is charged while the stage is disabled, and the other one is discharged. For example, when the second node QB1 is charged and the third node QB2 is discharged, the first pull-down switching device Trd1 having a gate terminal connected to the second node QB1 operates, The second pull-down switching device Trd2 having the gate terminal connected to the third node QB2 does not operate. That is, the second pull-down switching device Trd2 has a rest period.
이와 같이, 제 1 풀다운 스위칭소자(Trd1)와 제 2 풀다운 스위칭소자(Trd2)가 교대로 구동되기 때문에, 각 풀다운 스위칭소자(Trd1, Trd2)의 열화를 방지할 수 있다.As described above, since the first pull-down switching device Trd1 and the second pull-down switching device Trd2 are alternately driven, deterioration of each pull-down switching device Trd1 and Trd2 can be prevented.
이와 같은 구동을 하기 위해, 종래의 쉬프트 레지스터에 구비된 각 스테이지에는 상기 제 2 노드(QB1)를 충전시키기 위한 제 1 교류 전압원과, 상기 제 3 노드(QB2)를 충전시키기 위한 제 2 교류 전압원을 공급받는다.In order to perform such driving, each stage of the conventional shift register includes a first AC voltage source for charging the second node QB1 and a second AC voltage source for charging the third node QB2. To be supplied.
여기서, 상기 제 1 교류 전압원과 제 2 교류 전압원은 서로 반대의 위상을 갖는다. 따라서, 동일 프레임 기간에 상기 제 1 교류 전압원과 상기 제 2 교류 전압원은 서로 다른 논리값을 갖는다. 즉, 상기 제 1 프레임 기간에 상기 제 1 교류전압원이 하이 상태의 논리값을 가지면, 상기 제 2 교류 전압원은 로우 상태의 논리값을 갖는다.Here, the first AC voltage source and the second AC voltage source have opposite phases to each other. Thus, in the same frame period, the first AC voltage source and the second AC voltage source have different logic values. That is, when the first AC voltage source has a logic value in the high state in the first frame period, the second AC voltage source has a logic value in the low state.
통상, 상기 제 1 및 제 2 교류 전압원은 전술한 타이밍 콘트롤러로부터 출력되며, 이 출력된 제 1 및 제 2 교류 전압원은 레벨 쉬프터를 통해 일정 레벨의 전압값으로 승압된다. 이 승압된 제 1 및 제 2 교류 전압원은 상기 각 스테이지에 제 공된다.Typically, the first and second alternating current voltage sources are output from the timing controller described above, and the outputted first and second alternating voltage sources are boosted to voltage values of a predetermined level through a level shifter. These boosted first and second alternating voltage sources are provided to each stage.
한편, 시스템의 초기 동작시 또는 해상도의 변경시 상기 제 1 교류 전압원과 제 2 교류 전압원이 동일한 논리값을 가질 수 있다.On the other hand, the first AC voltage source and the second AC voltage source may have the same logic value during the initial operation of the system or when the resolution is changed.
도 2는 제 1 교류 전압원과 제 2 교류 전압원의 파형을 도시한 도면이다.2 shows waveforms of a first AC voltage source and a second AC voltage source.
즉, 도 2에 도시된 바와 같이, 상기 제 1 교류 전압원(Vddo)과 제 2 교류 전압원(Vdde)이 동시에 하이 상태의 논리값을 가지면, 이 제 1 및 제 2 교류 전압원(Vddo, Vdde)이 동시에 하이 상태의 논리값을 유지하는 기간에 이 제 1 및 제 2 교류 전압원(Vddo, Vdde)을 공급받는 레벨 쉬프터에는 과전류가 발생한다. 따라서, 상기 레벨 쉬프터는 심각한 손상을 입게된다.That is, as shown in FIG. 2, when the first AC voltage source Vddo and the second AC voltage source Vdde simultaneously have a high logic value, the first and second AC voltage sources Vddo and Vdde may be separated. At the same time, overcurrent occurs in the level shifter supplied with the first and second AC voltage sources Vddo and Vdde during the period of maintaining the logic value in the high state. Thus, the level shifter is severely damaged.
더불어, 상기 레벨 쉬프터의 출력단에 접속된 쉬프트 레지스터 및, 상기 쉬프트 레지스터와 상기 레벨 쉬프터에 전원을 공급하는 전원 공급부도 심각한 손상을 입게된다.In addition, the shift register connected to the output of the level shifter, and the power supply for supplying power to the shift register and the level shifter are also seriously damaged.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 타이밍 콘트롤러와 레벨 쉬프터간에 보호회로를 설치하여 상기 레벨 쉬프터 및, 상기 레벨 쉬프터의 출력단에 접속된 쉬프트 레지스터를 보호할 수 있는 표시장치의 구동회로 및 이의 구동방법을 제공하는데 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and includes a protection circuit provided between a timing controller and a level shifter to protect the level shifter and the shift register connected to an output terminal of the level shifter. It is an object of the present invention to provide a furnace and a driving method thereof.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 표시장치의 구동회로는, 서로 다른 위상을 갖는 적어도 2개의 전압원을 출력하는 제어부; 상기 각 전압원의 전압 레벨을 변환하여 출력하는 레벨 쉬프터; 및, 상기 제어부와 상기 레벨 쉬프터 사이에 접속되어, 상기 제어부로부터 입력되는 각 전압원들간의 논리값이 동일할 때 보호용 전압원을 상기 레벨 쉬프터에 공급하는 보호부를 포함하여 구성됨을 그 특징으로 한다.The driving circuit of the display device according to the present invention for achieving the above object comprises a control unit for outputting at least two voltage sources having different phases; A level shifter for converting and outputting a voltage level of each voltage source; And a protection unit connected between the control unit and the level shifter to supply a protection voltage source to the level shifter when the logic values of the voltage sources input from the control unit are the same.
여기서, 상기 보호용 전압원은 상기 레벨 쉬프터를 구동시킬 수 있는 최소 입력 전압값보다 작은 것을 특징으로 한다.Here, the protective voltage source is smaller than the minimum input voltage value capable of driving the level shifter.
상기 제어부는, 서로 반대의 위상을 갖는 제 1 및 제 2 전압원을 출력하는 것을 특징으로 한다.The control unit may output first and second voltage sources having phases opposite to each other.
상기 레벨 쉬프터로부터의 각 전압원을 공급받아 스캔펄스를 출력하는 쉬프트 레지스터를 더 포함하여 구성됨을 특징으로 한다.And a shift register configured to output a scan pulse by receiving each voltage source from the level shifter.
상기 보호부는, 제어부로부터 입력되는 각 전압원들간의 논리값이 서로 다를 때 상기 제어부로부터 입력된 각 전압원들을 상기 레벨 쉬프터에 그대로 공급하는 것을 특징으로 한다.The protection unit may be configured to supply each voltage source input from the control unit to the level shifter when logic values of the voltage sources input from the control unit are different from each other.
상기 보호부는, 제 1 및 제 2 전압원이 서로 다른 논리값을 가질 때 상기 제 1 전압원을 출력하고, 상기 제 1 전압원과 제 2 전압원이 서로 같은 논리값을 가질 때 상기 보호용 전압원을 출력하는 제 1 보호회로; 및, 상기 제 1 및 제 2 전압원이 서로 다른 논리값을 가질 때 상기 제 2 전압원을 출력하고, 상기 제 1 전압원과 제 2 전압원이 서로 같은 논리값을 가질 때 상기 보호용 전압원을 출력하는 제 2 보호회로를 포함하여 구성됨을 특징으로 한다.The protection unit outputs the first voltage source when the first and second voltage sources have different logic values, and outputs the protection voltage source when the first voltage source and the second voltage source have the same logic value. Protection circuit; And a second protection outputting the second voltage source when the first and second voltage sources have different logic values, and outputting the protection voltage source when the first voltage source and the second voltage source have the same logic value. It is characterized by including a circuit.
상기 제 1 보호회로는, 상기 제어부로부터 입력되는 제 1 및 제 2 전압원이 모두 하이 논리값을 가질 때 노드를 충전시키는 제 1 노드 제어부; 상기 제어부로부터 입력되는 제 1 및 제 2 전압원이 서로 다른 논리값을 가질 때 상기 노드를 방전시키는 제 2 노드 제어부; 및, 상기 노드의 충전/방전 상태에 따라 상기 제 1 전압원 및 보호용 전압원 중 어느 하나를 출력하는 출력부를 포함하여 구성됨을 특징으로 한다.The first protection circuit may include: a first node controller configured to charge a node when both the first and second voltage sources input from the controller have a high logic value; A second node controller configured to discharge the node when the first and second voltage sources input from the controller have different logic values; And an output unit configured to output any one of the first voltage source and the protection voltage source according to the charging / discharging state of the node.
상기 제 1 노드 제어부는, 상기 제어부로부터 입력되는 하이 논리값의 제 1 전압원에 응답하여 제 3 전압원을 출력하는 제 1 스위칭소자; 및, 상기 제어부로부터 입력되는 하이 논리값의 제 2 전압원에 응답하여 상기 제 1 스위칭소자로부터 공급된 제 3 전압원을 상기 노드에 공급하는 제 2 스위칭소자를 포함하여 구성됨을 특징으로 한다.The first node controller may include: a first switching device configured to output a third voltage source in response to a first voltage source having a high logic value input from the controller; And a second switching device configured to supply a third voltage source supplied from the first switching device to the node in response to a second voltage source having a high logic value input from the controller.
상기 제 2 노드 제어부는, 상기 제어부로부터 입력되는 로우 논리값의 제 1 전압원에 응답하여 상기 노드에 제 4 전압원을 공급하는 제 3 스위칭소자; 및, 상기 제어부로부터 입력되는 로우 논리값의 제 2 전압원에 응답하여 상기 노드에 상기 제 4 전압원을 공급하는 제 4 스위칭소자를 포함하여 구성됨을 특징으로 한다.The second node controller may include: a third switching device configured to supply a fourth voltage source to the node in response to a first voltage source having a low logic value input from the controller; And a fourth switching device configured to supply the fourth voltage source to the node in response to a second voltage source having a low logic value input from the controller.
상기 출력부는, 상기 노드에 공급된 제 3 전압원에 응답하여 상기 제 1 전압원을 출력하며, 상기 노드에 공급된 제 4 전압원에 응답하여 상기 제 3 전압원과 상기 제 4 전압원이 혼합된 보호용 전압원을 출력하는 제 5 스위칭소자를 포함하여 구성됨을 특징으로 한다.The output unit outputs the first voltage source in response to a third voltage source supplied to the node, and outputs a protection voltage source in which the third voltage source and the fourth voltage source are mixed in response to a fourth voltage source supplied to the node. It characterized in that it comprises a fifth switching device.
상기 제 5 스위칭소자의 드레인단자와 상기 제 1 교류 전압원을 공급하는 제어부의 출력단자간에 접속된 저항을 더 포함하여 구성됨을 특징으로 한다.And a resistor connected between the drain terminal of the fifth switching element and the output terminal of the controller for supplying the first AC voltage source.
상기 제 5 스위칭소자의 소스단자와 상기 제 2 직류 전압원을 전송하는 전원 발생부간에 접속된 저항을 더 포함하여 구성됨을 특징으로 한다.And a resistor connected between the source terminal of the fifth switching element and the power generation unit for transmitting the second DC voltage source.
상기 제 5 스위칭소자의 드레인단자와 상기 제 1 교류 전압원을 공급하는 제어부의 출력단자간에 다이오드형으로 접속된 제 6 스위칭소자를 더 포함하여 구성됨을 특징으로 한다.And a sixth switching element diode-connected between the drain terminal of the fifth switching element and the output terminal of the controller for supplying the first AC voltage source.
상기 제 5 스위칭소자의 소스단자와 상기 제 2 직류 전압원을 전송하는 전원 발생부간에 다이오드형으로 접속된 제 6 스위칭소자를 더 포함하여 구성됨을 특징으로 한다.And a sixth switching element diode-connected between the source terminal of the fifth switching element and the power generation unit for transmitting the second DC voltage source.
상기 제 2 보호회로는, 상기 제어부로부터 입력되는 제 1 및 제 2 전압원이 모두 하이의 논리값을 가질 때 노드를 충전시키는 제 1 노드 제어부; 상기 제어부로부터 입력되는 제 1 및 제 2 전압원이 서로 다른 논리값을 가질 때 상기 노드를 방전시키는 제 2 노드 제어부; 및, 상기 노드의 충전/방전 상태에 따라 상기 제 2 전압원 및 보호용 전압원 중 어느 하나를 출력하는 출력부를 포함하여 구성됨을 특징으로 한다.The second protection circuit may include: a first node controller configured to charge a node when both the first and second voltage sources input from the controller have a high logic value; A second node controller configured to discharge the node when the first and second voltage sources input from the controller have different logic values; And an output unit configured to output any one of the second voltage source and the protection voltage source according to the charging / discharging state of the node.
상기 제 1 노드 제어부는, 상기 제어부로부터의 제 1 전압원에 응답하여 제 3 전압원을 출력하는 제 1 스위칭소자; 및, 상기 제어부로부터의 제 2 전압원에 응답하여 상기 제 1 스위칭소자로부터 공급된 제 3 전압원을 상기 노드에 공급하는 제 2 스위칭소자를 포함하여 구성됨을 특징으로 한다.The first node controller may include: a first switching device configured to output a third voltage source in response to the first voltage source from the controller; And a second switching device configured to supply the third voltage source supplied from the first switching device to the node in response to the second voltage source from the controller.
상기 제 2 노드 제어부는, 상기 제어부로부터의 제 1 전압원에 응답하여 상기 노드에 제 4 전압원을 공급하는 제 3 스위칭소자; 및, 상기 제어부로부터의 제 2 전압원에 응답하여 상기 노드에 상기 제 4 전압원을 공급하는 제 4 스위칭소자를 포함하여 구성됨을 특징으로 한다.The second node controller may include: a third switching device configured to supply a fourth voltage source to the node in response to the first voltage source from the controller; And a fourth switching device for supplying the fourth voltage source to the node in response to the second voltage source from the controller.
상기 출력부는, 상기 노드에 공급된 제 3 전압원에 응답하여 상기 제 2 전압원을 출력하며, 상기 노드에 공급된 제 4 전압원에 응답하여 상기 제 3 전압원과 상기 제 4 전압원이 혼합된 보호용 전압원을 출력하는 제 5 스위칭소자를 포함하여 구성됨을 특징으로 한다.The output unit outputs the second voltage source in response to a third voltage source supplied to the node, and outputs a protection voltage source in which the third voltage source and the fourth voltage source are mixed in response to a fourth voltage source supplied to the node. It characterized in that it comprises a fifth switching device.
상기 제 5 스위칭소자의 드레인단자와 상기 제 1 교류 전압원을 공급하는 제어부의 출력단자간에 접속된 저항을 더 포함하여 구성됨을 특징으로 한다.And a resistor connected between the drain terminal of the fifth switching element and the output terminal of the controller for supplying the first AC voltage source.
상기 제 5 스위칭소자의 소스단자와 상기 제 2 직류 전압원을 전송하는 전원 발생부간에 접속된 저항을 더 포함하여 구성됨을 특징으로 한다.And a resistor connected between the source terminal of the fifth switching element and the power generation unit for transmitting the second DC voltage source.
상기 제 5 스위칭소자의 드레인단자와 상기 제 1 교류 전압원을 공급하는 제어부의 출력단자간에 다이오드형으로 접속된 제 6 스위칭소자를 더 포함하여 구성됨을 특징으로 한다.And a sixth switching element diode-connected between the drain terminal of the fifth switching element and the output terminal of the controller for supplying the first AC voltage source.
상기 제 5 스위칭소자의 소스단자와 상기 제 2 직류 전압원을 전송하는 전원 발생부간에 다이오드형으로 접속된 제 6 스위칭소자를 더 포함하여 구성됨을 특징으로 한다.And a sixth switching element diode-connected between the source terminal of the fifth switching element and the power generation unit for transmitting the second DC voltage source.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 표시장치의 구동방법은, 서로 다른 위상을 갖는 적어도 2개의 전압원을 출력하는 제어부와, 상기 각 전압원의 전압 레벨을 변환하는 레벨 쉬프터를 포함하여 구성된 표시장치의 구동방법에 있어서, 상기 제어부로부터 출력된 각 전압원의 논리값을 비교하는 단계; 및,In addition, the driving method of the display device according to the present invention for achieving the above object includes a control unit for outputting at least two voltage sources having different phases, and a level shifter for converting the voltage level of each voltage source; A method of driving a display device, comprising: comparing logic values of respective voltage sources output from the control unit; And,
상기 각 전압원의 논리값이 모두 동일할 때 보호용 전압을 상기 레벨 쉬프터에 공급하는 단계를 포함하여 이루어짐을 그 특징으로 한다.And supplying a protective voltage to the level shifter when the logic values of the voltage sources are all the same.
상기 각 전압원의 논리값이 서로 다를 때 상기 각 전압원을 그대로 상기 레벨 쉬프터에 공급하는 단계를 더 포함하여 이루어짐을 특징으로 한다.And when the logic values of the voltage sources are different from each other, supplying the voltage sources to the level shifters as they are.
상기 보호용 전압원은 상기 레벨 쉬프터를 구동시킬 수 있는 최소 입력 전압값보다 작은 것을 특징으로 한다.The protective voltage source is smaller than a minimum input voltage value capable of driving the level shifter.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 표시장치의 구동회로를 상세히 설명하면 다음과 같다.Hereinafter, a driving circuit of a display device according to an exemplary embodiment of the present invention will be described in detail with reference to the accompanying drawings.
도 3은 본 발명의 실시예에 따른 표시장치의 구동회로를 나타낸 도면이다.3 illustrates a driving circuit of a display device according to an exemplary embodiment of the present invention.
본 발명의 실시예에 따른 표시장치의 구동회로는, 도 3에 도시된 바와 같이, As shown in FIG. 3, a driving circuit of a display device according to an exemplary embodiment of the present invention is as follows.
서로 다른 위상을 갖는 제 1 및 제 2 교류 전압원(Vddo, Vdde)을 출력하는 타이밍 콘트롤러(301)와, 상기 제 1 및 제 2 교류 전압원(Vddo, Vdde)의 전압 레벨을 변환하여 출력하는 레벨 쉬프터(303)와, 상기 레벨 쉬프터(303)로부터의 레벨 변환된 제 1 및 제 2 교류 전압원(Vddo, Vdde)을 공급받아 스캔펄스(Vout1 내지 Voutn)를 출력하는 쉬프트 레지스터(304)와, 상기 타이밍 콘트롤러(301)와 상기 레벨 쉬프터(303) 사이에 접속되어, 상기 타이밍 콘트롤러(301)로부터 입력되는 제 1 및 제 2 교류 전압원(Vddo, Vdde)들간의 논리값이 동일할 때 보호용 전압원(Vprot)을 상기 레벨 쉬프터(303)에 공급하는 보호부(302)와, 상기 보호부(302)에 서로 다른 극성을 갖는 제 1 및 제 2 직류 전압원(VDD, VSS)을 공급하는 전원 발생부(305)를 포함한다.A
여기서, 상기 열거한 각 구성요소를 좀 더 구체적으로 설명하면 다음과 같다.Here, the components listed above will be described in more detail as follows.
상기 타이밍 콘트롤러(301)는 서로 반전된 위상을 갖는 제 1 및 제 2 교류 전압원(Vddo, Vdde)을 출력한다. The
여기서, 상기 제 1 교류 전압원(Vddo)과 제 2 교류 전압원(Vdde)은 서로 반대의 위상을 갖는다. 따라서, 동일 프레임 기간에 상기 제 1 교류 전압원(Vddo)과 상기 제 2 교류 전압원(Vdde)은 서로 다른 논리값을 갖는다. 즉, 상기 제 1 프레임 기간에 상기 제 1 교류 전압원(Vddo)이 하이 상태의 논리값을 가지면, 상기 제 2 교류 전압원(Vdde)은 로우 상태의 논리값을 갖는다.Here, the first AC voltage source Vddo and the second AC voltage source Vdde have opposite phases. Therefore, in the same frame period, the first AC voltage source Vddo and the second AC voltage source Vdde have different logic values. That is, when the first AC voltage source Vddo has a logic value in the high state in the first frame period, the second AC voltage source Vdde has a logic value in the low state.
또한, 상기 타이밍 콘트롤러(301)는 스타트 펄스(Vst) 및 서로 다른 위상을 갖는 적어도 2개의 클럭펄스들(CLK)을 출력한다.In addition, the
상기 타이밍 콘트롤러(301)로부터 출력된 제 1 교류 전압원(Vddo), 제 2 교류 전압원(Vdde), 스타트 펄스(Vst), 및 클럭펄스들(CLK)은 상기 쉬프트 레지스터(304)에 공급된다. The first AC voltage source Vddo, the second AC voltage source Vdde, the start pulse Vst, and the clock pulses CLK output from the
이때, 상기 타이밍 콘트롤러(301)로부터 출력된 제 1 및 제 2 교류 전압원(Vddo, Vdde)은 보호부(302) 및 레벨 쉬프터(303)를 통해 상기 쉬프트 레지스터(304)에 공급되고, 상기 클럭펄스들(CLK)은 상기 레벨 쉬프터(303)를 통해 상기 쉬프트 레지스터(304)에 공급된다.In this case, the first and second AC voltage sources Vddo and Vdde output from the
상기 보호부(302)는 상기 타이밍 콘트롤러(301)로부터 입력된 제 1 및 제 2 교류 전압원(Vddo, Vdde)간의 논리값을 비교하고, 이 비교된 결과에 따라 제 1 교 류 전압원(Vddo)(또는 제 2 교류 전압원(Vdde)) 및 보호용 전압원(Vprot) 중 어느 하나를 선택하여 출력한다.The
이 보호부(302)에 대해서는 이후에 좀 더 구체적으로 설명하기로 한다.The
상기 레벨 쉬프터(303)는 상기 보호부(302)로부터의 제 1 및 제 2 교류 전압원(Vddo, Vdde) 그리고 상기 타이밍 콘트롤러(301)로부터의 클럭펄스들(CLK)을 공급받아 상기 신호들의 전압 레벨을 제 1 및 제 2 직류 전압원(VDD, VSS)의 전압 레벨로 쉬프트한다. The
즉, 상기 제 1 교류 전압원(Vddo), 제 2 교류 전압원(Vdde), 및 클럭펄스들은 논리 전압원으로서, 상기 레벨 쉬프터(303)는 상기 열거한 신호의 전압 레벨을 쉬프트 레지스터(304)를 구동시킬 수 있는 크기의 전압레벨로 쉬프트시킨다.That is, the first AC voltage source Vddo, the second AC voltage source Vdde, and the clock pulses are logic voltage sources, and the
구체적으로, 상기 레벨 쉬프터(303)는 상기 제 1 및 제 2 교류 전압원(Vddo, Vdde)의 하이 논리값을 상기 제 1 직류 전압원(VDD)의 전압 레벨로 쉬프트시키고, 상기 제 1 및 제 2 교류 전압원(Vddo, Vdde)의 로우 논리값을 상기 제 2 직류 전압원(VSS)의 전압 레벨로 쉬프트시킨다.In detail, the
상기 쉬프트 레지스터(304)는 상기 제 1 교류 전압원(Vddo), 제 2 교류 전압원(Vdde), 제 1 직류 전압원(VDD), 제 2 직류 전압원(VSS), 스타트 펄스(Vst), 및 클럭펄스들(CLK)를 공급받아 스캔펄스(Vout1 내지 Voutn)를 출력한다.The
상기 쉬프트 레지스터(304)는 상기 스캔펄스(Vout1 내지 Voutn)를 차례로 출력하는 다수의 스테이지를 가지며, 각 스테이지는 도 1에 도시된 바와 같이, 노드 제어부, 풀업 스위칭소자, 제 1 풀다운 스위칭소자, 및 제 2 풀다운 스위칭소자를 갖는다.The
전원 발생부(305)는 외부로부터의 메인 전원을 공급받아 이를 승압 또는 감압하여 상기 제 1 및 제 2 직류 전압원(VDD, VSS), 그리고 상기 열거한 각 구성요소에 필요한 구동 전압원을 생성한다.The
이하, 상기 구성 요소들 중 보호부(302)에 대하여 좀 더 구체적으로 설명하면 다음과 같다.Hereinafter, the
도 4는 도 3의 보호부에 대한 블록 구성도이다.4 is a block diagram illustrating a protection unit of FIG. 3.
상기 보호부(302)는, 도 4에 도시된 바와 같이, 제 1 보호회로(302a) 및 제 2 보호회로(302b)를 갖는다.As shown in FIG. 4, the
상기 제 1 보호회로(302a)는 상기 타이밍 콘트롤러(301)로부터 제 1 및 제 2 교류 전압원(Vddo, Vdde)을 공급받고, 상기 제 1 교류 전압원(Vddo)의 논리값과 상기 제 2 교류 전압원(Vdde)의 논리값을 서로 비교한다. 그리고, 상기 제 1 교류 전압원(Vddo)의 논리값과 상기 제 2 교류 전압원(Vdde)의 논리값이 서로 다를 경우, 상기 제 1 보호회로(302a)는 상기 제 1 교류 전압원(Vddo)을 그대로 출력하여 레벨 쉬프터(303)에 공급한다. 그러나, 상기 제 1 교류 전압원(Vddo)의 논리값과 상기 제 2 교류 전압원(Vdde)의 논리값이 서로 다를 경우, 상기 제 1 보호회로(302a)는 보호용 전압원(Vprot)을 출력하여 상기 레벨 쉬프터(303)에 공급한다.The
여기서, 상기 보호용 전압원(Vprot)은 레벨 쉬프터(303)의 최소 입력 전압값보다 더 작은 값을 갖는다. 즉, 상기 레벨 쉬프터(303)가 동작하기 위해서는 상기 레벨 쉬프터(303)의 입력단자에 상기 최소 입력 전압값 이상의 전압이 공급되어야 하는데, 상기 보호용 전압원(Vprot)은 상술한 바와 같이 상기 최소 입력 전압값보다 작기 때문에 싱기 보호용 전압원(Vprot)이 상기 레벨 쉬프터(303)에 공급되면 상기 레벨 쉬프터(303)는 동작하지 않게 된다.Here, the protection voltage source Vprot has a smaller value than the minimum input voltage value of the
한편, 상기 보호용 전압원(Vprot)에 응답하여 상기 레벨 쉬프터(303)는 출력을 발생할 수도 있다. 하지만, 이때 레벨 쉬프터(303)로부터 발생되는 출력은 출력 전압이 낮기 때문에(즉, 상기 출력 전압은 쉬프트 레지스터(304)를 구성하는 비정실 실리콘 트랜지스터의 문턱전압 보다 낮은 전압으로 설정되기 때문에), 상기 레벨 쉬프터(303)와 상기 쉬프트 레지스터(304)가 동시에 동작하지 않게 된다. 이에 따라 본 발명에 따른 구동회로는 상기 쉬프트 레지스터(304)와 레벨 쉬프터(303)를 동시에 보호 할 수 있다.The
상기 제 1 보호회로(302a)는 자신에게 공급되는 제 1 교류 전압원(Vddo)과 제 2 직류 전압원(VSS)을 혼합하여 상기 보호용 전압원(Vprot)을 생성한다.The
제 2 보호회로(302b)는, 상기 타이밍 콘트롤러(301)로부터 제 1 및 제 2 교류 전압원(Vddo, Vdde)을 공급받고, 상기 제 1 교류 전압원(Vddo)의 논리값과 상기 제 2 교류 전압원(Vdde)의 논리값을 서로 비교한다. 그리고, 상기 제 1 교류 전압원(Vddo)의 논리값과 상기 제 2 교류 전압원(Vdde)의 논리값이 서로 다를 경우, 상기 제 1 보호회로(302a)는 상기 제 2 교류 전압원(Vdde)을 그대로 출력하여 레벨 쉬프터(303)에 공급한다. 그러나, 상기 제 1 교류 전압원(Vddo)의 논리값과 상기 제 2 교류 전압원(Vdde)의 논리값이 서로 다를 경우, 상기 제 1 보호회로(302a)는 보호용 전압원(Vprot)을 출력하여 상기 레벨 쉬프터(303)에 공급한다.The
상기 제 2 보호회로(302b)로부터 출력되는 보호용 전압원(Vprot)도 상기 레벨 쉬프터(303)의 죄소 입력 전압값보다 작은 값을 갖는다.The protection voltage source Vprot output from the
상기 제 2 보호회로(302b)는 자신에게 공급되는 제 2 교류 전압원(Vdde)과 제 2 직류 전압원(VSS)을 혼합하여 상기 보호용 전압원(Vprot)을 생성한다.The
이러한 동작을 위해서 상기 제 1 및 제 2 보호회로(302a, 302b)는 다음과 같은 구성을 갖는다.For this operation, the first and
도 5는 도 4의 제 1 보호회로에 대한 구체적인 회로도이고, 도 6은 도 4의 제 2 보호회로에 대한 구체적인 회로도이다.FIG. 5 is a detailed circuit diagram of the first protection circuit of FIG. 4, and FIG. 6 is a detailed circuit diagram of the second protection circuit of FIG. 4.
먼저, 상기 제 1 보호회로(302a)는, 도 5에 도시된 바와 같이, 제 1 노드 제어부(511), 제 2 노드 제어부(512), 및 출력부(513)를 가진다.First, as illustrated in FIG. 5, the
상기 제 1 노드 제어부(511)는, 상기 타이밍 콘트롤러(301)로부터 입력되는 제 1 및 제 2 교류 전압원(Vddo, Vdde)이 모두 하이 논리값을 가질 때 노드(Na)를 충전시킨다.The
그리고, 상기 제 2 노드 제어부(512)는, 상기 타이밍 콘트롤러(301)로부터 입력되는 제 1 및 제 2 교류 전압원(Vddo, Vdde) 중 어느 하나라도 하이 논리값을 가질 때 상기 노드(Na)를 방전시킨다.The
그리고, 상기 출력부(513)는 상기 노드(Na)의 충전/방전 상태에 따라 상기 제 1 교류 전압원(Vddo) 및 보호용 전압원(Vprot) 중 어느 하나를 출력한다.The
이와 같은 동작을 위해, 상기 제 1 노드 제어부(511)는 제 1 및 제 2 스위칭소자(Tr501, Tr502)를 갖는다. 여기서, 상기 제 1 및 제 2 스위칭소자(Tr501, Tr502)는 N형 MOS(Metal Oxide Semiconductor) 트랜지스터이다.For this operation, the
상기 제 1 스위칭소자(Tr501)는 타이밍 콘트롤러(301)로부터의 제 1 교류 전압원(Vddo)(즉, 하이 논리값을 갖는 제 1 교류 전압원(Vddo))에 응답하여 제 1 직류 전압원(VDD)을 출력하고, 이 제 1 직류 전압원(VDD)을 제 2 스위칭소자(Tr502)에 공급한다.The first switching element Tr501 receives the first DC voltage source VDD in response to the first AC voltage source Vddo (that is, the first AC voltage source Vddo having a high logic value) from the
이를 위해, 상기 제 1 스위칭소자(Tr501)의 게이트단자는 상기 타이밍 콘트롤러(301)의 출력단자(상기 제 1 교류 전압원(Vddo)을 출력하는 출력단자) 접속되며, 드레인단자는 전원 발생부(305)의 출력단자(상기 제 1 직류 전압원(VDD)을 출력하는 출력단자)에 접속되며, 소스단자는 제 2 스위칭소자(Tr502)의 드레인단자에 접속된다.To this end, the gate terminal of the first switching device Tr501 is connected to the output terminal of the timing controller 301 (output terminal for outputting the first AC voltage source Vddo), and the drain terminal of the
상기 제 2 스위칭소자(Tr502)는 상기 타이밍 콘트롤러(301)로부터의 제 2 교류 전압원(Vdde)(즉, 하이 논리값을 갖는 제 2 교류 전압원(Vdde))에 응답하여 상기 제 1 스위칭소자(Tr501)로부터 출력된 제 1 직류 전압원(VDD)을 노드(Na)에 공급한다. 즉, 상기 제 2 스위칭소자(Tr502)는 상기 노드(Na)를 제 1 직류 전압원(VDD)으로 충전시킨다.The second switching device Tr502 may respond to the first switching device Tr501 in response to a second AC voltage source Vdde (that is, a second AC voltage source Vdde having a high logic value) from the
이를 위해, 상기 제 2 스위칭소자(Tr502)의 게이트단자는 상기 타이밍 콘트롤러(301)의 출력단자(상기 제 2 교류 전압원(Vdde)을 출력하는 출력단자)에 접속되며, 드레인단자는 상기 제 1 스위칭소자(Tr501)의 소스단자에 접속되며, 소스단자는 상기 노드(Na)에 접속된다.To this end, the gate terminal of the second switching element Tr502 is connected to the output terminal of the timing controller 301 (output terminal for outputting the second AC voltage source Vdde), and the drain terminal of the first switching element Tr502. It is connected to the source terminal of the element Tr501, and the source terminal is connected to the node Na.
그리고, 상기 제 2 노드 제어부(512)는 제 3 및 제 4 스위칭소자(Tr503, Tr504)를 포함한다. 여기서, 상기 제 3 및 제 4 스위칭소자(Tr503, Tr504)는 P형 MOS 트랜지스터이다.The
상기 제 3 스위칭소자(Tr503)는 상기 타이밍 콘트롤러(301)로부터의 제 1 교류 전압원(Vddo)(즉, 로우 논리값을 갖는 제 1 교류 전압원(Vddo))에 응답하여 상기 노드(Na)에 제 2 직류 전압원(VSS)을 공급한다. 즉, 상기 제 3 스위칭소자(Tr503)는 상기 노드(Na)를 제 2 직류 전압원(VSS)으로 방전시킨다.The third switching device Tr503 may be configured to respond to the node Na in response to a first AC voltage source Vddo (that is, a first AC voltage source Vddo having a low logic value) from the
이를 위해, 상기 제 3 스위칭소자(Tr503)의 게이트단자는 상기 타이밍 콘트롤러(301)의 출력단자(상기 제 1 교류 전압원(Vddo)을 출력하는 출력단자)에 접속되며, 소스단자는 상기 노드(Na)에 접속되며, 드레인단자는 상기 전원 발생부(305)의 출력단자(상기 제 2 직류 전압원(VSS)을 출력하는 출력단자)에 접속된다.To this end, the gate terminal of the third switching device Tr503 is connected to the output terminal of the timing controller 301 (output terminal for outputting the first AC voltage source Vddo), and the source terminal of the node Na ), And the drain terminal is connected to the output terminal of the power generator 305 (output terminal for outputting the second DC voltage source VSS).
상기 제 4 스위칭소자(Tr504)는 상기 타이밍 콘트롤러(301)로부터의 제 2 교류 전압원(Vdde)(즉, 로우 논리값을 갖는 제 2 교류 전압원(Vdde))에 응답하여 상기 노드(Na)에 제 2 직류 전압원(VSS)을 공급한다. 즉, 상기 제 4 스위칭소자(Tr504)는 상기 노드(Na)를 제 2 직류 전압원(VSS)으로 방전시킨다.The fourth switching device Tr504 may be connected to the node Na in response to a second AC voltage source Vdde (that is, a second AC voltage source Vdde having a low logic value) from the
이를 위해, 상기 제 4 스위칭소자(Tr504)의 게이트단자는 상기 타이밍 콘트롤러(301)의 출력단자(상기 제 2 교류 전압원(Vdde)을 출력하는 출력단자)에 접속되며, 소스단자는 상기 노드(Na)에 접속되며, 드레인단자는 상기 전원 발생부(305)의 출력단자(상기 제 2 직류 전압원(VSS)을 출력하는 출력단자)에 접속된다.To this end, the gate terminal of the fourth switching device Tr504 is connected to the output terminal of the timing controller 301 (output terminal for outputting the second AC voltage source Vdde), and the source terminal of the node Na ), And the drain terminal is connected to the output terminal of the power generator 305 (output terminal for outputting the second DC voltage source VSS).
그리고, 상기 출력부(513)는 제 5 스위칭소자(Tr505)를 포함한다. 여기서, 상기 제 5 스위칭소자(Tr505)는 N형 MOS 트랜지스터이다.The
상기 제 5 스위칭소자(Tr505)는 상기 노드(Na)의 상태에 따라 제 1 교류 전압원(Vddo) 또는 보호용 전압원(Vprot)을 출력한다. 즉, 상기 제 5 스위칭소자(Tr505)는 상기 노드(Na)가 방전 상태일 때 제 1 교류 전압원(Vddo)을 그대로 출력하고, 상기 노드(Na)가 충전 상태일 때 상기 제 1 교류 전압원(Vddo)과 제 2 직류 전압원(VSS)을 혼합하여 보호용 전압원(Vprot)을 출력한다.The fifth switching device Tr505 outputs a first AC voltage source Vddo or a protection voltage source Vprot according to the state of the node Na. That is, the fifth switching device Tr505 outputs the first AC voltage source Vddo as it is when the node Na is in a discharged state, and the first AC voltage source Vddo when the node Na is in a charged state. ) And the second DC voltage source VSS are mixed to output the protection voltage source Vprot.
이를 위해, 상기 제 5 스위칭소자(Tr505)의 게이트단자는 상기 노드(Na)에 접속되며, 소스단자는 전원 발생부(305)의 출력단자(상기 제 2 직류 전압원(VSS)을 출력하는 출력단자)에 접속되며, 드레인단자는 제 1 보호회로(302a)의 출력단자(555) 및 타이밍 콘트롤러(301)의 출력단자(제 1 교류 전압원(Vddo)을 출력하는 출력단자)에 접속된다.To this end, a gate terminal of the fifth switching device Tr505 is connected to the node Na, and a source terminal of the
여기서, 상기 제 1 보호회로(302a)에 구비된 제 5 스위칭소자(Tr505)가 상기 보호용 전압원(Vprot)을 생성하는 과정을 좀 더 구체적으로 설명하면 다음과 같다.Here, the process of generating the protective voltage source Vprot by the fifth switching device Tr505 provided in the
즉, 상기 노드(Na)가 충전되면 상기 제 5 스위칭소자(Tr505)가 턴-온된다. 그러면, 상기 턴-온된 제 5 스위칭소자(Tr505)를 통해 제 1 교류 전압원(Vddo)과 제 2 직류 전압원(VSS)이 서로 혼합된다. 이때, 상기 제 1 교류 전압원(Vddo)의 전압 레벨보다 상기 제 2 직류 전압원(VSS)의 전압 레벨이 더 작기 때문에, 상기 제 1 보호회로(302a)의 출력단자에는 상기 제 1 교류 전압원(Vddo)보다 작고 상기 제 2 직류 전압원(VSS)보다 큰 전압값을 갖는 전압원이 형성된다. 바로 이 전압원이 보호용 전압원(Vprot)으로서 기능한다.That is, when the node Na is charged, the fifth switching device Tr505 is turned on. Then, the first AC voltage source Vddo and the second DC voltage source VSS are mixed with each other through the turned-on fifth switching device Tr505. At this time, since the voltage level of the second DC voltage source VSS is smaller than the voltage level of the first AC voltage source Vddo, the output terminal of the
여기서, 상술한 바와 같이, 상기 보호용 전압원(Vprot)의 크기는 레벨 쉬프 터(303)의 최소 입력 전압값보다 작아야 한다. 상기 제 1 보호회로(302a)로부터 출력되는 보호용 전압원(Vprot)의 크기는, 상기 제 1 직류 전압원(VDD)의 크기 및 상기 제 2 직류 전압원(VSS)의 크기를 조절함으로써, 상기 레벨 쉬프터(303)의 최소 입력 전압값보다 작게 설정할 수 있다.As described above, the size of the protective voltage source Vprot should be smaller than the minimum input voltage value of the
여기서, 상기 제 1 교류 전압원(Vddo)을 출력하는 타이밍 콘트롤러(301)의 출력단자와 상기 제 5 스위칭소자(Tr505)의 드레인단자간에는 제 1 저항(R501)이 접속되며, 제 2 직류 전압원(VSS)을 출력하는 전원 발생부(305)의 출력단자와 상기 제 5 스위칭소자(Tr505)의 소스단자간에는 제 2 저항(R502)이 접속된다.Here, a first resistor R501 is connected between the output terminal of the
한편, 제 2 보호회로(302b)도, 도 6에 도시된 바와 같이, 제 1 노드 제어부(611), 제 2 노드 제어부(612), 및 출력부(613)를 가진다. 이 제 1 노드 제어부(611), 제 2 노드 제어부(612), 및 출력부(613)도 상술한 바와 같은 제 1 내지 제 5 스위칭소자(Tr601 내지 Tr605)를 구비한다.On the other hand, as shown in FIG. 6, the
단, 상기 제 2 보호회로(302b)에 구비된 제 5 스위칭소자(Tr605)의 드레인단자에는 타이밍 콘트롤러(301)로부터의 제 2 교류 전압원(Vdde)이 공급된다.However, the second AC voltage source Vdde from the
따라서, 상기 제 2 보호회로(302b)에 구비된 제 5 스위칭소자(Tr605)는 노드(Nb)의 상태에 따라 제 2 교류 전압원(Vdde) 또는 보호용 전압원(Vprot)을 출력한다. 즉, 상기 제 5 스위칭소자(Tr605)는 상기 노드(Nb)가 방전 상태일 때 제 2 교류 전압원(Vdde)을 그대로 출력하며, 상기 노드(Nb)가 충전 상태일 때 상기 제 2 교류 전압원(Vdde)과 제 2 직류 전압원(VSS)을 혼합하여 보호용 전압원(Vprot)을 출력한다.Accordingly, the fifth switching device Tr605 provided in the
상기 제 2 보호회로(302b)로부터 출력되는 보호용 전압원(Vprot)의 크기는, 상기 제 2 직류 전압원(VSS)의 크기 및 상기 제 2 직류 전압원(VSS)의 크기를 조절함으로써, 상기 레벨 쉬프터(303)의 최소 입력 전압값보다 작게 설정할 수 있다.The size of the protection voltage source Vprot output from the
여기서, 상기 제 2 교류 전압원(Vdde)을 출력하는 타이밍 콘트롤러(301)의 출력단자와 상기 제 5 스위칭소자(Tr605)의 드레인단자간에는 제 1 저항(R601)이 접속되며, 제 2 직류 전압원(VSS)을 출력하는 전원 발생부(305)의 출력단자와 상기 제 5 스위칭소자(Tr605)의 소스단자간에는 제 2 저항(R602)이 접속된다.Here, the first resistor R601 is connected between the output terminal of the
한편, 상기 제 1 보호회로(302a)에 구비된 제 1 및 제 2 저항(R501, R502), 그리고 상기 제 2 보호회로(302b)에 구비된 제 1 및 제 2 저항(R601, R602)은 다이오드형태로 이루어진 스위칭소자를 사용하여도 무방하다.Meanwhile, the first and second resistors R501 and R502 provided in the
즉, 도 7은 도 4의 제 1 보호회로에 대한 또 다른 구성을 나타낸 도면으로서, 도 7에 도시된 제 6 스위칭소자(Tr506)는 도 5의 제 1 저항(R501)과 동일한 역할을 한다.That is, FIG. 7 illustrates another configuration of the first protection circuit of FIG. 4, and the sixth switching element Tr506 illustrated in FIG. 7 plays the same role as the first resistor R501 of FIG. 5.
즉, 상기 제 6 스위칭소자(Tr506)는 타이밍 콘트롤러(301)로부터의 제 1 교류 전압원(Vddo)(하이 논리값을 갖는 제 1 교류 전압원(Vddo))에 응답하여 상기 제 1 교류 전압원(Vddo)을 제 5 스위칭소자(Tr505)의 드레인단자에 공급한다. 이때, 상기 제 5 스위칭소자(Tr505)의 드레인단자에 공급되는 제 1 교류 전압원(Vddo)의 전압 레벨은 상기 제 6 스위칭소자(Tr506)의 내부 저항에 의해 감소된다.That is, the sixth switching device Tr506 may respond to the first AC voltage source Vddo (the first AC voltage source Vddo having a high logic value) from the
이를 위해, 상기 제 6 스위칭소자(Tr506)의 게이트단자 및 드레인단자는 상기 타이밍 콘트롤러(301)의 출력단자(상기 제 1 교류 전압원(Vddo)을 출력하는 출 력단자)에 접속되며, 소스단자는 상기 제 5 스위칭소자(Tr505)의 드레인단자에 접속된다.To this end, the gate terminal and the drain terminal of the sixth switching element Tr506 are connected to the output terminal of the timing controller 301 (output terminal for outputting the first AC voltage source Vddo), and the source terminal of the sixth switching element Tr506. The drain terminal of the fifth switching device Tr505 is connected.
그리고, 도 7에 도시된 제 7 스위칭소자(Tr507)는 도 5의 제 2 저항(R502)과 동일한 역할을 한다.In addition, the seventh switching device Tr507 illustrated in FIG. 7 plays the same role as the second resistor R502 of FIG. 5.
상기 제 7 스위칭소자(Tr507)의 게이트단자 및 드레인단자는 제 5 스위칭소자(Tr505)의 소스단자에 접속되며, 소스단자는 전원 발생부(305)의 출력단자(제 2 직류 전압원(VSS)을 출력하는 출력단자)에 접속된다.The gate terminal and the drain terminal of the seventh switching element Tr507 are connected to the source terminal of the fifth switching element Tr505, and the source terminal of the output terminal of the power generator 305 (second DC voltage source VSS). Output terminal for output).
여기서, 상기 제 6 및 제 7 스위칭소자(Tr506, Tr507)는 N형 MOS 트랜지스터이다.The sixth and seventh switching elements Tr506 and Tr507 are N-type MOS transistors.
또한, 도 8은 도 4의 제 2 보호회로에 대한 또 다른 구성을 나타낸 도면으로서, 도 8의 제 6 스위칭소자(Tr606)는 도 6의 제 1 저항(R601)과 동일한 역할을 하며, 도 8에 도시된 제 7 스위칭소자(Tr607)는 도 6의 제 2 저항(R602)과 동일한 역할을 한다.8 is a diagram illustrating another configuration of the second protection circuit of FIG. 4, wherein the sixth switching element Tr606 of FIG. 8 plays the same role as the first resistor R601 of FIG. 6, and FIG. 8. The seventh switching element Tr607 illustrated in FIG. 6 plays the same role as the second resistor R602 of FIG. 6.
여기서, 상기 제 6 및 제 7 스위칭소자(Tr606, Tr607)는 N형 MOS 트랜지스터이다.The sixth and seventh switching elements Tr606 and Tr607 are N-type MOS transistors.
이와 같이 구성된 본 발명의 실시예에 따른 표시장치의 구동회로의 동작을 상세히 설명하면 다음과 같다.The operation of the driving circuit of the display device according to the exemplary embodiment of the present invention configured as described above will be described in detail.
먼저, 타이밍 콘트롤러(301)로부터 제 1 및 제 2 교류 전압원(Vddo, Vdde)이 정상적으로 출력되는 경우를 설명하면 다음과 같다.First, a case in which the first and second AC voltage sources Vddo and Vdde are normally output from the
즉, 이 경우 상기 제 1 교류 전압원(Vddo)의 논리값과 상기 제 2 교류 전압 원(Vdde)의 논리값은 서로 다르다.That is, in this case, the logic value of the first AC voltage source Vddo and the logic value of the second AC voltage source Vdde are different from each other.
여기서, 상기 제 1 교류 전압원(Vddo)이 하이 논리값을 가지며, 상기 제 2 교류 전압원(Vdde)이 로우 논리값을 갖는다고 가정하자.Here, assume that the first AC voltage source Vddo has a high logic value, and the second AC voltage source Vdde has a low logic value.
상기 제 1 교류 전압원(Vddo)은 제 1 보호회로(302a)에 구비된 제 1 및 제 3 스위칭소자(Tr501, Tr503)의 게이트단자, 그리고 제 2 보호회로(302b)에 구비된 제 1 및 제 3 스위칭소자(Tr601, Tr603)의 게이트단자에 공급된다. 또한, 상기 제 1 교류 전압원(Vddo)은 제 1 보호회로(302a)에 구비된 제 5 스위칭소자의 드레인단자에도 공급된다.The first AC voltage source Vddo may include the gate terminals of the first and third switching devices Tr501 and Tr503 provided in the
그리고, 제 2 교류 전압원(Vdde)은 제 1 보호회로(302a)에 구비된 제 2 및 제 4 스위칭소자(Tr502, Tr504)의 게이트단자, 그리고 제 2 보호회로(302b)에 구비된 제 2 및 제 4 스위칭소자(Tr602, Tr604)의 게이트단자에 공급된다. 또한, 상기 제 2 교류 전압원(Vdde)은 제 2 보호회로(302b)에 구비된 제 5 스위칭소자(Tr605)의 드레인단자에도 공급된다.The second AC voltage source Vdde may include the gate terminals of the second and fourth switching devices Tr502 and Tr504 provided in the
따라서, 상기 제 1 보호회로(302a)의 제 1 및 제 4 스위칭소자(Tr501, Tr504), 그리고 제 2 보호회로(302b)의 제 1 및 제 4 스위칭소자(Tr601, Tr604)가 턴-온된다. 반면, 제 1 보호회로(302a)의 제 2 및 제 3 스위칭소자(Tr502, Tr503), 그리고 제 2 보호회로(302b)의 제 2 및 제 3 스위칭소자(Tr602, Tr603)가 턴-오프된다.Accordingly, the first and fourth switching elements Tr501 and Tr504 of the
그러면 상기 제 1 보호회로(302a)는 다음과 같이 동작한다.The
즉, 상기 제 1 보호회로(302a)의 턴-온된 제 1 스위칭소자(Tr501)를 통해 제 1 직류 전압원(VDD)이 제 2 스위칭소자(Tr502)의 드레인단자에 공급된다. 그러나, 상기 제 2 스위칭소자(Tr502)는 턴-오프상태이기 때문에, 상기 제 1 직류 전압원(VDD)은 제 1 보호회로(302a)의 노드(Na)에 공급되지 못한다.That is, the first DC voltage source VDD is supplied to the drain terminal of the second switching device Tr502 through the turned-on first switching device Tr501 of the
반면, 상기 제 1 보호회로(302a)의 턴-온된 제 4 스위칭소자(Tr504)를 통해 제 2 직류 전압원(VSS)이 상기 제 1 보호회로(302a)의 노드(Na)에 공급된다. 이에 따라, 상기 노드(Na)는 방전되고, 이 방전된 노드(Na)에 접속된 제 5 스위칭소자(Tr505)는 턴-오프된다.On the other hand, the second DC voltage source VSS is supplied to the node Na of the
결국, 상기 하이 논리값의 제 1 교류 전압원(Vddo)은 제 1 보호회로(302a)의 출력단자(555)를 통해 그대로 출력된다. 이 출력된 제 1 교류 전압원(Vddo)은 레벨 쉬프터(303)를 통해 일정 레벨로 승압되고, 이 승압된 제 1 교류 전압원(Vddo)은 쉬프트 레지스터(304)에 공급된다.As a result, the first AC voltage source Vddo having the high logic value is output as it is through the
한편, 제 2 보호회로(302b)는 다음과 같이 동작한다.On the other hand, the
즉, 상기 제 2 보호회로(302b)의 턴-온된 제 1 스위칭소자(Tr601)를 통해 제 1 직류 전압원(VDD)이 제 2 스위칭소자(Tr602)의 드레인단자에 공급된다. 그러나, 상기 제 2 스위칭소자(Tr602)는 턴-오프상태이기 때문에, 상기 제 1 직류 전압원(VDD)은 제 2 보호회로(302b)의 노드(Nb)에 공급되지 못한다.That is, the first DC voltage source VDD is supplied to the drain terminal of the second switching device Tr602 through the turned-on first switching device Tr601 of the
반면, 상기 제 2 보호회로(302b)의 턴-온된 제 4 스위칭소자(Tr604)를 통해 제 2 직류 전압원(VSS)이 상기 제 2 보호회로(302b)의 노드(Nb)에 공급된다. 이에 따라, 상기 노드(Nb)는 방전되고, 이 방전된 노드(Nb)에 접속된 제 5 스위칭소자(Tr605)는 턴-오프된다. On the other hand, the second DC voltage source VSS is supplied to the node Nb of the
결국, 상기 로우 논리값의 제 2 교류 전압원(Vdde)은 제 2 보호회로(302b)의 출력단자(666)를 통해 그대로 출력된다. 이 출력된 제 2 교류 전압원(Vdde)은 레벨 쉬프터(303)를 통해 일정 레벨로 승압되고, 이 승압된 제 2 교류 전압원(Vdde)은 쉬프트 레지스터(304)에 공급된다.As a result, the second AC voltage source Vdde having the low logic value is output as it is through the
한편, 상기 타이밍 콘트롤러(301)로부터 제 1 및 제 2 교류 전압원(Vddo, Vdde)이 비정상적으로 출력되는 경우를 설명하면 다음과 같다.Meanwhile, the case in which the first and second AC voltage sources Vddo and Vdde are abnormally output from the
즉, 이 경우 상기 제 1 교류 전압원(Vddo)의 논리값과 상기 제 2 교류 전압원(Vdde)의 논리값이 서로 동일하다. That is, in this case, the logic value of the first AC voltage source Vddo and the logic value of the second AC voltage source Vdde are the same.
여기서, 상기 제 1 및 제 2 교류 전압원(Vddo, Vdde)이 모두 하이 논리값을 갖는다고 가정하자.Here, assume that both of the first and second AC voltage sources Vddo and Vdde have high logic values.
상기 제 1 교류 전압원(Vddo)은 제 1 보호회로(302a)에 구비된 제 1 및 제 3 스위칭소자(Tr501, Tr503)의 게이트단자, 그리고 제 2 보호회로(302b)에 구비된 제 1 및 제 3 스위칭소자(Tr601, Tr603)의 게이트단자에 공급된다. 또한, 상기 제 1 교류 전압원(Vddo)은 제 1 보호회로(302a)에 구비된 제 5 스위칭소자(Tr505)의 드레인단자에도 공급된다.The first AC voltage source Vddo may include the gate terminals of the first and third switching devices Tr501 and Tr503 provided in the
그리고, 제 2 교류 전압원(Vdde)은 제 1 보호회로(302a)에 구비된 제 2 및 제 4 스위칭소자(Tr502, Tr504)의 게이트단자, 그리고 제 2 보호회로(302b)에 구비된 제 2 및 제 4 스위칭소자(Tr602, Tr604)의 게이트단자에 공급된다. 또한, 상기 제 2 교류 전압원(Vdde)은 제 2 보호회로(302b)에 구비된 제 5 스위칭소자(Tr605)의 드레인단자에도 공급된다.The second AC voltage source Vdde may include the gate terminals of the second and fourth switching devices Tr502 and Tr504 provided in the
따라서, 상기 제 1 보호회로(302a)의 제 1 및 제 2 스위칭소자(Tr501, Tr502), 그리고 제 2 보호회로(302b)의 제 1 및 제 2 스위칭소자(Tr601, Tr602)가 턴-온된다. 반면, 상기 제 1 보호회로(302a)의 제 3 및 제 4 스위칭소자(Tr503, Tr504), 상기 제 2 보호회로(302b)의 제 3 및 제 4 스위칭소자(Tr603, Tr604)가 턴-오프된다.Accordingly, the first and second switching devices Tr501 and Tr502 of the
그러면 상기 제 1 보호회로(302a)는 다음과 같이 동작한다.The
즉, 상기 제 1 보호회로(302a)의 턴-온된 제 1 및 제 2 스위칭소자(Tr501, Tr502)를 통해 제 1 직류 전압원(VDD)이 상기 제 1 보호회로(302a)의 노드(Na)에 공급된다. 따라서, 상기 노드(Na)가 충전되고, 이 충전된 노드(Na)에 접속된 제 5 스위칭소자(Tr505)가 턴-온된다.That is, the first DC voltage source VDD is connected to the node Na of the
그러면, 상기 턴-온된 제 5 스위칭소자(Tr505)를 통해 제 1 교류 전압원(Vddo)과 제 2 직류 전압원(VSS)이 서로 혼합되고, 이에 의해 상기 제 1 교류 전압원(Vddo)의 전압 레벨이 감소하게 된다. 이 감소된 제 1 교류 전압원(Vddo)이 보호용 전압원(Vprot)으로 기능한다. 이 보호용 전압원(Vprot)은 레벨 쉬프터(303)에 공급되는데, 이때 상기 보호용 전압원(Vprot)의 전압 레벨은 상기 레벨 쉬프터(303)의 최소 입력 전압값보다 작기 때문에 상기 레벨 쉬프터(303)는 동작하지 않는다.Then, the first AC voltage source Vddo and the second DC voltage source VSS are mixed with each other through the turned-on fifth switching device Tr505, thereby reducing the voltage level of the first AC voltage source Vddo. Done. This reduced first AC voltage source Vddo functions as a protective voltage source Vprot. The protective voltage source Vprot is supplied to the
한편, 제 2 보호회로(302b)는 다음과 같이 동작한다.On the other hand, the
즉, 상기 제 2 보호회로(302b)의 턴-온된 제 1 및 제 2 스위칭소자(Tr601, Tr602)를 통해 제 1 직류 전압원(VDD)이 상기 제 2 보호회로(302b)의 노드(Nb)에 공급된다. 따라서, 상기 노드(Nb)가 충전되고, 이 충전된 노드(Nb)에 접속된 제 5 스위칭소자(Tr605)가 턴-온된다.That is, the first DC voltage source VDD is connected to the node Nb of the
그러면, 상기 턴-온된 제 5 스위칭소자(Tr605)를 통해 제 2 교류 전압원(Vdde)과 제 2 직류 전압원(VSS)이 서로 혼합되고, 이에 의해 상기 제 2 교류 전압원(Vdde)의 전압 레벨이 감소하게 된다. 이 감소된 제 2 교류 전압원(Vdde)이 보호용 전압원(Vprot)으로 기능한다. 이 보호용 전압원(Vprot)은 레벨 쉬프터(303)에 공급되는데, 이때 상기 보호용 전압원(Vprot)의 전압 레벨은 상기 레벨 쉬프터(303)의 최소 입력 전압값보다 작기 때문에 상기 레벨 쉬프터(303)는 동작하지 않는다.Then, the second AC voltage source Vdde and the second DC voltage source VSS are mixed with each other through the turned-on fifth switching device Tr605, thereby reducing the voltage level of the second AC voltage source Vdde. Done. This reduced second AC voltage source Vdde serves as a protective voltage source Vprot. The protective voltage source Vprot is supplied to the
도 9는 제 1 및 제 2 교류 전압원의 논리값에 따른 보호회로의 노드 및 출력단자의 전압 변화를 나타낸 도면으로서, 동 도면에 도시된 바와 같이, 제 1 교류 전압원(Vddo)과 제 2 교류 전압원(Vdde)이 동시에 하이 논리값을 갖는 기간(T)에 노드(Na 또는 Nb)의 전압이 증가하여 상기 노드(Na 또는 Nb)가 충전되고, 이에 출력단자(555 또는 666)의 전압이 감소한다. FIG. 9 is a diagram illustrating voltage changes of a node and an output terminal of a protection circuit according to logic values of first and second AC voltage sources. As shown in the figure, the first AC voltage source Vddo and the second AC voltage source are shown in FIG. In a period T in which Vdde simultaneously has a high logic value, the voltage of the node Na or Nb increases to charge the node Na or Nb, thereby decreasing the voltage of the
이에 따라 본 발명의 실시예에 따른 표시장치의 구동회로는 상기 제 1 교류 전압원(Vddo)과 제 2 교류 전압원(Vdde)이 동시에 하이 논리값을 갖더라도, 상기 레벨 쉬프터(303)가 손상되는 것을 방지할 수 있다.Accordingly, the driving circuit of the display device according to the exemplary embodiment of the present invention may damage the
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.The present invention described above is not limited to the above-described embodiments and the accompanying drawings, and it is common in the art that various substitutions, modifications, and changes can be made without departing from the technical spirit of the present invention. It will be evident to those who have knowledge of.
이상에서 설명한 바와 같은 본 발명에 따른 표시장치의 구동회로 및 이의 구동방법에는 다음과 같은 효과가 있다.As described above, the driving circuit of the display device and the driving method thereof according to the present invention have the following effects.
본 발명에 따른 표시장치의 구동회로는 제 1 교류 전압원의 논리값과 제 2 교류 전압원의 논리값이 동일할 경우 보호용 전압원을 출력하는 보호부를 갖는다. 따라서, 상기 제 1 교류 전압원과 제 2 교류 전압원이 동시에 하이 논리값을 갖더라도, 레벨 쉬프터의 손상을 방지할 수 있다.The driving circuit of the display device according to the present invention has a protection unit for outputting a protection voltage source when the logic value of the first AC voltage source and the second AC voltage source are the same. Therefore, even if the first AC voltage source and the second AC voltage source have a high logic value at the same time, damage to the level shifter can be prevented.
Claims (25)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050108656A KR101137855B1 (en) | 2005-11-14 | 2005-11-14 | A driving device of display device and a method for driving the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050108656A KR101137855B1 (en) | 2005-11-14 | 2005-11-14 | A driving device of display device and a method for driving the same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070051155A true KR20070051155A (en) | 2007-05-17 |
KR101137855B1 KR101137855B1 (en) | 2012-04-20 |
Family
ID=38274429
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050108656A KR101137855B1 (en) | 2005-11-14 | 2005-11-14 | A driving device of display device and a method for driving the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101137855B1 (en) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4416901B2 (en) * | 2000-03-14 | 2010-02-17 | 株式会社半導体エネルギー研究所 | Level shifter |
KR100478341B1 (en) * | 2002-12-31 | 2005-03-28 | 엘지.필립스 엘시디 주식회사 | Driving Circuit For Liquid Crystal Display Device |
-
2005
- 2005-11-14 KR KR1020050108656A patent/KR101137855B1/en active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR101137855B1 (en) | 2012-04-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9620240B2 (en) | Shift register | |
US9728152B2 (en) | Shift register with multiple discharge voltages | |
US7336254B2 (en) | Shift register that suppresses operation failure due to transistor threshold variations, and liquid crystal driving circuit including the shift register | |
KR101057891B1 (en) | Shift register | |
JP4843267B2 (en) | Shift register | |
US8253680B2 (en) | Shift register | |
US6483889B2 (en) | Shift register circuit | |
US5438290A (en) | Low power driver circuit for an AC plasma display panel | |
US9269318B2 (en) | Display device | |
KR100324048B1 (en) | Semiconductor device and liquid crystal display device for driving control of liquid crystal display device | |
KR101137859B1 (en) | Shift Register | |
KR101630341B1 (en) | Shift register | |
KR101568258B1 (en) | A shift register | |
US8754838B2 (en) | Discharge circuit and display device with the same | |
KR20060092104A (en) | Shift register and liquid crystal driving circuit | |
USRE40504E1 (en) | Display and display driver with on/off power controller used to prevent damage to the display | |
KR20080011896A (en) | Gate on voltage generation circuit and gate off voltage generation circuit and liquid crystal display having the same | |
KR20130010715A (en) | Shift register | |
US10854160B2 (en) | Display device | |
KR20090057798A (en) | Shift register | |
KR20070002713A (en) | A shift register | |
KR102180072B1 (en) | Shift register | |
US9734784B2 (en) | Voltage output device, gate driving circuit and display apparatus | |
KR20070000832A (en) | A shift register and a method for driving the same | |
KR101481661B1 (en) | Shift register |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20160329 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20170320 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20190318 Year of fee payment: 8 |