Connect public, paid and private patent data with Google Patents Public Datasets

Display device

Download PDF

Info

Publication number
KR20050121887A
KR20050121887A KR20040046983A KR20040046983A KR20050121887A KR 20050121887 A KR20050121887 A KR 20050121887A KR 20040046983 A KR20040046983 A KR 20040046983A KR 20040046983 A KR20040046983 A KR 20040046983A KR 20050121887 A KR20050121887 A KR 20050121887A
Authority
KR
Grant status
Application
Patent type
Prior art keywords
display
device
display device
Prior art date
Application number
KR20040046983A
Other languages
Korean (ko)
Inventor
주승용
김철호
김철민
박기찬
박태형
문국철
김일곤
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FDEVICES OR ARRANGEMENTS, THE OPTICAL OPERATION OF WHICH IS MODIFIED BY CHANGING THE OPTICAL PROPERTIES OF THE MEDIUM OF THE DEVICES OR ARRANGEMENTS FOR THE CONTROL OF THE INTENSITY, COLOUR, PHASE, POLARISATION OR DIRECTION OF LIGHT, e.g. SWITCHING, GATING, MODULATING OR DEMODULATING; TECHNIQUES OR PROCEDURES FOR THE OPERATION THEREOF; FREQUENCY-CHANGING; NON-LINEAR OPTICS; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133305Flexible substrates, e.g. plastics, organic film
    • GPHYSICS
    • G02OPTICS
    • G02FDEVICES OR ARRANGEMENTS, THE OPTICAL OPERATION OF WHICH IS MODIFIED BY CHANGING THE OPTICAL PROPERTIES OF THE MEDIUM OF THE DEVICES OR ARRANGEMENTS FOR THE CONTROL OF THE INTENSITY, COLOUR, PHASE, POLARISATION OR DIRECTION OF LIGHT, e.g. SWITCHING, GATING, MODULATING OR DEMODULATING; TECHNIQUES OR PROCEDURES FOR THE OPERATION THEREOF; FREQUENCY-CHANGING; NON-LINEAR OPTICS; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FDEVICES OR ARRANGEMENTS, THE OPTICAL OPERATION OF WHICH IS MODIFIED BY CHANGING THE OPTICAL PROPERTIES OF THE MEDIUM OF THE DEVICES OR ARRANGEMENTS FOR THE CONTROL OF THE INTENSITY, COLOUR, PHASE, POLARISATION OR DIRECTION OF LIGHT, e.g. SWITCHING, GATING, MODULATING OR DEMODULATING; TECHNIQUES OR PROCEDURES FOR THE OPERATION THEREOF; FREQUENCY-CHANGING; NON-LINEAR OPTICS; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • GPHYSICS
    • G02OPTICS
    • G02FDEVICES OR ARRANGEMENTS, THE OPTICAL OPERATION OF WHICH IS MODIFIED BY CHANGING THE OPTICAL PROPERTIES OF THE MEDIUM OF THE DEVICES OR ARRANGEMENTS FOR THE CONTROL OF THE INTENSITY, COLOUR, PHASE, POLARISATION OR DIRECTION OF LIGHT, e.g. SWITCHING, GATING, MODULATING OR DEMODULATING; TECHNIQUES OR PROCEDURES FOR THE OPERATION THEREOF; FREQUENCY-CHANGING; NON-LINEAR OPTICS; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating, or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F2001/133388Constructional difference between the display region and the peripheral region
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/05Flexible printed circuits [FPCs]

Abstract

본 발명은 표시 장치, 특히 듀얼 액정 표시 장치에 관한 것이다. The present invention relates to a display device, in particular a dual liquid crystal display device.
복수의 신호선을 구비한 회로 기판, 상기 회로 기판에 별개로 부착되어 있으며, 스위칭 소자를 각각 포함하는 복수의 화소를 포함하는 제1 및 제2 표시판부, 그리고 상기 제1 표시판부에 장착되어 있으며 상기 제1 및 제2 표시판부를 구동하는 구동 회로 칩을 포함한다. And a circuit board, is mounted separately on the circuit board having a plurality of signal lines, is equipped with a switching element to the first and second panel portions, and said first display panel unit including a plurality of pixels each including respectively, and the the first and includes a driving circuit chip for driving two panel parts.
이러한 방식으로, 하나의 FPC(650)를 주 표시판부(300M)와 부 표시판부(300S)가 공유함으로써 원가를 절감하는 한편 제조 공정을 단순화하고, 부 표시판부(300S)의 연결을 위한 블라인드 영역을 없애어 소형이면서 고해상도의 표시 장치를 제공할 수 있다. In this way, the blind area for simplifying the other hand the manufacturing process to a FPC (650) to the main panel portion (300M) and a secondary panel section (300S) that reduce cost by sharing, connects the sub-panel portion (300S) while the air to get rid of small can provide high-resolution display devices.

Description

표시 장치 {DISPLAY DEVICE} Display DISPLAY DEVICE {}

본 발명은 표시 장치에 관한 것이다. The present invention relates to a display device.

최근, 무겁고 큰 음극선관(cathode ray tube, CRT)을 대신하여 유기 발광 표시 장치(organic light emitting display, OLED), 플라스마 표시 장치(plasma display panel, PDP), 액정 표시 장치(liquid crystal display, LCD)와 같은 평판 표시 장치가 활발히 개발 중이다. Recently, heavy and large cathode ray tube (cathode ray tube, CRT) of the organic light emitting display device (organic light emitting display, OLED), a plasma display apparatus (plasma display panel, PDP), a liquid crystal display device (liquid crystal display, LCD) in place of the flat panel display device, such as is under active development.

PDP는 기체 방전에 의하여 발생하는 플라스마를 이용하여 문자나 영상을 표시하는 장치이며, OLED는 특정 유기물 또는 고분자들의 전계 발광을 이용하여 문자 또는 영상을 표시한다. PDP is a device that displays characters or images using plasma generated by gas discharge, OLED displays characters or images using electroluminescence of a specific organic material or a polymer. 액정 표시 장치는 두 표시판의 사이에 들어 있는 액정층에 전기장을 인가하고, 이 전기장의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다. The liquid crystal display apparatus applying an electric field to the liquid crystal layer contained between two of the panel, and by controlling the transmittance of light passing through the liquid crystal layer by controlling the intensity of the electric field to obtain a desired image.

이러한 표시 장치 중에서, 특히 핸드폰 등에 사용되는 중소형 표시 장치로서 외부와 내부에 각각 표시판부를 구비하는 이른바 듀얼 표시 장치가 활발히 개발 중이다. The display device in, being in particular is actively developed a so-called dual-display apparatus comprising a display panel, respectively on the outside and the inside as the small and medium-sized display device used in a mobile phone.

이러한 듀얼 표시 장치는 내부에 장착되는 주 표시판부, 외부에 장착되는 부 표시판부, 외부로부터의 입력 신호를 전달하는 배선이 구비된 구동 가요성 인쇄 회로 기판(flexible printed circuit film, FPC), 주 표시판부와 부 표시판부를 연결하는 보조 FPC, 그리고 이들을 제어하기 위한 통합 칩(integrated chip)을 포함한다. The dual display device main panel portion mounted to the inner, portion to be mounted on the outer panel section, a wiring for transmitting an input signal from the outside having the driving flexible printed circuit boards (flexible printed circuit film, FPC), the main panel It includes a panel portion and a secondary portion FPC, and an integrated chip (integrated chip) for controlling these connecting parts.

통합 칩은 주 표시판부와 부 표시판부를 제어하기 위한 제어 신호 및 구동 신호를 생성하며, 주로 주 표시판부에 COG(chip on glass) 형태로 장착되어 있다. Integrated chips and generates a control signal and a drive signal for controlling the main panel portion and the panel portion parts, and is mainly equipped with a COG (chip on glass) form to the main panel portion.

이 때, 듀얼 표시 장치에는 주 표시판부의 위쪽에 보조 FPC가 부착되어 있고 이 보조 FPC에 부 표시판부가 연결되어 있으며, 아래쪽으로 구동 FPC가 부착되어 있다. At this time, the dual display device and the secondary FPC is attached, and additional panel portions connected to the FPC on the auxiliary top main panel portion, and is the driving FPC is attached to the bottom.

이 때, 주 표시판부는 아래 쪽에 이러한 통합 칩을 장착하고 구동 FPC를 부착하기 위한 이른바 블라인드 영역(blind space)과 위쪽으로 보조 FPC와의 연결을 위한 블라인드 영역을 필요로 한다. At this time, the main display panel unit requires a blind area for the so-called blind zone (blind space) and a secondary connection with the FPC to the top for mounting these integrated chip mounting and driving the FPC on the lower level. 또한, 통합 칩을 장착하기 위한 공정과 구동 FPC 및 보조 FPC를 부착하기 위한 공정을 필요로 한다. In addition, it needs a step for attaching the process and the driving FPC and FPC auxiliary for mounting the integrated chip. 이는 부착을 위한 공간을 필요로 하여 전체적인 액정 표시 장치의 크기를 증가시키고 공정을 복잡하게 하는 것은 물론 원가를 상승시키는 요인이 되기도 한다. This is also a factor for increasing the overall size of the LCD device requires a space for mounting and which is involved, of course increases the cost of the process.

따라서, 본 발명이 이루고자 하는 기술적 과제는 이러한 종래 기술의 문제점을 해결할 수 있는 표시 장치를 제공하는 것이다. Accordingly, the object of the present invention is to provide a display device which can solve the problems of the prior art.

이러한 기술적 과제를 이루기 위한 본 발명의 한 실시예에 따른 표시 장치는, 복수의 신호선을 구비한 회로 기판, 상기 회로 기판에 별개로 부착되어 있으며, 스위칭 소자를 각각 포함하는 복수의 화소를 포함하는 제1 및 제2 표시판부, 그리고 상기 제1 표시판부에 장착되어 있으며 상기 제1 및 제2 표시판부를 구동하는 구동 회로 칩을 포함한다. The display according to an exemplary embodiment of the present invention to achieve a technical challenge, and a circuit board, is mounted separately on the circuit board having a plurality of signal lines, the including a plurality of pixels including switching elements, respectively 1 is fitted and a second panel section, and the first panel portion and includes a drive circuit chip for driving the first and second panel portions.

이 때, 상기 구동 회로 칩은 제1 및 제2 패드군을 가지며, 상기 회로 기판은 상기 제1 표시판부와 상기 회로 기판의 중첩 영역에 위치하는 제3 패드군, 그리고 상기 제2 표시판부와 상기 회로 기판의 중첩 영역에 위치하는 제4 패드군을 포함하고, 상기 제3 패드군의 일부에는 상기 제1 패드군의 일부와 상기 제4 패드군의 전부가 연결되어 있을 수 있다. Here, the driving circuit chips are first and second pads having the group, wherein the circuit board is the the third pad set, and the second panel portion which is located in the overlapping area of ​​the first panel portion and the circuit board circuit portion of the third pad set, includes four pad set which is located in the overlapping area of ​​the substrate can have all of the fourth pad set and a portion of the first pad group are connected. 또한, 상기 제3 패드군은 상기 제2 패드군에 연결되어 있는 제5 패드군, 그리고 상기 제1 및 제4 패드군에 공통적으로 연결되어 있는 제6 패드군을 포함할 수 있다. Also, the third pad set may include a sixth pad set that is commonly connected to the fifth pad set that is connected to the second pad group, and the first and fourth pad set. 이 때, 상기 회로 기판은, 외부로부터의 신호를 상기 제5 패드군에 전달하는 제1 배선 및 상기 제6 패드군으로부터의 신호를 상기 제4 패드군으로 전달하는 제2 배선을 포함하고, 상기 제1 배선 및 상기 제2 배선이 서로 교차하는 경우, 상기 제1 및 상기 제2 배선은 상기 회로 기판의 서로 다른 면에 각각 위치하는 것이 바람직하다. At this time, a second wiring for the circuit board, passing the signal from the first wiring and the sixth pad set to pass the signal from the outside to the fifth pad set to the fourth pad set, wherein first wiring, and it is preferable that the second wiring when crossing each other, each positioned in the first and different surfaces of the second wiring the circuit board.

이 때, 상기 표시판부는 게이트 신호를 전달하는 게이트선 및 데이터 신호를 전달하는 데이터선을 포함하고, 상기 게이트 신호를 생성하는 게이트 구동부가 상기 화소의 스위칭 소자와 동일한 공정으로 형성되어 상기 표시판부에 집적되어 있을 수 있다. At this time, the panel portion includes a data line for transmitting a gate line and a data signal for transmitting a gate signal, the gate driver for generating the gate signals are formed by the same process as the switching element of the pixel integrated on the panel portion It can be. 또는, 상기 표시판부는 게이트 신호를 전달하는 게이트선 및 데이터 신호를 전달하는 데이터선을 포함하고, 상기 구동 회로 칩은, 상기 데이터 신호를 생성하는 데이터 구동부, 그리고 상기 데이터 구동부를 제어하는 제어 신호를 생성하는 신호 제어부를 포함하는 것이 바람직하며, 나아가 계조 전압을 생성하는 계조 전압 생성부를 더 포함하는 것이 바람직하다. Alternatively, the panel unit includes a data line for transmitting a gate line and a data signal for transmitting a gate signal, and the driving circuit chip, generates the data driving unit, and a control signal for controlling the data driver for generating the data signal preferably including a signal control unit for, and it is preferable to further include a gray voltage generator to generate gray voltages further.

한편, 상기 회로 기판은 개구부를 가지고 있으며, 상기 제2 표시판부는 상기 개구부를 통하여 노출되어 있을 수 있으며, 상기 회로 기판은 상기 개구부를 돌출한 돌출부를 포함하며, 상기 제2 표시판부는 상기 돌출부에 부착되어 있는 것이 바람직하다. On the other hand, the circuit board has an opening, and the second display panel unit can be exposed through the opening, the circuit substrate includes a projection projecting to the opening, it is attached to the second panel section the projecting portion to which is preferred.

이 때, 상기 회로 기판은 가요성 인쇄 회로 기판이거나 상기 표시 장치는 액정 표시 장치일 수 있다. At this time, the circuit board is a flexible printed circuit board or the display device may be a liquid crystal display device. 또한, 상기 화소의 스위칭 소자는 다결정 규소 또는 비정질 규소로 이루어질 수 있다. Furthermore, the switching element of the pixel may be formed of polycrystalline silicon or amorphous silicon.

한편, 본 발명의 다른 실시예에 따른 표시 장치의 구동 회로 칩은 제1 및 제2 패드군을 가지며, 상기 회로 기판은, 상기 제1 표시판부와 상기 회로 기판의 중첩 영역에 위치하는 제3 패드군, 그리고 상기 제2 표시판부와 상기 회로 기판의 중첩 영역에 위치하는 제4 패드군을 포함하고, 상기 제2 패드군의 일부는 상기 제3 패드군의 일부를 거쳐서 상기 제4 패드군에 연결되어 있을 수 있다. On the other hand, the driving circuit chip of the display apparatus according to another embodiment of the present invention has a first and a second pad group, the third pad to the circuit board is located in the overlapping area of ​​the first panel portion and the circuit board group, and connecting said second panel portion and the circuit, and a fourth pad group located in the overlapping area of ​​the substrate, a portion of the second pad group is through a portion of the third pad set to the fourth pad set It can be.

첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. It will be described in detail so that the invention can be easily implemented by those of ordinary skill, in which with respect to the embodiment of the present invention with reference to the accompanying drawings.

도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. In order to clearly express various layers and regions in the drawings it is shown on an enlarged scale, a thickness. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. For like elements throughout the specification attached to the same reference numerals. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. Layer, film, region, when being "on" another portion of the plate-like part, which, as well as if the "just above" the other part also includes the case that the other element or intervening. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. Conversely, when any part of the other part says, "just above" it means that there is no other part in the middle.

이제 본 발명의 실시예에 따른 표시 장치에 대하여 첨부한 도면을 참고로 하여 상세하게 설명한다. It will now be described in detail with the accompanying drawings with respect to the display device according to an embodiment of the present invention by reference.

도 1은 본 발명의 한 실시예에 따른 표시 장치의 개략도이며, 도 2는 본 발명의 다른 실시예에 따른 표시 장치의 개략도이다. 1 is a schematic diagram of a display according to an exemplary embodiment of the present invention, Figure 2 is a schematic diagram of a display apparatus according to another embodiment of the present invention. 도 3은 본 발명의 한 실시예에 따른 표시 장치의 블록도이고, 도 4는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다. Figure 3 is a block diagram of a display according to an exemplary embodiment of the present invention, Figure 4 is an equivalent circuit diagram for one pixel of a liquid crystal display according to an exemplary embodiment of the present invention.

도 1을 참고하면, 본 발명의 한 실시예에 따른 액정 표시 장치의 경우에는 주 표시판부(300M)와 부 표시판부(300S)의 두 개의 표시판부와 이에 부착된 FPC(flexible printed circuit film)(650) 및 FPC(650) 위에 장착된 통합 칩(700)을 포함한다. Referring to Figure 1, in the case of a liquid crystal display according to an exemplary embodiment of the present invention, the main panel portion with two panel portions and a (flexible printed circuit film) FPC attached thereto of (300M) and a secondary panel section (300S) ( 650) and includes an integrated chip 700 is mounted on the FPC (650).

FPC(650)는 주 표시판부(300M)의 한 변 부근에 부착되어 있고, 통합 칩(700)에 대하여 주 표시판부(300M)에 반대쪽에 위치한 개구부(680)를 가지고 있다. FPC (650) may be attached to a side close to the main panel portion (300M), and has an opening 680 located on the opposite side to the main panel portion (300M) with respect to the integrated chip (700). FPC(650)는 또한 개구부(680)내로 돌출한 돌출부(690)를 가지고 있으며, 부 표시판부(300S)는 이 돌출부(690)에 부착되고 개구부(680) 내에 위치한다. FPC (650) also has a projection 690 projecting into the opening 680, panel section portion (300S) is attached to the projecting portion 690 is positioned in the opening 680. 이렇게 하면, 부 표시판부(300S)를 부착하기 위한 별도의 FPC를 사용하지 않음으로써 원가를 절감할 수 있다. In this way, not using separate FPC for attaching the panel section portion (300S) as it is possible to reduce the cost.

개구부(680)의 아래쪽에는 외부로부터의 신호가 입력되는 입력부(660)가 구비되어 있으며 기타 입력부(660)와 통합 칩(700), 통합 칩(700)과 표시판부(300M, 300S)의 전기적 연결을 위한 다수의 신호선(도시하지 않음)을 갖추고 있는데, 이들 신호선은 통합 칩(700)과 연결되는 지점 및 표시판부(300M, 300S)와 부착되는 지점에서 대체적으로 폭이 넓어져 패드(도시하지 않음)를 이룬다. The bottom of the opening 680, the electrical connection of the input input unit 660 is provided, and other input 660 and an integrated chip 700, an integrated chip 700 and the panel portion (300M, 300S), in which a signal from the outside a plurality of signal lines, there has (not shown), these signal lines are turned substantially the increasing width from the point at which mounting and unit points and panel are connected to the integrated chip (700) (300M, 300S) pad (not shown for the ) forms a.

각 표시판부(300M, 300S)는 화면을 이루는 표시 영역(310M, 310S)과 주변 영역(320M, 320S)을 포함하고, 주변 영역(320M, 320S)에는 빛을 차단하기 위한 차광층(도시하지 않음)("블랙 매트릭스")이 구비될 수 있다. Each panel portion (300M, 300S) comprises a display area forming a screen (310M, 310S) and the peripheral region (320M, 320S), and a peripheral region (320M, 320S), the light-shielding layer (not shown to block the light ) (which can be provided with a "black matrix"). FPC(650)는 이 차광 영역(320M, 320S)에 부착되어 있다. FPC (650) is attached to the light shielding region (320M, 320S).

도 2를 참고하면, 본 발명의 다른 실시예에 따른 표시 장치의 경우에는 주 표시판부(300M)와 부 표시판부(300S)의 두 개의 표시판부와 이에 부착된 FPC(flexible printed circuit film)(650), 그리고 도 1과는 달리 표시판부(300M) 위에 장착된 통합 칩(700)을 포함한다. When Fig. 2, the case of a display apparatus according to another embodiment of the present invention, the main panel portion with two panel portions and thereto attached a FPC (flexible printed circuit film) (650 of (300M) and a secondary panel section (300S) ), and Figure 1 and is otherwise include an integrated chip 700 is mounted on the panel portion (300M).

FPC(650)는 주 표시판부(300M)의 한 변 부근에 부착되어 있고, 통합 칩(700)에 대하여 주 표시판부(300M)에 반대쪽에 위치한 개구부(680)를 가지고 있다. FPC (650) may be attached to a side close to the main panel portion (300M), and has an opening 680 located on the opposite side to the main panel portion (300M) with respect to the integrated chip (700). FPC(650)는 또한 개구부(680)내로 돌출한 돌출부(690)를 가지고 있으며, 부 표시판부(300S)는 이 돌출부(690)에 부착되고 개구부(680) 내에 위치한다. FPC (650) also has a projection 690 projecting into the opening 680, panel section portion (300S) is attached to the projecting portion 690 is positioned in the opening 680. 이렇게 하면, 부 표시판부(300S)를 부착하기 위한 별도의 FPC를 사용하지 않음으로써 원가를 절감할 수 있다. In this way, not using separate FPC for attaching the panel section portion (300S) as it is possible to reduce the cost.

개구부(680)의 아래쪽에는 외부로부터의 신호가 입력되는 입력부(660)가 구비되어 있으며 기타 입력부(660)와 통합 칩(700), 통합 칩(700)과 표시판부(300M, 300S)의 전기적 연결을 위한 다수의 신호선(도시하지 않음)을 갖추고 있는데, 이들 신호선은 통합 칩(700)과 연결되는 지점 및 표시판부(300M, 300S)와 부착되는 지점에서 대체적으로 폭이 넓어져 패드(도시하지 않음)를 이룬다. The bottom of the opening 680, the electrical connection of the input input unit 660 is provided, and other input 660 and an integrated chip 700, an integrated chip 700 and the panel portion (300M, 300S), in which a signal from the outside a plurality of signal lines, there has (not shown), these signal lines are turned substantially the increasing width from the point at which mounting and unit points and panel are connected to the integrated chip (700) (300M, 300S) pad (not shown for the ) forms a.

각 표시판부(300M, 300S)는 화면을 이루는 표시 영역(310M, 310S)과 주변 영역(320M, 320S)을 포함하고, 주변 영역(320M, 320S)에는 빛을 차단하기 위한 차광층(도시하지 않음)("블랙 매트릭스")이 구비될 수 있다. Each panel portion (300M, 300S) comprises a display area forming a screen (310M, 310S) and the peripheral region (320M, 320S), and a peripheral region (320M, 320S), the light-shielding layer (not shown to block the light ) (which can be provided with a "black matrix"). FPC(650)는 이 차광 영역(320M, 320S)에 부착되어 있다. FPC (650) is attached to the light shielding region (320M, 320S).

도 3에 도시한 것처럼, 각 표시판부(300M, 300S)는 복수의 게이트선(G 1 -G n )과 복수의 데이터선(D 1 -D m )을 포함하는 복수의 표시 신호선과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(Px), 그리고 게이트선(G 1 -G n )에 신호를 공급하는 게이트 구동부(400)를 포함하며, 화소와 표시 신호선(G 1 -G n , D 1 -D m )의 대부분은 표시 영역(310M, 310S) 내에 위치하고, 게이트 구동부(400)는 주변 영역(320M, 320S)에 위치한다. As shown in Figure 3, that each panel portion (300M, 300S) has a plurality of gate lines (G 1 -G n) and a plurality of data lines (D 1 -D m) connected thereto a plurality of display signal lines and that includes and it includes a gate driver 400 for supplying a signal at about a plurality of pixels (Px) arranged in the form of a matrix, and gate lines (G 1 -G n), the pixel and display signal lines (G 1 -G n, most of D 1 -D m) is situated within the display area (310M, 310S), the gate driver 400 is located in the peripheral region (320M, 320S).

상부 표시판(200)은 하부 표시판(100)보다 크기가 작아서 하부 표시판(100)의 일부 영역이 노출되며 이 영역으로 데이터선(D 1 -D m )이 연장되어 데이터 구동부(500)와 연결된다. Upper panel 200 lower panel 100, than is the exposed portion of the small lower panel 100 size and the data lines (D 1 -D m) extending in the region is connected to the data driver 500. 게이트선(G 1 -G n )은 또한 주변 영역(320M, 320S)으로 가려진 영역으로 연장되어 게이트 구동부(400)와 연결된다. Gate lines (G 1 -G n) also extends in the area covered by the peripheral region (320M, 320S) is coupled to the gate driver 400.

표시 신호선(G 1 -G n , D 1 -D m )은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G 1 -G n )과 데이터 신호를 전달하는 데이터선(D 1 -D m )을 포함한다. Display signal lines (G 1 -G n, D 1 -D m) is a gate signal ( "scan signal," also referred to as) a plurality of gate lines (G 1 -G n) and a data line for transmitting a data signal to pass (D 1 comprises a -D m). 게이트선(G 1 -G n )은 대략 행 방향으로 뻗어 있으며 서로가 거의 평행하고 데이터선(D 1 -D m )은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다. Gate lines (G 1 -G n) extend in a substantially row direction and extend in a substantially column direction are substantially parallel to each other and the data lines (D 1 -D m), and it is substantially parallel to each other. 표시 신호선(G 1 -G n , D 1 -D m )은 FPC(650)와 연결되는 지점에서 대체로 폭이 넓어져 패드(도시하지 않음)를 이루며, 표시판부(300M, 300S)와 FPC(650)는 이들 패드의 전기적 접속을 위한 이방성 도전막(도시하지 않음)으로 부착되어 있다. Display signal lines (G 1 -G n, D 1 -D m) is turned generally a wider range at a point which is connected to the FPC (650) forms a pad (not shown), a panel portion (300M, 300S) and the FPC (650 ) it is attached to the anisotropic conductive film (not shown) for electrically connecting these pads.

각 화소(Px)는 표시 신호선(G 1 -G n , D 1 -D m )에 연결된 스위칭 소자(Q)와 이에 연결된 화소 회로(pixel circuit)를 포함한다. And each pixel (Px) includes a display signal switching device (Q) and a pixel circuit (pixel circuit) connected thereto is connected to the (G 1 -G n, D 1 -D m).

스위칭 소자(Q)는 삼단자 소자로서 그 제어 단자 및 입력 단자는 각각 게이트선(G 1 -G n ) 및 데이터선(D 1 -D m )에 연결되어 있으며, 출력 단자는 화소 회로에 연결되어 있다. A switching element (Q) is a three-terminal element has a control terminal and an input terminal is connected to the gate lines (G 1 -G n) and data lines (D 1 -D m), the output terminal is connected to the pixel circuit have. 또한, 스위칭 소자(Q)는 박막 트랜지스터인 것이 바람직하며, 다결정 규소 또는 비정질 규소를 포함하는 것이 좋다. In addition, the switching device (Q) is preferably a thin-film transistor preferably comprises a polycrystalline silicon or amorphous silicon.

평판 표시 장치의 대표 격인 액정 표시 장치의 경우, 도 4에 도시한 바와 같이, 표시판부(300)가 하부 표시판(100)과 상부 표시판(200) 및 그 사이의 액정층(3)을 포함하며, 표시 신호선(G 1 -G n , D 1 -D m )과 스위칭 소자(Q)는 하부 표시판(100)에 구비되어 있다. For the liquid crystal display device gyeokin representative of flat panel display, as shown in Fig. 4, the panel section 300 comprises a lower panel 100 and upper panel 200 and a liquid crystal layer 3 therebetween, display signal lines (G 1 -G n, D 1 -D m) and the switching device (Q) is provided on the lower panel 100. 액정 표시 장치의 화소 회로는 스위칭 소자(Q)에 병렬로 연결된 액정 축전기(liquid crystal capacitor)(C LC ) 및 유지 축전기 (storage capacitor)(C ST )를 포함한다. The pixel circuit of a liquid crystal display device includes a liquid crystal capacitor (liquid crystal capacitor) (C LC ) and the storage capacitor (storage capacitor) (C ST) is connected in parallel to the switching element (Q). 유지 축전기(C ST )는 필요에 따라 생략할 수 있다. The storage capacitor (C ST) may be omitted, if necessary.

액정 축전기(C LC )는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다. LC capacitor (C LC), the pixel electrode 190 and the common electrode 270 as two terminals, and the electrodes 190 and 270 the liquid crystal layer 3 between the upper panel 200 of the lower panel 100 is functions as a dielectric. 화소 전극(190)은 스위칭 소자(Q)에 연결되며 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(V com )을 인가받는다. The pixel electrode 190 is connected to the switching device (Q) and the common electrode 270 is formed on the entire surface of upper panel 200 and is supplied with a common voltage (V com). 도 4에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270)이 모두 선형 또는 막대형으로 만들어진다. If provided in Figure 4, unlike the common electrode 270, the lower panel 100, FIG. This access is made to the both large linear or just the two electrodes 190 and 270.

유지 축전기(C ST )는 하부 표시판(100)에 구비된 별개의 신호선(도시하지 않음)과 화소 전극(190)이 중첩되어 이루어지며 이 별개의 신호선에는 공통 전압(V com ) 따위의 정해진 전압이 인가된다. The storage capacitor (C ST) is made is a separate signal line (not shown) and the pixel electrode 190 is superimposed provided on the lower panel 100 and a separate signal line, the predetermined voltage of something common voltage (V com) It is applied. 그러나 유지 축전기(C ST )는 화소 전극(190)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다. However, the storage capacitor (C ST) may be formed of direct overlap previous gate line and the above to the pixel electrode 190, insulator parameters.

한편, 색 표시를 구현하기 위해서는 각 화소가 색상을 표시할 수 있도록 하여야 하는데, 이는 화소 전극(190)에 대응하는 영역에 삼원색, 예를 들면 적색, 녹색, 또는 청색의 색 필터(230)를 구비함으로써 가능하다. On the other hand, in order to implement color display to be to allow each pixel to display a color, which is provided with the three primary colors, for example red, green, or blue color filter 230 in the region corresponding to the pixel electrode 190 it is accomplished by. 도 4에서 색 필터(230)는 상부 표시판(200)에 형성되어 있지만 이와는 달리 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다. In Figure 4, color filter 230 is formed in the upper panel 200, but contrast, may be formed above or below pixel electrode 190 of lower panel 100, otherwise.

액정 표시 장치의 표시판부(300)의 두 표시판(100, 200) 중 적어도 하나의 바깥 면에는 빛을 편광시키는 편광자(도시하지 않음)가 부착되어 있다. At least one outer surface of the two panel (100, 200) of the display panel unit 300 of the liquid crystal display device, there is attached a polarizer for polarizing the light (not shown).

게이트 구동부(400)는 게이트선(G 1 -G n )에 연결되어 스위칭 소자(Q)를 턴온시킬 수 있는 게이트 온 전압(V on )과 스위칭 소자(Q)를 턴오프시킬 수 있는 게이트 오프 전압(V off )의 조합으로 이루어진 게이트 신호를 게이트선(G 1 -G n )에 인가한다. A gate driver 400, a gate line (G 1 -G n) which is connected to be turned off to the switching device (Q) the gate-on voltage (V on) and a switching element (Q) which can turn on the gate-off voltage a gate signal which is a combination of (V off) is applied to a gate line (G 1 -G n). 게이트 구동부(400)는 화소의 스위칭 소자(Q)와 동일한 공정으로 형성되어 집적되어 있다. Gate driver 400 is integrated is formed by the same process as the switching element (Q) of the pixel.

통합 칩(700)은 연결부(660)와 FPC(650)에 구비된 신호선을 통하여 외부의 신호를 입력받고 처리한 신호를 FPC(650)에 구비된 배선을 통하여 주 표시판부(300M) 및 부 표시판부(300S)에 공급함으로써 이들을 제어하여, 도 3에 도시한 계조 전압 생성부(800), 데이터 구동부(500) 및 신호 제어부(600) 등을 포함한다. Integrated chip 700 includes a connecting portion 660 and through the signal line provided on the FPC (650) state to a signal processing receives an external signal via the wiring provided on the FPC (650) panel section (300M) and a sub-panel to control them by supplying a portion (300S) includes a gray voltage generator 800, a data driver 500, and a signal controller 600, such as shown in Fig.

계조 전압 생성부(800)는 화소의 휘도와 관련된 한 벌 또는 두 벌의 복수 계조 전압을 생성한다. Gray voltage generator 800 generates a suite or a plurality of gray voltages related to the two luminance of the pixel. 두 벌이 있는 경우 두 벌 중 한 벌은 공통 전압(V com )에 대하여 양의 값을 가지고 다른 한 벌은 음의 값을 가진다. If the two bee wearing of two pairs has a positive value with respect to the common voltage (V com) other suit has a negative value.

데이터 구동부(500)는 표시판부(300)의 데이터선(D 1 -D m )에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 화소에 인가한다. The data driver 500 is connected to the data lines (D 1 -D m), the panel section 300 select the gray voltage from the gray voltage generator 800 is applied to a pixel as a data signal.

신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등의 동작을 제어한다. The signal controller 600 controls operations such as the gate driver 400 and data driver 500.

그러면 본 발명의 한 실시예에 따른 표시 장치에 대하여 도 5를 참고로 하여 좀 더 상세하게 설명한다. Then, by a 5 with respect to the display according to an exemplary embodiment of the present invention will be described in more detail by reference.

도 5는 도 1에 도시한 표시 장치를 확대하여 나타낸 도면이다. 5 is a view showing, on an enlarged scale, a display apparatus shown in Figure 1;

먼저, 점선으로 나타낸 영역은 통합 칩(700)이 장착된 부분으로서 통합 칩(700)이 FPC(650)의 뒷면에 부착되어 있음을 나타낸다. Firstly, it shows that a region indicated by a broken line is an integrated chip 700 as an integrated chip (700) attached portion is attached to the back side of the FPC (650). 또한, FPC(650)에 나타낸 배선 중 굵은 실선으로 나타낸 배선은 예를 들어 FPC(650)의 앞면에 배치되는 배선을, 가는 실선으로 나타낸 배선은 FPC(650)의 뒷면에 배치되는 배선을 나타내며, 앞면과 뒷면에 배치되는 배선의 굵기가 반드시 다른 것이 아님을 유의하여 한다. Further, the wiring showing the wiring disposed on the front, the thin solid line of the wiring represented by a thick solid line in the wiring is, for example, FPC (650) shown in the FPC (650) denotes a wiring disposed on the back side of the FPC (650), to be noted that the thickness of the wiring disposed on the front and the back but not necessarily different.

통합 칩(700) 영역에는 복수의 입력 패드(720) 및 복수의 출력 패드(710)가 배치되어 있다. Integrated chip 700, the area has a plurality of input pads 720 and the plurality of output pads 710 are arranged.

입력 패드(720)에는 입력선(370)이 연결되어 있으며, 이 입력선(370)은 도 1에 도시한 연결부(660)로부터의 신호를 입력 패드(720)로 전달한다. Input pads 720 include the input line 370 are connected and, to the input line 370 are passed to the input pad 720, the signal from a connecting portion 660 shown in Fig.

출력 패드(710)에는 출력선(360a, 360b)이 연결되어 있는데, 출력선(360a)은 주 표시판부(300M)로 뻗어 있고, 그 중 일부는 관통 구멍(via hole)(VH)을 거쳐서 데이터 패드(179a)에 연결되어 있으며, 나머지 출력선은 곧바로 데이터 패드(179a)에 연결되어 있고, 각 데이터 패드(179a)는 데이터선(D1-Dm)에 연결되어 있다. Output pad 710. There are two output lines (360a, 360b) connected to the output line (360a) may extend into the main panel portion (300M), some of which data through the through hole (via hole) (VH) is connected to the pad (179a), the remaining output lines may be directly connected to a data pad (179a), and is each data pad (179a) is connected to the data lines (D1-Dm). 또한 데이터 패드(179a) 중 제일 왼쪽에 위치한 패드는 게이트 구동부(400)에 연결되어 게이트 구동부(400)의 구동에 필요한 신호를 전달하며, 도면에는 그 중 하나만을 도시하였다. In addition, the pad is located on the extreme left of the data pad (179a) is connected to the gate driver 400 and transmits signals necessary for driving the gate driver 400, the figure is shown only one of them. 이 때, 게이트 구동부(400)가 주변 영역(320M, 320S)에 집적되어 있는 경우에는 오른쪽에도 신호의 전달을 위한 패드 및 신호선이 구비될 수 있다. At this time, when the gate driver 400, which is integrated in the peripheral area (320M, 320S) may be provided with a pad and a signal line for the transmission of signals to the right.

또한, 출력 패드(710)에서 부 표시판부(300S)로 뻗어 있는 출력선(360b)은 관통 구멍(VH)을 거쳐서 데이터 패드(179b)에 연결되어 있다. Further, the output lines (360b) extending to the output pads 710 parts panel portion (300S) is in through the through hole (VH) connected to a data pad (179b). 여기서, 관통 구멍(VH)은 서로 다른 면에 배치되어 있는 배선을 전기적으로 연결한다. Here, the through hole (VH) is electrically connected to the wiring in each other are arranged on the other side. 또한, 출력선(360b)을 앞면에 배치하여 도시한 바와 같이 뒷면의 입력선(370)과 교차하는 것을 방지한다. Further, to prevent intersecting the input line 370 of the back side as shown is disposed on the front of the output lines (360b). 물론 배선이 서로 교차하지 않는 경우에는 동일한 면에 배치하여도 된다. Of course, if the wiring do not intersect, there is also disposed on the same plane.

부 표시판부(300S)에는 일부의 데이터 패드(179b)를 도시하였으며, 데이터 패드의 수효는 부 표시판부(300S)의 해상도에 맞게 배치하면 된다. Unit panel portion (300S) has been shown a portion of the data pad (179b), it is when number of the data pads are arranged according to the resolution in the sub-panel portion (300S). 예를 들어, 주 표시판부(300M)가 QVGA(320*240)이고 부 표시판부(300S)가 QQVGA(160*120)인 경우에는 160*3(=480)개의 데이터 패드(179b)를 둔다. For example, the main panel portion (300M) is QVGA (320 * 240) is a part panel portion (300S) is the case of QQVGA (160 * 120) shall have a 160 * 3 (= 480) pieces of data pad (179b).

또한, 도면에는 출력 패드(710) 중 일부를 주 표시판부(300M)쪽 출력선 (360a)과 부 표시판부(300S)쪽 출력선(360b)이 공유하는 것으로 도시하였지만, 부 표시판부(300S)쪽 출력선의 연결을 위한 별도의 패드를 둘 수도 있다. In addition, the figure but illustrated as an output pad 710. Note some of the panel portion (300M) side side output line (360a) and the sub-panel section (300S), the output line (360b) is shared, the sub panel portion (300S) the output side may be two separate pads for the connecting lines.

그러면 본 발명의 다른 실시예에 따른 표시 장치에 대하여 도 6을 참고로 하여 설명한다. This will be described with respect to Figure 6 the display apparatus according to another embodiment of the present invention by reference.

도 6은 도 2에 도시한 표시 장치를 확대하여 나타낸 도면이다. 6 is a view showing, on an enlarged scale, a display apparatus shown in FIG.

여기서, FPC(650)에 나타낸 배선 중 굵은 실선으로 나타낸 배선은 도 5에 도시한 것처럼 예를 들어 FPC(650)의 앞면에 배치되는 배선을, 가는 실선으로 나타낸 배선은 FPC(650)의 뒷면에 배치되는 배선을 나타내며, 앞면과 뒷면에 배치되는 배선의 굵기가 반드시 다른 것이 아님을 또한 유의하여 한다. Here, an example as shown in the wiring 5 as shown by a thick solid line in the wiring shown in the FPC (650) to the wiring example that is disposed on the front side of the FPC (650), on the back of the wiring FPC (650) indicated by the thin solid line It denotes a wiring is arranged and also to note that the thickness of the wiring disposed on the front and the back but not necessarily different.

통합 칩(700) 영역에는 복수의 입력 패드(720) 및 복수의 출력 패드(710)가 배치되어 있다. Integrated chip 700, the area has a plurality of input pads 720 and the plurality of output pads 710 are arranged.

입력 패드(720)는 일부의 데이터 패드(179a)를 통하여 입력선(370)에 연결되어 있으며, 이 입력선(370)은 도 2에 도시한 연결부(660)로부터의 신호를 데이터 패드(179a)에 전달한다. Input pads 720 through the portion of the data pad (179a) is connected to the input line 370, a data pad (179a), a signal from the input line 370 is a connection 660 shown in FIG. It conveys the.

출력 패드(710)에는 데이터선(D 1 -D m ) 및 출력선(360a), 그리고 게이트 구동부(400)로 향하는 신호선이 연결되어 있다. Output pad 710, there is a signal line leading to the data lines (D 1 -D m) and output lines (360a), and a gate driver 400 connected. 출력선(360a)은 부 표시판부(300S)를 향하여 뻗어 있고, 입력선(370)에 연결되어 있지 않은 데이터 패드(179a)에 연결되어 있다. Output lines (360a) is part extends toward the panel portion (300S), and is connected to the input line 370, a data pad (179a) that are not connected to. 또한, 데이터 패드(179a)와 데이터 패드(179b) 사이에도 출력선(360b)이 배치되어 통합 칩(700)으로부터의 신호를 부 표시판부(300S)에 전달하며, 게이트 구동부(400)로 향하는 신호선은 게이트 구동부(400)의 구동에 필요한 신호를 전달한다. In addition, the signal line leading to a data pad (179a) and data pad (179b) is the output line (360b) disposed in between the parts a signal from the integrated chip 700 and transmitted to the panel portion (300S), the gate driver 400, delivers a signal for driving the gate driver 400. 이 때, 도 5에 도시한 실시예와 마찬가지로 게이트 구동부(400)가 주변 영역(320M, 320S)의 양쪽에 집적되어 있을 수 있으며, 이 경우에는 이를 위한 별도의 패드를 둘 수 있다. At this time, as in the embodiment illustrated in Figure 5 may be the gate driver 400 is integrated in both sides of the peripheral region (320M, 320S), in this case, may establish a separate pad for this purpose.

한편, 굵은 실선으로 나타낸 입력선(370)과 출력선(360b)의 일부가 교차하는 것을 방지하기 위하여 교차하는 배선 중 하나를 FPC(650)의 다른 면에 배치한다. On the other hand, it is disposed in one of the intersecting lines on the other side of the FPC (650) to prevent the portion of the input line 370 and output line (360b) indicated by the thick solid line crossing. 예를 들어, 입력선(370)을 FPC(650)의 앞면에 배치하면 출력선(360b)을 앞면에 배치할 수 있다. For example, if the input line 370 arranged on the front side of the FPC (650) can be arranged at the output line (360b) on the front. 도면에서는 입력선(370)을 앞면에 배치하는 것으로 도시하였으나, 출력선(370b)을 앞면에 배치하여도 된다. In the drawing, but illustrated as disposed on the front of the input line 370, it is also arranged on the front of the output lines (370b). 이 때, 입력선(370) 중 왼쪽에서 두 번째 및 세 번째 입력선은 일부는 앞면에, 일부는 뒷면에 배치되어 있는데, 관통 구멍(VH)을 두어 전기적으로 연결한다. At this time, in the left side of the input line 370, the second and third input lines are some of the front, some of which there is arranged on the back, and electrically connected to a couple of through holes (VH).

부 표시판부(300S)에는 일부의 데이터 패드(179b)를 도시하였으며, 데이터 패드의 수효는 부 표시판부(300S)의 해상도에 맞게 앞에서 설명한 것처럼 배치하면 된다. Unit panel portion (300S) has been shown a portion of the data pad (179b), it is when number of the data pads are arranged as described earlier according to the resolution in the sub-panel portion (300S).

또한, 도면에는 출력 패드(710) 중 일부를 데이터선(D 1 -D m )과 부 표시판부(300S)쪽으로 뻗어 있는 출력선(360a)이 공유하는 것으로 도시하였지만, 부 표시판부(300S)쪽으로 신호를 출력하기 위한 별도의 패드를 둘 수도 있다. Further, the drawing up but shown as output lines (360a) shared extending a portion of the output pad 710 into the data lines (D 1 -D m) and the sub-panel section (300S), part panel portion (300S) It may be two separate pads for outputting the signal. 이 경우에는 출력 패드를 통합 칩(700)의 입력 패드 사이에 배치할 수 있다. In this case, it is possible to place the output pads between the input pad of the integrated chip (700).

그러면 이러한 표시 장치의 표시 동작에 대하여 좀더 상세하게 설명한다. It will now be described in more detail with respect to the display operation of the display device.

신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 입력 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호, 예를 들면 수직 동기 신호(V sync )와 수평 동기 신호(H sync ), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등을 제공받는다. The signal controller 600 is an external graphics controller (not shown) from an input video signal (R, G, B) and an input for controlling the display of the control signal, for example the vertical synchronizing signal (V sync) and horizontal sync signal (H sync), provided with a main clock (MCLK), a data enable signal (DE) and so on. 신호 제어부(600)는 입력 제어 신호 및 입력 영상 신호(R, G, B)를 기초로 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성하고 영상 신호(R, G, B)를 표시판부(300)의 동작 조건에 맞게 적절히 처리한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(DAT)는 데이터 구동부(500)로 내보낸다. The signal controller 600 includes an input control signal and the input video signal (R, G, B) based gate control signal (CONT1) and the data control signal (CONT2) generation and the like, and a video signal (R, G, B) by after appropriate processing according to the operating conditions of the display panel unit 300, export the gate control signal (CONT1) to the gate driver 400, a data control signal (CONT2) and the processed image signals (DAT) is a data driver 500, a I sent. 이 때, 신호 제어부(600)는 표시 장치가 부착된 휴대폰 등의 상태에 따라 다른 신호를 입력받을 수 있으며, 이에 따라 주 표시판부(300M) 또는 부 표시판부(300S) 중 어느 하나를 선택하는 신호를 내보낼 수도 있다. At this time, the signal controller 600, the signal indicating device is attached, and can receive the other signal according to the state of the cellular phone, and so on, whereby selecting one of the main panel portion (300M), the sub-panel portion (300S) in accordance the may be exported. 그러나 표시판부(300M, 300S)의 선택은 다른 수단을 통하여 이루어 질 수도 있다. However, the selection of panel portion (300M, 300S) can also be achieved through other means. 예를 들어, 각 표시판부(300M, 300S)에 전송 게이트와 같은 스위칭 소자를 두어 스위칭 소자를 온/오프하기 위한 제어 신호를 인가하거나, 게이트 신호를 번갈아 인가하는 등의 방법이 있을 수 있다. For example, by placing a switching element such as a transfer gate of each panel portion (300M, 300S) it can be a method such as is applied a control signal for on / off the switching elements, or alternately a gate signal.

게이트 제어 신호(CONT1)는 게이트 온 전압(V on )의 출력 시작을 지시하는 주사 시작 신호(STV), 게이트 온 전압(V on )의 출력 시기를 제어하는 게이트 클록 신호 (CPV) 및 게이트 온 전압(V on )의 지속 시간을 한정하는 출력 인에이블 신호(OE) 등을 포함한다. The gate control signal (CONT1) is the gate-on scanning start instructing the start of output of a voltage (V on) signal (STV), a gate-on voltage (V on) on-voltage gate clock signal (CPV), and a gate for controlling the output timing of the an output enable signal (OE), such as to limit the duration of the (V on).

데이터 제어 신호(CONT2)는 영상 데이터(DAT)의 입력 시작을 알리는 수평 동기 시작 신호(STH)와 데이터선(D 1 -D m )에 해당 데이터 전압을 인가하라는 로드 신호(LOAD) 및 데이터 클록 신호(HCLK)를 포함한다. The data control signal (CONT2) is a load signal (LOAD) and a data clock signal to the data voltage applied to the image data (DAT) the horizontal synchronization start signal (STH) and the data lines (D 1 -D m) indicating an input start of the It includes (HCLK). 도 2에 도시한 액정 표시 장치 등의 경우, 공통 전압(V com )에 대한 데이터 전압의 극성(이하 "공통 전압에 대한 데이터 전압의 극성"을 줄여 "데이터 전압의 극성"이라 함)을 반전시키는 반전 신호(RVS)도 포함될 수 있다. In some cases, such as a liquid crystal display device shown in Figure 2, a common voltage (V com) of inverting the polarity (hereinafter referred to as reducing a "polarity of data voltage for the common voltage", "polarity of a data voltage") of the data voltage with respect to inversion signal (RVS) may also be included.

데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라 한 행의 화소에 대응하는 영상 데이터(DAT)를 차례로 입력받고, 계조 전압 생성부(800)로부터의 계조 전압 중 각 영상 데이터(DAT)에 대응하는 계조 전압을 선택함으로써, 영상 데이터(DAT)를 해당 데이터 전압으로 변환하고 이를 데이터선(D 1 -D m )에 인가한다. The data driver 500 of the gray-scale voltage from the video data receives the (DAT) in turn, gray voltage generator 800 corresponding to the pixels of one line according to the data control signal (CONT2) from the signal controller 600, by selecting a gray voltage corresponding to the image data (DAT), it converts the image data (DAT) with the data voltage and applies it to the data lines (D 1 -D m).

게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(V on )을 게이트선(G 1 -G n )에 인가하여 이 게이트선(G 1 -G n )에 연결된 스위칭 소자(Q)를 턴온시킨다. A gate driver 400, a gate-on voltage (V on) of the gate lines (G 1 -G n) is applied to the gate lines (G 1 -G in accordance with the gate control signal (CONT1) from the signal controller (600) n ) it turns on the switching element (Q) connected to. 데이터선(D 1 -D m )에 공급된 데이터 전압은 턴온된 스위칭 소자(Q)를 통해 해당 화소에 인가된다. The data voltage supplied to the data lines (D 1 -D m) is applied to the corresponding pixels via the turned-on switching element (Q).

도 3에 도시한 액정 표시 장치의 경우, 화소에 인가된 데이터 전압과 공통 전압(V com )의 차이는 액정 축전기(C LC )의 충전 전압, 즉 화소 전압으로서 나타난다. For the liquid crystal display device shown in Figure 3, the difference between the data voltage and the common voltage (V com) is applied to the pixel is represented as a charge voltage, i.e. a pixel voltage of the liquid crystal capacitor (C LC). 액정 분자들은 화소 전압의 크기에 따라 그 배열을 달리한다. The liquid crystal molecules differ in their arrangement depending on the size of the pixel voltage. 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. Thus the polarization of light passing through the liquid crystal layer 3 is changed accordingly. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자에 의하여 빛의 투과율 변화로 나타난다. This change in the polarization appears as a change in transmittance of light by the polarizer attached to the panel (100, 200).

1 수평 주기(또는 "1H")[수평 동기 신호(H sync ), 데이터 인에이블 신호(DE), 게이트 클록(CPV)의 한 주기]가 지나면 데이터 구동부(500)와 게이트 구동부(400)는 다음 행의 화소에 대하여 동일한 동작을 반복한다. One horizontal period (or "1H") [horizontal synchronizing signal (H sync), a data enable signal (DE), one period of the gate clock (CPV)] is after the data driver 500 and gate driver 400 are then and it repeats the same operation with respect to the pixels in the row. 이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G 1 -G n )에 대하여 차례로 게이트 온 전압(V on )을 인가하여 모든 화소에 데이터 전압을 인가한다. In this way, by applying the one frame (frame) every gate line gate-on voltage (V on) in turn with respect to (G 1 -G n) during the data voltage is applied to all of the pixels. 도 3에 도시한 액정 표시 장치 등의 경우, 특히 한 프레임이 끝나면 다음 프레임이 시작되고 각 화소에 인가되는 데이터 전압의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). In the case of such a liquid crystal display device shown in Figure 3, in particular one frame is finished, the next frame starts, and the polarity of the data voltage applied to each pixel inversion applied to the data driver 500 so that the polarity opposite to that of the previous frame the state of the signal (RVS) is controlled ( "frame inversion"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 전압의 극성이 바뀌거나(보기: "열 반전", "점 반전"), 한 화소행에 인가되는 데이터 전압의 극성도 서로 다를 수 있다(보기: "행 반전", "점 반전"). At this time, one frame even in the polarity of the data voltage flowing through one data line according to the characteristics of the inversion signal (RVS) turned on (see "Thermal inversion", "dot inversion"), the data voltage applied to one pixel row polarity may also be different (eg "row inversion", "dot inversion").

앞에서 설명한 것처럼, 하나의 FPC(650)를 주 표시판부(300M)와 부 표시판부(300S)가 공유함으로써 원가를 절감하는 한편 제조 공정을 단순화하고, 부 표시판부(300S)의 연결을 위한 블라인드 영역을 없애어 소형이면서 고해상도의 표시 장치를 제공할 수 있다. As mentioned earlier, the blind area for simplifying the other hand the manufacturing process to a FPC (650) to the main panel portion (300M) and a secondary panel section (300S) that reduce cost by sharing, connects the sub-panel portion (300S) while the air to get rid of small can provide high-resolution display devices.

이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다. A preferred embodiment but will be described in detail for example the scope of the present invention of the present invention in the above is not rather various changes and modifications in the form of one of ordinary skill in the art using the basic concept of the invention as defined in the following claims is not limited thereto Furthermore, the present invention It belongs to the scope.

도 1은 본 발명의 한 실시예에 따른 표시 장치의 개략도이다. 1 is a schematic diagram of a display according to an exemplary embodiment of the present invention.

도 2는 본 발명의 다른 실시예에 따른 표시 장치의 개략도이다. Figure 2 is a schematic diagram of a display apparatus according to another embodiment of the present invention.

도 3은 본 발명의 한 실시예에 따른 표시 장치의 블록도이다. 3 is a block diagram of a display according to an exemplary embodiment of the present invention.

도 4는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다. Figure 4 is an equivalent circuit diagram for one pixel of the liquid crystal display according to an exemplary embodiment of the present invention.

도 5는 도 1에 도시한 표시 장치를 확대하여 나타낸 도면이다. 5 is a view showing, on an enlarged scale, a display apparatus shown in Figure 1;

도 6은 도 2에 도시한 표시 장치를 확대하여 나타낸 도면이다. 6 is a view showing, on an enlarged scale, a display apparatus shown in FIG.

Claims (14)

  1. 복수의 신호선을 구비한 회로 기판, A circuit board having a plurality of signal lines,
    상기 회로 기판에 별개로 부착되어 있으며, 스위칭 소자를 각각 포함하는 복수의 화소를 포함하는 제1 및 제2 표시판부, 그리고 Is attached separately to the circuit board, the first and second panel portions including a plurality of pixels each including a switching element, and
    상기 제1 표시판부에 장착되어 있으며 상기 제1 및 제2 표시판부를 구동하는 구동 회로 칩 The second is attached to the first panel portion and the driving circuit chip for driving the first and the second panel portion
    을 포함하는 표시 장치. Display comprising a.
  2. 제1항에서, In claim 1,
    상기 구동 회로 칩은 제1 및 제2 패드군을 가지며, The drive circuit chip has a first and a second pad group,
    상기 회로 기판은 The circuit board is
    상기 제1 표시판부와 상기 회로 기판의 중첩 영역에 위치하는 제3 패드군, 그리고 The third pad set which is located in the first panel portion and the overlap region of the circuit board, and
    상기 제2 표시판부와 상기 회로 기판의 중첩 영역에 위치하는 제4 패드군 A fourth pad group located in the overlapping area of ​​the second panel portion and the circuit board
    을 포함하고, And including,
    상기 제3 패드군의 일부에는 상기 제1 패드군의 일부와 상기 제4 패드군의 전부가 연결되어 있는 A portion of the third pad set, which has been the whole of the fourth connection pad set and a portion of the first pad set
    표시 장치. Display device.
  3. 제2항에서, In claim 2,
    상기 제3 패드군은 상기 제2 패드군에 연결되어 있는 제5 패드군, 그리고 상기 제1 및 제4 패드군에 공통적으로 연결되어 있는 제6 패드군을 포함하는 표시 장치. The third pad group display comprising a sixth pad set that is commonly connected to the fifth pad set that is connected to the second pad group, and the first and fourth pad set.
  4. 제3항에서, In claim 3,
    상기 회로 기판은, 외부로부터의 신호를 상기 제5 패드군에 전달하는 제1 배선 및 상기 제6 패드군으로부터의 신호를 상기 제4 패드군으로 전달하는 제2 배선을 포함하고, The circuit board, and the signal from the first wiring and the sixth pad set to pass the signal from the outside to the fifth pad set comprising a second wire to pass by the fourth pad set,
    상기 제1 배선 및 상기 제2 배선이 서로 교차하는 경우, 상기 제1 및 상기 제2 배선은 상기 회로 기판의 서로 다른 면에 각각 위치하는 The first wiring and the second wiring when crossing each other, the first and the second wiring are respectively located on different surfaces of the circuit board
    표시 장치. Display device.
  5. 제1항에서, In claim 1,
    상기 표시판부는 게이트 신호를 전달하는 게이트선 및 데이터 신호를 전달하는 데이터선을 포함하고, The panel unit may include a data line for transmitting a gate line and a data signal for transmitting a gate signal,
    상기 게이트 신호를 생성하는 게이트 구동부가 상기 화소의 스위칭 소자와 동일한 공정으로 형성되어 상기 표시판부에 집적되어 있는 A gate driver for generating the gate signals are formed by the same process as the switching element of the pixel, which is integrated in the display panel unit
    표시 장치. Display device.
  6. 제1항에서, In claim 1,
    상기 표시판부는 게이트 신호를 전달하는 게이트선 및 데이터 신호를 전달하는 데이터선을 포함하고, The panel unit may include a data line for transmitting a gate line and a data signal for transmitting a gate signal,
    상기 구동 회로 칩은, 상기 데이터 신호를 생성하는 데이터 구동부, 그리고 상기 데이터 구동부를 제어하는 제어 신호를 생성하는 신호 제어부를 포함하는 The driving circuit chip comprises a data driver for generating the data signal, and including a signal control unit for generating a control signal for controlling the data driver
    표시 장치. Display device.
  7. 제6항에서, In claim 6,
    상기 구동 회로 칩은 계조 전압을 생성하는 계조 전압 생성부를 더 포함하는 표시 장치. The driving circuit chip is a display device further comprising a gray voltage generator for generating a gray level voltage.
  8. 제1항에서, In claim 1,
    상기 회로 기판은 개구부를 가지고 있으며, The circuit board has an opening,
    상기 제2 표시판부는 상기 개구부를 통하여 노출되어 있는 The second panel portion that is exposed through the opening
    표시 장치. Display device.
  9. 제8항에서, In claim 8,
    상기 회로 기판은 상기 개구부를 돌출한 돌출부를 포함하며, The circuit board comprising a projecting portion projecting to the opening,
    상기 제2 표시판부는 상기 돌출부에 부착되어 있는 The second panel portion that is attached to the projecting portion
    표시 장치. Display device.
  10. 제1항에서, In claim 1,
    상기 회로 기판은 가요성 인쇄 회로 기판인 표시 장치. The circuit board is a display flexible printed circuit board.
  11. 제1항에서, In claim 1,
    상기 표시 장치는 액정 표시 장치인 표시 장치. The display device includes a liquid crystal display device is a display device.
  12. 제1항에서, In claim 1,
    상기 화소의 스위칭 소자는 다결정 규소로 이루어지는 표시 장치. Display switching device of the pixel is made of polycrystalline silicon.
  13. 제1항에서, In claim 1,
    상기 화소의 스위칭 소자는 비정질 규소로 이루어지는 표시 장치. Display switching device of the pixel is made of amorphous silicon.
  14. 제1항에서, In claim 1,
    상기 구동 회로 칩은 제1 및 제2 패드군을 가지며, The drive circuit chip has a first and a second pad group,
    상기 회로 기판은 The circuit board is
    상기 제1 표시판부와 상기 회로 기판의 중첩 영역에 위치하는 제3 패드군, 그리고 The third pad set which is located in the first panel portion and the overlap region of the circuit board, and
    상기 제2 표시판부와 상기 회로 기판의 중첩 영역에 위치하는 제4 패드군 A fourth pad group located in the overlapping area of ​​the second panel portion and the circuit board
    을 포함하고, And including,
    상기 제2 패드군의 일부는 상기 제3 패드군의 일부를 거쳐서 상기 제4 패드군에 연결되어 있는 A portion of the second pad group is through a portion of the third pad set that is connected to the fourth pad set
    표시 장치. Display device.
KR20040046983A 2004-06-23 2004-06-23 Display device KR20050121887A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20040046983A KR20050121887A (en) 2004-06-23 2004-06-23 Display device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR20040046983A KR20050121887A (en) 2004-06-23 2004-06-23 Display device
JP2005182543A JP2006011441A (en) 2004-06-23 2005-06-22 Display device
US11159895 US20060001819A1 (en) 2004-06-23 2005-06-23 Display device

Publications (1)

Publication Number Publication Date
KR20050121887A true true KR20050121887A (en) 2005-12-28

Family

ID=37293873

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20040046983A KR20050121887A (en) 2004-06-23 2004-06-23 Display device

Country Status (1)

Country Link
KR (1) KR20050121887A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100779856B1 (en) * 2005-11-11 2007-11-27 (주)아이디에스 method for manufacturing flexible printed circuit for dual liquid crystal display module
US8786819B2 (en) 2006-01-20 2014-07-22 Intellectual Discovery Co., Ltd Plastic flat display and method for manufacturing same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100779856B1 (en) * 2005-11-11 2007-11-27 (주)아이디에스 method for manufacturing flexible printed circuit for dual liquid crystal display module
US8786819B2 (en) 2006-01-20 2014-07-22 Intellectual Discovery Co., Ltd Plastic flat display and method for manufacturing same

Similar Documents

Publication Publication Date Title
US20060164350A1 (en) Thin film transistor array panel and display device
US20070002005A1 (en) Liquid crystal display device and method of driving the same
US20080278466A1 (en) Liquid crystal display and method of driving the same
US20020033809A1 (en) Display apparatus and method of driving same, and portable terminal apparatus
US20060279511A1 (en) Shift register and a display device including the shift register
US20050078057A1 (en) Display device, display panel therefor, and inspection method thereof
US20070165149A1 (en) Liquid crystal display panel and manufacturing method thereof
US20050041006A1 (en) Liquid crystal display apparatus and driving method thereof
US20070040792A1 (en) Shift register for display device and display device including a shift register
US20040239655A1 (en) Display drive control system
JP2003323164A (en) Liquid crystal display device and its driving method
US20100231614A1 (en) Driving liquid crystal displays
US20060274021A1 (en) Display device
JP2003140626A (en) Picture display device
US20110156992A1 (en) Display apparatus
US20090231255A1 (en) Display panel and display device having the panel
US20080106541A1 (en) Electro-optical device, driving circuit and electronic apparatus
US20020033787A1 (en) Driving method for a liquid crystal display device and driving circuits thereof
US20060220991A1 (en) Circuit board and display device having the same
US20070132701A1 (en) Display device
CN101826300A (en) Active display device and driving method thereof
US20080117154A1 (en) Pixel array and display panel applying the same
CN1877406A (en) Field-sequential liquid crystal display and drive method therefor
US20070268229A1 (en) Liquid crystal display device and method for driving the same
CN101251660A (en) Display device

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination