KR20050050486A - 박막 트랜지스터, 이의 제조 방법 및 이를 사용하는 평판표시장치 - Google Patents

박막 트랜지스터, 이의 제조 방법 및 이를 사용하는 평판표시장치 Download PDF

Info

Publication number
KR20050050486A
KR20050050486A KR1020030084237A KR20030084237A KR20050050486A KR 20050050486 A KR20050050486 A KR 20050050486A KR 1020030084237 A KR1020030084237 A KR 1020030084237A KR 20030084237 A KR20030084237 A KR 20030084237A KR 20050050486 A KR20050050486 A KR 20050050486A
Authority
KR
South Korea
Prior art keywords
gate pattern
gate
thin film
pattern
film transistor
Prior art date
Application number
KR1020030084237A
Other languages
English (en)
Other versions
KR100686337B1 (ko
Inventor
구재본
이상걸
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030084237A priority Critical patent/KR100686337B1/ko
Priority to JP2004269587A priority patent/JP2005159306A/ja
Priority to US10/992,202 priority patent/US20050112807A1/en
Priority to CNA2004100758646A priority patent/CN1652349A/zh
Publication of KR20050050486A publication Critical patent/KR20050050486A/ko
Application granted granted Critical
Publication of KR100686337B1 publication Critical patent/KR100686337B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • H01L29/78627Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile with a significant overlap between the lightly doped drain and the gate electrode, e.g. GOLDD

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 GOLDD(Gate Overlapped Lightly Doped Drain) 구조의 박막 트랜지스터와 이의 제조 방법 및 이를 사용하는 평판 표시 장치에 관한 것으로, 절연 기판 상에 형성되며, 소오스/드레인 영역 및 채널 영역을 구비하는 활성층과; 상기 활성층 상에 형성된 게이트 절연막과; 상기 게이트 절연막 상에 형성되며, 제 1 게이트 패턴 및 상기 제 1 게이트 패턴을 둘러싸는 제 2 게이트 패턴으로 이루어지는 된 게이트 전극을 포함하며, 상기 소오스/드레인 영역은 LDD 영역을 구비하며, 상기 LDD 영역은 상기 게이트 전극과 중첩되는 박막 트랜지스터를 제공하는 것을 특징으로 한다.

Description

박막 트랜지스터, 이의 제조 방법 및 이를 사용하는 평판 표시 장치{Thin Film Transistor and method of fabricating the same and flat panel display using said Thin Film Transistor}
본 발명은 박막 트랜지스터와 이의 제조 방법 및 이를 사용하는 평판 표시 장치에 관한 것으로, 더욱 상세하게는 GOLDD(Gate Overlapped Lightly Doped Drain) 구조의 박막 트랜지스터와 이의 제조 방법 및 이를 사용하는 평판 표시 장치에 관한 것이다.
스위칭 소자로서 박막 트랜지스터를 사용하는 액티브 매트릭스 방식(Active Matrix Type)의 평판 표시 장치에는 각 화소마다 형성되어 상기 각 화소를 구동하는 화소 구동용 박막 트랜지스터와, 상기 화소 구동용 박막 트랜지스터를 작동하며 주사선(gate line)과 신호선(data line)에 신호를 인가하는 구동 회로용 박막 트랜지스터가 형성되어 있다.
상기 박막 트랜지스터 중 다결정 실리콘 박막 트랜지스터는 레이저를 이용한 결정화 기술의 발전으로 비정질 실리콘 박막트랜지스터와 비슷한 온도에서 제작이 가능하게 되었고, 비정질 실리콘 박막 트랜지스터에 비해 전자나 정공의 이동도가 높으며, n채널과 p채널을 구비하는 CMOS(Complementary Metal-Oxide Semiconductor) 박막 트랜지스터 구현이 가능하여 대형 절연 기판 상에 상기 구동 회로용과 화소 구동용으로 동시에 형성될 수 있게 되었다.
그러나, 상기 CMOS 다결정 실리콘 박막 트랜지스터 중 NMOS 박막 트랜지스터의 경우 일반적으로 도핑 이온으로 인(P)을 사용함에 따라서 PMOS 박막 트랜지스터 제작 시 도핑 이온으로 사용하는 붕소(B)보다 질량 면에서 상대적으로 크기 때문에 실리콘 결정이 파괴되어 손상 영역이 발생되게 되며, 그 손상 영역은 후속 활성화 공정에서도 완전히 회복되지 못하게 된다.
이와 같은 손상 영역의 존재로 인해 소스 영역에서 드레인 영역으로 전자가 가속될 때 게이트 절연막 또는 모스계면으로 전자들이 유입되는 핫 캐리어 스트레스(Hot Carrier Stress)가 발생되어 전자 이동도가 감소됨으로써 평판 표시 장치의 구동시 회로 동작의 안정성에 치명적인 영향을 주며, 또한 오프 전류(Off Current)가 크게 되는 문제점이 있다.
이와 같은 문제점을 해결하기 위해서 게이트와 소오스/드레인 영역(Source/Drain Region) 사이의 일정 부분에 미도핑 영역을 형성하는 오프셋을 주어 이 부분의 큰 저항으로 인해 접합 부위에 걸리는 전기장을 감소시켜 오프 전류를 줄이는 방법(off-set 구조), 소오스/드레인 영역의 일정 부분을 저농도로 도핑하여 오프 전류를 줄이고 온 전류의 감소를 최소화 할 수 있도록 LDD(Lightly Doped Drain)를 형성하는 방법(LDD 구조)등이 제안되고 있다.
그러나, 상기한 바와 같은 오프셋 구조, LDD 구조는 현재의 LTPS(Low Temperature Poly Silicon)의 기술이 고집적화됨에 따라 숏채널 디바이스(short channel device)의 신뢰성을 향상시키는 데에 그 한계가 있다. 따라서, 상기한 문제점을 해결하기 위하여 GOLDD(Gate Overlapped Lightly Doped Drain) 구조의 박막 트랜지스터가 대두되고 있다.
이하 첨부된 도면을 참조하여, 종래 기술에 대하여 설명한다.
도 1a 내지 도 1d는 종래의 GOLDD(Gate Overlapped Lightly Doped Drain) 구조의 박막 트랜지스터를 설명하기 위한 공정 단면도이다.
도 1a를 참조하면, 절연 기판(100) 상에 버퍼층(110)을 형성하고, 상기 버퍼층(110) 상에 비정질 실리콘막을 증착하고 결정화한 후, 패터닝하여 다결정 실리콘으로 이루어진 활성층(120)을 형성한다.
상기 활성층(120)을 형성한 후, 상기 활성층(120)을 구비하는 상기 절연 기판(100) 전면에 게이트 절연막(130)을 형성한다.
상기 게이트 절연막(130)을 형성한 후, 소정의 도전형을 갖는 불순물을 저농도 도핑, 즉, LDD(lightly Doped Drain) 도핑을 하기 위한 제 1 포토레지스트 패턴(140)을 형성한다.
상기 제 1 포토레지스트 패턴(140)을 형성한 후, 상기 제 1 포토레지스트 패턴(140)을 마스크로 하여 저농도 도핑을 실시하여 상기 활성층(120)에 저농도 소오스/드레인 영역(123S, 123D)을 형성한다. 이때, 상기 저농도 소오스/드레인 영역(123S, 123D) 사이의 영역은 박막 트랜지스터의 채널 영역(121)으로 작용한다.
도 1b를 참조하면, 상기 활성층(120)에 저농도의 불순물을 도핑하여 상기 저농도 소오스/드레인 영역 (123S, 123D)을 형성한 후, 상기 제 1 포토레지스트 패턴(140)을 제거하고, 상기 게이트 절연막(130) 상에 게이트 전극 물질막(150)을 형성한 후, 게이트 전극 형성을 위한 제 2 포토레지스트 패턴(160)을 형성한다.
이때, 상기 제 2 포토레지스트 패턴은 상기 저농도 소오스/드레인 영역(123S, 123D)과 일부분이 중첩되도록 형성되며, 그 중첩되는 영역의 폭은 스테퍼(stepper)의 해상도에 의하여 0.5㎛ 이상이 되도록 제약을 받는다.
도 1c를 참조하면, 상기 제 2 포토레지스트 패턴(160)을 마스크로 하여 상기 게이트 전극 물질막(150)을 패터닝하여 게이트 전극(155)을 형성한다. 이때, 상기 게이트 전극(155)은 상기 제 2 포토레지스트 패턴(160)에 의하여 상기 저농도 소오스/드레인 영역(123S, 123D) 각각과 일부분이 중첩되도록 형성된다.
상기 저농도 소오스/드레인 영역(123S, 123D)과 일부분이 중첩되도록 상기 게이트 전극(155)을 형성한 후, 상기 게이트 전극(155)을 마스크로 하여 상기 활성층(120)에 고농도 불순물을 도핑하여 고농도 소오스/드레인 영역(125S, 125D)을 형성한다.
도 1d를 참조하면, 상기 게이트 전극(150)을 구비하는 절연 기판(100) 전면에 상기 고농도 소오스/드레인 영역(125S, 125D)의 일부분을 노출시키는 콘택 홀(161, 165)을 구비하는 층간 절연막(160)을 형성하고, 상기 콘택 홀(161, 165)을 통하여 상기 고농도 소오스/드레인 영역(125S, 125D)과 전기적으로 연결되는 소오스/드레인 전극(171, 175)을 형성하여 GOLDD 구조의 박막 트랜지스터를 형성한다.
그러나, 상기한 바와 같은 종래의 GOLDD 구조의 박막 트랜지스터에 있어서, 상기 게이트 전극과 중첩되는 상기 저농도 소오스/드레인 영역, 즉 LDD 영역의 폭은 스테퍼(stepper)의 해상도(resolution)에 의해 제약을 받아 0.5㎛ 이하로는 조절하기 어려운 문제점이 있다.
또한, 포토레지스트 마스크를 이용하여 저농도 도핑을 수행하고, 게이트 전극을 형성한 후, 고농도 도핑을 수행함으로써, 저농도 도핑을 위한 추가적인 마스크가 필요하며, 상기 게이트 전극의 얼라인 불량이 발생하는 문제점이 있다.
본 발명의 목적은 상기한 종래 기술의 문제점을 해결하기 위한 것으로, 본 발명은 게이트 전극을 제 1 게이트 패턴 및 상기 제 1 게이트 패턴을 둘러싸는 제 2 게이트 패턴으로 형성하여 LDD 영역의 폭 조절이 용이하며, 게이트 전극의 얼라인 불량을 방지하는 GOLDD 구조의 박막 트랜지스터 및 그의 제조 방법을 제공하는 데에 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명은 절연 기판 상에 형성되며, 소오스/드레인 영역 및 채널 영역을 구비하는 활성층과; 상기 활성층 상에 형성된 게이트 절연막과; 상기 게이트 절연막 상에 형성되며, 제 1 게이트 패턴 및 상기 제 1 게이트 패턴을 둘러싸는 제 2 게이트 패턴으로 이루어지는 된 게이트 전극을 포함하며, 상기 소오스/드레인 영역은 LDD 영역을 구비하며, 상기 LDD 영역은 상기 게이트 전극과 중첩되는 박막 트랜지스터를 제공하는 것을 특징으로 한다.
상기 제 2 게이트 패턴은 투명한 도전성 물질로 이루어지는 것이 바람직하며, 더욱 바람직하게는 상기 제 2 게이트 패턴은 ITO, IZO, ZnO 또는 In2O3로 이루어지는 것이 바람직하다.
또한, 상기 제 2 게이트 패턴은 2㎛ 이하의 두께를 갖는 것이 바람직하며, 더욱 바람직하게는 상기 제 2 게이트 패턴은 1㎛ 이하의 두께를 갖는 것이 바람직하다.
상기 LDD 영역은 상기 제 1 게이트 패턴의 측벽에 형성되는 상기 제 2 게이트 패턴의 가로 방향 영역의 하부에 형성되는 것이 바람직하며, 상기 LDD 영역의 폭은 상기 제 1 게이트 패턴의 측벽에 형성되는 상기 제 2 게이트 패턴의 두께 이하인 것이 바람직하다.
상기 LDD 영역은 2㎛ 이하의 폭을 갖는 것이 바람직하며, 더욱 바람직하게는 상기 LDD 영역은 1㎛ 이하의 폭을 갖는 것이 바람직하다.
또한, 본 발명은 절연 기판 상에 활성층을 형성하는 단계와; 상기 활성층 상에 게이트 절연막을 형성하는 단계와; 상기 게이트 절연막 상에 제 1 게이트 패턴을 형성하는 단계와; 상기 제 1 게이트 패턴을 마스크로 하여 상기 활성층에 저농도 도핑하는 단계와; 상기 제 1 게이트 패턴을 둘러싸는 형태의 제 2 게이트 패턴을 형성하여, 상기 제 1 게이트 패턴 및 상기 제 2 게이트 패턴으로 이루어지는 게이트 전극을 형성하는 단계와; 상기 게이트 전극을 마스크로 하여 상기 활성층에 고농도 도핑하여 소오스/드레인 영역을 형성하는 단계를 포함하며, 상기 소오스/드레인 영역은 LDD 영역을 구비하며, 상기 LDD 영역은 상기 게이트 전극과 중첩되는 박막 트랜지스터의 제조 방법을 제공하는 것을 특징으로 한다.
상기 게이트 전극을 형성하는 단계는 상기 제 1 게이트 패턴을 구비하는 상기 절연 기판 전면에 도전성 물질막을 형성하는 단계와; 상기 절연 기판 전면에 포토레지스트를 형성하는 단계와; 상기 절연 기판의 배면 방향에서 노광하여 제 2 게이트 패턴을 형성하기 위한 포토레지스트 패턴을 형성하는 단계와; 상기 포토레지스트 패턴을 마스크로 하여 상기 투명한 도전성 물질막을 패터닝하여 상기 제 1 게이트 패턴을 둘러싸는 형태의 제 2 게이트 패턴을 형성하는 단계를 포함하는 것이 바람직하다.
또한, 본 발명은 상기한 박막 트랜지스터를 사용하는 액티브 매트릭스 액정 표시 장치 또는 액티브 매트릭스 유기 전계 발광 표시 장치 등의 액티브 매트릭스 평판 표시 장치를 제공하는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여, 본 발명의 실시예를 설명한다.
도 2a 내지 도 2e는 본 발명의 실시예에 따른 GOLDD 구조 박막 트랜지스터를 설명하기 위한 공정 단면도이다.
본 발명의 실시예에 따른 GOLDD 구조의 박막 트랜지스터는 제 1 게이트 패턴 및 상기 제 1 게이트 패턴을 둘러싸는 투명한 제 2 게이트 패턴으로 이루어지는 게이트 전극과 활성층의 저농도 도핑 영역인 LDD 영역이 중첩되어 있는 구조를 갖는다.
도 2a를 참조하면, 절연 기판(200) 상에 상기 절연 기판(200)으로부터 금속 이온 등의 불순물이 확산되어 활성층(다결정 실리콘)에 침투하는 것을 막기 위한 버퍼층(210, buffer layer; diffusion barrier)을 PECVD, LPCVD, 스퍼터링(sputtering) 등의 방법을 통해 증착한다.
상기 버퍼층(210)을 형성한 후, 상기 버퍼층(210) 상에 PECVD, LPCVD, 스퍼터링 등의 방법을 이용하여 비정질 실리콘막(amorphous Si)을 증착한다. 그리고, 진공 로(furnace)에서 탈수소 공정을 실시한다. 상기 비정질 실리콘막을 LPCVD나 스퍼터링으로 증착한 경우 탈수소하지 않을 수도 있다.
상기 비정질 실리콘막에 고에너지를 조사하는 비정질 실리콘의 결정화 공정을 통해 비정질 실리콘을 결정화하여 다결정 실리콘막(poly-Si)을 형성한다. 바람직하게는 상기 결정화 공정으로 ELA, MIC, MILC, SLS, SPC 등의 결정화 공정이 사용된다.
상기 다결정 실리콘막을 형성한 후, 상기 다결정 실리콘막을 패터닝하여 활성층(220, active layer)을 형성한다.
상기 활성층(220) 상에 게이트 절연막(230)을 증착하고, 상기 게이트 절연막(230) 상에 제 1 도전성 금속막을 증착한 후, 상기 도전성 금속막을 패터닝하여 제 1 게이트 패턴(240)을 형성한다.
상기 제 1 게이트 패턴(240)을 형성한 후, 상기 제 1 게이트 패턴(241)을 마스크로 하여 도전성을 갖는 불순물을 저농도 도핑, 즉, LDD(Lightly Doped Drain) 도핑을 실시하여, 저농도 소오스/드레인 영역(223S, 223D)을 형성한다. 이때, 상기 저농도 소오스/드레인 영역(223S, 223D) 사이의 영역은 박막 트랜지스터의 채널 영역(221)으로 작용한다.
도 2b를 참조하면, 상기 저농도 소오스/드레인 영역(223S, 223D)을 형성한 후, 상기 제 1 게이트 패턴(240)을 구비하는 상기 절연 기판(200) 전면에 제 2 게이트 패턴 형성을 위한 제 2 도전성 물질막(250)을 형성한다.
이때, 상기 제 2 도전성 물질막(250)은 ITO, IZO, ZnO, In2O3 등의 투명한 도전성 물질로 이루어지며, 상기 제 2 도전성 물질막(250)은 2㎛이하의 두께를 갖는 것이 바람직하며, 더욱 바람직하게는 1㎛이하의 두께를 갖는 것이 바람직하다. 는 것이 바람직하다. 이는 이후에 형성되는 포토레지스트 패턴 형성시 노광 공정을 배면 노광(Back Exposure)을 통해 형성하기 위함이다.
그런 다음, 상기 절연 기판(200) 전면에 상기 제 2 도전성 물질막(250)을 식각하기 위한 포토레지스트 패턴을 형성하기 위한 포토레지스트(260)를 형성한다.
도 2c를 참조하면, 상기 포토레지스트(260)를 형성한 후, 상기 절연 기판의 하부면에서 노광을 하여 포토레지스트 패턴(265)을 형성한다. 즉, 배면 노광(Back Exposure)을 통하여 포토레지스트 패턴(265)을 형성한다.
상기 포토 레지스트 패턴(265)을 배면 노광을 통하여 형성함으로써, 스테퍼(stepper)의 해상도에 의한 상기 포토레지스트 패턴(265) 정밀도가 높아지게 된다. 따라서, 이후에 형성되는 GOLDD 구조의 LDD 영역의 폭을 스테퍼의 해상도에 의해 제약을 받지 않게 되어 0.5㎛ 이하로도 형성이 가능하게 된다.
도 2d를 참조하면, 상기 포토레지스트 패턴(265)을 마스크로 하여 상기 제 2 도전성 물질막(265)을 식각하여 상기 제 1 게이트 패턴(240)을 둘러싸는 형태의 제 2 게이트 패턴(255)을 형성하여 제 1 게이트 패턴(240) 및 제 2 게이트 패턴(255)으로 이루어지는 게이트 전극(G)을 형성한다.
상기 제 1 게이트 패턴(240) 및 제 2 게이트 패턴(255)으로 이루어지는 게이트 전극(G)을 형성한 후, 상기 포토레지스트 패턴(265)을 제거하고, 상기 게이트 전극(G)을 마스크로 하여 상기 활성층(220)에 고농도 도핑을 실시하여 고농도 소오스/드레인 영역(225S, 225D)을 형성한다.
이때, 상기 제 1 게이트 패턴(240)의 측벽에 형성된 제 2 게이트 패턴(255) 하부의 상기 저농도 소오스/드레인 영역(223S, 223D)은 상기 제 1 게이트 패턴(240)의 측벽에 형성된 상기 제 2 게이트 패턴(255)에 의하여 고농도 도핑되지 않아 저농도 도핑 상태로 잔류하여 LDD 영역으로 작용하게 되어, 상기 게이트 전극(G)과 저농도 도핑 영역(223S, 223D), 즉 LDD 영역이 중첩되는 GOLDD 구조를 형성하게 된다. 즉, 상기 LDD 영역은 상기 제 1 게이트 패턴(240)의 측벽에 형성된 상기 제 2 게이트 패턴(255)의 가로 방향 영역 하부에 형성된다.
또한, 상기 GOLDD 구조의 LDD 영역은 상기 제 1 게이트 패턴(240)의 측벽에 형성된 상기 제 2 게이트 패턴(255)의 두께에 의하여 폭이 결정되므로, 상기 게이트 전극(G)과 중첩되는 LDD 영역의 폭은 상기 제 1 게이트 패턴(240)의 측벽에 형성된 상기 제 2 게이트 패턴(255)의 두께 이하로 형성된다. 즉, 상기 LDD 영역의 폭은 2㎛이하인 것이 바람직하며, 더욱 바람직하게는 1㎛이하인 것이 바람직하다.
도 2e를 참조하면, 상기 고농도 소오스/드레인 영역(225S, 225D)을 형성한 후, 상기 절연 기판(200) 전면에 층간 절연막(270)을 형성하고, 패터닝하여 상기 고농도 소오스/드레인 영역(225S, 225D)의 일부분을 노출시키는 콘택 홀(271, 275)을 형성한다.
상기 콘택 홀(271, 275)을 형성한 후, 상기 절연 기판(200) 전면에 소정의 도전막을 증착하고 패터닝하여 상기 고농도 소오스/드레인 영역(225S, 225D)과 전기적으로 연결되는 소오스/드레인 전극(281, 285)을 형성하여 GOLDD 구조의 박막 트랜지스터를 형성한다.
상기한 바와 같은 GOLDD 구조의 박막 트랜지스터는 저농도 도핑을 위한 추가적인 마스크를 사용하지 않는다. 따라서, 게이트 전극(G)의 얼라인 불량을 방지할 수 있다.
또한, 상기 제 1 게이트 패턴(240) 및 상기 제 1 게이트 패턴(240)을 둘러싸는 형태의 제 2 게이트 패턴(255)으로 이루어지는 상기 게이트 전극(G)를 이용하여 GOLDD 구조를 형성함으로써, LDD 영역의 폭을 상기 제 1 게이트 패턴(240)의 측벽에 형성되는 제 2 게이트 패턴(255)의 두께로 조절할 수 있다. 따라서, 상기 LDD 영역의 폭을 2㎛ 이하로 형성할 수 있으며, 바람직하게는 1㎛이하로 형성하는 것이 가능하다.
또한, 상기한 바와 같은 GOLDD 구조의 박막 트랜지스터를 이용하여, 일반적인 액티브 매트릭스 평판 표시 장치(Active Matrix Flat Panel Display)의 제조 방법, 즉, 액티브 매트릭스 액정 표시 장치(Active Matrix LCD) 또는 액티브 매트릭스 유기 전계 발광 표시 장치(Active Matrix Organic Electro Luminescence Display)의 제조 방법을 수행하여 액티브 매트릭스 평판 표시 장치를 제공할 수 있다.
상기한 바와 같이 본 발명에 따르면, 본 발명은 게이트 전극을 제 1 게이트 패턴 및 상기 제 1 게이트 패턴을 둘러싸는 형태의 제 2 게이트 패턴으로 형성하여 LDD 영역의 폭 조절이 용이하며, 게이트 전극의 얼라인 불량을 방지하는 GOLDD 구조의 박막 트랜지스터와 이의 제조 방법 및 이를 사용하는 평판 표시 장치를 제공할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1a 내지 도 1d는 종래의 GOLDD 구조의 박막 트랜지스터를 설명하기 위한 공정 단면도.
도 2a 내지 도 2e는 본 발명의 실시예에 따른 GOLDD 구조 박막 트랜지스터를 설명하기 위한 공정 단면도.
(도면의 주요 부위에 대한 부호의 설명)
200: 절연 기판 210; 버퍼층
220; 활성층 221; 채널 영역
223S, 223D; 저농도 소오스/드레인 영역
225S, 225D; 고농도 소오스/드레인 영역
230; 게이트 절연막 240; 제 1 게이트 패턴
255; 제 2 게이트 패턴 270; 층간 절연막
271, 275; 콘택 홀 281, 285; 소오스/드레인 전극

Claims (21)

  1. 절연 기판 상에 형성되며, 소오스/드레인 영역 및 채널 영역을 구비하는 활성층과;
    상기 활성층 상에 형성된 게이트 절연막과;
    상기 게이트 절연막 상에 형성되며, 제 1 게이트 패턴 및 상기 제 1 게이트 패턴을 둘러싸는 제 2 게이트 패턴으로 이루어지는 된 게이트 전극을 포함하며,
    상기 소오스/드레인 영역은 LDD 영역을 구비하며,
    상기 LDD 영역은 상기 게이트 전극과 중첩되는 것을 특징으로 하는 박막 트랜지스터.
  2. 제 1항에 있어서,
    상기 제 2 게이트 패턴은 투명한 도전성 물질로 이루어지는 것을 특징으로 하는 박막 트랜지스터.
  3. 제 2항에 있어서,
    상기 제 2 게이트 패턴은 ITO, IZO, ZnO 또는 In2O3로 이루어지는 것을 특징으로 하는 박막 트랜지스터.
  4. 제 1항에 있어서,
    상기 제 2 게이트 패턴은 2㎛ 이하의 두께를 갖는 것을 특징으로 하는 박막 트랜지스터.
  5. 제 4항에 있어서,
    상기 제 2 게이트 패턴은 1㎛ 이하의 두께를 갖는 것을 특징으로 하는 박막 트랜지스터.
  6. 제 1항에 있어서,
    상기 LDD 영역은 상기 제 1 게이트 패턴의 측벽에 형성되는 상기 제 2 게이트 패턴의 가로 방향 영역의 하부에 형성되는 것을 특징으로 하는 박막 트랜지스터.
  7. 제 1항 또는 제 6항에 있어서,
    상기 LDD 영역의 폭은 상기 제 1 게이트 패턴의 측벽에 형성되는 상기 제 2 게이트 패턴의 두께 이하인 것을 특징으로 하는 박막 트랜지스터.
  8. 제 1항에 있어서,
    상기 LDD 영역은 2㎛ 이하의 폭을 갖는 것을 특징으로 하는 박막 트랜지스터.
  9. 제 8항에 있어서,
    상기 LDD 영역은 1㎛ 이하의 폭을 갖는 것을 특징으로 하는 박막 트랜지스터.
  10. 절연 기판 상에 활성층을 형성하는 단계와;
    상기 활성층 상에 게이트 절연막을 형성하는 단계와;
    상기 게이트 절연막 상에 제 1 게이트 패턴을 형성하는 단계와;
    상기 제 1 게이트 패턴을 마스크로 하여 상기 활성층에 저농도 도핑하는 단계와;
    상기 제 1 게이트 패턴을 둘러싸는 형태의 제 2 게이트 패턴을 형성하여, 상기 제 1 게이트 패턴 및 상기 제 2 게이트 패턴으로 이루어지는 게이트 전극을 형성하는 단계와;
    상기 게이트 전극을 마스크로 하여 상기 활성층에 고농도 도핑하여 소오스/드레인 영역을 형성하는 단계를 포함하며,
    상기 소오스/드레인 영역은 LDD 영역을 구비하며,
    상기 LDD 영역은 상기 게이트 전극과 중첩되는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  11. 제 10항에 있어서,
    상기 게이트 전극을 형성하는 단계는
    상기 제 1 게이트 패턴을 구비하는 상기 절연 기판 전면에 도전성 물질막을 형성하는 단계와;
    상기 절연 기판 전면에 포토레지스트를 형성하는 단계와;
    상기 절연 기판의 배면 방향에서 노광하여 제 2 게이트 패턴을 형성하기 위한 포토레지스트 패턴을 형성하는 단계와;
    상기 포토레지스트 패턴을 마스크로 하여 상기 투명한 도전성 물질막을 패터닝하여 상기 제 1 게이트 패턴을 둘러싸는 형태의 제 2 게이트 패턴을 형성하는 단계를 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  12. 제 10항에 있어서,
    상기 제 2 게이트 패턴은 투명한 도전성 물질로 이루어지는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  13. 제 12항에 있어서,
    상기 게이트 패턴은 ITO, IZO, ZnO 또는 In2O3로 이루어지는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  14. 제 10항에 있어서,
    상기 제 2 게이트 패턴은 2㎛ 이하의 두께를 갖는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  15. 제 14항에 있어서,
    상기 제 2 게이트 패턴은 1㎛ 이하의 두께를 갖는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  16. 제 10항에 있어서,
    상기 LDD 영역은 상기 제 1 게이트 패턴의 측벽에 형성되는 상기 제 2 게이트 패턴의 가로 방향 하부에 형성되는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  17. 제 10항 또는 제 16항에 있어서,
    상기 LDD 영역의 폭은 상기 제 1 게이트 패턴의 측벽에 형성되는 상기 제 2 게이트 패턴의 두께 이하인 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  18. 제 10항에 있어서,
    상기 LDD 영역은 2㎛ 이하의 폭을 갖는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  19. 제 18항에 있어서,
    상기 LDD 영역은 1㎛ 이하의 폭을 갖는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
  20. 제 1항 내지 제 19항 중 어느 한 항의 박막 트랜지스터를 사용하는 것을 특징으로 하는 액티브 매트릭스 평판 표시 장치.
  21. 제 20항에 있어서,
    상기 평판 표시 장치는 액정 표시 장치 또는 유기 전계 발광 표시 장치인 것을 특징으로 하는 평판 표시 장치.
KR1020030084237A 2003-11-25 2003-11-25 박막 트랜지스터, 이의 제조 방법 및 이를 사용하는 평판표시장치 KR100686337B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020030084237A KR100686337B1 (ko) 2003-11-25 2003-11-25 박막 트랜지스터, 이의 제조 방법 및 이를 사용하는 평판표시장치
JP2004269587A JP2005159306A (ja) 2003-11-25 2004-09-16 薄膜トランジスタ、この製造方法及びこれを用いた平板表示装置
US10/992,202 US20050112807A1 (en) 2003-11-25 2004-11-19 Thin film transistor, method of fabricating the same and flat panel display using thin film transistor
CNA2004100758646A CN1652349A (zh) 2003-11-25 2004-11-25 薄膜晶体管、其制造方法和使用薄膜晶体管的平板显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030084237A KR100686337B1 (ko) 2003-11-25 2003-11-25 박막 트랜지스터, 이의 제조 방법 및 이를 사용하는 평판표시장치

Publications (2)

Publication Number Publication Date
KR20050050486A true KR20050050486A (ko) 2005-05-31
KR100686337B1 KR100686337B1 (ko) 2007-02-22

Family

ID=34588060

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030084237A KR100686337B1 (ko) 2003-11-25 2003-11-25 박막 트랜지스터, 이의 제조 방법 및 이를 사용하는 평판표시장치

Country Status (4)

Country Link
US (1) US20050112807A1 (ko)
JP (1) JP2005159306A (ko)
KR (1) KR100686337B1 (ko)
CN (1) CN1652349A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10090401B2 (en) 2016-08-22 2018-10-02 Samsung Display Co., Ltd. Thin film transistor, manufacturing method thereof, and display device including the same
CN113948579A (zh) * 2020-07-17 2022-01-18 京东方科技集团股份有限公司 薄膜晶体管及其制备方法和显示装置

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200627643A (en) * 2005-01-19 2006-08-01 Quanta Display Inc A method for manufacturing a thin film transistor
TWI336951B (en) * 2005-05-19 2011-02-01 Au Optronics Corp Method of forming thin film transistor
JP2013045971A (ja) * 2011-08-25 2013-03-04 Sony Corp 薄膜トランジスタおよびその製造方法、ならびに電子機器
CN105161496A (zh) 2015-07-30 2015-12-16 京东方科技集团股份有限公司 一种薄膜晶体管阵列基板及其制造方法、显示装置
CN105576017B (zh) * 2015-12-15 2019-01-15 浙江大学 一种基于氧化锌薄膜的薄膜晶体管
JP6737620B2 (ja) * 2016-04-04 2020-08-12 株式会社ジャパンディスプレイ 有機el表示装置及び有機el表示装置の製造方法
CN105742240B (zh) * 2016-04-05 2019-09-13 武汉华星光电技术有限公司 一种ltps阵列基板的制造方法
CN108288588A (zh) * 2018-01-31 2018-07-17 京东方科技集团股份有限公司 Nmos器件及其制备方法以及显示装置
US11121263B2 (en) * 2019-08-27 2021-09-14 Apple Inc. Hydrogen trap layer for display device and the same
CN112530810B (zh) * 2020-11-24 2023-06-16 北海惠科光电技术有限公司 一种开关元件的制备方法、阵列基板的制备方法和显示面板

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970010685B1 (ko) * 1993-10-30 1997-06-30 삼성전자 주식회사 누설전류가 감소된 박막 트랜지스터 및 그 제조방법
US5612234A (en) * 1995-10-04 1997-03-18 Lg Electronics Inc. Method for manufacturing a thin film transistor
US6617644B1 (en) * 1998-11-09 2003-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
US6420758B1 (en) * 1998-11-17 2002-07-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having an impurity region overlapping a gate electrode
US6259138B1 (en) * 1998-12-18 2001-07-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having multilayered gate electrode and impurity regions overlapping therewith
KR20010043359A (ko) * 1999-03-10 2001-05-25 모리시타 요이찌 박막 트랜지스터와 패널 및 그들의 제조 방법
US6639265B2 (en) * 2000-01-26 2003-10-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the semiconductor device
US6781646B2 (en) * 2000-07-28 2004-08-24 Hitachi, Ltd. Liquid crystal display device having gate electrode with two conducting layers, one used for self-aligned formation of the TFT semiconductor regions
US7030435B2 (en) * 2000-08-24 2006-04-18 Cova Technologies, Inc. Single transistor rare earth manganite ferroelectric nonvolatile memory cell
US6562671B2 (en) * 2000-09-22 2003-05-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device and manufacturing method thereof
JP5038560B2 (ja) * 2001-08-01 2012-10-03 ゲットナー・ファンデーション・エルエルシー 電界効果型トランジスタ及びその製造方法並びに該トランジスタを使った液晶表示装置及びその製造方法
KR100438523B1 (ko) * 2001-10-08 2004-07-03 엘지.필립스 엘시디 주식회사 박막트랜지스터 및 그 제조방법
KR20030056827A (ko) * 2001-12-28 2003-07-04 엘지.필립스 엘시디 주식회사 폴리실리콘 박막트랜지스터의 형성방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10090401B2 (en) 2016-08-22 2018-10-02 Samsung Display Co., Ltd. Thin film transistor, manufacturing method thereof, and display device including the same
CN113948579A (zh) * 2020-07-17 2022-01-18 京东方科技集团股份有限公司 薄膜晶体管及其制备方法和显示装置
CN113948579B (zh) * 2020-07-17 2023-06-23 京东方科技集团股份有限公司 薄膜晶体管及其制备方法和显示装置

Also Published As

Publication number Publication date
CN1652349A (zh) 2005-08-10
US20050112807A1 (en) 2005-05-26
KR100686337B1 (ko) 2007-02-22
JP2005159306A (ja) 2005-06-16

Similar Documents

Publication Publication Date Title
KR100491141B1 (ko) 박막 트랜지스터 및 그의 제조방법과 이를 이용한 액티브매트릭스형 표시소자 및 그의 제조방법
KR100501867B1 (ko) 톱 게이트형 박막 트랜지스터
JPH05142577A (ja) マトリクス回路駆動装置
JPWO2002095834A1 (ja) 薄膜トランジスタ及びアクティブマトリクス型表示装置及びそれらの製造方法
KR100686337B1 (ko) 박막 트랜지스터, 이의 제조 방법 및 이를 사용하는 평판표시장치
KR100928490B1 (ko) 액정표시패널 및 그 제조 방법
JP3296975B2 (ja) 薄膜トランジスタ及びその製造方法
US7842563B2 (en) Thin film transistor, method of fabricating the same, and flat panel display using thin film transistor
KR100307457B1 (ko) 박막 트랜지스터의 제조 방법
JPH10256554A (ja) 薄膜トランジスタ及びその製造方法
KR100635048B1 (ko) 박막 트랜지스터, 이의 제조 방법 및 이를 사용하는 평판표시 장치
KR20110058356A (ko) 어레이 기판 및 이의 제조방법
KR100815894B1 (ko) Ldd구조의 cmos 다결정 실리콘 박막트랜지스터의제조방법
JPH10200121A (ja) 薄膜トランジスタ基板の製造方法
KR100493378B1 (ko) 다결정 실리콘 박막트랜지스터의 제조 방법
KR100722106B1 (ko) 박막 트랜지스터 및 그 제조방법
KR100534581B1 (ko) 골드 구조를 갖는 박막 트랜지스터를 제조하는 방법
JP2001274413A (ja) 薄膜トランジスタの製造方法
KR100510732B1 (ko) 다결정 실리콘 박막트랜지스터의 제조 방법
KR100623230B1 (ko) 박막 트랜지스터의 제조 방법
KR20150077165A (ko) 어레이 기판의 제조방법
KR20040108084A (ko) 씨모스 박막 트래지스터 및 이를 사용한 디스플레이디바이스
KR20040060106A (ko) 폴리실리콘 박막트랜지스터 및 이를 포함하는 어레이 기판제조방법
KR20050028530A (ko) 박막 트랜지스터 표시판의 제조 방법
KR20040068736A (ko) 박막 트랜지스터 표시판의 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130205

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140129

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150130

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160129

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee