KR20030081919A - Pixel circuit and Organic Light Eitting Dode display using the same - Google Patents

Pixel circuit and Organic Light Eitting Dode display using the same Download PDF

Info

Publication number
KR20030081919A
KR20030081919A KR1020020020378A KR20020020378A KR20030081919A KR 20030081919 A KR20030081919 A KR 20030081919A KR 1020020020378 A KR1020020020378 A KR 1020020020378A KR 20020020378 A KR20020020378 A KR 20020020378A KR 20030081919 A KR20030081919 A KR 20030081919A
Authority
KR
South Korea
Prior art keywords
transistor
voltage
capacitor
emitting diode
organic light
Prior art date
Application number
KR1020020020378A
Other languages
Korean (ko)
Other versions
KR100452114B1 (en
Inventor
고준철
정훈주
Original Assignee
한국과학기술원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국과학기술원 filed Critical 한국과학기술원
Priority to KR20020020378A priority Critical patent/KR100452114B1/en
Publication of KR20030081919A publication Critical patent/KR20030081919A/en
Application granted granted Critical
Publication of KR100452114B1 publication Critical patent/KR100452114B1/en

Links

Abstract

PURPOSE: A pixel circuit and an OLED(Organic Light Emitting Diode) display device using the same are provided to form uniformly the luminance of an OLED device by generating the driving current including a non-uniform threshold voltage of a polysilicon TFT. CONSTITUTION: A pixel circuit includes the first transistor(TFT1), the second transistor(TFT2), the first capacitor(C1), the third transistor(TFT3), the fourth transistor(TFT4), and the second capacitor(C2). The first transistor(TFT1) is used for receiving the voltage from data lines and outputting the driving current to an OLED. The second transistor(TFT2) is turned on or off according to a selective pulse through the first scan line in order to output the voltage to a gate terminal of the first transistor(TFT1). The first capacitor(C1) is used for storing a voltage difference between the gate terminal and a source terminal of the first transistor(TFT1). The third transistor(TFT3) is turned on or off according to the selective pulse through the first scan line in order to connect the first capacitor(C1) to the source terminal of the first transistor(TFT1). The fourth transistor(TFT4) is turned on or off according to the selective pulse through the second scan line in order to output the voltage of the data line to the outside. The second capacitor(C2) is used for storing the output voltage of the fourth transistor.

Description

화소 회로 및 이를 이용한 유기 발광 다이오드 표시장치{Pixel circuit and Organic Light Eitting Dode display using the same} The pixel circuit and the OLED display device using the same {Pixel circuit and Organic Light Eitting Dode display using the same}

본 발명은 유기 발광 다이오드(Organic Light Eitting Dod; OLED)에 사용하는 화소 회로 및 그를 이용하는 표시장치에 관한 것으로서, 특히, 능동 소자로서박막 트랜지스터(TFT)를 사용하는 화소 회로 및 그를 이용하는 유기 발광 다이오드 표시장치에 관한 것이다. The present invention is an organic light emitting diode (Organic Light Eitting Dod; OLED) the pixel circuit and relates him in the display apparatus using, in particular, as an active element pixel circuits using thin film transistors (TFT) and an organic light emitting use him diode used to represent It relates to an apparatus.

현재, 박막형 표시장치로서 유기 발광 다이오드 표시장치는 상업적으로 널리 쓰이는 액정 표시기와 마찬가지로 화소들의 배열이 단순 매트릭스(Passive matrix)방식에서 나아가 액티브 매트릭스(Active matrix) 방식을 적용할 수 있다. Currently, as a thin-film display device OLED display device may be applied as in the commercial liquid crystal display is widely used as a simple matrix arrangement of pixels (Passive matrix) further from the active matrix method (Active matrix) manner. 여기서, 단순 매트릭스 방식은 구조가 간단하여 각 화소마다 정확한 데이터를 인가할 수 있지만, 대형화와 고정세(高精細)화에 적용하기가 어려운 단점을 갖고 있어서 액티브 매트릭스 방식의 개발이 활발히 진행되고 있는 것이다. Here, the passive matrix method is being structure is taking place simply by, but can be applied to the correct data for each pixel, the larger the fixed three (高 精細) development of the method has the difficult disadvantages active matrix to be applied to screen active .

이하에서는 종래의 액티브 매트릭스 방식에 따른 유기 발광 다이오드 표시장치의 화소 회로에 관하여 도면을 참조하여 설명한다. It will be described below with reference to the drawings in the pixel circuit of the OLED display according to the conventional active matrix type.

도 1은 종래의 액티브 매트릭스 방식에 따라 화소 회로를 구비하고 있는 표시장치를 나타내기 위한 개략도이다. 1 is a schematic view for showing a display which includes a pixel circuit according to the conventional active-matrix type device.

도 1을 참조하면, 종래의 표시장치는 소정의 주사 사이클(예를 들면, NTSC 규격에 따른 프레임 주기)로 화소를 선택하기 위한 복수의 주사선(X 1 , X 2 , X 3 ,...)과, 화소(30)를 구동하기 위한 휘도 정보를 공급하는 복수의 데이터선(Y 1 , Y 2 , Y 3 ,...)을 매트릭스형으로 배치하고 있다. 1, the conventional display device is a predetermined scanning cycle, a plurality of scanning lines for selecting pixels to (e. G., The frame period according to the NTSC standard) (X 1, X 2, X 3, ...) and, a plurality of data for supplying brightness information for driving the pixel 30, line (Y 1, Y 2, Y 3, ...) are arranged in a matrix. 이러한 매트릭스 교차 지점에는 각각 화소(30)들이 형성되고, 각 화소(30)는 화소 회로로 이루어진다. The matrix cross-point in the pixel 30, respectively, are formed, each pixel 30 comprises a pixel circuit.

여기서, 주사선(X 1 , X 2 , X 3 ,...)은 주사선 구동회로(20)에 접속되는 한편, 데이터선(Y 1 , Y 2 , Y 3 ,...)은 데이터선 구동회로(10)에 접속된다. Here, the scanning lines (X 1, X 2, X 3, ...) are connected to a scanning line driver circuit 20. On the other hand, the data line (Y 1, Y 2, Y 3, ...) is a driver circuit of data lines It is connected to 10. 주사선 구동회로(20)에 의해 주사선(X 1 , X 2 , X 3 ,...)을 차례로 선택해서 데이터선 구동회로(10)에 의해 데이터선(Y 1 , Y 2 , Y 3 ,...)으로부터 휘도정보에 대한 전압을 공급받아서 주입을 반복함으로써, 원하는 화상을 표시할 수 있다. Scanning line by a scanning line driver circuit (20) (X 1, X 2, X 3, ...) to the data lines by the data line to the driving circuit 10 to sequentially select (Y 1, Y 2, Y 3, .. receive.) supplies a voltage for the luminance information from the can by repeating the injecting, to display the desired image. 이때, 단순 매트릭스형의 표시 장치에서는 각 화소(30)에 포함되는 발광 소자는 선택된 순간에만 발광하는 반면에, 액티브 매트릭스형의 표시 장치에서는 휘도정보 주입 종료 후에도 각 화소(30)의 발광 소자가 발광을 계속하기 때문에, 단순 매트릭스형과 비교하여 발광 소자의 구동 전류 레벨이 낮아져서 대형 고정세화의 디스플레이에서는 유리하게 된다. The simplicity in the display device of matrix type, while the light emitting element emits light only in a selected time that is included in each pixel 30, the display device of active matrix type is a light emitting element of each pixel 30 after the brightness information is injection end emission because still, compared to the simple matrix type lowers the driving current level of the light emitting device which is advantageous in the large display of high resolution.

여기서, 복수 개의 화소(30)로 이루어진 표시 장치의 구동을 자세히 살펴보면, 먼저, 주사선 구동회로(20)에서 주사선(X 1 , X 2 , X 3 ,...)을 선택한 후 온(on) 펄스 신호를 전송시키고, 데이터선 구동회로(10)에서 휘도 정보의 데이터들이 데이터선들(Y 1 , Y 2 , Y 3 ,...)을 통해 행 방향으로 배열된 화소에 전달되는 방식으로 이루어진다. Here, a closer look at the operation of the display device consisting of a plurality of pixels (30), first, to select the scanning lines (X 1, X 2, X 3, ...) from a scanning line driving circuit 20 and then on (on) pulse and transmitting a signal, the data line luminance data to data lines of information from the drive circuit (10) (Y 1, Y 2, Y 3, ...) is made in a manner that is passed to the pixels arranged in the row direction through. 그리고 나서, 주사선 구동 회로(20)에서 상기 선택된 주사선에 오프(off) 펄스 신호를 전송시키고 다음 주사선을 선택하여 온(on) 펄스 신호를 전송시킨다. Then, the transmitting the off to the selected scanning line (off) (on), the pulse signal on the transmit pulse signals and then select the scanning line in the scanning line driving circuit 20. 이렇게 주사선에 순차적으로 온-오프 펄스신호를 전송시키면 데이터 전달이 반복적으로 전달되어 표시 장치에 원하는 표시를 할 수 있게 되는 것이다. Thus the scanning lines are sequentially turned on - transmission off when the pulse signal is repeatedly transmitted to the data transmission it is possible to achieve the display in a desired display device.

도 2는 액티브 매트릭스 방식에 따른 종래의 화소 회로에 관하여 나타낸 회로도이다. 2 is a circuit diagram with respect to the conventional pixel circuit of the active matrix system.

도 2을 참조하면, 화소(30)를 구동하기 위한 화소 회로는 N-채널 박막 트랜지스터들(TFT1, TFT2)과 유기 발광 다이오드로 이루어진다. Referring to Figure 2, the pixel circuit for driving the pixel 30 is comprised of N- channel thin film transistors (TFT1, TFT2) and the organic light emitting diode. 화소 회로는 유기 발광 다이오드와, 전류를 제어하기 위한 제 1박막 트랜지스터(TFT1)와, 제 2박막 트랜지스터(TFT2), 그리고 커패시터(Cs)로 되어 있다. The pixel circuit is in the first thin film transistor (TFT1), a second thin film transistor (TFT2), and the capacitor (Cs) to control the organic light emitting diode and a current. 이때, 제 1박막 트랜지스터(TFT1)는 소스(source)단자가 유기 발광 다이오드의 양극(애노드)에 연결되고 드레인(drain)단자가 양의 전원(V dd )에 연결되어 있다. At this time, the first thin film transistor (TFT1) is a source (source) terminal is connected to the positive electrode (anode) of the organic light emitting diode, and a drain (drain) terminal connected to the positive power supply (V dd). 제 2박막 트랜지스터(TFT2)는 게이트(gate) 단자가 주사선(X N )에 연결되고, 드레인 단자가 데이터선(Y M )에 연결되며 소스 단자가 제 1박막 트랜지스터(TFT1)의 게이트 단자와 커패시터(Cs)에 연결되어 있다. A second thin film transistor (TFT2) is a gate (gate) and the terminal connected to the scanning line (X N), a drain terminal to which the data line (Y M) on the connection and the source terminal and the gate terminal of the first thin film transistor (TFT1) capacitor It is connected to a (Cs). 그리고, 유기 발광 다이오드의 음극(캐소드)은 접지 전위에 연결되어 있다. And, the negative electrode (cathode) of the organic light emitting diode is connected to ground potential. 따라서, 데이터선(Y M )의 전압을 제 2박막 트랜지스터(TFT2)를 통해 제 1박막 트랜지스터(TFT1)의 게이트 단자로 인가하여 유기 발광 다이오드의 전류를 제어하게 되는 것이다. Thus, applying a voltage of the data line (Y M) to the gate terminal of the first thin film transistor (TFT1) through the second thin film transistor (TFT2) and which will control the current in the organic light emitting diode.

화소 회로의 구동을 살펴보면, 제 2박막 트랜지스터(TFT2)의 게이트 단자는 주사선(X N )에서 온(on) 펄스 신호를 전송 받아 제 2박막 트랜지스터(TFT2)가 켜지게 된다. Looking at the operation of the pixel circuit, a second thin gate terminal of the transistor (TFT2) is to the second thin film transistor (TFT2) on, receiving and one (on) the pulse signal from the scanning line (X N). 이때, 상기 데이터선 구동회로에서 데이터선(Y M )에 인가한 휘도 정보에 해당하는 전압이, 제 2박막 트랜지스터(TFT2)를 통해서 제 1박막 트랜지스터(TFT1)의 게이트 단자에 전달되는 것과 더불어, 휘도 정보 전압은 커패시터(Cs)에 저장된다. At this time, in addition to that the voltage corresponding to the brightness information is applied to the data line (Y M) in into the data line drive circuit, the second through the thin-film transistor (TFT2) passes the gate terminal of the first thin film transistor (TFT1), voltage luminance information is stored in the capacitor (Cs). 그리하면, 주사선(X N )에 인가되는 오프(off) 펄스 신호를 전송 받아 제 2박막트랜지스터(TFT2)가 꺼진 상태로 있는 1프레임 시간 동안에도, 제 1박막 트랜지스터(TFT1)의 게이트 단자 전압은 커패시터(Cs)에 의해 안정적으로 일정하게 유지하게 됨으로써, 제 1박막 트랜지스터(TFT1)를 통해 유기 발광 다이오드에 흐르는 전류가 일정하게 유지된다. So if the scanning line (X N) applied to the gate terminal voltage of the off (off) also, the first thin film during one frame time for receiving and a pulse signal in a state where the second thin-film transistor (TFT2) is turned off transistor (TFT1) that is in by reliably kept constant by the capacitor (Cs), the current is kept flowing in the organic light emitting diode through the first thin film transistor (TFT1) constant.

이와 같이, 종래에서의 화소 회로에서는 유기 발광 다이오드에 흐르는 전류가 제 1박막 트랜지스터(TFT1)의 드레인 단자에서 소스 단자로 흐르는 전류와 같으므로, 이 전류는 제 1박막 트랜지스터(TFT1)의 게이트 단자 전압에 제어되지만, 제 1박막 트랜지스터(TFT1)의 특성 불균일에 의해서 원하는 전류의 크기와 다르게 된다. Thus, in the pixel circuit in the prior art is the same as the current flowing through the source terminal of the current flowing through the organic light emitting diode from the drain terminal of the first thin film transistor (TFT1), this current is the gate terminal voltage of the first thin film transistor (TFT1) the control, but is different from the size of the desired current by non-uniform characteristics of the first thin film transistor (TFT1).

이때, 표시 장치에 사용되는 박막 트랜지스터는 대형 고정세화의 추세에 용이한 능동 소자이지만, 동일 기판 상에 형성된 것이라도 그 문턱 전압이 화소에 따라 수백 mV, 경우에 따라서는 1V 이상의 편차를 가지는 것도 드물지 않아서 문제가 되고 있다. At this time, the thin film transistor used in the display device is uncommon also having a deviation more than 1V, in some cases several hundred mV, according to but easy active element in the trend for large high-resolution, and do the threshold voltage would formed on the same substrate as the pixel because there is a problem. 이 경우, 예를 들면 상이한 화소에 대하여 동일 신호 전위(Vw)를 박막 트랜지스터의 게이트에 입력해도, 화소마다 구비된 박막트랜지스터의 문턱전압이 다르면 유기 발광 다이오드로 흐르는 전류는 각각의 화소에서 아주 원하는 값으로부터 벗어나는 결과로 나타나서 디스플레이로서의 높은 화질을 기대할 수는 없다. In this case, for example, may be input by the same signal potential (Vw) for different pixels to the gate of the thin film transistor, different from the threshold voltage of the thin film transistor provided for each pixel current flowing through the organic light emitting diode is very desired value at each pixel as a result there is no escape from dat can expect high image quality as a display. 또한, 문턱 전압뿐 아니라, 캐리어 이동도 등 각 파라미터의 편차에 대해서도 동일한 것을 말할 수 있는 데, 이는 제조 루트마다, 또는 제품마다에 따라서도 어느 정도 변동되는 것을 피할 수는 없다. Further, as well as the threshold voltage, carrier mobility, etc. having to speak the same about the deviation of each parameter, which can not escape in that to some extent varies depending on each manufacturing route, or for different products. 그러므로, 유기 발광 다이오드로 흐르게 해야 할 원하는 구동 전류에 대하여 데이터선 전위를 어떻게 설정해야 하는가를 제품마다 각 파라미터의 완성에 따라 결정할 필요가 있지만, 이것은 디스플레이의 양상 공정에서는 비현실적일 뿐만 아니라, 환경 온도에 의한 박막 트랜지스터의 특성 변동, 또한 장기간의 사용에 따라 발생하는 특성 변화에 대해서는 대책을 강구하는 것이 매우 어렵다. Thus, for each product to do with respect to the desired drive current data line how to set the voltage to flow to the organic light emitting diode, it is necessary to determine in accordance with the completion of each parameter, This is not only impractical in aspect process of display, the environmental temperature characteristics of the thin film transistors are dispersed, and it is very difficult to take measures for a characteristic change generated in accordance with the long-term use.

상술한 문제점을 해결하고자 하여 본 발명의 과제는 능동 소자의 특성 불균일성에 영향을 받지 않고 유기 발광 다이오드에 구동 전류를 인가하는 화소 회로 및 그로 인해 고품위의 화상을 표시할 수 있는 표시장치를 제공하는 데 있다. Object of the present invention to solve the above problems is to provide a display device that can be due to the pixel circuit for applying a driving current to the organic light emitting diode without being affected by the characteristic non-uniformity of the active element and thereby display a high-quality image have.

도 1은 종래의 액티브 매트릭스 방식에 따라 화소 회로를 구비하고 있는 표시장치를 나타내기 위한 개략도; 1 is a schematic diagram for showing a display which includes a pixel circuit according to a conventional active-matrix-type device;

도 2는 액티브 매트릭스 방식에 따른 종래의 화소 회로에 관하여 나타낸 회로도; Figure 2 is a circuit diagram with respect to the conventional pixel circuit of the active matrix type;

도 3a 및 도 3b는 본 발명에 있어서의 유기 발광 다이오드 표시장치에 이용되는 화소 회로를 설명하기 위한 개략도들; Figures 3a and 3b are the schematic views for illustrating a pixel circuit used in the organic light emitting diode display device according to the present invention;

도 4a는 도 3a에 따른 화소 회로의 구동을 설명하기 위한 파형도; Figure 4a is a waveform chart for explaining the operation of the pixel circuit according to Figure 3a; And

도 4b는 도 3b에 따른 화소 회로의 구동을 설명하기 위한 파형도이다. Figure 4b is a waveform diagram illustrating the operation of the pixel circuit according to Figure 3b.

상기 기술적 과제를 달성하기 위한 본 발명에 따른 화소회로는: 주사선 구동회로에서 온-오프되는 선택 펄스를 인가 받는 제 1주사선 및 제 2주사선과, 데이터선 구동회로에서 출력되는 전압을 인가 받아 전송하는 데이터선의 교차부에 배치되고, 구동 전류에 의해 발광하는 유기 발광 다이오드를 구동하는 화소 회로에 있어서, 상기 데이터선을 통해서 전송된 전압을 인가 받고 상기 유기 발광 다이오드에 구동 전류를 출력하는 제 1트랜지스터와; The pixel circuit according to the present invention for achieving the above-mentioned technical problems is: from a scanning line driver circuit - receiving a voltage is applied which is output from a receiving applying the selection pulse is turned off the first scan lines and second scan lines and the data line driver circuit for transmitting It is disposed at an intersection of the data line portion, in the pixel circuit for driving an organic light emitting diode that emits light by a driving current, being applied to the voltage transmitted through the data line and a first transistor for outputting a driving current to the organic light emitting diode .; 상기 제 1주사선을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 상기 데이터선으로부터 전송된 전압을 인가 받아 상기 제 1트랜지스터의 게이트 단자로 출력하는 제 2트랜지스터와; Through the first scan line is received on the selection pulse - when off, is received on a voltage transmitted from the data line to the second transistor outputting a gate terminal of the first transistor; 상기 제 2트랜지스터로부터 출력되는 전압을 인가 받은 상기 제 1트랜지스터의 게이트 단자와소스 단자간의 전압차를 저장하기 위한 제 1커패시터와; A first capacitor for storing the voltage difference between the first gate terminal and the source terminal of the transistor receives application of a voltage outputted from the second transistor; 상기 제 1주사선을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 상기 제 1커패시터와 상기 제 1트랜지스터의 소스 단자 사이를 연결하는 제 3트랜지스터와; Through the first scan line is received on the selection pulse - when turned off, turned on and the third transistor coupled between the first capacitor and the source terminal of the first transistor; 상기 제 2주사선을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 상기 데이터선으로부터 전송된 전압을 인가 받아 외부로 출력하는 제 4트랜지스터와; On the second scanning line is received on the selection pulse - when turned off, turned on and the fourth transistor for receiving a voltage applied to the transfer through the data line output to the outside; 상기 제 4트랜지스터로부터 출력되는 전압을 저장하는 제 2커패시터를 구비하는 것을 특징으로 한다. It characterized in that it includes a second capacitor for storing a voltage output from the fourth transistor.

이때, 상기 각각의 트랜지스터들은, 게이트, 소스, 및 드레인 단자로 이루어지며, 상기 제 1트랜지스터는 게이트 단자가 상기 제 2트랜지스터의 단자와 연결되어 있고 소스 단자가 상기 유기 발광 다이오드의 일단과 연결되고 드레인 단자는 일정 전원에 연결되며, 상기 제 2트랜지스터는 게이트 단자가 상기 제 1주사선에 연결되고, 소스 단자 및 드레인 단자가 상기 제 1트랜지스터의 게이트 단자와 상기 데이터선을 연결하고, 상기 제 3트랜지스터는 게이트 단자가 상기 제 1주사선에 연결되고, 소스 단자 및 드레인 단자는 상기 제 4트랜지스터와 상기 1트랜지스터를 연결하며, 상기 제 4트랜지스터는 게이트 단자가 상기 제 2주사선에 연결되고, 소스 단자 및 드레인 단자가 상기 데이터선과 상기 제 3트랜지스터를 연결하고, 상기 제 1커패시터는 일단이 In this case, the respective transistors are composed of a gate, a source, and a drain terminal, the first transistor has a gate terminal to which the one end and connected to a drain of the second terminal and is connected and the organic light emitting source terminal diode of transistor terminal is connected to a predetermined power, the second transistor has a gate terminal coupled to the first scan line is, the source terminal and the drain terminal connected to the gate terminal and the data line of the first transistor and the third transistor is a gate terminal connected to the first scan line, a source terminal and a drain terminal of the fourth transistor, and connecting said first transistor, said fourth transistor has a gate terminal coupled to the second scan line, a source terminal and a drain terminal a corresponding data line and connecting said third transistor and said first capacitor one end 기 제 1트랜지스터의 게이트 단자에 접속되고 타단이 상기 제 3트랜지스터와 연결되고, 상기 제 2커패시터는 일단이 상기 제 4트랜지스터와 연결되며 타단은 일정 전위를 갖는 단자에 접속되는 것이 바람직하다. Is connected to the gate terminal of the first transistor group, and the other end connected to the third transistor, the second capacitor is connected to one end and the other end of the fourth transistor is preferably connected to a terminal having a fixed potential.

나아가, 상기 제 1주사선 및 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 1주사선 및 상기 제 2주사선에 각각 연결된 상기 제 2트랜지스터, 상기제 3트랜지스터 및 상기 제 4트랜지스터를 온으로 하고 상기 데이터선으로부터 기준 전압을 인가 받아 상기 제 1트랜지스터를 상기 기준 전압으로 초기화하는 초기화 단계, 상기 제 1주사선을 통하여 선택 펄스를 인가 받아 상기 제 2트랜지스터 및 상기 제 3트랜지스터를 온으로 하고 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 4트랜지스터는 오프로 하고 상기 데이터선으로부터 보정 전압을 인가 받아 상기 보정 전압으로 상기 제 1트랜지스터의 게이트 단자와 소스 단자간의 전압차를 상기 제 1커패시터에 저장하는 보정 단계, 상기 제 1주사선을 통하여 선택 펄스를 인가 받아 상기 제 Further, the first scan line and said data receiving applying the selection pulse through the second scan line in the first scanning line and the second transistor, the third transistor and turning on the fourth transistor each connected to the second scan line is receiving the reference voltage from the line is received a selection pulse to the first transistor through the initialization step, the first scanning line to reset to the reference voltage and the second transistor and the third transistor is turned on by the second scan line applying a selection pulse receives the fourth transistor via the compensation method comprising: storing in the off and on the first capacitor to a voltage difference between the gate terminal and the source terminal of the first transistor in the compensating voltage accept applying a correction voltage from the data line , a selection pulse is received via the first scan line wherein the 2트랜지스터 및 상기 제 3트랜지스터를 오프로 하고 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 4트랜지스터는 온으로 하고 상기 데이터선으로부터 휘도 정보에 해당되는 입력 전압을 인가 받아 상기 제 2커패시터에 저장하고 상기 제 1커패시터에 저장된 상기 전압차와 상기 입력 전압을 합하여 상기 제 1트랜지스터의 게이트 단자에 입력하는 휘도 전압 입력 단계, 및 상기 제 1주사선 및 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 1주사선 및 상기 제 2주사선에 각각 연결된 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터를 오프로 하고 상기 제 1커패시터 및 상기 제 2커패시터에 저장된 각각의 전압이 합해진 전압으로 1프레임 동안 상기 유기 발광 다이오드에 일정한 구동 전류가 흐르도록 하는 휘도 유 A second transistor, and turning off the third transistor, and receives applying the selection pulse through the second scan line and the fourth transistor is turned on and is receiving an input voltage corresponding to the brightness information from the data lines stored in the second capacitor and wherein the receiving applying the selection pulse via the voltage difference and sum the input voltage luminance voltage input step of inputting to the gate terminal of the first transistor, and the first scan line and the second scanning line stored in the first capacitor wherein each is connected to the first scanning line and the second scan line a second transistor, the third transistor and the said second during the fourth transistor is turned off the first capacitor and the second, respectively the first frame to the combined voltage the voltage stored in the second capacitor luminance oil to so that a constant driving current to flow to the organic light emitting diode 단계로 구동되는 것이 더욱 바람직하다. It is further preferred that the step driving.

이때, 보정 전압은 상기 기준 전압과 상기 입력 전압 사이의 전압이거나, 상기 입력 전압과 같은 전압이어도 좋다. In this case, the correction voltage is either a voltage between the reference voltage and the input voltage may be a voltage equal to the input voltage.

또한, 제 1트랜지스터는 N-채널 다결정 실리콘 박막 트랜지스터이고, 상기 제 1트랜지스터의 소스 단자를 상기 유기 발광 다이오드의 애노드에 접속한다. In addition, the first transistor is of an N- channel polycrystalline silicon thin film transistor, and connecting a source terminal of the first transistor to the anode of the organic light emitting diode.

또한, 상기 제 1트랜지스터는 P-채널 다결정 실리콘 박막 트랜지스터이고, 상기 제 1트랜지스터의 소스 단자를 상기 유기 발광 다이오드의 캐소드에 접속한다. Further, the first transistor is connected to a P- channel polycrystalline silicon thin film transistor, the source terminal of the first transistor to the cathode of the organic light emitting diode.

또한, 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터는, P-채널 다결정 실리콘 박막 트랜지스터, 또는 N-채널 다결정 실리콘 박막 트랜지스터인 것이다. It will also of the second transistor, the third transistor and the fourth transistor, P- channel polycrystalline silicon thin film transistor, or the N- channel polysilicon thin film transistor.

이때, 유기 발광 다이오드를 구동하는 상기 구동 전류값은 상기 제 1트랜지스터의 하부 임계(Subthreshold) 전류값으로 한다. At this time, the driving current value for driving the organic light emitting diode is the lower threshold (Subthreshold) current of the first transistor.

상기 기술적 과제를 달성하기 위한 본 발명에 따른 OELD표시장치에 있어서는 복수의 제 1 및 제 2주사선에 순차적으로 선택 펄스를 인가하는 주사선 구동회로, 복수의 데이터선에 출력되는 정보에 해당하는 전압을 전송하는 데이터선 구동 회로와, 제 1 및 제 2주사선들과 데이터선들이 교차하는 지점에 배치되는 각각의 화소들과, 각각의 상기 화소를 구동시키는 화소 회로를 포함하는 데, 이때, 화소 회로는 상술한 화소 회로를 이용하는 것을 특징으로 한다. A scanning line driver circuit for applying a plurality of first and sequentially selecting pulse to the second scan line in the OELD display according to the present invention for achieving the above-mentioned technical problem, the transfer voltage corresponding to the information to be output to the plurality of data lines the data-line drive circuit and the first and second scan lines and the data lines, each pixel is disposed at the intersection of the, and to include a pixel circuit for driving each of the pixels, wherein the pixel circuit described above and it characterized by using a pixel circuit.

이하, 첨부한 도면들을 참조하여 본 발명에 따라 바람직한 실시예를 설명한다. With reference to the accompanying drawings will be described a preferred embodiment according to the present invention.

[실시예] EXAMPLES

본 발명에 따른 유기 발광 다이오드 표시장치는 액티브 매트릭스 방식에 따라 화소 회로들을 구비하고 있는 표시장치로서, 복수의 제 1 및 제 2주사선에 순차적으로 선택 펄스를 인가하는 주사선 구동회로, 복수의 데이터선에 출력되는 정보에 해당하는 전압을 전송하는 데이터선 구동 회로와, 제 1 및 제 2주사선들과 데이터선들이 교차하는 지점에 배치되는 각각의 화소들과, 각각의 상기 화소를 구동시키는 화소 회로를 포함하는 것을 특징으로 한다. OLED display according to the present invention is a display that includes a pixel circuit according to the active matrix device, a scanning line driver circuit for applying a sequential selection pulse to a plurality of first and second scan lines, a plurality of data lines It includes data for transmitting a voltage corresponding to the output information line driving circuit and a first and a pixel circuit for driving each of the pixels and each of the pixel disposed at the point where the two scan lines and data lines intersecting and it characterized in that.

다음에서는 본 발명에 따른 화로 회로를 도면들을 참조하여 상세히 설명한다. The following will be described in detail with reference to the drawings the furnace circuit according to the present invention.

도 3a 및 도 3b는 본 발명에 있어서의 유기 발광 다이오드 표시장치에 이용되는 화소 회로를 설명하기 위한 개략도들이다. Figures 3a and 3b are schematic views for illustrating a pixel circuit used in the organic light emitting diode display device according to the present invention. 도 3a는 본 발명에 따라 제 1 트랜지스터를 N-채널 트랜지스터로 구성하였을 경우의 화소 회로의 회로도이고, 도 3b는 본 발명에 따라 제 1 트랜지스터를 P-채널 트랜지스터로 구성하였을 경우의 화소 회로의 회로도이다. Figure 3a is a circuit diagram of a pixel circuit in case of configuring the first transistor in accordance with the present invention and a circuit diagram, Figure 3b is a pixel circuit in case of configuring the first transistor in accordance with the present invention by N- channel transistor to the P- channel transistor to be.

도 3a 및 도 3b를 참조하면, 본 발명에 있어서의 화소 회로는 유기 발광 다이오드, 제 1트랜지스터(TFT1), 제 2트랜지스터(TFT2), 제 3트랜지스터(TFT3), 제 4트랜지스터(TFT4), 제 1커패시터(C 1 ), 및 제 2커패시터(C 2 )로 구성되어 제 1주사선(Xan)과 제 2주사선(Xbn) 및 데이터선(Ym)에 연결된다. When FIG. 3a and FIG. 3b, the pixel circuit according to the present invention includes an organic light emitting diode, a first transistor (TFT1), a second transistor (TFT2), a third transistor (TFT3), the fourth transistor (TFT4), the 1 is connected to the capacitor (C 1), and a second capacitor (C 2) consists of a first scan line (Xan) to the second scanning line (Xbn) and the data line (Ym). 이때, 이러한 화소 회로는 유기 발광 다이오드 표시장치의 주사선 구동회로에서 온-오프되는 선택 펄스를 인가 받는 제 1주사선(Xan)및 제 2주사선(Xbn)과, 데이터선 구동회로에서 출력되는 정보에 해당하는 전압을 인가 받아 전송하는 데이터선(Ym)의 교차부에 배치되고, 구동 전류에 의해 발광하는 유기 발광 다이오드를 구동하게 되는 것이다. At this time, the pixel circuit includes an organic light emitting diode display from a scanning line driver circuit of the device corresponding to the information outputted from the to and receiving applying the selection is turned off pulse the first scanning line (Xan) and the second scanning line (Xbn), the data line drive circuit It is disposed at an intersection of the data line (Ym) for sending received application of a voltage that would be to drive the organic light emitting diode that emits light by a driving current.

여기서, 화소 회로의 구성을 자세히 살펴보면, 제 1트랜지스터(TFT1), 제 2트랜지스터(TFT2), 제 3트랜지스터(TFT3), 제 4트랜지스터(TFT4)의 각각의 트랜지스터들은, 게이트, 소스, 및 드레인 단자로 이루어지는 데, 제 1트랜지스터(TFT1)는 게이트 단자가 제 2트랜지스터(TFT2)의 단자와 연결되어 있고 소스 단자가 유기 발광 다이오드의 일단과 연결되고 드레인 단자는 일정 전원에 접속된다. Here, a closer look at the structure of the pixel circuit, the first transistor (TFT1), a second transistor (TFT2), a third transistor (TFT3), fourth each transistor of the transistor (TFT4) are the gate, source, and drain terminals having made of a first transistor (TFT1) has a gate terminal that is connected to the terminal of the second transistor (TFT2) and the source terminal is connected to one end of the organic light emitting diode drain terminal is connected to a constant power. 이때, 도 3a에서와 같이 제 1트랜지스터(TFT1)로서 N-채널 트랜지스터를 사용하면 제 1트랜지스터(TFT1)의 소스 단자는 유기 발광 다이오드의 애노드 단자에 접속하게 되고 드레인 단자는 제 1전원(Vdd)에 접속되고, 유기 발광 다이오드의 캐소드 단자는 제 2전원(Vc)에 접속되어 있다. At this time, also as the first transistor (TFT1) as shown in 3a Using the N- channel transistor source terminal of the first transistor (TFT1) is connected to the anode terminal of the organic light emitting diode drain terminal of the first power source (Vdd) It is connected to the cathode terminal of the organic light emitting diode is connected to the second power source (Vc). 또한, 도 3b에서와 같이 제 1트랜지스터(TFT1)로서 P-채널 트랜지스터를 사용하면 제 1트랜지스터(TFT1)의 소스 단자는 유기 발광 다이오드의 캐소드 단자에 접속하게 되고 드레인 단자는 제 2전원(Vc)에 접속되고, 유기 발광 다이오드의 애노드 단자는 제 1전원(Vdd)에 접속되어 있다. In addition, as also the first transistor (TFT1) as in 3b The P- channel transistor source terminal of the first transistor (TFT1) is connected to the cathode terminal of the organic light emitting diode drain terminal of the second power supply (Vc) It is connected to the anode terminal of the organic light emitting diode is connected to the first power supply (Vdd). 제 1전원(Vdd)은 제 2전원(Vc)보다 높은 전위를 가진다. A first power supply (Vdd) has a higher potential than the second power source (Vc).

또한, 제 2트랜지스터(TFT2)는 게이트 단자가 제 1주사선(Xan)에 연결되고, 소스 단자 및 드레인 단자가 제 1트랜지스터(TFT1)의 게이트 단자와 데이터선(Ym)을 연결한다. In addition, the second transistor (TFT2) is the gate terminal being connected to a first scanning line (Xan), and the source terminal and the drain terminal connected to the gate terminal and the data line (Ym) of the first transistor (TFT1). 또, 제 3트랜지스터(TFT3)는 게이트 단자가 제 1주사선(Xan)에 연결되고, 소스 단자 및 드레인 단자는 제 4트랜지스터(TFT4)와 제 1트랜지스터(TFT1)를 연결한다. Further, the third transistor (TFT3) is the gate terminal being connected to a first scanning line (Xan), the source terminal and the drain terminal is connected to the fourth transistor (TFT4) of the first transistor (TFT1). 또한, 제 4트랜지스터(TFT4)는 게이트 단자가 제 2주사선(Xbn)에 연결되고, 소스 단자 및 드레인 단자가 데이터선(Ym)과 제 3트랜지스터(TFT3)를 연결하며, 제 1커패시터(C 1 )는 일단이 제 1트랜지스터(TFT1)의 게이트 단자에 접속되고 타단이 제 3트랜지스터(TFT3)와 연결된다. Further, the fourth transistor (TFT4) has a gate terminal coupled to the second scanning line (Xbn), and the source terminal and the drain terminal connected to a data line (Ym) and the third transistor (TFT3), a first capacitor (C 1 ) is one end connected to the gate terminal of the first transistor (TFT1) and the other end is connected to the third transistor (TFT3). 그리고, 제 2커패시터(C 2 )는 일단이 제 4트랜지스터(TFT4)와 연결되며 타단은 도 3a에서와 같이 제 1전원(Vdd), 또는 도 3c에서와 같이 제 2전원(Vc)과 연결되지만 일정 전위를 갖는 단자에 접속하면 된다. And, a second capacitor (C 2) is one end of the fourth transistor being connected to (TFT4) other end, but the connection with the first power source (Vdd), or the second power supply (Vc) as shown in Figure 3c, as shown in Figure 3a If you are connected to a terminal having a fixed potential.

그러므로, 제 1트랜지스터(TFT1)는 데이터선(Ym)을 통해서 전송된 일정 정보에 해당하는 전압을 인가 받고 유기 발광 다이오드에 구동 전류를 출력하게 되며, 제 2트랜지스터(TFT2)는 제 1주사선(Xan)을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 데이터선(Ym)에 인가되는 일정 정보에 해당하는 전압을 인가 받아 제 1트랜지스터(TFT1)의 게이트 단자로 출력하는 것이다. Therefore, the first transistor (TFT1) is under application of a voltage corresponding to the scheduling information transmitted via the data line (Ym) and outputs a driving current to the organic light emitting diode, the second transistor (TFT2) of the first scanning line (Xan to when off, on receiving a voltage is applied that corresponds to the predetermined information applied to the data line (Ym) output to the gate terminal of the first transistor (TFT1) -) through the selection receiving a pulse-on. 또한, 제 1커패시터(C 1 )는 제 2트랜지스터(TFT2)로부터 출력되는 전압을 인가 받은 제 1트랜지스터(TFT1)의 게이트 단자와 소스 단자간의 전압차를 저장하며, 또 제 3트랜지스터(TFT3)는 제 1주사선(Xan)을 통해 선택 펄스를 인가 받아 온-오프되고, 온되면 제 1커패시터(C 1 )와 제 1트랜지스터(TFT1)의 소스 단자 사이를 연결하게 된다. Further, the first capacitor (C 1) of the second transistor, and stores the gate terminal and the voltage difference between the source terminal of the first transistor (TFT1) receives application of a voltage outputted from the (TFT2), yet a third transistor (TFT3) is on the receive applying a selection pulse on a first scan line (Xan) - off, if one is connected between the source terminal of the first capacitor (C 1) of the first transistor (TFT1). 또한, 제 4트랜지스터(TFT4)는 제 2주사선(Xbn)을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 데이터선(Ym)으로부터 일정 정보에 해당하는 전압을 인가 받아 외부로 출력하게 된다. Further, the fourth transistor (TFT4) is the one received is applied to the select pulse through a second scan line (Xbn) - off, when one receives application of a voltage corresponding to the predetermined information from the data line (Ym), and outputs to the outside . 제 2커패시터(C 2 )는 제 4트랜지스터(TFT4)로부터 출력되는 전압을 저장하고, 제 2트랜지스터(TFT2), 제 3트랜지스터(TFT3), 및 제 4트랜지스터(TFT4)가 오프된 1 프레임 동안에, 저장된 전압을 출력하게 된다. A second capacitor (C 2) is during the storage of the voltage that is output from the fourth transistor (TFT4), and the second transistor (TFT2), a third transistor (TFT3), and the fourth is an off-FRAME transistor (TFT4), and outputs the voltage stored.

본 실시예에서는 제 2트랜지스터(TFT2), 제 3트랜지스터(TFT3), 및 제 4트랜지스터(TFT4)는 N-채널 트랜지스터를 사용하고 있으나 이에 한정하는 것은 아니어서 P-채널 트랜지스터를 사용해도 좋다. In this embodiment, the second transistor (TFT2), a third transistor (TFT3), and the fourth transistor (TFT4), but using N- channel transistor is not limited to Go may be used in the P- channel transistor.

이러한 구성으로 이루어진 본 발명에 따른 화소 회로의 구동에 관하여 자세히 설명하면, 먼저, 유기 발광 다이오드 표시장치의 주사선 구동회로로부터 제 1주사선(Xan) 및 제 2주사선(Xbn)을 통하여 전송된 선택 펄스를 인가 받아 제 1주사선(Xan) 및 상기 제 2주사선(Xbn)에 각각 연결된 제 2트랜지스터(TFT2), 제 3트랜지스터(TFT3) 및 제 4트랜지스터(TFT4)를 온(on)으로 하면, 유기 발광 다이오드 표시장치의 데이터선 구동회로로부터 데이터선(Ym)을 통하여 전송된 기준 전압을 제 2트랜지스터(TFT2) 및 제 4트랜지스터(TFT4)에서 인가 받게 된다. A detailed description about the operation of the pixel circuit according to the invention consisting of the above structure, first, a selection pulse sent through the first scan line (Xan) and the second scanning line (Xbn) from a scanning line driver circuit of the organic light emitting diode display device is accepted if a first scanning line (Xan) and the second transistor (TFT2), a third transistor (TFT3) and fourth turns on the transistor (TFT4) (on) respectively connected to the second scanning line (Xbn), an organic light-emitting diode a reference voltage sent from a data line drive circuit of the display device via the data line (Ym) the second transistor (TFT2) and a fourth receive applied from transistor (TFT4). 이렇게, 제 2트랜지스터(TFT2) 및 제 4트랜지스터(TFT4)에서 인가 받은 기준 전압을 제 1트랜지스터(TFT1)의 게이트 단자와 소스 단자로 출력하여 제 1트랜지스터(TFT1)를 기준 전압으로 초기화한다 To do this, first initializes the second transistor (TFT2) and a fourth transistor (TFT4) the reference voltage of the first transistor (TFT1) is output to the gate terminal and the source terminal of the first transistor (TFT1) for receiving a reference voltage applied from the

이어서, 유기 발광 다이오드 표시장치의 주사선 구동회로로부터 제 1주사선(Xan)을 통하여 선택 펄스를 인가 받아 제 2트랜지스터(TFT2) 및 제 3트랜지스터(TFT3)를 온으로 하고 제 2주사선(Xbn)을 통하여 선택 펄스를 인가 받아 제 4트랜지스터(TFT4)는 오프로 되면, 유기 발광 다이오드 표시장치의 데이터선 구동회로로부터 상기 데이터선(Ym)을 통하여 전송된 보정 전압을 제 2트랜지스터(TFT2)에서 인가 받아서 제 1트랜지스터(TFT1)의 게이트 단자로 출력한다. Then, through the first scan line (Xan) the second transistor (TFT2) and the third transistor a second scan line and the (TFT3) is turned on (Xbn) applying the selection pulse received via from a scanning line driver circuit of the organic light emitting diode display device receiving applying the selection pulse fourth transistor (TFT4) is when turned off, the receive applying a correction voltage transmitted via the data line (Ym) from the data line driving circuit of the OLED display from the second transistor (TFT2) and outputs it to the gate terminal of the first transistor (TFT1). 여기서, 제 1트랜지스터(TFT1)의 게이트 단자로 입력되는 보정전압에 의해 제 1트랜지스터(TFT1)에 전류가 흐르게 되고, 이것은 유기 발광 다이오드에 흐르는 구동 전류와 같아질 때까지 제 1트랜지스터(TFT1)의 소스 단자 노드에서 도 3a에서는 충전, 도 3b에서는 방전하게 되는 데, 이때 구동전류는 제 1트랜지스터(TFT1)의 하부 임계 전류가 되도록 설정되기 때문에, 제 1트랜지스터(TFT1)의 게이트와 소스간의 전압차는 제 1트랜지스터(TFT1)의 문턱 전압과 같은 것이다. Here, the first transistor (TFT1) the first transistor (TFT1), and current flows in the first transistor (TFT1) by a correction voltage which is input to the gate terminal, which is to equal to the driving current flowing through the organic light emitting diode of in Figure 3a at the source terminal node charging, to be discharged in Figure 3b, wherein driving the current comprises a first since the set so that the lower the threshold current of the transistor (TFT1), a first transistor voltage difference between the gate and the source of the (TFT1) the same is the threshold voltage of the first transistor (TFT1).

그래서, 제 4트랜지스터(TFT4)는 오프상태 제1 트랜지스터의 소스 단자와 데이터선(Ym)과의 연결은 끊어지게 되고, 제 3트랜지스터(TFT3)는 온 상태이므로 제 1트랜지스터(TFT1)의 게이트 단자와 제 1트랜지스터(TFT1)의 소스 단자를 잇는 제 1커패시터(C 1 )에 제 1트랜지스터(TFT1)의 게이트 단자와 소스단자 사이의 전압차, 즉 제 1트랜지스터(TFT1)의 문턱 전압이 저장된다. Thus, the fourth transistor (TFT4) is connected between the source terminal and the data line (Ym) of the first transistor OFF state is cut off, the third transistor (TFT3) because it is the on state the gate terminal of the first transistor (TFT1) and the first threshold voltage of the transistor a first capacitor connecting the source terminal of the (TFT1) (C 1) a first transistor (TFT1) gate terminal and a voltage difference between a source terminal, a first transistor (TFT1) of the stored .

다음에, 유기 발광 다이오드 표시장치의 주사선 구동회로로부터 제 1주사선(Xan)을 통하여 선택 펄스를 인가 받아 제 2트랜지스터(TFT2) 및 제 3트랜지스터(TFT3)를 오프로 하고 제 2주사선(Xbn)을 통하여 선택 펄스를 인가 받아 제 4트랜지스터(TFT4)를 온으로 하면, 유기 발광 다이오드 표시장치의 데이터선 구동회로로부터 데이터선(Ym)을 통하여 전송된 입력전압을 제 4트랜지스터(TFT4)에서 인가 받는다. Next, the first scanning line (Xan) the second transistor (TFT2) and the third transistor a second scan line and the (TFT3) to OFF (Xbn) applying the selection pulse received via from a scanning line driver circuit of the organic light emitting diode display device through when the selection pulse fourth transistor (TFT4) received is a turned on, receive applied in from a data line driving circuit of the OLED display data line (Ym) a fourth transistor (TFT4) an input voltage transmitted through the. 이때, 제 2트랜지스터(TFT2)의 오프로 데이터선(Ym)과 제 1트랜지스터(TFT1)의 게이트 단자와의 연결은 끊어지고, 제 3트랜지스터(TFT3)의 오프로 제1커패시터(C 1 )의 일단과 제 1트랜지스터(TFT1)의 소스 단자와의 연결도 끊어지게 되며, 제 2커패시터(C 2 )의 양단은 각각 제 4트랜지스터(TFT4) 및 제 1커패시터(C 1 )의 일단과 연결되어 있으므로 제 4트랜지스터(TFT4)로부터 출력되는 입력전압을 저장함과 더불어 제 1커패시터(C 1 )로 입력전압을 전송하게 된다. At this time, the second transistor (TFT2) off the data line (Ym) and a first transistor connected between the gate terminal is tearing of the (TFT1), a third transistor a first capacitor (C 1) to the OFF of the (TFT3) of Once the connection to the source terminal of the first transistor (TFT1) are also cut off, the second capacitor (C 2) at both ends of each fourth transistor (TFT4) and a first capacitor connected to one end of the (C 1) so 4 and transmits the input voltage to the first capacitor (C 1), with an input voltage output from the transistor (TFT4) and stores. 여기서, 제 1트랜지스터(TFT1)의 게이트 단자와 연결된 제 1커패시터(C 1 )의 타단에서는 제 1커패시터(C 1 )에 저장된 문턱전압과 제 4트랜지스터(TFT4)로부터 출력되는 입력전압이 합해진 전압을 제 1트랜지스터(TFT1)의 게이트 단자로 출력하게 된다. Here, the first transistor (TFT1) the other end of the first capacitor (C 1) connected to the gate terminal of the first capacitor a threshold voltage and the summed voltage input voltage output from the fourth transistor (TFT4) stored in a (C 1) of claim is output to the gate terminal of the first transistor (TFT1).

그 다음에, 유기 발광 다이오드 표시장치의 주사선 구동회로로부터 제 1주사선(Xan) 및 제 2주사선(Xbn)을 통하여 선택 펄스를 인가 받아 상기 제 1주사선(Xan) 및 상기 제 2주사선(Xbn)에 각각 연결된 제 2트랜지스터(TFT2), 제 3트랜지스터(TFT3) 및 제 4트랜지스터(TFT4)가 모두 오프로 되면, 데이터선(Ym), 제 1커패시터(C 1 ), 및 제 2커패시터(C 2 )와 제 1트랜지스터(TFT1)의 게이트 단자와의 연결이 끊어지고, 제 1커패시터(C1) 및 제 2커패시터(C 2 )의 각각의 일단이 제 1트랜지스터(TFT1)의 소스 단자와의 연결도 끊어지게 되므로, 제 1커패시터(C 1 ) 및 제 2 커패시터(C 2 )의 각각에 저장된 전압으로 1프레임 동안 제 1트랜지스터의 전압이 일정하게 유지된다. Then, the first scanning line (Xan) and the second scanning line of the first scanning line receives applying the selection pulse through the (Xbn) (Xan) and the second scanning line (Xbn) from a scanning line driver circuit of the organic light emitting diode display device each connected second transistor (TFT2), a third transistor (TFT3) and the fourth transistor (TFT4) is when both oFF and the data line (Ym), a first capacitor (C 1), and a second capacitor (C 2) and cut are connected with the source terminal of the first transistor is connected between the gate terminal is broken and the (TFT1), a first capacitor (C1) and second capacitor (C 2) respective one ends the first transistor (TFT1) of be so, the first capacitor (C 1) and a second capacitor of the first transistor, the voltage for one frame to the voltage stored in each of the (C 2) is kept constant. 이것으로 인해 제 1트랜지스터의 문턱전압과 휘도 정보에 대한 입력 전압이 합해진 전압으로 1프레임 동안 유기 발광 다이오드에 일정한 구동 전류가 흐르게 되는 것이다. Due to the voltage of the input voltage to the threshold voltage and the luminance information of the first transistor, which combined for one frame it is caused to flow a constant drive current to the organic light emitting diode.

도 4a는 도 3a에 따른 화소 회로의 구동을 설명하기 위한 파형도이고, 도 4b는 도 3b에 따른 화소 회로의 구동을 설명하기 위한 파형도이다. Figure 4a is a waveform diagram illustrating the operation of the pixel circuit according to Figure 3a, Figure 4b is a waveform diagram illustrating the operation of the pixel circuit according to Figure 3b.

도 4a를 참조하면, 도 3a와 같이 제 1 트랜지스터를 N-채널 트랜지스터로 구성하였을 경우의 화소 회로의 구동에서 변화되는 전압의 변화에 있어서, 기준 전압으로 초기화하는 구간(A)에서는, 제 1주사선(Xan) 및 제 2주사선(Xbn)으로부터는 온-선택 펄스가 전송되며, 데이터선(Ym)으로부터는 기준 전압이 전송되지만 접지로 하여도 좋으며, 이러한 기준 전압으로 각 프레임 시간 동안 유지됐던 각 노드의 전압을 초기화할 수 있다. Referring to Figure 4a, according to the change of the voltage is changed in the driving of a pixel circuit in case of configuring the first transistor as shown in Figure 3a by N- channel transistor, a portion (A) for initializing the reference voltage, a first scan line (Xan) and the come from the second scanning line (Xbn) - is transferred is selected pulse data line (Ym) from the voltage transmission, but the reference bonded to each other to the ground, each of which was maintained for each frame time in such a reference voltage node, the voltage can be initialized.

또한, 보정전압을 인가하는 구간(B)에서는, 제 1주사선(Xan)으로부터 온-선택 펄스 및 제 2주사선(Xbn)으로부터 오프-선택 펄스가 전송되며, 데이터선(Ym)으로부터는 보정전압(V 1 )이 전송된다. In addition, the interval (B) for applying a correction voltage, the first scanning line (Xan) came from-off from the selection pulse and the second scan line (Xbn)-selection pulse is transferred, the correction voltage from the data line (Ym) ( the V 1) is transmitted. 이때, 보정전압(V 1 )은 초기화 구간(A)의 기준전압보다는 높은 전위를 가져야 하고, 후술되는 휘도 전압 입력 구간(C)에서 휘도 정보에 따라 인가되는 입력전압(V 2 )의 최대 전위보다는 같거나 낮아야 한다. In this case, the correction voltage (V 1), rather than the maximum potential of the initial portion (A) based on the input voltage to have a potential higher than the voltage, which is applied according to the luminance information below the luminance voltage input interval (C) (V 2) of the the same or be lower. 또한, 보정전압(V 1 )의 전위는 입력전압(V 2 )에 따라 달라지거나 일정한 전위로 고정시켜도 좋다. In addition, the potential of the correction voltage (V 1) is good even when fixed at a constant potential or different depending on the input voltage (V 2). 또한, 이 구간(B)에서 제 1트랜지스터(TFT1)의 문턱전압이 제 1커패시터(C 1 )에 저장되게 된다. Further, it is to be the threshold voltage of the first transistor (TFT1) in this section (B) is stored in the first capacitor (C 1).

또한, 휘도 전입 입력 구간(C)에서는, 제 1주사선(Xan)으로부터 오프-선택 펄스 및 제 2주사선(Xbn)으로부터 온-선택 펄스가 전송되며, 데이터선(Ym)으로부터는 휘도 정보에 해당하는 입력전압(V 2 )이 전송된다. The luminance in the charged particle input section (C), the off from the first scanning line (Xan) - came from the selection pulse and the second scan line (Xbn) - is selected pulses are transmitted, corresponding to the brightness information from the data line (Ym) the input voltage (V 2) is transmitted. 이때, 제 2커패시터(C 2 )의 일단에 입력전압(V 2 )이 저장되며, 제 1커패시터(C 1 )에 저장된 문턱전압과 입력전압(V 2 )이 합해진 전압에 의해 전환된 구동 전류에 의해 유기 발광 다이오드가 구동되는 것이다. At this time, the second capacitor (C 2) once, and the input voltage (V 2) stored in the first capacitor in the drive current switch by a (C 1) the threshold voltage and the voltage of the input voltage (V 2) the combined stored in will by that the organic light emitting diode drive.

그리고, 휘도 유지 구간(D)에서는, 제 1주사선(Xan) 및 제 2주사선(Xbn)으로부터 오프-선택 펄스가 전송되어 데이터선(Ym)으로부터 어떤 전압도 인가 받을 수 없지만, 제 1커패시터(C 1 ) 및 제 2커패시터(C 2 ) 에 저장된 각각의 전압으로 인해 한 프레임 시간 동안 휘도가 유지되는 것이다. Then, the luminance sustain period (D) in, the off from the first scanning line (Xan) and the second scanning line (Xbn) - but select pulse is transmitted to receive from the data line (Ym) is any voltage, a first capacitor (C 1) and to which the second capacitor (C 2), the luminance is held in one frame due to the voltage stored in each.

도 4b를 참조하면, 도 3b와 같이 제 1 트랜지스터를 P-채널 트랜지스터로 구성하였을 경우의 화소 회로의 구동에서 변화되는 전압의 변화에 있어서, 기준 전압으로 초기화하는 구간(A)에서는, 제 1주사선(Xan) 및 제 2주사선(Xbn)으로부터는 온-선택 펄스가 전송되며, 데이터선(Ym)으로부터는 기준 전압이 기준 전원(Vdd)으로 하여도 좋으며, 이러한 기준 전압으로 각 프레임 시간 동안 유지됐던 각 노드의 전압을 초기화할 수 있다. Referring to Figure 4b, according to the change of the voltage is changed in the driving of a pixel circuit in case of configuring the first transistor as shown in Figure 3b to the P- channel transistor, a portion (A) for initializing the reference voltage, a first scan line (Xan), and the second from the scan line (Xbn) on-and-selection pulse is transmitted, bonded to each other to the data line (Ym) is a reference voltage is a reference voltage source (Vdd) from, which was held for each frame time in such a reference voltage It may initialize the voltage of each node.

또한, 보정전압(V 1 )을 인가하는 구간(B)에서는, 제 1주사선(Xan)으로부터 온-선택 펄스 및 제 2주사선(Xbn)으로부터 오프-선택 펄스가 전송되며, 데이터선(Ym)으로부터는 보정전압(V 1 )이 전송된다. In interval (B) for applying a correction voltage (V 1), a first scan line came from (Xan) - off from the selection pulse and the second scan line (Xbn) - is selected pulses are transmitted, from the data line (Ym) is a correction voltage (V 1) is transmitted. 이때, 보정전압(V 1 )은 초기화 구간(A)의 기준 전압보다는 낮은 전위를 가져야 하고, 후술되는 휘도 전압 입력구간(C)에서 휘도 정보에 따라 인가되는 입력전압(V 2 )의 최소 전위보다는 같거나 높아야 한다. In this case, the correction voltage (V 1) rather than the minimum potential in the setup period (A) based on the input voltage to have a potential lower than the voltage, which is applied according to the luminance information below the luminance voltage input interval (C) (V 2) of the the same or be higher. 여기서, 보정전압(V 1 )의 전위는 입력전압(V 2 )에 따라 달라지거나 일정한 전위로 고정시켜도 좋다. Here, the potential of the correction voltage (V 1) is good even when fixed at a constant potential or different depending on the input voltage (V 2). 이때, 이 구간(B)에서 제 1트랜지스터(TFT1)의 문턱전압이 제 1커패시터(C 1 )에 저장되게 된다. At this time, to be the threshold voltage of the first transistor (TFT1) in this section (B) is stored in the first capacitor (C 1).

또한, 휘도 전압 입력 구간(C)에서는, 제 1주사선(Xan)으로부터 오프-선택 펄스 및 제 2주사선(Xbn)으로부터 온-선택 펄스가 전송되며, 데이터선(Ym)으로부터는 휘도 정보에 해당하는 입력전압(V 2 )이 전송된다. The luminance in the voltage input interval (C), the off from the first scanning line (Xan) - came from the selection pulse and the second scan line (Xbn) - is selected pulses are transmitted, corresponding to the brightness information from the data line (Ym) the input voltage (V 2) is transmitted. 이때, 제 2커패시터(C 2 )의 일단에 입력전압(V 2 )이 저장되며, 제 1커패시터(C 1 )에 저장된 문턱전압과 데이터선으로부터 전송된 입력전압(V 2 )이 합해진 전압에 의해 전환된 구동 전류에 의해 유기 발광 다이오드가 구동되는 것이다. At this time, the second capacitor (C 2) once, and the input voltage (V 2) stored in the first capacitor by the (C 1) the threshold voltage and the input is summed voltage voltage (V 2) transmitted from the data lines stored in the to which the organic light emitting diode driven by a switch drive current.

그리고, 휘도 유지 구간(D)에서는, 제 1주사선(Xan) 및 제 2주사선(Xbn)으로부터 오프-선택 펄스가 전송되어 데이터선(Ym)으로부터 어떤 전압도 인가 받을 수 없지만, 제 1커패시터 및 제 2커패시터(C 2 ) 각각에 저장된 전압으로 인해 한 프레임 시간 동안 휘도가 유지되는 것이다. And, the luminance sustain period (D), the first scanning line (Xan) and the off from the second scanning line (Xbn) -, but is selected pulses are transmitted can be any voltage is from the data line (Ym) is a first capacitor and a second capacitor (C 2) will be due to the voltage stored in each of the luminance is maintained in one frame.

이와 같이, 본 발명에 따르면, 구동 전류의 최대값이 유기 발광 다이오드를 구동하는 제 1트랜지스터(TFT1)의 하부 임계값 내에서 이루어지도록 설정하고, 항상 제 1트랜지스터(TFT1)의 문턱 전압을 포함하여 구동 전류를 출력하기 때문에, 화소의 휘도를 균일하게 유지하는 것이 가능하고, 또한 복수의 화소들을 구비한 유기 발광 다이오드의 표시장치에 있어서는 화소들 각각의 제 1트랜지스터(TFT1)의 불균일한 문턱 전압들에 의해 전체 화상이 영향을 받지 않게 되는 것이다. In this way, according to the present invention, setting the maximum value of the drive current is to occur in the lower threshold of the first transistor (TFT1) for driving the organic light emitting diode, and to always include the threshold voltage of the first transistor (TFT1) since the output a drive current, it is possible to maintain the luminance of the pixel is made uniform, and further the non-uniform threshold voltage of the pixel of each of the first transistor (TFT1) in a display device of an organic light emitting diode having a plurality of pixels to all the picture which will not be affected by. 또한, 구동 전류가 박막 트랜지스터의 선형 또는 포화 영역의 전류가 아닌 하부 임계 전류이므로, 전계 효과 이동도(Field effect mobility)의 편차에 의해서도 전체 화상이 영향을 받지 않게 되는 것이다. Further, because the drive current to the lower threshold current than the current of the linear or the saturation region of the TFT, it is to protect against all the picture affected by the variation in the electric field effect mobility (Field effect mobility).

상술한 바와 같이, 본 발명에 따른 화소 회로에 의하면: 능동 소자인 다결정 실리콘 박막 트랜지스터의 불균일한 문턱 전압을 포함하여 구동전류를 발생시키기 때문에 발광 소자의 휘도를 균일하게 할 수 있다. As described above, according to the pixel circuit according to the invention: it is possible to equalize the luminance of the light emitting device because of including the non-uniform threshold voltage of the active element, the polysilicon thin film transistor to produce a drive current.

또한, 유기 발광 다이오드의 구동전류가 박막 트랜지스터의 하부 임계 전류이므로 불균일한 전계 효과 이동도에 영향을 받지 않는 효과도 있다. In addition, the effect of the driving current of the organic light emitting diode that is not affected by the electric field effect mobility of a non-uniform because the lower the threshold current of the TFT.

또한, 이러한 화소 회로를 이용하는 본 발명에 따른 유기 발광 다이오드 표시장치에 의하면: 각 화소마다의 유기 발광 다이오드에 원하는 전류가 흐르도록 제어하기 때문에 디스플레이 산업의 고정세화에도 고품질의 화상을 제공할 수 있다. Further, according to the pixel circuit the organic light emitting diode according to the present invention using the display device: the organic light-emitting diodes for each pixel because the control so that a desired current flows in the high-resolution display industry it is possible to provide a high-quality image.

본 발명은 상기 실시 예에만 한정되지 않으며, 본 발명의 기술적 사상 내에서 당 분야에서 통상의 지식을 가진 자에 의해 많은 변형이 가능함은 명백하다. The present invention is not limited to the above embodiments, many modifications by one of ordinary skill in the art within the technical concept in the present invention is obvious.

Claims (20)

  1. 주사선 구동회로에서 온-오프되는 선택 펄스를 인가 받는 제 1주사선 및 제 2주사선과, 데이터선 구동회로에서 출력되는 전압을 인가 받아 전송하는 데이터선의 교차부에 배치되고, 구동 전류에 의해 발광하는 유기 발광 다이오드를 구동하는 화소 회로에 있어서, From a scanning line driver circuit - it is arranged at the intersections of data lines for transmitting received application of a voltage output from a receiving applying the selection is turned off pulse the first scan lines and second scan lines and the data line driving circuit, an organic emitting light by the drive current in the pixel circuit for driving a light-emitting diode,
    상기 데이터선을 통해서 전송된 전압을 인가받고 상기 유기 발광 다이오드에 구동 전류를 출력하는 제 1트랜지스터와; Receiving a voltage transmitted through the data line is applied to the first transistor for outputting a driving current to the organic light emitting diode;
    상기 제 1주사선을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 상기 데이터선으로부터 전송된 전압을 인가 받아 상기 제 1트랜지스터의 게이트 단자로 출력하는 제 2트랜지스터와; Through the first scan line is received on the selection pulse - when off, is received on a voltage transmitted from the data line to the second transistor outputting a gate terminal of the first transistor;
    상기 제 2트랜지스터로부터 출력되는 전압을 인가 받은 상기 제 1트랜지스터의 게이트 단자와 소스 단자간의 전압차를 저장하기 위한 제 1커패시터와; A first capacitor for storing the voltage difference between the first gate terminal and the source terminal of the transistor receives application of a voltage outputted from the second transistor;
    상기 제 1주사선을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 상기 제 1커패시터와 상기 제 1트랜지스터의 소스 단자 사이를 연결하는 제 3트랜지스터와; Through the first scan line is received on the selection pulse - when turned off, turned on and the third transistor coupled between the first capacitor and the source terminal of the first transistor;
    상기 제 2주사선을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 상기 데이터선으로부터 전송된 전압을 인가 받아 외부로 출력하는 제 4트랜지스터와; On the second scanning line is received on the selection pulse - when turned off, turned on and the fourth transistor for receiving a voltage applied to the transfer through the data line output to the outside;
    상기 제 4트랜지스터로부터 출력되는 전압을 저장하는 제 2커패시터를 구비하는 것을 특징으로 하는 화소 회로. A pixel circuit comprising: a second capacitor for storing a voltage output from the fourth transistor.
  2. 제 1항에 있어서, 상기 각각의 트랜지스터들은, 게이트, 소스, 및 드레인 단자로 이루어지며, The method of claim 1, wherein each of transistors composed of a gate, a source, and a drain terminal,
    상기 제 1트랜지스터는 게이트 단자가 상기 제 2트랜지스터의 단자와 연결되어 있고 소스 단자가 상기 유기 발광 다이오드의 일단과 연결되고 드레인 단자는 일정 전원에 연결되며, 상기 제 2트랜지스터는 게이트 단자가 상기 제 1주사선에 연결되고, 소스 단자 및 드레인 단자가 상기 제 1트랜지스터의 게이트 단자와 상기 데이터선을 연결하고, 상기 제 3트랜지스터는 게이트 단자가 상기 제 1주사선에 연결되고, 소스 단자 및 드레인 단자는 상기 제 4트랜지스터와 상기 1트랜지스터를 연결하며, 상기 제 4트랜지스터는 게이트 단자가 상기 제 2주사선에 연결되고, 소스 단자 및 드레인 단자가 상기 데이터선과 상기 제 3트랜지스터를 연결하고, 상기 제 1커패시터는 일단이 상기 제 1트랜지스터의 게이트 단자에 접속되고 타단이 상기 제 3트랜지스터와 연 The first transistor has a gate terminal is connected to the terminal of the second transistor and is connected to one end the source terminal of the organic light emitting diode drain terminal is connected to a predetermined power, the second transistor has a gate terminal of the first connected to the scanning line and, a source terminal and a drain terminal connected to the gate terminal and the data line of the first transistor and the third transistor has a gate terminal connected to the first scan line, a source terminal and the drain terminal is the first fourth transistor and connects said first transistor, said fourth transistor has a gate terminal coupled to the second scanning line, and the source terminal and the drain terminal connected to the third transistor and the data line, the first capacitor has one end connected to the gate terminal of the first transistor and the other end is open and the third transistor 되고, 상기 제 2커패시터는 일단이 상기 제 4트랜지스터와 연결되며 타단은 일정 전위를 갖는 단자에 접속되는 것을 특징으로 하는 화소 회로. And, the second capacitor has one end being connected to the other end of the fourth transistor pixel circuit for being connected to a terminal having a fixed potential.
  3. 제 2항에 있어서, 상기 제 1주사선 및 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 1주사선 및 상기 제 2주사선에 각각 연결된 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터를 온으로 하고 상기 데이터선으로부터 기준 전압을 인가 받아 상기 제 1트랜지스터를 상기 기준 전압으로 초기화하는 초기화 단계, 상기 제 1주사선을 통하여 선택 펄스를 인가 받아 상기 제 2트랜지스터 및 상기 제 3트랜지스터를 온으로 하고 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 4트랜지스터는 오프로 하고 상기 데이터선으로부터 보정 전압을 인가 받아 상기 보정 전압으로 상기 제 1트랜지스터의 게이트 단자와 소스 단자간의 전압차를 상기 제 1커패시터에 저장하는 보정 단계, 상기 제 1주사선을 통하여 선택 펄스를 인가 받 The method of claim 2, wherein the first scanning line and receives applying the selection pulse through the second scan line of the first scanning line and the second the associated respectively to the second scan line a second transistor, the third transistor and turning on the fourth transistor in the initialization step, turning on the second transistor and the third transistor is receiving the selection pulses through the first scan line to receive a voltage is applied to the reference through the data line initializing the first transistor with the reference voltage and the the application receives the selection pulse through the second scan line and the fourth transistor is turned off in the first capacitor a voltage difference between the gate terminal and the source terminal of the first transistor in the compensating voltage accept applying a correction voltage from the data line applying the selection pulse correction step of storing, via the first scan line receive 상기 제 2트랜지스터 및 상기 제 3트랜지스터를 오프로 하고 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 4트랜지스터는 온으로 하고 상기 데이터선으로부터 휘도 정보에 해당되는 입력 전압을 인가 받아 상기 제 2커패시터에 저장하고 상기 제 1커패시터에 저장된 상기 전압차와 상기 입력 전압을 합하여 상기 제 1트랜지스터의 게이트 단자에 입력하는 휘도 전압 입력 단계, 및 상기 제 1주사선 및 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 1주사선 및 상기 제 2주사선에 각각 연결된 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터를 오프로 하고 상기 제 1커패시터 및 상기 제 2커패시터에 저장된 각각의 전압이 합해진 전압으로 1프레임 동안 상기 유기 발광 다이오드에 일정한 구동 전류가 흐르도록 하는 The second transistor and the second capacitor accepts applied to the third selection pulse and the transistor to the OFF through the second scan line and the fourth transistor is turned on and is receiving an input voltage corresponding to the brightness information from the data line storing the said voltage difference and sum the input voltage luminance voltage input step of inputting to the gate terminal of the first transistor, and the first scan line and the receiving applying the selection pulse through the second scan line stored in the first capacitor the first scan line, and wherein the said first connected respectively to the second scanning line second transistor, the third transistor and the fourth above, and a transistor to an off the first capacitor and the second individual voltage is one frame summed voltage stored in the capacitor while to a certain driving current to the organic light emitting diode to flow 휘도 유지 단계로 구동되는 것을 특징으로 하는 화소 회로. The pixel circuit characterized in that the driving with a brightness maintenance phase.
  4. 제 3항에 있어서, 상기 보정 전압은 상기 기준 전압과 상기 입력 전압 사이의 전위를 갖는 것을 특징으로 하는 화소 회로. The method of claim 3, wherein said correction voltage is a pixel circuit comprising the electric potential between the reference voltage and the input voltage.
  5. 제 3항에 있어서, 상기 보정 전압은 상기 입력 전압과 같은 전위를 갖는 것을 특징으로 하는 화소 회로. The method of claim 3, wherein said correction voltage is a pixel circuit comprising the same potential as the input voltage.
  6. 제 1항에 있어서, 상기 제 1트랜지스터는 N-채널 다결정 실리콘 박막 트랜지스터이고, 상기 제 1트랜지스터의 소스 단자를 상기 유기 발광 다이오드의 애노드에 접속하는 것을 특징으로 하는 화소 회로. The method of claim 1, wherein the first transistor is an N- channel polycrystalline silicon thin film transistor, a pixel circuit, characterized in that for connecting the source terminal of the first transistor to the anode of the organic light emitting diode.
  7. 제 1항에 있어서, 상기 제 1트랜지스터는 P-채널 다결정 실리콘 박막 트랜지스터이고, 상기 제 1트랜지스터의 소스 단자를 상기 유기 발광 다이오드의 캐소드에 접속하는 것을 특징으로 하는 화소 회로. The method of claim 1, wherein the first transistor is a P- channel polycrystalline silicon thin film transistor, a pixel circuit, characterized in that for connecting the source terminal of the first transistor to the cathode of the organic light emitting diode.
  8. 제 1항에 있어서, 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터는, P-채널 다결정 실리콘 박막 트랜지스터인 것을 특징으로 하는 화소 회로. The method of claim 1, wherein the second transistor, the third transistor and the fourth transistor, the pixel circuit characterized in that the P- channel polysilicon thin film transistor.
  9. 제 1항에 있어서, 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터는, N-채널 다결정 실리콘 박막 트랜지스터인 것을 특징으로 하는 화소 회로. The method of claim 1, wherein the second transistor, the third transistor and the fourth transistor, the pixel circuit characterized in that the N- channel polysilicon thin film transistor.
  10. 제 1항에 있어서, 상기 유기 발광 다이오드를 구동하는 상기 구동 전류값은 상기 제 1트랜지스터의 하부 임계 전류값인 것을 특징으로 하는 화소 회로. The method of claim 1, wherein the drive current for driving the organic light emitting diode is a pixel circuit, characterized in that the lower critical current value of the first transistor.
  11. 복수의 제 1 및 제 2주사선에 순차적으로 선택 펄스를 인가하는 주사선 구동회로, 복수의 데이터선에 출력되는 정보에 해당하는 전압을 전송하는 데이터선 구동 회로와, 제 1 및 제 2주사선들과 데이터선들이 교차하는 지점에 배치되는 각각의 화소들과, 각각의 상기 화소의 유기 발광 다이오드들을 구동시키는 화소 회로를 포함하는 유기 발광 다이오드 표시장치에 있어서, A plurality of first and a scanning line driver circuit for applying a selection pulse sequentially to the second scan line, the data line driving circuit that transmits a voltage corresponding to information that is output to the plurality of data lines, the first and second scan lines and the data in the OLED display including a pixel circuit for driving the lines of the organic light emitting diode of each pixel and each of the pixel disposed at the intersection of,
    상기 화소 회로는: 상기 데이터선을 통해서 전송된 전압을 인가 받고 상기 유기 발광 다이오드에 구동 전류를 출력하는 제 1트랜지스터와; The pixel circuit includes: a first transistor for receiving a voltage applied to the transfer through the data line outputs a driving current to the organic light emitting diode;
    상기 제 1주사선을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 상기 데이터선으로부터 전송된 전압을 인가 받아 상기 제 1트랜지스터의 게이트 단자로 출력하는 제 2트랜지스터와; Through the first scan line is received on the selection pulse - when off, is received on a voltage transmitted from the data line to the second transistor outputting a gate terminal of the first transistor;
    상기 제 2트랜지스터로부터 출력되는 전압을 인가 받은 상기 제 1트랜지스터의 게이트 단자와 소스 단자간의 전압차를 저장하기 위한 제 1커패시터와; A first capacitor for storing the voltage difference between the first gate terminal and the source terminal of the transistor receives application of a voltage outputted from the second transistor;
    상기 제 1주사선을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면 상기 제 1커패시터와 상기 제 1트랜지스터의 소스 단자 사이를 연결하는 제 3트랜지스터와; Through the first scan line is received on the selection pulse - when turned off, turned on and the third transistor coupled between the first capacitor and the source terminal of the first transistor;
    상기 제 2주사선을 통해 상기 선택 펄스를 인가 받아 온-오프되고, 온되면상기 데이터선으로부터 전송된 전압을 인가 받아 외부로 출력하는 제 4트랜지스터와; On the second scanning line is received on the selection pulse - when turned off, turned on and the fourth transistor for receiving a voltage applied to the transfer through the data line output to the outside;
    상기 제 4트랜지스터로부터 출력되는 전압을 저장하는 제 2커패시터를 구비하는 것을 특징으로 하는 유기 발광 다이오드 표시장치. An organic light emitting diode display device comprising: a second capacitor for storing a voltage output from the fourth transistor.
  12. 제 11항에 있어서, 상기 화소 회로는; 12. The method of claim 11, wherein the pixel circuit; 상기 각각의 트랜지스터들이 게이트, 소스, 및 드레인 단자로 이루어지며, Each of said transistors are composed of a gate, a source, and a drain terminal,
    상기 제 1트랜지스터는 게이트 단자가 상기 제 2트랜지스터의 단자와 연결되어 있고 소스 단자가 상기 유기 발광 다이오드의 일단과 연결되고 드레인 단자는 일정 전원과 연결되며, 상기 제 2트랜지스터는 게이트 단자가 상기 제 1주사선에 연결되고, 소스 단자 및 드레인 단자가 상기 제 1트랜지스터의 게이트 단자와 상기 데이터선을 연결하고, 상기 제 3트랜지스터는 게이트 단자가 상기 제 1주사선에 연결되고, 소스 단자 및 드레인 단자는 상기 제 4트랜지스터와 상기 1트랜지스터를 연결하며, 상기 제 4트랜지스터는 게이트 단자가 상기 제 2주사선에 연결되고, 소스 단자 및 드레인 단자가 상기 데이터선과 상기 제 3트랜지스터를 연결하고, 상기 제 1커패시터는 일단이 상기 제 1트랜지스터의 게이트 단자에 접속되고 타단이 상기 제 3트랜지스터와 연 The first transistor has a gate terminal is connected to the terminal of the second transistor and is connected to one end the source terminal of the organic light emitting diode drain terminal is connected to the predetermined power, the second transistor has a gate terminal of the first connected to the scanning line and, a source terminal and a drain terminal connected to the gate terminal and the data line of the first transistor and the third transistor has a gate terminal connected to the first scan line, a source terminal and the drain terminal is the first fourth transistor and connects said first transistor, said fourth transistor has a gate terminal coupled to the second scanning line, and the source terminal and the drain terminal connected to the third transistor and the data line, the first capacitor has one end connected to the gate terminal of the first transistor and the other end is open and the third transistor 되고, 상기 제 2커패시터는 일단이 상기 제 4트랜지스터와 연결되며 타단은 일정 전위를 갖는 단자에 접속되는 것을 특징으로 하는 유기 발광 다이오드 표시장치. And, the second capacitor has one end being connected to the other end of the fourth transistor is an organic light emitting diode display device, characterized in that connected to the terminals having a certain potential.
  13. 제 12항에 있어서, 상기 화소 회로는; The method of claim 12, wherein the pixel circuit; 상기 제 1주사선 및 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 1주사선 및 상기 제 2주사선에 각각 연결된 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터를 온으로 하고 상기 데이터선으로부터 기준 전압을 인가 받아 상기 제 1트랜지스터를 상기 기준 전압으로 초기화하는 초기화 단계, 상기 제 1주사선을 통하여 선택 펄스를 인가 받아 상기 제 2트랜지스터 및 상기 제 3트랜지스터를 온으로 하고 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 4트랜지스터는 오프로 하고 상기 데이터선으로부터 보정 전압을 인가 받아 상기 보정 전압으로 상기 제 1트랜지스터의 게이트 단자와 소스 단자간의 전압차를 상기 제 1커패시터에 저장하는 보정 단계, 상기 제 1주사선을 통하여 선택 펄스를 인가 받아 상기 제 2트랜 Said first scanning line and receives applying the selection pulse through the second scan line of the first scan line and from the second transistor, the third transistor and said data line to said fourth transistor is turned on, respectively connected to the second scan line applying a reference voltage received is received a selection pulse to the first transistor through the initialization step, the first scanning line to reset to the reference voltage and the second transistor and the third transistor is turned on selected via the second scan line correction step for applying a pulse received is stored in the fourth transistor is turned off the first capacitor to a voltage difference between the gate terminal and the source terminal of the first transistor in the compensating voltage accept applying a correction voltage from the data line, and the applying a select pulse through a first scanning line receiving the second transfection 스터 및 상기 제 3트랜지스터를 오프로 하고 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 4트랜지스터는 온으로 하고 상기 데이터선으로부터 휘도 정보에 해당되는 입력 전압을 인가 받아 상기 제 2커패시터에 저장하고 상기 제 1커패시터에 저장된 상기 전압차와 상기 입력 전압을 합하여 상기 제 1트랜지스터의 게이트 단자에 입력하는 휘도 전압 입력 단계, 및 상기 제 1주사선 및 상기 제 2주사선을 통하여 선택 펄스를 인가 받아 상기 제 1주사선 및 상기 제 2주사선에 각각 연결된 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터를 오프로 하고 상기 제 1커패시터 및 상기 제 2커패시터에 저장된 각각의 전압이 합해진 전압으로 1프레임 동안 상기 유기 발광 다이오드에 일정한 구동 전류가 흐르도록 하는 휘도유지 단계로 Master and above and the third transistor in the off take applying the selection pulse through the second scanning line of the fourth transistor receives as one applies the input voltage corresponding to the brightness information from the data lines stored in the second capacitor, and luminance voltage input step of combining the voltage difference between the input voltage stored in the first capacitor in the gate terminal of the first transistor, and the first scan line and is received a selection pulse through the second scan line of the first the scanning line and each connected to the second scan line a second transistor, the third transistor and the fourth and the transistor off the first capacitor and the organic during the first, respectively a first frame with the combined voltage the voltage stored in the second capacitor a light emitting diode with a brightness step of maintaining a constant drive current to flow 구동되는 것을 특징으로 하는 유기 발광 다이오드 표시장치. The organic light emitting diode display device, characterized in that driven.
  14. 제 13항에 있어서, 상기 보정 전압은 상기 기준 전압과 상기 입력 전압 사이의 전위를 갖는 것을 특징으로 하는 유기 발광 다이오드 표시장치. The method of claim 13, wherein the correction voltage is an organic light emitting diode display device comprising the electric potential between the reference voltage and the input voltage.
  15. 제 13항에 있어서, 상기 보정 전압은 상기 입력 전압과 같은 전위를 갖는 것을 특징으로 하는 유기 발광 다이오드 표시장치. The method of claim 13, wherein the correction voltage is an organic light emitting diode display device comprising the same potential as the input voltage.
  16. 제 11항에 있어서, 상기 제 1트랜지스터는 N-채널 다결정 실리콘 박막 트랜지스터이고, 상기 제 1트랜지스터의 소스 단자를 상기 유기 발광 다이오드의 애노드에 접속하는 것을 특징으로 하는 유기 발광 다이오드 표시장치. The method of claim 11, wherein the first transistor is N- channel polysilicon thin film transistor and the organic light emitting diode display device, characterized in that for connecting the source terminal of the first transistor to the anode of the organic light emitting diode.
  17. 제 11항에 있어서, 상기 제 1트랜지스터는 P-채널 다결정 실리콘 박막 트랜지스터이고, 상기 제 1트랜지스터의 소스 단자를 상기 유기 발광 다이오드의 캐소드에 접속하는 것을 특징으로 하는 유기 발광 다이오드 표시장치. The method of claim 11, wherein the first transistor includes an organic light emitting diode display device, characterized in that for connecting a P- channel polycrystalline silicon thin film transistor, the source terminal of the first transistor to the cathode of the organic light emitting diode.
  18. 제 11항에 있어서, 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터는, P-채널 다결정 실리콘 박막 트랜지스터인 것을 특징으로 하는 유기 발광 다이오드 표시장치. The method of claim 11, wherein the second transistor, the third transistor and the fourth transistor, the organic light emitting diode display device, characterized in that P- channel polysilicon thin film transistor.
  19. 제 11항에 있어서, 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터는, N-채널 다결정 실리콘 박막 트랜지스터인 것을 특징으로 하는 유기 발광 다이오드 표시장치. The method of claim 11, wherein the second transistor, the third transistor and the fourth transistor is an organic light emitting diode display device, characterized in that, N- channel polysilicon thin film transistor.
  20. 제 11항에 있어서, 상기 유기 발광 다이오드를 구동하는 상기 구동 전류값은 상기 제 1트랜지스터의 하부 임계 전류값인 것을 특징으로 하는 유기 발광 다이오드 표시장치. 12. The method of claim 11, wherein the drive current for driving the organic light emitting diode OLED display device, characterized in that the lower critical current value of the first transistor.
KR20020020378A 2002-04-15 2002-04-15 Pixel circuit and Organic Light Eitting Dode display using the same KR100452114B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20020020378A KR100452114B1 (en) 2002-04-15 2002-04-15 Pixel circuit and Organic Light Eitting Dode display using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20020020378A KR100452114B1 (en) 2002-04-15 2002-04-15 Pixel circuit and Organic Light Eitting Dode display using the same

Publications (2)

Publication Number Publication Date
KR20030081919A true KR20030081919A (en) 2003-10-22
KR100452114B1 KR100452114B1 (en) 2004-10-12

Family

ID=32378993

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20020020378A KR100452114B1 (en) 2002-04-15 2002-04-15 Pixel circuit and Organic Light Eitting Dode display using the same

Country Status (1)

Country Link
KR (1) KR100452114B1 (en)

Cited By (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100599772B1 (en) * 2004-05-25 2006-07-13 삼성에스디아이 주식회사 Organic electro luminescent display panel
KR100670333B1 (en) * 2005-05-02 2007-01-16 삼성에스디아이 주식회사 An organic light emitting display device
KR100674243B1 (en) * 2005-09-07 2007-01-25 비오이 하이디스 테크놀로지 주식회사 Organic electro luminescence display device
KR100719663B1 (en) * 2005-04-28 2007-05-17 삼성에스디아이 주식회사 Pixel and Light Emitting Display Using the same
KR100738868B1 (en) * 2006-06-21 2007-07-06 전동수 Conching device with improved housing
KR100738858B1 (en) * 2006-06-21 2007-07-06 전동수 Conching device with improved mill
KR100815756B1 (en) * 2006-11-14 2008-03-20 삼성에스디아이 주식회사 Pixel, organic light emitting display device and driving method thereof
KR100821041B1 (en) * 2006-12-19 2008-04-08 삼성에스디아이 주식회사 Organic light emitting display device and driving method thereof
KR100844770B1 (en) * 2006-12-19 2008-07-07 삼성에스디아이 주식회사 Pixel, Organic Light Emitting Display Device and Driving Method Thereof
KR100865396B1 (en) * 2007-03-02 2008-10-24 삼성에스디아이 주식회사 Organic light emitting display
KR100873074B1 (en) * 2007-03-02 2008-12-09 삼성모바일디스플레이주식회사 Pixel, Organic Light Emitting Display Device and Driving Method Thereof
KR100902221B1 (en) * 2008-01-28 2009-06-11 삼성모바일디스플레이주식회사 Pixel and organic light emitting display using the same
KR100911969B1 (en) * 2007-12-06 2009-08-13 삼성모바일디스플레이주식회사 Pixel and Organic Light Emitting Display Device
US7688292B2 (en) 2005-03-16 2010-03-30 Samsung Electronics Co., Ltd. Organic light emitting diode display device and driving method thereof
KR100968252B1 (en) * 2002-11-06 2010-07-06 치메이 이노럭스 코포레이션 Method for sensing a light emissive element in an active matrix display pixel cell, an active matrix display device and a pixel cell in the active matrix display device
KR101053863B1 (en) * 2004-06-10 2011-08-03 엘지디스플레이 주식회사 Voltage Compensation Driven Active Matrix Organic Light Emitting Display
KR101056317B1 (en) * 2009-04-02 2011-08-11 삼성모바일디스플레이주식회사 Pixel and organic light emitting display device using same
US8054258B2 (en) 2006-11-14 2011-11-08 Samsung Mobile Display Co., Ltd. Pixel, organic light emitting display device and driving method thereof
US8194012B2 (en) 2008-03-10 2012-06-05 Samsung Mobile Display Co.,Ltd. Pixel and organic light emitting display using the same
US8310417B2 (en) 2008-03-10 2012-11-13 Samsung Display Co., Ltd. Pixel and organic light emitting display using the same
KR101240658B1 (en) * 2012-01-13 2013-03-11 재단법인서울대학교산학협력재단 Display device and driving method thereof
US8441421B2 (en) 2010-07-20 2013-05-14 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same
US8619006B2 (en) 2004-11-15 2013-12-31 Samsung Display Co., Ltd. Display device and driving method thereof
CN105185300A (en) * 2015-08-03 2015-12-23 深圳市华星光电技术有限公司 Amoled pixel driving circuit and pixel driving method

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI460705B (en) 2012-09-17 2014-11-11 Innocom Tech Shenzhen Co Ltd Display device and light adjusting method thereof
CN103680391B (en) * 2012-09-17 2016-01-13 群康科技(深圳)有限公司 Display device and light-dimming method thereof

Cited By (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100968252B1 (en) * 2002-11-06 2010-07-06 치메이 이노럭스 코포레이션 Method for sensing a light emissive element in an active matrix display pixel cell, an active matrix display device and a pixel cell in the active matrix display device
KR100599772B1 (en) * 2004-05-25 2006-07-13 삼성에스디아이 주식회사 Organic electro luminescent display panel
KR101053863B1 (en) * 2004-06-10 2011-08-03 엘지디스플레이 주식회사 Voltage Compensation Driven Active Matrix Organic Light Emitting Display
US8619006B2 (en) 2004-11-15 2013-12-31 Samsung Display Co., Ltd. Display device and driving method thereof
US7688292B2 (en) 2005-03-16 2010-03-30 Samsung Electronics Co., Ltd. Organic light emitting diode display device and driving method thereof
KR100719663B1 (en) * 2005-04-28 2007-05-17 삼성에스디아이 주식회사 Pixel and Light Emitting Display Using the same
KR100670333B1 (en) * 2005-05-02 2007-01-16 삼성에스디아이 주식회사 An organic light emitting display device
KR100674243B1 (en) * 2005-09-07 2007-01-25 비오이 하이디스 테크놀로지 주식회사 Organic electro luminescence display device
KR100738858B1 (en) * 2006-06-21 2007-07-06 전동수 Conching device with improved mill
KR100738868B1 (en) * 2006-06-21 2007-07-06 전동수 Conching device with improved housing
US8054258B2 (en) 2006-11-14 2011-11-08 Samsung Mobile Display Co., Ltd. Pixel, organic light emitting display device and driving method thereof
KR100815756B1 (en) * 2006-11-14 2008-03-20 삼성에스디아이 주식회사 Pixel, organic light emitting display device and driving method thereof
KR100844770B1 (en) * 2006-12-19 2008-07-07 삼성에스디아이 주식회사 Pixel, Organic Light Emitting Display Device and Driving Method Thereof
KR100821041B1 (en) * 2006-12-19 2008-04-08 삼성에스디아이 주식회사 Organic light emitting display device and driving method thereof
US8120556B2 (en) 2007-03-02 2012-02-21 Samsung Mobile Display Co., Ltd. Organic light emitting display having longer life span
KR100865396B1 (en) * 2007-03-02 2008-10-24 삼성에스디아이 주식회사 Organic light emitting display
KR100873074B1 (en) * 2007-03-02 2008-12-09 삼성모바일디스플레이주식회사 Pixel, Organic Light Emitting Display Device and Driving Method Thereof
US8111218B2 (en) 2007-03-02 2012-02-07 Samsung Mobile Display Co., Ltd. Pixel, organic light emitting display using the same, and driving method thereof
US8482495B2 (en) 2007-12-06 2013-07-09 Samsung Display Co., Ltd. Pixel and organic light emitting display having a compensation unit
KR100911969B1 (en) * 2007-12-06 2009-08-13 삼성모바일디스플레이주식회사 Pixel and Organic Light Emitting Display Device
KR100902221B1 (en) * 2008-01-28 2009-06-11 삼성모바일디스플레이주식회사 Pixel and organic light emitting display using the same
US8310417B2 (en) 2008-03-10 2012-11-13 Samsung Display Co., Ltd. Pixel and organic light emitting display using the same
US8194012B2 (en) 2008-03-10 2012-06-05 Samsung Mobile Display Co.,Ltd. Pixel and organic light emitting display using the same
KR101056317B1 (en) * 2009-04-02 2011-08-11 삼성모바일디스플레이주식회사 Pixel and organic light emitting display device using same
US8599114B2 (en) 2009-04-02 2013-12-03 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same
US8441421B2 (en) 2010-07-20 2013-05-14 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same
KR101240658B1 (en) * 2012-01-13 2013-03-11 재단법인서울대학교산학협력재단 Display device and driving method thereof
CN105185300A (en) * 2015-08-03 2015-12-23 深圳市华星光电技术有限公司 Amoled pixel driving circuit and pixel driving method
WO2017020360A1 (en) * 2015-08-03 2017-02-09 深圳市华星光电技术有限公司 Amoled pixel driving circuit and pixel driving method

Also Published As

Publication number Publication date
KR100452114B1 (en) 2004-10-12

Similar Documents

Publication Publication Date Title
KR100476368B1 (en) Data driving apparatus and method of organic electro-luminescence display panel
DE69833257T2 (en) Display device
KR100570164B1 (en) Electronic circuit and driving method thereof, electrooptic apparatus and driving method thereof, and electronic equipment
US7071932B2 (en) Data voltage current drive amoled pixel circuit
CN100461246C (en) Pixel circuit and light emitting display comprising the same
DE102006057537B4 (en) OLED display device and driving method
US7417608B2 (en) Organic light emitting diode display and operating method of driving the same
EP1846909B1 (en) A voltage programmed pixel circuit, display system and driving method thereof
CN100380423C (en) Organic electroluminescent display and driving method thereof
CN1326108C (en) Luminous display device, luminous display board and driving method thereof
KR100610549B1 (en) Active matrix light emitting diode pixel structure and its driving method
CN1174352C (en) Active matrix type display, organic electroluminescent display and its driving method
JP4289311B2 (en) Pixel circuit, pixel circuit driving method, and display device
KR100584796B1 (en) Display device
KR100450761B1 (en) Active matrix organic light emission diode display panel circuit
US7999800B2 (en) Display device for partial display
KR100732828B1 (en) Pixel and Organic Light Emitting Display Using the same
KR100570165B1 (en) Electronic circuit and driving method of the same, electrooptical device and electronic apparatus
US6806857B2 (en) Display device
JP5078236B2 (en) Display device and driving method thereof
KR100544092B1 (en) Display device and its driving method
KR100411556B1 (en) Display device and driving method thereof
EP1333422B1 (en) Active matrix display
CN1313997C (en) Organic field luminous display device, display panel and its driving method
EP1034530B1 (en) Active matrix electroluminescent display devices

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080905

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee