KR20030049362A - 반도체 소자의 트랜지스터 제조 방법 - Google Patents
반도체 소자의 트랜지스터 제조 방법 Download PDFInfo
- Publication number
- KR20030049362A KR20030049362A KR1020010079553A KR20010079553A KR20030049362A KR 20030049362 A KR20030049362 A KR 20030049362A KR 1020010079553 A KR1020010079553 A KR 1020010079553A KR 20010079553 A KR20010079553 A KR 20010079553A KR 20030049362 A KR20030049362 A KR 20030049362A
- Authority
- KR
- South Korea
- Prior art keywords
- ion implantation
- layer
- polysilicon layer
- forming
- spacer
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 26
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 16
- 238000000034 method Methods 0.000 claims abstract description 57
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 37
- 229920005591 polysilicon Polymers 0.000 claims abstract description 37
- 125000006850 spacer group Chemical group 0.000 claims abstract description 27
- 239000000758 substrate Substances 0.000 claims abstract description 11
- 238000000059 patterning Methods 0.000 claims abstract description 5
- 238000005468 ion implantation Methods 0.000 claims description 76
- 238000010438 heat treatment Methods 0.000 claims description 24
- 150000004767 nitrides Chemical class 0.000 claims description 18
- 239000012535 impurity Substances 0.000 claims description 16
- 230000004913 activation Effects 0.000 claims description 13
- 238000005530 etching Methods 0.000 claims description 9
- 238000009413 insulation Methods 0.000 claims description 4
- 238000005229 chemical vapour deposition Methods 0.000 claims description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 2
- 229910017052 cobalt Inorganic materials 0.000 claims description 2
- 239000010941 cobalt Substances 0.000 claims description 2
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims description 2
- 230000003647 oxidation Effects 0.000 claims description 2
- 238000007254 oxidation reaction Methods 0.000 claims description 2
- 239000010936 titanium Substances 0.000 claims description 2
- 229910052719 titanium Inorganic materials 0.000 claims description 2
- 150000002500 ions Chemical class 0.000 abstract 3
- 239000002019 doping agent Substances 0.000 abstract 1
- 230000000694 effects Effects 0.000 description 8
- 238000002955 isolation Methods 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- 235000014653 Carica parviflora Nutrition 0.000 description 1
- 241000243321 Cnidaria Species 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000011259 mixed solution Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66575—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
- H01L29/6659—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7833—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
Description
Claims (13)
- 반도체 기판 상에 게이트 산화막 및 폴리실리콘층을 순차적으로 형성한 후 패터닝하는 단계와,상기 폴리실리콘층의 측벽에 희생 절연막 스페이서를 형성하는 단계와,상기 폴리실리콘층 및 상기 희생 절연막 스페이서를 이온 주입 마스크로 고농도 이용한 이온 주입 공정으로 고농도 이온주입층을 형성하는 단계와,상기 희생 절연막 스페이서를 제거하는 단계와,상기 폴리실리콘층을 이온 주입 마스크로 이용한 저농도 이온 주입 공정으로 저농도의 LDD 이온주입층을 형성하여 상기 고농도 이온주입층 및 상기 LDD 이온주입층으로 이루어진 소오스/드레인이 형성되는 단계와,상기 폴리실리콘층의 측벽에 절연막 스페이서를 형성하는 단계로 이루어지는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 1 항에 있어서,상기 폴리실리콘층을 패터닝한 후에 산화 공정을 통해 상기 폴리실리콘층 및 상기 반도체 기판의 표면에 20 내지 50Å의 산화막을 형성하는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 1 항에 있어서,상기 희생 절연막 스페이서는 50 내지 100Å 두께의 질화막 및 800 내지 1500Å 두께의 산화막을 순차적으로 형성한 후 전면 식각 공정을 통해 형성되며, 상기 희생 절연막 스페이서 식각 시 상기 질화막은 잔류되는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 3 항에 있어서,상기 질화막은 퍼니스에서 저압 화학기상 증착법으로 형성되며, 상기 산화막은 화학기상 증착법으로 형성되는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 1 항에 있어서,상기 희생 절연막 스페이서를 제거한 후에 활성화 열처리를 실시하는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 5 항에 있어서,상기 활성화 열처리는 900 내지 1100℃의 온도에서 급속 열처리로 진행되는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 1 항에 있어서,상기 절연막 스페이서는 산화막을 1000 내지 1500Å의 두께로 형성한 후 전면 식각 공정을 통해 형성되는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 7 항에 있어서,상기 산화막은 퍼니스에서 형성되는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 1 항에 있어서,상기 저농도 이온 주입 공정은 불순물을 수직으로 주입하여 제 1 LDD 이온주입층을 형성하는 단계와,불순물을 소정의 입사각으로 주입하여 상기 폴리실리콘층의 가장자리 하부에까지 형성된 제 2 LDD 이온주입층을 형성하는 단계로 이루어지는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 1 항 또는 제 9 항에 있어서,상기 저농도 이온 주입 공정을 실시한 후에 주입된 불순물을 활성화시키기 위하여 800 내지 950℃의 온도에서 급속 열처리를 실시하는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 1 항 또는 제 9 항에 있어서,상기 저농도 이온 주입 공정에 의해 주입된 불순물은 추가의 활성화 열처리 없이 후속 공정에서 실시되는 열공정에 의해 활성화되는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 1 항에 있어서,상기 폴리실리콘층 및 상기 소오스/드레인 상에 샐리사이드층을 형성하는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
- 제 12 항에 있어서,상기 샐리사이드층은 티타늄 및 코발트 중 어느 하나로 형성되는 것을 특징으로 하는 반도체 소자의 트랜지스터 제조 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020010079553A KR100740780B1 (ko) | 2001-12-14 | 2001-12-14 | 반도체 소자의 트랜지스터 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020010079553A KR100740780B1 (ko) | 2001-12-14 | 2001-12-14 | 반도체 소자의 트랜지스터 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030049362A true KR20030049362A (ko) | 2003-06-25 |
KR100740780B1 KR100740780B1 (ko) | 2007-07-19 |
Family
ID=29575174
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020010079553A KR100740780B1 (ko) | 2001-12-14 | 2001-12-14 | 반도체 소자의 트랜지스터 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100740780B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7364987B2 (en) | 2004-01-19 | 2008-04-29 | Samsung Electronics Co., Ltd. | Method for manufacturing semiconductor device |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100406591B1 (ko) * | 1998-12-30 | 2004-03-18 | 주식회사 하이닉스반도체 | 반도체소자의제조방법 |
US6309937B1 (en) * | 1999-05-03 | 2001-10-30 | Vlsi Technology, Inc. | Method of making shallow junction semiconductor devices |
KR20020017092A (ko) * | 2000-08-28 | 2002-03-07 | 박종섭 | 반도체 소자의 제조 방법 |
KR100393216B1 (ko) * | 2001-02-19 | 2003-07-31 | 삼성전자주식회사 | 엘디디 구조를 갖는 모오스 트랜지스터의 제조방법 |
-
2001
- 2001-12-14 KR KR1020010079553A patent/KR100740780B1/ko active IP Right Grant
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7364987B2 (en) | 2004-01-19 | 2008-04-29 | Samsung Electronics Co., Ltd. | Method for manufacturing semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
KR100740780B1 (ko) | 2007-07-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100416377B1 (ko) | ㄴ 자형 스페이서를 이용하는 반도체 트랜지스터 및 그제조 방법 | |
KR100794094B1 (ko) | 반도체 소자의 트랜지스터 제조 방법 | |
CN116504718B (zh) | 一种半导体结构的制作方法 | |
KR100332119B1 (ko) | 반도체 소자 제조 방법 | |
JP2733082B2 (ja) | Mos装置の製法 | |
KR100740780B1 (ko) | 반도체 소자의 트랜지스터 제조 방법 | |
KR100257074B1 (ko) | 모스팻 및 이의 제조방법 | |
KR100313089B1 (ko) | 반도체소자의제조방법 | |
KR100475538B1 (ko) | 반도체 소자의 제조방법 | |
KR100947746B1 (ko) | 반도체소자 및 그의 제조방법 | |
KR101102775B1 (ko) | 반도체 소자의 제조 방법 | |
KR100588783B1 (ko) | 반도체 소자 제조 방법 | |
KR100268865B1 (ko) | 반도체 소자의 제조방법 | |
KR100613279B1 (ko) | 모스 트랜지스터 및 그 제조 방법 | |
KR20010003692A (ko) | 반도체소자 제조방법 | |
KR100572212B1 (ko) | 반도체 소자 제조 방법 | |
KR101016337B1 (ko) | 반도체 소자의 제조 방법 | |
KR100800777B1 (ko) | 반도체 소자의 제조방법 | |
KR100243015B1 (ko) | 반도체소자의 제조방법 | |
KR100458770B1 (ko) | 반도체 소자의 제조 방법 | |
KR20050009931A (ko) | 반도체 소자의 제조 방법 | |
KR20010058484A (ko) | 모스형 트랜지스터의 제조방법 | |
KR20040000753A (ko) | 반도체 소자의 제조방법 | |
KR20040050117A (ko) | 반도체 소자의 제조 방법 | |
KR20030050196A (ko) | 반도체 소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
G170 | Publication of correction | ||
FPAY | Annual fee payment |
Payment date: 20130620 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140618 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20150617 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20160620 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20170626 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20180618 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20190619 Year of fee payment: 13 |