KR20030013561A - method of driving a AC-type plasma display panel - Google Patents

method of driving a AC-type plasma display panel Download PDF

Info

Publication number
KR20030013561A
KR20030013561A KR1020010047629A KR20010047629A KR20030013561A KR 20030013561 A KR20030013561 A KR 20030013561A KR 1020010047629 A KR1020010047629 A KR 1020010047629A KR 20010047629 A KR20010047629 A KR 20010047629A KR 20030013561 A KR20030013561 A KR 20030013561A
Authority
KR
South Korea
Prior art keywords
voltage
sustain
0v
scan
electrodes
Prior art date
Application number
KR1020010047629A
Other languages
Korean (ko)
Inventor
한정관
Original Assignee
오리온전기 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오리온전기 주식회사 filed Critical 오리온전기 주식회사
Priority to KR1020010047629A priority Critical patent/KR20030013561A/en
Publication of KR20030013561A publication Critical patent/KR20030013561A/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp

Abstract

PURPOSE: A driving method of an AC plasma display panel is provided, which obtains high contrast and brightness and reduce pseudo contours by using only a positive power supply voltage. CONSTITUTION: All data electrodes are maintained at 0V in a reset period. Voltages on scan electrodes are sharply increased to a discharge start voltage(Vf). After a discharge arises, the voltage on the scan electrodes are maintained at the discharge start voltage(Vf) during a discharge stabilization period at which wall charges of a dielectric layer on sustain and data electrodes are sufficiently accumulated. After this, the voltage on the scan electrodes are slowly decreased from the discharge start voltage to 0V. Voltages to the sustain electrodes are maintained at 0V during a period at which the discharge start voltage is applied to the scan electrodes. During a period at which the voltages of the scan electrodes are slowly decreased from the discharge start voltage to 0V, voltages to the sustain electrodes are slowly increased from 0V to a sustain voltage(Vs). After a scan voltage is dropped to 0V, the scan voltage is maintained during ten microseconds. In a scan period, a voltage(Vy-level) is applied to all scan electrodes. After this, a write voltage(Vd) is applied to an appointed data electrode, a scan voltage is dropped to 0V so that write discharge arises. In a sustain period, 0V is applied to all electrodes, and then a sustain voltage(Vs) is applied to a sustain electrode.

Description

교류형 플라즈마 디스플레이 패널의 구동방법{method of driving a AC-type plasma display panel} The driving method of the AC PDP {method of driving a AC-type plasma display panel}

본 발명은, 교류형 플라즈마 디스플레이 패널의 구동방법에 관한 것으로, 더 상세하게는 전하 콘트롤이 용이하고, 리셋 전압이 낮으며, (+) 전원만을 사용하여 고 콘트라스트와 고휘도를 얻을 수 있고, 의사윤곽 감소를 도모할 수 있는 교류형 플라즈마 디스플레이 패널의 구동방법에 관한 것이다. The present invention, AC-type relates to a method of driving a plasma display panel, and more specifically were easy charge control and the reset voltage is low, (+) and using only the power can be obtained, the contrast and the high luminance, the false contour that can be achieved to reduce a method for driving the AC PDP.

최근의 PDP 구동 파형은, 도 1 및 도 2에 도시된 바와 같이, 후지쯔사의 펄스리셋(Pulse_Reset) ADS 방식과 마쓰시타의 램프리셋(Ramp_Reset) ADS 방식이 널리 사용되고 있다. Recent PDP drive waveform, as shown in Figs. 1 and 2, a Fujitsu's reset pulse (Pulse_Reset) ADS method and lamp reset (Ramp_Reset) ADS method of Matsushita have been widely used.

그러나, 도 1에 도시된 후지쯔사의 펄스리셋 ADS 방식은, 펄스리셋 파형의 강방전으로 빛이 크게 방출되기 때문에 콘트라스트가 저하하게 된다는 문제가 있다. However, also the reset pulse Fujitsu's ADS scheme illustrated in Figure 1 is, there is a problem since the larger light emission with strong discharge in the reset pulse waveform that the contrast is lowered. 또, 리셋구간의 소거가 제대로 이루어지지 않아 스캔구간에 방전의 불안정 현상이 발생하며, y_Level 전압 조정으로 선택하지 아니한 표시셀(non selective cell)에 방전이 발생하여 구동의 문제가 되며, 나아가, 전하 콘트롤의 문제가 발생한다. Further, the cancellation of the reset period does not work well, and the instability of the discharge generated in the scan period, and the discharge in the display cells (non selective cell) occurs other than those selected for y_Level voltage adjustment and the problems of driving, further, the charge there arises a problem of control.

또, 도 2에 도시된 마쓰시타의 Ramp_Reset ADS 방식은 각 서브필드마다 리셋이 모두 포함되기 때문에 여러 개의 서브필드를 만들기 어려운 문제를 안고 있으며, 리셋구간이 상당히 길기 때문에 서스테인 주파수의 제한이 따르고, 서스테인 전압이 높아 전력 소비가 크다는 문제가 있다. In addition, the Ramp_Reset ADS method of Matsushita shown in Figure 2 because the are for the reset for each sub-field and holding the making multiple subfields difficult problem, since the reset period significantly longer following the sustain frequency limit, the sustain voltage this increases the power consumption, there is a bigger problem. 또한, 새롭게 마쓰시타에서 개발한 구동 파형에서는 높은 리셋 전압과 (-) 전원이 필요하게 되어 구동회로가 복잡해지는 단점을 갖고 있다. Further, the new drive waveform developed by Matsushita and the high reset voltage (-) is a need for power supply has the drawback that the drive circuit becomes complicated.

따라서, 본 발명은, 이러한 문제를 해결하기 위한 것으로, 전하 콘트롤이 용이하고, 리셋 전압이 낮으며, (+) 전원만을 사용하여 고 콘트라스트와 고휘도를 얻을 수 있고, 의사윤곽 감소를 도모할 수 있는 교류형 플라즈마 디스플레이 패널의 구동방법을 제공하는 데에 그 목적이 있다. Accordingly, the present invention was intended to solve these problems, the charge control is easy, and the reset voltage is low, (+) and using only the power can be obtained, the contrast and brightness, to reduce the false contour reduction to provide a method of driving the AC PDP has the purpose.

도 1은 종래의 대표적인 플라즈마 디스플레이 패널의 선택적 기입방식의 구동파형도, 1 is a diagram showing driving waveforms of the selective write method of the conventional typical plasma display panel,

도 2는 종래의 또다른 대표적인 플라즈마 디스플레이 패널의 선택적 기입방식의 구동파형도, 2 is a driving waveform of the selective write method of another conventional typical plasma display panel,

도 3는 본 발명의 일실시예에 따른 교류형 플라즈마 디스플레이 패널의 구동방법을 위한 구동파형도, Figure 3 is a driving waveform diagram for the driving method of the AC plasma display panel according to one embodiment of the invention,

도 4은 본 발명의 다른 실시예에 따른 교류형 플라즈마 디스플레이 패널의 구동방법을 위한 구동파형도, Figure 4 is a driving waveform diagram for the driving method of the AC plasma display panel according to another embodiment of the invention,

도 5는 본 발명의 또다른 실시예에 따른 교류형 플라즈마 디스플레이 패널의 구동방법을 위한 구동파형도, 5 is a driving waveform for the driving method of the AC plasma display panel according to still another embodiment of the present invention,

도 6 내지 도 8은 R,B,G 표시셀의 셀오프 전압의 변화에 따른 서스테인전압(Vs)에 대한 기입전압(Vd)의 관계를 도시한 그래프, A 6 to 8 show the relationship of the write voltage (Vd) to the sustain voltage (Vs) according to the change in the cell-off voltage of the R, B, G display cells graph,

도 9은 각 리셋전압별 본 발명의 방법에 따른 블랙과 화이트의 콘트라스트비를 도시한 그래프, FIG 9 shows the contrast ratio between black and white according to the method of the present invention, each reset voltage graph,

도 10은 첫 번째 서브필드의 리셋구간에서 빛방출상태를 도시한 그래프이고,도 11은 화이트방전인 경우 두 번째 서브필드이하의 리셋구간에서 빛방출상태를 도시한 그래프. Figure 10 is the first, and showing the light-emitting state in the reset period of the subfield graph, Figure 11 is the case of white discharging the second subfield a graph showing the light-emitting state in the reset period of the following.

이러한 목적을 달성하기 위해 본 발명의 일실시예에 따른 교류형 플라즈마 디스플레이 패널의 구동방법은, 전면기판 및 후면기판의 대향면중 어느 일면에 평행하게 배치되는 다수의 스캔전극들 및 서스테인전극들과, 그 스캔전극들 및 서스테인전극들과 교차하여 각각 표시셀을 형성하도록 다른 일면에 배치되는 다수의 데이타전극들을 구비하는 플라즈마 디스플레이 패널을 구동하기 위해, 입력되는 화상신호의 1프레임을 다수의 서브필드로 분할하고, 각 분할된 서브필드에는 리셋구간, 스캔구간, 서스테인구간이 포함되며, 리셋기간에는 전 표시셀들에 균일하게 벽전하를 형성하고, 스캔구간에는 점등할 표시셀들에서 선택적으로 기입방전을 실시하며, 각 서브필드들을 조합하여 다계조를 표현하도록 각 분할된 서브필드마다 특정 가중치로 사전 To achieve this driving method of the AC plasma display panel according to one embodiment of the present invention, a plurality of scan electrodes that is of the opposite surface of the front substrate and a rear substrate arranged in parallel to any side and the sustain electrodes and , the scan electrodes and to drive the plasma display panel having a plurality of data electrodes disposed on the other side so as to form a display cell, each intersecting with the sustain electrode, one frame of the image signal which is input a plurality of sub-fields division, and each is divided subfield contains a reset period, a scan period, the sustain period, the reset period, a selective write-in of the display cells to be lit has to form a wall charge uniformly on the entire display cell, scan period to and subjected to a discharge, each of the divided sub-field to a gray scale is expressed by combining each of the subfields prior to the specific weight 정된 서스테인구간에서, 기입방전된 표시셀들이 점등하도록 그 표시셀들을 서스테인방전시키는 교류형 플라즈마 디스플레이 패널의 구동방법에 있어서: 상기 각 프레임의 첫 번째 서브필드의 리셋구간에서, 스캔전극들에는 방전개시전압까지 전압을 급격히 상승시키고(펄스파), 방전 발생 후 스캔전극들, 서스테인전극들 및 데이타전극들 위의 유전층위에 벽전하들이 충분히 축적되는 방전안정화시간동안 그 방전개시전압으로 유지하며, 그 뒤, 그 방전개시전압에서 0V까지 전압을 서서히 떨어뜨리고, 스캔전극들에 방전개시전압이 인가되는 동안, 서스테인전극들에의 인가전압을 0V로 유지시키며, 스캔전극들에의 인가전압이 그 방전개시전압에서 0V로 서서히 떨어지는 동안에는 서스테인전극들에 0V에서 서스테인전압 전후까지 서서히 증가시키는 In the specified sustain period, so as to light up to the address discharge display cell according to the driving method of the AC type plasma display panel to discharge sustain those display cells: the starting discharge of the first reset period of the second subfield of each of the frames, the scan electrode and a voltage rapidly increases the voltage to a (pulse wave), after the discharge is generated over the scan electrodes, sustain electrodes and data electrodes of the discharge stabilization time, the wall charges on the dielectric layer above are sufficiently accumulated and maintained in the discharge start voltage, the rear , dropping the voltage slowly from the discharge start voltage to 0V, while applying the discharge start voltage to the scan electrodes, while maintaining the voltage applied to the sustain electrode to 0V, the disclosure that discharge the voltage applied to the scan electrodes while gradually falling from the voltage to 0V to gradually increase to the sustain electrode from 0V to the sustain voltage after 것을 특징으로 한다. And that is characterized.

상기 방전개시전압에서 0V까지 전압을 서서히 떨어뜨리는 과정을, 그 방전개시전압으로부터 자기 소거(self-erase) 방전이 발생하지 않는 전압까지 전압을 급격히 떨어뜨린 후, 0V까지 전압을 서서히 떨어뜨리거나, 또는, 자기 소거(self-erase) 방전이 발생하지 않는 전압까지 전압을 급격히 떨어뜨리고 10㎲ 정도의 시간동안 전압을 유지시킨 후, 0V까지 전압을 서서히 떨어뜨리는 것에 의해 구성될 수도 있다. Wherein the process of lowering the voltage slowly to 0V at the discharge start voltage, and then from the discharge start voltage demagnetization (self-erase) knocking discharge is sharply dropped voltage to the voltage which does not occur, the drop slowly drop the voltage to 0V, or Alternatively, self-erase may (self-erase) after discharge is sharply dropping the voltage to a voltage that does not occur while maintaining a voltage of about 10㎲ time, may be configured by lowering the voltage slowly until 0V.

또한, 본 발명의 다른 실시예에 따른 교류형 플라즈마 디스플레이 패널의 구동방법은, 각 프레임의 두 번째 서브필드로부터 최종 서브필드의 리셋구간까지중 어느 하나의 서브필드에서 직전 서브필드의 마지막 서스테인전압이 인가된 후 15㎲ 이내에 스캔전극들에 방전안정화시간동안 서스테인전압를 인가한 후, 0V로 전압을 서서히 떨어뜨리고, 스캔전극들에 서스테인전압이 인가되는 동안, 서스테인전극들에의 인가전압을 0V로 유지시키며, 스캔전극들에의 인가전압이 그 서스테인전압에서 0V로 서서히 떨어지는 동안에는 서스테인전극들에 0V에서 서스테인전압 전후까지 서서히 증가시키는 것을 특징으로 한다. Further, the last sustain voltage of the immediately preceding sub-field in which one sub-field of the driving method of the AC plasma display panel according to another embodiment of the present invention, to the reset period of the last sub-field in a second subfield of each frame, after the applied after applying the sustain discharge jeonapreul for settling time to the scan electrode within 15㎲, while slowly dropping the voltage dropped to 0V, and the sustain voltage to the scan electrode is applied, maintaining the voltage applied to the sustain electrode to 0V sikimyeo, during which the voltage applied to the scan electrode gradually falls from the sustain voltage to 0V is characterized by gradually increases from 0V to the sustain electrode after the sustain voltage.

이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하면 다음과 같다. Described in detail below, the preferred embodiment of the present invention with reference to the accompanying drawings as follows.

도 3 내지 도 5에는 본 발명의 실시예들에 따른 교류형 플라즈마 디스플레이 패널의 구동방법을 위한 구동파형도가 도시된다. Figures 3 to 5 there is also shown a driving waveform diagram for the driving method of the AC plasma display panel according to embodiments of the present invention.

리셋 구간에서 서스테인 전극의 피크(peak) 전압은 200V 이하의 전압 값으로서 예로 서스테인전압(Vs)을 선택하였고, 2번째에서 10번째 서브필드 까지 스캔 전극에 인가되는 피크전압 또한 200V 이하의 전압 값으로서 예를 들어 서스테인전압(Vs)을 선택하였다. Peak (peak) voltage of the sustain electrodes in the reset interval is selected the sustain voltage (Vs) for example as a voltage value equal to or less than 200V, the peak voltage applied to the scan electrodes in the second through the tenth subfield also as a voltage value equal to or less than 200V for example, it selected the sustain voltage (Vs).

스캔 구간에서 서스테인 전극에 인가되는 전압을 200V 이하의 전압 값으로서 예로 서스테인전압(Vs)을 선택하였고, 스캔 전극에 인가되는 Vy_level을 예로 50V 정도로 정하였다. The voltage applied to the sustain electrodes in the scan period selected the sustain voltage (Vs) for example as a voltage value less than or equal to 200V, for example a Vy_level applied to the scan electrode was set about 50V.

도 3의 본 발명의 일실시예에 따른 버피 구동 파형(Buffy Driving Waveform)의 타이밍도에서 첫 번째 서브필드의 리셋 구간에서는, 모든 데이타 전극은 리셋 구간에서 0V로 유지된다. In Fig reset period of the first subfield in the timing chart of driving waveforms Buffy (Buffy Driving Waveform) in accordance with one embodiment of the present invention of 3, all the data electrodes is held at 0V in the reset period. 스캔 전극들에는 방전개시전압(Vf)까지 전압을 급격히 상승시키고(pulse파), 방전 발생 후 스캔 전극, 서스테인 전극, 데이타 전극들 위의 유전층위에 벽 전하들이 충분히 축적되는 방전 안정화 시간(9 내지 11㎲)동안 방전개시전압(Vf)으로 유지하며, 방전개시전압(Vf)에서 0V까지 전압을 서서히 떨어뜨린다(130㎲ 내지 150㎲, 그 이하에서는 불안정하게 됨). Scan electrodes is and rapidly increase the voltage to the discharge firing voltage (Vf) (pulse wave), after the discharge is generated scan electrodes, sustain electrodes, and data electrodes discharge stabilization time, the wall charges on the dielectric layer above are sufficiently accumulated (9 to 11 ㎲) and maintained at a discharge firing voltage (Vf) while, tteurinda slowly drop the voltage to 0V at the discharge firing voltage (Vf) (search destabilize the 130㎲ to 150㎲, below).

이때, 서스테인 전극들에 인가되는 전압은 스캔 전극들에 방전개시전압(Vf)이 인가되는 동안에 0V로 유지되며, 스캔 전극들이 방전개시전압(Vf)에서 0V로 서서히 떨어지는 시간동안 서스테인 전극들에의 인가전압을 0V에서 서스테인전압(Vs)까지 서서히 증가시킨다. At this time, the voltage applied to the sustain electrode is maintained at 0V while the applying the discharge starting voltage (Vf) to the scan electrodes, the scan electrodes of the sustain electrode while gradually falling time to 0V at the discharge firing voltage (Vf) applying a voltage is gradually increased from 0V to the sustain voltage (Vs). 스캔 전압이 0V로 떨어진 후에는 10㎲정도 0V로 유지하고, 이때 서스테인 전극은 서스테인전압(Vs)으로 계속 유지시킨다. After the scan voltage fell to 0V is maintained in 10㎲ about 0V, and wherein the sustain electrode is thereby maintained at the sustain voltage (Vs).

이와 같이 리셋 구간에서 스캔 전극과 서스테인 전극에 인가되는 전압 파형을 조합하여 짧은 리셋 타임을 가진 안정한 가스 방전 현상을 만들 수 있고, 이로부터 패널의 구동 마진을 폭 넓게 확보할 수 있으며, 서스테인 펄스 수의 증가나 서브필드 수의 증가를 통해, 고 휘도 및 고 콘트라스트 그리고 화질 향상과 관계된 의사윤곽을 해결할 수 있다 In this way it is possible to make a stable gas discharge phenomenon with the scan electrode and the sustain electrode short reset time by combining the voltage waveforms applied in the reset period, it is possible to obtain therefrom a wider driving margin of the panel width, the number of sustain pulses through the increase of the increase or the number of subfields, a high brightness and high contrast and can solve the false contour associated with image quality enhancement

이상에서 기술한 리셋 구간에서의 벽 전하 상태를 기술해보면, 스캔 전극들에 강 방전을 위한 펄스전압이 인가되면, 스캔 전극 위의 유전층위에는 다량의 음의 전하들이 축적되고, 서스테인 전극과 데이타 전극들에는 양의 전하들이 형성된다. Haebomyeon technology the wall charge state in the reset period described in the above, when the pulse voltage is applied for a strong discharge to the scan electrodes, formed on a dielectric layer above the scan electrodes charge of a large quantity of sound is accumulated, the sustain electrode and the data electrodes there are formed positive charge. 스캔 전극들에 방전 안정화 시간 후 0V로 전압이 서서히 떨어지는 구간에서는 스캔 전극 위의 유전층위에는 방전공간에서 양의 전하들이 유입되면서 음의 전하들을 약화시켜 최종적으로 약한 음의 전하들이 남아 있게되고, 서스테인 전극 위의 유전층위에는 방전공간에서 다량의 음의 전하들이 유입되면서 양의 전하들을 소거하고 최종적으로는 오히려 음의 전하들이 축적된다. This slowly falling period voltage to 0V and then the discharge stabilization time to the scan electrodes as the amount of charge that flows in the discharge space above the dielectric layer above the scan electrodes being able to weaken the negative charge and finally left to a weak negative charge, the sustain electrode as the charge of a large amount of sound in the discharge space to the inlet on top of the upper dielectric layer erase the positive charge, and finally they are rather accumulation of negative charge.

데이타 전극 위의 유전층위에는 방전공간에서 양의 전하들이 유입되면서 약간 증가한 양의 전하들이 남아 있게 된다. In the discharge space, the data electrodes formed on the dielectric layer above it is possible to slightly increase the amount of the charge amount of the charge will remain as the inlet.

따라서, 스캔 전극 위에는 음의 벽 전압이, 서스테인 전극 위에는 음의 벽 전압이, 그리고 데이타 전극 위에는 양의 벽 전압이 축적되어 리셋 구간이 끝난다. Thus, a negative wall voltage formed on the scan electrode, is a negative wall voltage formed on the sustain electrode and the data electrode and a positive wall voltage accumulates on top of the reset period ends.

스캔 구간에서는 모든 스캔 전극에 Vy_level 전압이 인가되어 유지된다. In scan interval it is maintained Vy_level voltage is applied to all the scan electrodes. 그런 후, 기입전압(Vd)이 지정된 데이타 전극에 인가될 때 스캔 전압은 0V로 떨어져 기입 방전이 발생한다. When such a scanning voltage then is applied to data electrodes are given write voltage (Vd) is generated, the discharge written off to 0V. 이 상태에서 방전전압은 데이타 전극 위의 유전층과 스캔 전극 위의 유전층 사이에 축적된 벽 전압과 데이타 전극에 인가된 기입전압(Vd)의 합으로 계산된다. In this state, the discharge voltage is calculated as a sum of a wall voltage and the write voltage (Vd) applied to the data electrodes accumulated between the dielectric layer above the dielectric layer and the scanning electrode over the data electrodes. 그리하여 기입방전은 데이타 전극과 스캔 전극 사이와 스캔과 서스테인 전극사이에서 동시에 발생한다. Thus, address discharge takes place at the same time in between the data electrode and the scan electrode and the scan and sustain electrodes. 표시셀이 방전한 경우 스캔 전극들에는 양의 전하들이, 서스테인 전극들에는 음의 전하들이, 데이타 전극에는 음의 전하들이 축적되어, 서스테인 구간 전에 서스테인 방전을 하기 좋은 상태로 전하가 형성된 후 스캔 구간이 끝이 난다. When a display cell is discharged to the scan electrodes, the amount of charge to the sustain electrode after the electric charges formed in good condition for a sustained discharge of the negative charge are, the data electrode is a negative electric charge are accumulated, before the sustain period scan period this end of flies.

서스테인 구간에서는 초기에 모든 스캔, 서스테인, 데이타 전극들에 0V가 인가되고, 수 ㎲후에 스캔 전극에 서스테인전압(Vs)이 인가된다. In the sustain period is applied is 0V to all the scan, sustain, and the data electrodes in the initial number is applied to the sustain voltage (Vs) to the scan electrodes after ㎲. 이 상태에서 방전 전압은 스캔 구간에서 스캔 전극과 서스테인 전극 위의 유전층 위에 축적된 벽 전압과 서스테인전압(Vs)을 더하여 계산되고, 이 전압이 방전 개시 전압을 초과한다. In this state, the discharge voltage is calculated by adding the wall voltage and the sustain voltage (Vs) accumulated on the dielectric layer above the scan electrodes and the sustain electrodes in the scan period, this voltage exceeds the breakdown voltage.

방전 발생이 진행된 후에 스캔 전극 위의 유전층위에는 음의 전하들이 축적되고, 서스테인 전극 위의 유전층 위에는 양의 전하들이 축적된다. After the discharge is generated is conducted to the accumulation of negative charges formed on the dielectric layer above the scan electrodes, to the amount of charge is accumulated on top of the sustain electrode dielectric layer above.

그 후에 서스테인 전극에 서스테인전압(Vs)이 인가되어 방전하게 되면, 스캔 전극 위의 유전층위에는 양의 전하들이 축적되고, 서스테인 전극 위의 유전층 위에는 음의 전하들이 축적된다. Thereafter When this is applied to the sustain voltage (Vs) to the sustain discharge electrodes, the scan electrodes are formed on the dielectric layer and the amount of charge accumulated in the above, are negative charge is accumulated in the sustain electrode formed on the dielectric layer above.

서스테인 구간동안 데이타 전극 위에는 양의 전하들이 새튜레이션(saturation)될 때까지 계속해서 축적된다. During the sustain period of the electric charge formed on the data electrodes to amounts it is stored continuously until saetyu illustration (saturation).

이상의 스캔과 서스테인 전극간의 방전이 서스테인 구간동안 교번하며 방전이 발생한다. The above scanning and discharge between the sustain electrodes alternately during sustain period, and a discharge occurs.

이렇게 모든 서스테인 구간이 진행되면서, 방전가스에서 자외선(UV)이 발생하고, 이것이 형광체를 여기시켜 가시광을 방출하고, 이것이 디스플레이를 위해 사용된다. With this, all the sustain period in progress, the ultraviolet (UV) light generated in the discharge gas, and this excites the phosphor emits visible light, and this is used for display.

위의 동작에서 방전하지 않은 표시셀에서는 리셋 구간에서 스캔 전극 위에는 음의 벽 전압이, 서스테인 전극 위에는 음의 벽 전압이, 데이타 전극 위에는 양의 벽 전압이 축적되는 전하분포가 그대로 유지되어 첫 번째 서브필드가 끝난다. In the display cells that have not been discharged in the previous operation and a negative wall voltage formed on the scan electrodes in the reset period, the sustain electrodes formed on a negative wall voltage, the charge distribution of the accumulated amount of the wall voltage is formed on data electrodes it is kept as the first sub- the field ends.

이상의 첫 번째 서브필드가 끝이 나고, 두 번째 서브필드가 시작된다. The first subfield ends up more, and the two begin a second sub-field.

두 번째 서브필드부터 열 번째 서브필드까지는 리셋 구간에서 리셋 전압이 방전개시전압(Vf)이 아니라, 서스테인전압(Vs)으로 인가된다. Both as second sub-field away from the tenth subfield discharge start voltage in the reset period, the reset voltage (Vf), is applied to the sustain voltage (Vs).

첫 번째 서브필드에서 방전한 표시셀들은 마지막 서스테인전압(Vs)이 서스테인 전극에 인가되었기 때문에, 스캔 전극 위에 양의 벽 전압이, 서스테인 전극 위에는 음의 벽 전압이, 데이타 전극 위에는 양의 벽 전압이 축적된 상태이다. Since the first display cell, discharge is generated in the sub-fields are the last sustain voltage (Vs) is has been applied to the sustain electrode, and a positive wall voltage on the scan electrode, a negative wall voltage formed on the sustain electrode, and a positive wall voltage formed on the data electrodes is the accumulation state.

이때, 두 번째 서브필드의 스캔 전극에 리셋 전압으로 서스테인전압(Vs)이 인가되면, 서스테인 방전과 동일한 방전이 발생하여, 스캔 전극 위의 유전층위에는 음의 전하들이 축적되고, 서스테인 전극 위의 유전층 위에는 양의 전하들이 축적된다. At this time, both when the sustain voltage (Vs) to a reset voltage to the scan electrodes in the second sub-field is applied, to the same discharge is generated and the sustain discharge, are accumulated to negative charge formed on the dielectric layer above the scan electrodes, formed on the sustain electrode dielectric layer above to the amount of electric charge is accumulated. 이후, 스캔 전극들에 방전 안정화 시간 9 내지 11㎲ 유지 후 0V로 전압 서서히 떨어지는 구간에서는 스캔 전극 위의 유전층위에는 방전공간에서 양의 전하들이 유입되면서 음의 전하들을 약화시켜 약한 음의 전하들이 남아 있게 되고, 서스테인 전극 위의 유전층위에는 방전공간에서 음의 전하들이 유입되면서 양의 전하들이 소거되어 오히려 음의 전하들이 축적된다. Then, in the discharge stabilization time 9 to 11㎲ voltage gradually falling after maintaining period to 0V to the scan electrodes as the amount of charge that flows in the discharge space above the dielectric layer above the scan electrodes weakens the negative charge so that a weak negative charge remains and, while the negative charges are introduced in the discharge space above the dielectric layer above the sustain electrode positive charges have been erased but rather to the accumulation of negative charge. 데이타 전극 위의 유전층위에는 방전공간에서 양의 전하들이 유입되면서 약간 증가한 양의 전하들이 그대로 남아 있게된다. In the discharge space, the data electrodes formed on the dielectric layer above it is possible to slightly increase the amount of the charge amount of the charge will remain as the inlet.

이러한 방전 현상은 첫 번째 서브필드에서 설명한 결과와 거의 유사하여, 모든 서브필드들의 리셋 구간이 동일한 벽 전하들을 스캔, 서스테인, 데이타 전극 위에 축적함을 알 수 있다. This discharge phenomenon can be seen that the first sub-field to the resulting substantially similar to described in the accumulation of all subfields, the same wall charges on the scan of the reset period, the sustain, the data electrodes.

본 구동 파형에서 주의할 점은, 이전 서브필드의 마지막 서스테인 전압과 다음 서브필드의 리셋 전압사이의 시간 간격을 15㎲ 이내로 해야한다. Notes about the drive waveform is, should a time interval between the reset voltage of the last sustain voltage and the next subfield of a previous sub-field within 15㎲. 왜냐하면, 이 시간 간격이 길게되면 이전 서브필드의 마지막 서스테인 전압에서 방전한 후 스캔 전극, 서스테인 전극 위에 축적된 벽 전하들이 감소하여 다음 서브필드의 리셋 전압에서 제대로 방전이 발생하지 않아 방전이 불안해지며, 심지어는 방전자체가 되지 않는 현상이 발생하기 때문이다. Because, when the time interval and hold the previous subfield, the last after discharge from the sustain voltage scan electrodes, the reduction to the wall charges stored on the sustain electrode to discharge and then not properly discharge in the reset voltage of the sub-field becomes unstable, the even because this phenomenon does not discharge itself occurs.

이상에서 본 바와 같이, 리셋 구간에서 사용되는 리셋 타임은 150㎲ 정도로 매우 짧기 때문에, 더 많은 서스테인 펄스를 인가할 수 있고, 따라서 고 휘도 및 고 콘트라스트를 구현 할 수 있게 된다. As seen from the above, since the reset-time is very short so 150㎲ used in the reset period, it is possible to apply a more sustain pulses, and thus it is possible to implement a high-brightness and high contrast. 또한 리셋 구간에서 남는 시간을 10개의 서브필드를 12 서브필드로 증가시킬 수 있으므로 의사 윤곽 해결에 도움이 가능하게 된다. Also help solve the false contour because it is possible to increase the amount of time left in the reset period, a 10 sub-field to sub-field 12 is possible.

계산된 각 구간별 시간은 다음과 같다. Each specific time period calculated as follows:

10개 서브필드의 경우, 리셋 구간(1.5ms), 스캔 구간 (9.6㎳), 서스테인 구간(5.6ms, 최대 1120개)으로 되며, 12개 서브필드의 경우, 리셋 구간(1.8ms), 스캔 구간 (11.52㎳), 서스테인 구간(3.38ms, 최대 676개)으로 된다. For the 10 subfields, the reset period (1.5ms), the scan interval (9.6㎳), the sustain period and the (5.6ms, up to 1120), 12 cases of subfields, the reset period (1.8ms), the scan interval (11.52㎳), is a sustained period (3.38ms, up to 676).

이상의 구동 파형을 회로 설계에서 최대로 간단히 설계해 보면, 스캔 전극에 인가되는 전압은 첫 번째 서브필드에서 사용된 리셋 전압으로 방전개시전압(Vf)과 두 번째 서브필드에서 마지막 서브필드 까지의 리셋전압과 모든 서스테인 구간에서 사용된 서스테인전압(Vs), 그리고 스캔 구간에서 사용된 Vy_level 전압만이 사용된다. When it up simply designed with the design over the driving waveform generating circuit, the voltage applied to the scan electrode is the reset voltage of the last subfield in the second subfield, and the discharge firing voltage (Vf) to the reset voltage in the first subfield and the only Vy_level the voltage used during the sustain voltage (Vs), and the scan period in all the sustain periods is used. 또, 서스테인 전극에는 서스테인전압(Vs)만 사용하며, 데이타 전극에는 기입전압(Vd)만 사용된다. In addition, the sustain electrode, and using only the sustain voltage (Vs), the data electrodes are used, the only writing voltage (Vd).

그러므로, 전체적으로 스캔 전극에 3개, 서스테인 전극에 1개, 데이타 전극에 1개의 전원이 사용된다. Therefore, three to the scan electrode as a whole, one of the sustain electrode, a single power supply is used for the data electrodes. 따라서, 전체 5개 전원으로 PDP 구동이 가능하여 PDP 제작 비용의 절감에 획기적으로 기여할 수 있다. Accordingly, the PDP can be driven in five full power is greatly contribute to the reduction of the PDP manufacturing cost.

추가적으로 스캔의 Vy_level 전압을 데이타 전극의 Vd 전원과 같이 사용할 수 있으므로, 전체 전원을 최소 4개로 축소 사용 할 수 있다. Since the voltage of Vy_level further scan can be used as power supply Vd of the data electrodes can be reduced using a full-power four minimum.

위에서 설명한 구동방식에 의해, 블랙 휘도에 대해서는 첫 번째 서브필드의 리셋 방전에서만 빛이 발생하므로 패널의 높은 명암 비를 얻을 수 있다. By the driving method described above, with respect to the black luminance of light occurs only in the reset discharge in the first subfield, so it is possible to obtain a high contrast ratio of the panel. 즉, 도 10에 도시된 바와 같이 첫 번째 서브필드의 리셋구간에서 강한 빛이 방출되지만, 도 11에 도시된 바와 같이 두 번째 서브필드에서 마지막 서브필드까지에서는 빛이 방출되지 아니한다. That it is, in the first reset period of the second subfield as illustrated in 10, the strong light is emitted, but in the in the second subfield as illustrated in Figure 11 to the last sub-field does not light is emitted.

또, AC PDP를 10개의 서브필드로 사용하여 구현한 경우, 블랙 휘도는 0.3cd/㎡이었고, 콘트라스트 비는 최대 2600 : 1을 나타내었다(도 6 내지 도 8 및 도 9 참조). Further, when implemented using an AC PDP with 10 sub-fields, the black luminance was 0.3cd / ㎡, a contrast ratio of up to 2600: 1 showed a (see FIG. 6 to FIG. 8 and 9). 도 6 내지 도 8에는 R,B,G 표시셀의 셀오프 전압의 변화에 따른 서스테인전압(Vs)에 대한 기입전압(Vd)의 관계가 그래프로 도시되며, 도 9에는 각 리셋전압별 본 발명의 방법에 따른 블랙과 화이트의 콘트라스트비가 그래프로 도시된다. In the present invention, each reset voltage 6 to 8, R, B, and the relationship between the write voltage (Vd) to the sustain voltage (Vs) according to the change in the cell-off voltage of the G display cells shown in the graph, FIG. 9 the contrast method is illustrated in the graph of the ratio of black and white according to the. 도 6 내지 도 9에 도시된 바와 같이 방전개시전압(Vf)이 270 내지 320V사이와 서스테인전압(Vs)이 170 내지 185V사이에서 특히 효과가 월등한 것으로 나타났다. Also discloses a discharge as shown in Fig. 6 to the voltage (Vf) was found which is especially 270 to effect a superior between 320V and between the sustain voltage (Vs) is 170 to 185V.

도 4에 도시된 바와 같이 본 발명의 다른 실시예에 따른 버피 구동 파형의 타이밍도에서는 첫 번째 서브필드의 리셋구간에서 방전개시전압(Vf)으로 강 방전을 일으킨 후, 9 내지 11㎲의 방전 안정화 시간을 갖고, 자기 소거(self-erase)방전이 발생하지 않는 전압까지 전압을 급격히 떨어뜨린 후, 0V까지 천천히 떨어뜨린다. As it is shown in FIG. 4, the timing diagram of buffy drive waveform according to another embodiment of the present invention after a strong discharge caused by the first voltage (Vf) initiating the discharge in the reset period of the second subfield, the discharge stabilization of 9 to 11㎲ the time and, demagnetizing (self-erase) after knocking sharply the voltage to the discharge voltage does not occur, the drop slowly to 0V.

이때, 방전이 방전개시전압(Vf)에서 자기 소거 방전이 발생하지 않는 전압으로 떨어져야 하며, 모든 약 방전은 0V까지 떨어지는 구간에서만 발생하여야 한다. At this time, the discharge voltage does not fall into this self-erase discharge occurs in the discharge firing voltage (Vf), all around the discharge is to be generated only at intervals falling to 0V. 나머지 다른 모든 구간은 도 3과 관련된 상기 실시예와 같으며, 그 작용효과도 유사하다. Were balance of other sections are the same as in the above embodiment related to Figure 3, that is also similar operational effects.

도 5에 도시된 바와 같이 본 발명의 또다른 실시예에 따른 버피 구동 파형의 타이밍도에서는 첫 번째 서브필드의 리셋구간에서 방전개시전압(Vf)으로 강 방전을 일으킨 후, 9 내지 11㎲의 방전 안정화 시간을 갖고, 자기소거방전이 발생하지 않는 전압까지 전압을 급격히 떨어뜨린 후, 9 내지 11㎲ 정도 전압을 유지시키고, 0V까지 천천히 떨어뜨린다. After causing the first sub-field to the strong discharge in a reset interval of a discharge firing voltage (Vf) in the timing chart of driving waveforms buffy according to still another embodiment of the present invention as shown in Figure 5, the discharge of 9 to 11㎲ having a stabilization time, after the self-knocking sharply the voltage to a voltage that is the erasure discharge does not occur, maintaining the 9 to 11㎲ level voltage, and slowly drops to 0V.

이때, 방전이 방전개시전압(Vf)으로부터 자기소거방전이 발생하지 않는 전압으로 떨어져야 하며, 9 내지 11㎲ 정도 전압을 유지시키는 부분에서도 방전이 발생하지 않아야 하고, 모든 약 방전은 0V까지 떨어지는 구간에서만 발생하여야 한다. At this time, the discharge and fall to a voltage that does not self-erase discharge generated by the discharge firing voltage (Vf), to 9 must not occur in the discharge section for holding a voltage level 11㎲, all around the discharge region is only falling to 0V It should be generating. 이 실시예의 경우에도 나머지 다른 모든 구간은 도 3과 관련된 상기 실시예와 같으며, 그 작용효과도 그 실시예의 경우와 유사하다. This embodiment was also the same as the embodiment relating to the remaining three sections are all different in some cases, the operations and effects are also similar to the case that the embodiment.

상술한 본 발명의 교류형 플라즈마 디스플레이 패널의 구동방법의 각 실시예에 있어서, 리셋구간에서 스캔 전극들에 인가되는 전압 특성은 첫 번째 서브필드에서만 높은 방전개시전압(Vf)이 인가되고, 2번째 서브필드에서 10번째 서브필드 까지는 200V 이하 전압, 즉, 서스테인전압(Vs)이 인가되며, 서스테인 전극들에 인가되는 전압특성은 모든 서브필드들에서 동일하게 200V 이하의 서스테인전압(Vs)이 인가된다. In each embodiment of the driving method of the AC PDP of the present invention described above, the voltage characteristic applied to the scan electrodes in the reset period is applied to the first sub-only high discharge firing voltage (Vf) field, the second until the 10th subfield in the subfield 200V or less voltage, that is, is applied with a sustain voltage (Vs), a voltage characteristic applied to the sustain electrode is applied to the same 200V sustain voltage (Vs) or less in all the subfields .

리셋 구간에서 스캔 전극과 서스테인 전극에 인가되는 전압 형태는 스캔 전극에 방전개시전압(Vf) 또는 서스테인전압(Vs)에서 0V 로 떨어질 때 서스테인 전극에는 0V에서 서스테인전압(Vs)으로 동일한 시간동안 상승한다. Voltage form applied to the scan electrode and the sustain electrode in the reset period is increased for the same time as the sustain electrode, a sustain voltage (Vs) from 0V when it falls to 0V at the discharge firing voltage (Vf) and the sustain voltage (Vs) to the scan electrodes . 이 때문에 스캔 전극과 서스테인 전극간의 전위 차의 변화가 기존의 어느 파형보다 작아 가스 방전에 안정적으로 작용하므로, 짧은 리셋 타임을 가지는 장점을 가진다. For this reason, the scan electrode and the change in the potential difference between the sustain electrodes is smaller than the existing any waveform reliably acts on the gas discharge it, has the advantage of having a short reset time.

또, 블랙에서 표시되는 리셋 방전은 10개 서브필드 전 구간에서 단지 첫 번째 서브필드의 리셋 구간에서만 발생하므로, 획기적인 콘트라스트 개선을 이룰 수 있으며, 짧은 리셋 타임으로 인한 서스테인 펄스 수의 증가로 고 휘도의 AC-PDP를 얻을 수 있다. In addition, a reset discharge that is displayed in black so only occur only in the first reset period of a second subfield at 10 subfields entire length, it is possible to achieve a dramatic contrast enhancement, a high luminance by increasing due to the short reset time the number of sustain pulses you can get the AC-PDP.

또한, 모든 서브필드들의 리셋 구간에 인가되는 전압 형태가 동일하므로, 회로설계의 단순화를 통해, PDP 제조원가의 저렴화를 달성할 수 있게 된다. In addition, since the same voltage form applied to the reset period of all the subfields, it is possible through the simplification of the circuit design, to achieve jeoryeomhwa manufacturing costs of the PDP.

이상에서 설명한 본 발명의 실시예에 따른 교류형 플라즈마 디스플레이 패널의 구동방법의 구성과 작용에 의하면, 전하 콘트롤이 용이하고, 리셋 전압이 낮으며, (+) 전원만을 사용한 버피(Buffy) 모양의 구동 파형을 선택적 기입방식으로 구현함으로써 10비트(bit) 서브필드에서 2000:1 이상의 고 콘트라스트와 700cd/㎡ 이상의 고휘도를 얻었으며, 리셋시간의 감소에 의한 12비트 서브필드의 타이밍 설계가 가능하여 의사윤곽 감소를 얻을 수 있는 등의 효과가 있다. According to the configuration and operation of the driving method of the AC plasma display panel according to an embodiment of the present invention described above, was easy charge control and the reset voltage is low, (+) only the buffy (Buffy) shaped drive of the used power selective write method, 10-bit (bit) in the sub-fields 2000, by implementing the waveform: it was obtained one or more high contrast and high brightness over 700cd / ㎡, is available to the false contour timing design of the 12-bit sub-fields by reducing the reset time the effect of such a reduction can be obtained.

Claims (17)

  1. 전면기판 및 후면기판의 대향면중 어느 일면에 평행하게 배치되는 다수의 스캔전극들 및 서스테인전극들과, 그 스캔전극들 및 서스테인전극들과 교차하여 각각 표시셀을 형성하도록 다른 일면에 배치되는 다수의 데이타전극들을 구비하는 플라즈마 디스플레이 패널을 구동하기 위해, 입력되는 화상신호의 1프레임을 다수의 서브필드로 분할하고, 각 분할된 서브필드에는 리셋구간, 스캔구간, 서스테인구간이 포함되며, 리셋기간에는 전 표시셀들에 균일하게 벽전하를 형성하고, 스캔구간에는 점등할 표시셀들에서 선택적으로 기입방전을 실시하며, 각 서브필드들을 조합하여 다계조를 표현하도록 각 분할된 서브필드마다 특정 가중치로 사전 설정된 서스테인구간에서, 기입방전된 표시셀들이 점등하도록 그 표시셀들을 서스테인방전시키는교류형 플 A number which is placed on the other side of the plurality of scan electrodes and sustain electrodes are of opposite surfaces of the front substrate and a rear substrate arranged in parallel to any surface, and to intersect with the scan electrodes and the sustain electrodes so as to form a display cell, respectively in order to drive the plasma display panel comprising a data electrode, and the dividing one frame of the image signal input to the plurality of subfields, and each of the divided sub-field includes a reset period, a scan period, the sustain period, the reset period is to form a wall charge uniformly on the entire display cell, scan period, and subjected to selective address discharge in the display cell to be lit, the specific weights for each divided sub-field that is expressing gray scales by combining the respective subfields with the alternate current type of sample pre-set in the sustain period, the address discharge display cell to sustain the discharge of the display cell to be lit 라즈마 디스플레이 패널의 구동방법에 있어서: In the driving method of the display panel do Raj:
    상기 각 프레임의 첫 번째 서브필드의 리셋구간에서, 스캔전극들에는 방전개시전압(Vf)까지 전압을 급격히 상승시키고(펄스파), 방전 발생 후 스캔전극들, 서스테인전극들 및 데이타전극들 위의 유전층위에 벽전하들이 충분히 축적되는 방전안정화시간동안 그 방전개시전압(Vf)으로 유지하며, 그 뒤, 그 방전개시전압(Vf)에서 0V까지 전압을 서서히 떨어뜨리고, 스캔전극들에 방전개시전압(Vf)이 인가되는 동안, 서스테인전극들에의 인가전압을 0V로 유지시키며, 스캔전극들에의 인가전압이 그 방전개시전압(Vf)에서 0V로 서서히 떨어지는 동안에는 서스테인전극들에 0V에서 서스테인전압(Vs) 전후까지 서서히 증가시키는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. In the reset period of the first subfield of each frame, the scan electrodes is above the the scan electrodes after rapidly rising and (pulse wave), a discharge generating a voltage to the discharge firing voltage (Vf), the sustain electrode and the data electrodes for discharge stabilization time wall over the dielectric layer charges are sufficiently accumulated and maintained in the discharge firing voltage (Vf), Then, dropping the voltage slowly from the discharge firing voltage (Vf) to 0V, the start discharge to the scan electrode voltage ( Vf) sustain voltage from 0V to the sustain electrode while, while maintaining the voltage applied to the sustain electrode to 0V, while the applied voltage to the scan electrode falls gradually to 0V at the discharge firing voltage (Vf) that is ( the driving method of the AC plasma display panel, comprising a step of gradually increases up to around Vs).
  2. 제 1 항에 있어서, 상기 각 프레임의 첫 번째 서브필드의 리셋구간에서, 모든 데이터전극들에 인가되는 전압을 0V로 유지시키는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. 2. The method of claim 1, wherein in the first reset period of a subfield of each frame, the driving method of the AC plasma display panel, comprising a step of maintaining a voltage to be applied to all the data electrodes to 0V.
  3. 제 1 항에 있어서, 방전안정화시간은 9 내지 11㎲이고, 그 방전개시전압(Vf)에서 0V까지 전압을 서서히 떨어뜨리는 시간은 130㎲ 내지 150㎲인 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. The method of claim 1, wherein the discharge stabilization time is 9 to 11㎲, and the driving of the discharge start time to break down slowly until the voltage 0V from the voltage (Vf) is AC-type, characterized in that 130㎲ to 150㎲ PDP Way.
  4. 제 1 항에 있어서, 스캔전극들에의 인가전압이 방전개시전압(Vf)에서 0V로서서히 떨어진 후에는 스캔전극들에의 인가전압은 9 내지 11㎲시간동안 0V로 유지시키며, 이때, 서스테인전극들은 서스테인전압(Vs)으로 계속 유지시키는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. The method of claim 1, wherein, after the applied voltage of 0V to the scan electrode gradually falls from the discharge firing voltage (Vf) is applied to the scan electrodes while maintaining voltage to 0V for a 9 to 11㎲ time, at this time, the sustain electrode It is the driving method of the AC plasma display panel, comprising a step of continuing to sustain a sustain voltage (Vs).
  5. 제 1 항에 있어서, 스캔구간에서는 모든 스캔전극들에 스캔전압(Vy_level 전압)을 인가하여 유지시키며, 그 상태에서 기입전압(Vd)이 지정된 데이타전극에 인가될 때 스캔 전압을 0V로 떨어뜨려 기입 방전을 발생시키며, 서스테인구간 초기에 모든 스캔전극들, 서스테인전극들 및 데이타전극들에 0V의 전압을 인가하고, 수 ㎲후에 스캔전극들과 서스테인전극들에 교대로 서스테인전압(Vs)을 인가시키는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. The method of claim 1, wherein the scan period, keeps applying a scan voltage (Vy_level voltage) to all the scan electrodes, writing drop the scan voltage to 0V when applied to the data electrode is given write voltage (Vd) in that state, generates a discharge, applying a voltage of 0V to all the scan electrodes, the sustain electrodes and the data electrodes in the sustain period initially and, after several ㎲ alternately to the scan electrodes and the sustain electrodes to apply a sustain voltage (Vs) the driving method of the AC plasma display panel, characterized in that.
  6. 제 1 항에 있어서, 상기 프레임의 두 번째 서브필드로부터 최종 서브필드의 리셋구간까지중 어느 하나의 서브필드에서 직전 서브필드의 마지막 서스테인전압(Vs)이 인가된 후 15㎲ 이내에 스캔전극들에 방전안정화시간동안 서스테인전압(Vs)를 인가하며, 그 뒤, 0V로 전압을 서서히 떨어뜨리고, 스캔전극들에 서스테인전압(Vs)이 인가되는 동안, 서스테인전극들에의 인가전압을 0V로 유지시키며, 스캔전극들에의 인가전압이 그 서스테인전압(Vs)에서 0V로 서서히 떨어지는 동안에는 서스테인전극들에 0V에서 서스테인전압(Vs) 전후까지 서서히 증가시키는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. The method of claim 1, wherein the discharge of any one of the scan electrodes within 15㎲ after the last sustain voltage (Vs) of the immediately preceding subfield is the subfield from among the second sub-field of the frame to the reset period of the last subfield and applying a stabilization time the sustain voltage (Vs) during its back, while dropping slowly drop the voltage to 0V, and the sustain voltage (Vs) to the scan electrodes to be applied, while maintaining the voltage applied to the sustain electrode to 0V, the driving method of the AC plasma display panel, comprising a step of applying a voltage of the scan electrode gradually increases from 0V to the sustain electrode while gradually falling to 0V in the sustain voltage (Vs) to the front and rear sustain voltage (Vs).
  7. 제 1 항에 있어서, 스캔전극들에의 인가전압이 방전개시전압(Vf)에서 0V로 서서히 떨어진 후에는 스캔전극들에의 인가전압은 9 내지 11㎲시간동안 0V로 유지시키며, 이때, 서스테인전극들은 서스테인전압(Vs)으로 계속 유지시키며; The method of claim 1, wherein, after the applied voltage of 0V to the scan electrode gradually falls from the discharge firing voltage (Vf) is applied to the scan electrodes while maintaining voltage to 0V for a 9 to 11㎲ time, at this time, the sustain electrode sikimyeo are maintained at the sustain voltage (Vs);
    스캔구간에서는 모든 스캔전극들에 스캔전압(Vy_level 전압)을 인가하여 유지시키며, 그 상태에서 기입전압(Vd)이 지정된 데이타전극에 인가될 때 스캔 전압을 0V로 떨어뜨려 기입 방전을 발생시키며; In the scan period, keeps applying a scan voltage (Vy_level voltage) to all the scan electrodes, when applied to the data electrode is given write voltage (Vd) in that state, a scan voltage dropped to 0V generates the address discharge;
    서스테인구간 초기에 모든 스캔전극들, 서스테인전극들 및 데이타전극들에 0V의 전압을 인가하고, 수 ㎲후에 스캔전극들과 서스테인전극들에 교대로 서스테인전압(Vs)을 인가시키며; Applying a voltage of 0V to all the scan electrodes, the sustain electrodes and the data electrodes in the sustain period initially and can ㎲ sikimyeo after applying a sustain voltage (Vs) are alternately to the scan electrodes and the sustain electrodes;
    상기 프레임의 두 번째 서브필드로부터 최종 서브필드의 리셋구간까지중 어느 하나의 서브필드에서 직전 서브필드의 마지막 서스테인전압(Vs)이 인가된 후 15㎲ 이내에 스캔전극들에 방전안정화시간동안 서스테인전압(Vs)를 인가하며, 그 뒤, 0V로 전압을 서서히 떨어뜨리고, 스캔전극들에 서스테인전압(Vs)이 인가되는 동안, 서스테인전극들에의 인가전압을 0V로 유지시키며, 스캔전극들에의 인가전압이 그 서스테인전압(Vs)에서 0V로 서서히 떨어지는 동안에는 서스테인전극들에 0V에서 서스테인전압(Vs) 전후까지 서서히 증가시킴으로써 스캔전극들에 3개, 서스테인전극들에 1개, 데이타전극들에 1개의 전원이 사용되는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. A sustain voltage during a second sub-field, the final subfield discharge stabilization time to the scan electrode within any of the 15㎲ after the last sustain voltage (Vs) of the immediately preceding subfield is the subfield during the reset period to from the frame ( applying the Vs), and the rear, while dropping slowly drop the voltage to 0V, and the sustain voltage (Vs) to the scan electrodes to be applied, while maintaining the voltage applied to the sustain electrode to 0V, is applied to the scan electrodes by voltage is increased gradually from the sustain voltage (Vs) while gradually falling to 0V in the sustain electrode 0V to before and after the sustain voltage (Vs) 3 to the scan electrodes, one on the sustain electrode, one to the data electrodes the driving method of the AC plasma display panel, characterized in that the power supply is used.
  8. 제 7 항에 있어서, 상기 스캔전압(Vy_level 전압)을 기입전압(Vd)을 인가하기 위한 전원을 함께 사용하여 전체 전원을 최소 4개로 축소 사용하는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. In the driving method of the AC type plasma display panel, characterized in that to reduce the total power of four minimum by using a power source for applying a writing voltage (Vd) to the scan voltage (Vy_level voltage) with claim 7.
  9. 제 1 항에 있어서, 상기 방전개시전압(Vf)이 270 내지 320V사이이며, 상기 서스테인전압(Vs)은 170 내지 185V사이인 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. The method of claim 1, wherein between the discharge firing voltage (Vf) is 270 to 320V, the driving method of the AC plasma display panel, characterized in that between the sustain voltage (Vs) is 170 to 185V.
  10. 제 1 항에 있어서, 그 방전개시전압(Vf)에서 0V까지 전압을 서서히 떨어뜨리는 과정을, 그 방전개시전압(Vf)으로부터 자기 소거(self-erase) 방전이 발생하지 않는 전압까지 전압을 급격히 떨어뜨린 후, 0V까지 전압을 서서히 떨어뜨리는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. The method of claim 1, wherein the drop process to drop the in a discharge starting voltage (Vf) of the voltage gradually to 0V, the voltage abruptly from the discharge firing voltage (Vf) to the demagnetization (self-erase) voltage discharge is not generated after knocking, AC type driving method of the plasma display panel, characterized in that gradually break down the voltage to 0V.
  11. 제 1 항에 있어서, 그 방전개시전압(Vf)에서 0V까지 전압을 서서히 떨어뜨리는 과정을, 자기 소거(self-erase) 방전이 발생하지 않는 전압까지 전압을 급격히 떨어뜨리고 9 내지 11㎲시간동안 전압을 유지시킨 후, 0V까지 전압을 서서히 떨어뜨리는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. The method of claim 1, wherein the process of lowering the voltage slowly to 0V in the discharge starting voltage (Vf), dropping sharply the demagnetization (self-erase) voltage to a voltage discharge is not generated voltage for 9 hours to 11㎲ after that, the AC type drive method for a plasma display panel, characterized in that gradually break down the voltage to 0V maintain.
  12. 전면기판 및 후면기판의 대향면중 어느 일면에 평행하게 배치되는 다수의 스캔전극들 및 서스테인전극들과, 그 스캔전극들 및 서스테인전극들과 교차하여 각각 표시셀을 형성하도록 다른 일면에 배치되는 다수의 데이타전극들을 구비하는 플라즈마 디스플레이 패널을 구동하기 위해, 입력되는 화상신호의 1프레임을 다수의 서브필드로 분할하고, 각 분할된 서브필드에는 리셋구간, 스캔구간, 서스테인구간이 포함되며, 리셋기간에는 전 표시셀들에 균일하게 벽전하를 형성하고, 스캔구간에는 점등할 표시셀들에서 선택적으로 기입방전을 실시하며, 각 서브필드들을 조합하여 다계조를 표현하도록 각 분할된 서브필드마다 특정 가중치로 사전 설정된 서스테인구간에서, 기입방전된 표시셀들이 점등하도록 그 표시셀들을 서스테인방전시키는 교류형 A number which is placed on the other side of the plurality of scan electrodes and sustain electrodes are of opposite surfaces of the front substrate and a rear substrate arranged in parallel to any surface, and to intersect with the scan electrodes and the sustain electrodes so as to form a display cell, respectively in order to drive the plasma display panel comprising a data electrode, and the dividing one frame of the image signal input to the plurality of subfields, and each of the divided sub-field includes a reset period, a scan period, the sustain period, the reset period is to form a wall charge uniformly on the entire display cell, scan period, and subjected to selective address discharge in the display cell to be lit, the specific weights for each divided sub-field that is expressing gray scales by combining the respective subfields with the alternate current type of a sustain discharge of the display cell in a predetermined sustain period, so as to light up to the address discharge display cell 라즈마 디스플레이 패널의 구동방법에 있어서: In the driving method of the display panel do Raj:
    상기 프레임의 두 번째 서브필드로부터 최종 서브필드의 리셋구간까지중 어느 하나의 서브필드에서 직전 서브필드의 마지막 서스테인전압이 인가된 후 15㎲ 이내에 스캔전극들에 방전안정화시간동안 서스테인전압(Vs)를 인가한 후, 0V로 전압 서서히 떨어뜨리고, 스캔전극들에 서스테인전압(Vs)이 인가되는 동안, 서스테인전극들에의 인가전압을 0V로 유지시키며, 스캔전극들에의 인가전압이 그 서스테인전압(Vs)에서 0V로 서서히 떨어지는 동안에는 서스테인전극들에 0V에서 서스테인전압(Vs) 전후까지 서서히 증가시키는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. Any one of the sustain voltage (Vs) during the discharge stabilization time to the scan electrode within 15㎲ after the last sustain voltage is applied in the immediately preceding subfield of the subfield from the second sub-field of the frame to the reset period of the last subfield applying then dropping slowly dropped voltage to 0V, scan while the applying the sustain voltage (Vs) to the electrodes, while maintaining the voltage applied to the sustain electrode to 0V, the voltage applied to the scan electrodes the sustain voltage ( the driving method of the AC PDP Vs) while gradually falling from 0V to 0V in the sustain electrode, comprising a step of gradually increases up to around the sustain voltage (Vs).
  13. 제 12 항에 있어서, 상기 서브필드들의 리셋구간에서, 모든 데이터전극들에 인가되는 전압을 0V로 유지시키는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. 13. The method of claim 12, wherein in the reset period of the subfield, the driving method of the AC plasma display panel, comprising a step of maintaining a voltage to be applied to all the data electrodes to 0V.
  14. 제 12 항에 있어서, 방전안정화시간은 9 내지 11㎲이고, 그 서스테인전압(Vs)에서 0V까지 전압을 서서히 떨어뜨리는 시간은 130㎲ 내지 150㎲인 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. 13. The method of claim 12, discharge stabilization time is 9 to 11㎲ a driving method of the sustain voltage is time to drop the voltage from slowly (Vs) to 0V is AC-type, characterized in that 130㎲ to 150㎲ PDP .
  15. 제 12 항에 있어서, 스캔전극들에의 인가전압이 서스테인전압(Vs)에서 0V로 서서히 떨어진 후에는 스캔전극들에의 인가전압은 9 내지 11㎲시간동안 0V로 유지시키며, 이때, 서스테인전극들은 서스테인전압(Vs)으로 계속 유지시키는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. 13. The method of claim 12, after the voltage applied to the scan electrode gradually dropped to 0V in the sustain voltage (Vs) to 0V while maintaining the applied voltage for a 9 to 11㎲ time of the scan electrodes, wherein the sustain electrodes are the driving method of the AC plasma display panel, comprising a step of continuing to sustain a sustain voltage (Vs).
  16. 제 12 항에 있어서, 스캔구간에서는 모든 스캔전극들에 스캔전압(Vy_level 전압)을 인가하여 유지시키며, 그 상태에서 기입전압(Vd)이 지정된 데이타전극에 인가될 때 스캔 전압을 0V로 떨어뜨려 기입 방전을 발생시키며, 서스테인구간 초기에 모든 스캔전극들, 서스테인전극들 및 데이타전극들에 0V의 전압을 인가하고, 수 ㎲후에 스캔전극들과 서스테인전극들에 교대로 서스테인전압(Vs)을 인가시키는 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. 13. The method of claim 12, wherein the scan period, keeps applying a scan voltage (Vy_level voltage) to all the scan electrodes, writing drop the scan voltage to 0V when applied to the data electrode is given write voltage (Vd) in that state, generates a discharge, applying a voltage of 0V to all the scan electrodes, the sustain electrodes and the data electrodes in the sustain period initially and, after several ㎲ alternately to the scan electrodes and the sustain electrodes to apply a sustain voltage (Vs) the driving method of the AC plasma display panel, characterized in that.
  17. 제 12 항에 있어서, 상기 서스테인전압(Vs)은 170 내지 185V사이인 것을 특징으로 하는 교류형 플라즈마 디스플레이 패널의 구동방법. 13. The method of claim 12, the driving method of the AC-type PDP in which the sustain voltage (Vs) is characterized in that between 170 to 185V.
KR1020010047629A 2001-08-08 2001-08-08 method of driving a AC-type plasma display panel KR20030013561A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010047629A KR20030013561A (en) 2001-08-08 2001-08-08 method of driving a AC-type plasma display panel

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020010047629A KR20030013561A (en) 2001-08-08 2001-08-08 method of driving a AC-type plasma display panel
PCT/KR2001/001733 WO2003015068A1 (en) 2001-08-08 2001-10-15 Method of driving a ac-type plasma display panel

Publications (1)

Publication Number Publication Date
KR20030013561A true KR20030013561A (en) 2003-02-15

Family

ID=19712975

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010047629A KR20030013561A (en) 2001-08-08 2001-08-08 method of driving a AC-type plasma display panel

Country Status (2)

Country Link
KR (1) KR20030013561A (en)
WO (1) WO2003015068A1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100488463B1 (en) 2003-07-24 2005-05-11 엘지전자 주식회사 Apparatus and Method of Driving Plasma Display Panel
KR100502928B1 (en) 2003-08-05 2005-07-21 삼성에스디아이 주식회사 Driving method of plasma display panel and plasma display device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3633761B2 (en) * 1997-04-30 2005-03-30 パイオニア株式会社 Driving device for plasma display panel
JP3324639B2 (en) * 1997-08-21 2002-09-17 日本電気株式会社 The driving method of plasma display panel
EP1022713A3 (en) * 1999-01-14 2000-12-06 Nec Corporation Method of driving AC-discharge plasma display panel

Also Published As

Publication number Publication date
WO2003015068A1 (en) 2003-02-20

Similar Documents

Publication Publication Date Title
US6369781B2 (en) Method of driving plasma display panel
KR100354678B1 (en) Drive method of plasma display and drive device thereof
KR100893993B1 (en) A plasma display panel driving method and image display device
CN1306465C (en) Method for driving plasma display panel
EP1244088B1 (en) Method of driving a plasma display panel
JP4606612B2 (en) Driving method of plasma display panel
KR100485858B1 (en) Method and apparatus for driving plasma display panel and image display apparatus
KR100820500B1 (en) Plasma display panel display device and its driving method
EP0866439A1 (en) Method of initialising cells in an AC plasma display panel
KR100681773B1 (en) Driving method of plasma display panel
JP3033546B2 (en) The driving method of AC discharge memory type plasma display panel
US6876343B2 (en) Method for driving plasma display panel
KR100452688B1 (en) Driving method for plasma display panel
KR100438907B1 (en) Driving Method of Plasma Display Panel
JP3429438B2 (en) The driving method of Ac-type pdp
CN1307604C (en) Method and device for driving plasma display screen
JP4768134B2 (en) Driving method of plasma display device
JP4146247B2 (en) Driving method of plasma display panel
KR20030064895A (en) Ac plasma display panel
JPH08129357A (en) The plasma display device
JP2002116730A (en) Method for driving plasma display
CN1181463C (en) Plasma display panel and method for driving it
JP2003255888A (en) Method of driving plasma display panel
JP3318497B2 (en) The driving method of Ac-type pdp
JPH10247456A (en) Plasma display panel, plasma display device, and driving method for plasma display panel

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination