KR200203067Y1 - 하이브리드 아이씨용 퓨즈저항 패턴 - Google Patents
하이브리드 아이씨용 퓨즈저항 패턴 Download PDFInfo
- Publication number
- KR200203067Y1 KR200203067Y1 KR2019940026698U KR19940026698U KR200203067Y1 KR 200203067 Y1 KR200203067 Y1 KR 200203067Y1 KR 2019940026698 U KR2019940026698 U KR 2019940026698U KR 19940026698 U KR19940026698 U KR 19940026698U KR 200203067 Y1 KR200203067 Y1 KR 200203067Y1
- Authority
- KR
- South Korea
- Prior art keywords
- fuse
- resistor
- pattern
- mega
- resistance
- Prior art date
Links
Landscapes
- Apparatuses And Processes For Manufacturing Resistors (AREA)
Abstract
본 고안은 하이브리드 아이씨용 퓨즈저항 패턴에 관한 것으로서, 메가저항위에 퓨즈저항이 인쇄되므로 생산시 퓨즈저항의 두께를 조절하기 용이하고 전압을 인가하여 파괴시험을 행하면 메가저항의 패턴위에 중복되는 퓨즈저항이 파괴되므로 파괴양상에 일관성이 부여된다.
Description
본 고안은 하이브리드 아이씨용 퓨즈저항 패턴에 관한 것이다.
종래의 퓨즈저항 패턴은 제1도와 제2도에 도시된 바와 같이 도체(1) 및 도체(2) 사이에 퓨즈저항(3)을 인쇄하여 패턴을 구성하였으나 파괴검사시 원하는 대로 파괴되지 않는 문제점이 있다.
이러한 문제점은 퓨즈저항(3)의 두께가 9㎛로 균일하게 조절되어야 하나 생산시 9㎛ 이하로 두께를 조절하기가 불가능하기 때문이며 인쇄해상성에 있어서도 제3도에 도시된 바와 같이 퓨즈저항(3)이 일직선으로 인쇄되지 않고 폭이 260㎛ 이하의 부분이 발생하기 때문에 불규칙적 파괴가 일어나 파괴되는 양상이 일관성이 없다.
본 고안의 목적은, 상기와 같은 단점을 해결하기 위하여, 도체사이에 메가저항을 인쇄하고 그 위에 퓨즈저항을 인쇄하여 퓨즈저항의 두께를 조절하기 용이한 하이브리드 아이씨용 퓨즈저항 패턴을 제공하고자 하는 것이다.
본 고안은, 상기와 같은 목적을 달성하기 위하여, 기판위에 2개의 도체가 서로마주보도록 패턴을 구성한 하이브리드 아이씨에 있어서, 상기 도체와 도체사이에는 그 중간에 메가저항이 가로질러 위치되고 상기 도체와 도체 사이의 메가저항 패턴위에는 중복되도록 퓨즈저항이 위치되게 구성된다.
제1도는 종래의 퓨즈저항 패턴을 도시하는 평면도.
제2도는 종래의 퓨즈저항 패턴을 도시하는 단면도.
제3도는 종래의 잘못 인쇄된 퓨즈저항 패턴을 도시하는 평면도.
제4도는 본 고안의 퓨즈저항 패턴을 도시하는 평면도.
제5도는 본 고안의 퓨즈저항 패턴을 도시하는 단면도.
* 도면의 주요부분에 대한 부호의 설명
10 : 기판 11,12 : 도체
13 : 메가저항 14 : 퓨즈저항
이하, 첨부도면을 참조하여 본 고안의 구성과 작용 상태를 설명한다.
제4도 및 제5도는 본 고안의 퓨즈저항 패턴이 도시되는데, 기판(10)위에는 2개의 도체(11)와 (12)가 위치되고 도체(11)와 도체(12) 사이의 메가저항(13)위에는 퓨즈저항(14)이 중복되도록 위치된다.
상기 메가저항(13)은 도체(11)와 도체(12)가 기판(10)위에 인쇄되고 건조 소성된 후에 메가저항 페이스트를 인쇄하고 건조 소성하여 형성되며, 퓨즈저항(14)은 메가저항(13)이 형성된 후에 저항 페이스트를 인쇄하고 건조 소성하여 형성된다.
본 고안의 퓨즈저항 패턴은 메가저항(13)의 저항값 R1과 퓨즈저항(14)의 저항값 R1일때 다음과 같은 병렬 저항값을 갖는다.
RT: 퓨즈패턴의 총저항값으로 도체(11)와 도체(12)에서 바라본 저항값
R1: 메가저항의 저항값
R2: 메가저항이 건조 소성된 후 다시 인쇄되어지는 퓨즈저항의 저항값
이러한 계산식에 의하면 퓨즈저항 패턴의 저항값은 낮은 저항값, 즉 메가오옴 저항과 퓨즈저항 간의 병렬 구조로 이루어진 패턴의 총저항값은 메가오옴에 비하여 낮은 저항값인 퓨즈저항값을 따라가게 되므로 파괴시험전의 저항값인 1.5Ω 내지 8Ω의 값을 만족한다.
본 고안의 퓨즈저항 패턴에 18V, 1A의 전압을 인가하여 파괴시험을 행하면 메가저항(13) 패턴위에 중복되는 퓨즈저항(14)은 다른 부분에 비하여 두께가 얇으므로 쉽게 파괴되고, 또한 이 부분에서만 파괴되는 일관성이 부여된다.
한편, 파괴시험후의 퓨즈저항값은 퓨즈저항(14)이 스파크로 파괴되어 메가저항(13)만이 잔존하여 항상 메가오옴의 값이 되므로 1KΩ 이상의 값을 만족시킬 수 있게 되는 것이다.
상기와 같은 구성과 작용을 하는 본 고안의 하이브리드 아이씨용 퓨즈저항 패턴은, 메가저항(13) 패턴위에 퓨즈저항(14)이 중복되므로 생산시 퓨즈저항(14)의 두께는 조절할 수 있게 되고 중복되는 부분이 항상 파괴되므로 파괴양상의 일관성이 제공되는 효과를 가진다.
Claims (1)
- 기판위에 2개의 도체가 서로마주보도록 패턴을 구성한 하이브리드 아이씨에 있어서, 상기 도체(11)와 도체(12) 사이에는 그 중간에 메가저항(13)이 가로질러 위치되고 상기 도체(11)와 도체(12) 사이의 메가저항(13) 패턴위에는 중복 되도록 퓨즈저항(14)이 위치되게 구성된 하이브리드 아이씨용 퓨즈저항패턴.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019940026698U KR200203067Y1 (ko) | 1994-10-13 | 1994-10-13 | 하이브리드 아이씨용 퓨즈저항 패턴 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019940026698U KR200203067Y1 (ko) | 1994-10-13 | 1994-10-13 | 하이브리드 아이씨용 퓨즈저항 패턴 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960015910U KR960015910U (ko) | 1996-05-17 |
KR200203067Y1 true KR200203067Y1 (ko) | 2001-04-02 |
Family
ID=60853937
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019940026698U KR200203067Y1 (ko) | 1994-10-13 | 1994-10-13 | 하이브리드 아이씨용 퓨즈저항 패턴 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR200203067Y1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100473470B1 (ko) * | 1999-04-16 | 2005-03-07 | 소니 케미카루 가부시키가이샤 | 보호소자 |
KR100478316B1 (ko) * | 2000-05-17 | 2005-03-23 | 소니 케미카루 가부시키가이샤 | 보호소자 |
KR100770192B1 (ko) * | 1999-03-31 | 2007-10-25 | 소니 케미카루 앤드 인포메이션 디바이스 가부시키가이샤 | 보호소자 |
-
1994
- 1994-10-13 KR KR2019940026698U patent/KR200203067Y1/ko not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100770192B1 (ko) * | 1999-03-31 | 2007-10-25 | 소니 케미카루 앤드 인포메이션 디바이스 가부시키가이샤 | 보호소자 |
KR100473470B1 (ko) * | 1999-04-16 | 2005-03-07 | 소니 케미카루 가부시키가이샤 | 보호소자 |
KR100478316B1 (ko) * | 2000-05-17 | 2005-03-23 | 소니 케미카루 가부시키가이샤 | 보호소자 |
Also Published As
Publication number | Publication date |
---|---|
KR960015910U (ko) | 1996-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4808435A (en) | Screen printing method for producing lines of uniform width and height | |
US4438561A (en) | Method of reworking printed circuit boards | |
JPH05234725A (ja) | チップ型複合電子部品の製造方法 | |
KR200203067Y1 (ko) | 하이브리드 아이씨용 퓨즈저항 패턴 | |
US6724295B2 (en) | Chip resistor with upper electrode having nonuniform thickness and method of making the resistor | |
KR920004038B1 (ko) | 후막형성방법 | |
US4101820A (en) | Fail-safe resistor | |
US5844468A (en) | Chip network electronic component | |
EP0109084B1 (en) | A method of making a double-sided thick-film integrated circuit | |
CA1149519A (en) | Thick film printed circuit | |
JPH02113596A (ja) | プリント回路基板 | |
EP0340376A1 (en) | Electric circuit for electronic machines, printed by means of a silk-screen process onto a polyester film with a multi-layered structure | |
JPH03196692A (ja) | Icリード半田付け用のパッド | |
JP2528436B2 (ja) | 回路基板装置の製造方法 | |
JPH0767001B2 (ja) | 電子部品用基板 | |
JP2606304B2 (ja) | クリーム半田印刷方法 | |
JPH0794857A (ja) | プリント配線板 | |
JPS61187289A (ja) | プリント基板 | |
JPH0325993A (ja) | プリント配線基板 | |
DE1640569A1 (de) | Elektrische Stromkreisanordnung | |
JPH04373156A (ja) | クリーム半田接続方法 | |
JPH0319387A (ja) | 混成集積回路 | |
JPH06120638A (ja) | 厚膜印刷基板 | |
JPH074761Y2 (ja) | ヒューズ抵抗器 | |
JPH0335506A (ja) | チップrネットワークの製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20030903 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |