KR20020011121A - Flat plasma display panel with independent trigger and controlled sustaining electrodes - Google Patents

Flat plasma display panel with independent trigger and controlled sustaining electrodes Download PDF

Info

Publication number
KR20020011121A
KR20020011121A KR1020010046271A KR20010046271A KR20020011121A KR 20020011121 A KR20020011121 A KR 20020011121A KR 1020010046271 A KR1020010046271 A KR 1020010046271A KR 20010046271 A KR20010046271 A KR 20010046271A KR 20020011121 A KR20020011121 A KR 20020011121A
Authority
KR
South Korea
Prior art keywords
sustain
electrode
substrate
electrodes
voltage waveform
Prior art date
Application number
KR1020010046271A
Other languages
Korean (ko)
Inventor
셔머혼제리디.
쉬비드키올렉산더
Original Assignee
일렉트로-플라스마, 아이엔씨.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to US09/629,118 priority Critical patent/US6597120B1/en
Priority to US09/629,118 priority
Application filed by 일렉트로-플라스마, 아이엔씨. filed Critical 일렉트로-플라스마, 아이엔씨.
Publication of KR20020011121A publication Critical patent/KR20020011121A/en

Links

Classifications

    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. AC-PDPs [Alternating Current Plasma Display Panels]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. AC-PDPs [Alternating Current Plasma Display Panels]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. AC-PDPs [Alternating Current Plasma Display Panels]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. AC-PDPs [Alternating Current Plasma Display Panels]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. AC-PDPs [Alternating Current Plasma Display Panels]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • G09G3/2983Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels using non-standard pixel electrode arrangements
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/46Connecting or feeding means, e.g. leading-in conductors

Abstract

PURPOSE: Flat plasma display panel with independent trigger and controlled sustaining electrodes is provided to operate at a high efficiency and includes independent trigger and controlled sustaining electrodes. CONSTITUTION: A plasma flat-panel display comprises a first transparent substrate comprising an array of pairs of parallel sustainer electrodes deposited upon the first substrate, each of the pairs of sustainer electrodes including a first sustainer electrode(22) and a second sustainer electrode(23), auxiliary electrodes deposited upon the first substrate parallel to and corresponding to each of the pairs of sustainer electrodes, at least a first auxiliary electrode being adjacent to a first sustainer electrode in each pair of sustainer electrodes, a dielectric layer formed from a dielectric material covering the sustainer and auxiliary electrodes, and a protection layer formed from an electron emissive material covering the dielectric, a second substrate which is hermetically sealed to the first substrate comprising an array of micro-voids(32) formed in the surface of the second substrate which is adjacent to the first substrate, a plurality of address electrodes incorporated within the second substrate, each of the address electrodes orthogonal to the sustain electrodes and corresponding to each of the micro-voids, the micro-voids cooperating with the first substrate to define a plurality of sub-pixels, each of the sub-pixels defining a controlled discharge volume at the intersection of the address electrodes and sustainer electrode pairs with associated auxiliary electrodes, a phosphor material(38) deposited within each micro-void and associated with the address electrodes, and a gas filling the micro-voids.

Description

독립적인 트리거 및 제어 유지전극을 갖는 평판 프라즈마 표시 패널{Flat Plasma Display Panel With Independent Trigger and Controlled Sustaining Electrodes}Flat Plasma Display Panel With Independent Trigger and Controlled Sustaining Electrodes

본 발명은 일반적으로 평면 프라즈마 표시패널(Flat Plasma Display Panel)에 관한 것으로, 특히 고효율로 작동하고 독립적인 트리거 및 제어 유지전극을 포함하는 완전 컬러를 위해 개선된 구조 및 고 해상도의 평면 프라즈마 표시패널 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates generally to flat plasma display panels, and in particular to improved structure and high resolution flat plasma display panel devices for full color, operating at high efficiency and including independent trigger and control holding electrodes. It is about.

평면 프라즈마 표시패널은 전기 발광장치, AC 프라즈마 패널, DC 프라즈마 패널 및 전계 방출 디스플레이 등과 같은 디스플레이 픽셀의 대형 직교 배열이 평면 스크린을 형성하는 전기 표시 장치이다.A flat plasma display panel is an electric display device in which a large orthogonal array of display pixels such as an electroluminescent device, an AC plasma panel, a DC plasma panel, and a field emission display form a flat screen.

AC PDP(Plasma Display Panel)의 기본 구조는 각 평판의 내부면에 도체 패턴 전극을 부착한 두개의 평면 유리를 구비하고 있다. 이러한 평판은 기체로 가득 찬 갭으로 분리되어 있다.The basic structure of AC PDP (Plasma Display Panel) is provided with two flat glass with conductor pattern electrodes attached to the inner surface of each flat plate. These plates are separated by gaps filled with gas.

전극은 얇거나 두꺼운 전형적인 필름 기술을 이용하여 서로 직각으로 배치된 각 평면상의 전극을 X-Y 매트릭스로 배열하여 구성된다. AC PDP의 적어도 한 세트의 유지전극은 얇은 유리 유전층으로 덮인다. 이러한 유리 평판은 격벽에 의해 고정된 평판 사이에 갭을 끼워 넣는 것으로 만들어진다. 평판의 가장자리가 밀폐되고 평판 사이이 공동은 비워지며 본 발명의 기술분야에서 잘알려진 형태의 Ne와 Xe의혼합물 또는 유사한 기체 혼합물로 채워진다.The electrodes are constructed by arranging the electrodes on each plane arranged in the X-Y matrix at right angles to each other using thin or thick typical film technology. At least one set of sustain electrodes of the AC PDP is covered with a thin glass dielectric layer. Such glass plates are made by sandwiching a gap between the plates fixed by the partition walls. The edge of the plate is sealed and the cavity between the plates is emptied and filled with a mixture of Ne and Xe or similar gas mixtures of the type well known in the art.

AC PDP가 동작하는 동안, 충분한 구동전압 펄스가 평판 사이의 가스를 이온화하기 위해 전극에 공급된다. 가스가 이온화되면 전압을 유전체는 작은 콘덴서와 같이 충전하고 이것은 가스 양단간의 전압을 감소시켜서 방전을 없게 한다.While the AC PDP is operating, sufficient driving voltage pulses are supplied to the electrodes to ionize the gas between the plates. When the gas is ionized, the voltage is charged like a small capacitor in the dielectric, which reduces the voltage across the gas, leaving no discharge.

이러한 용량성 전압은 축적된 전하에 기인된 것이며 일반적으로 웰전하(Wall Charge)라고 한다. 그 후 이 전압이 역전되면 구동 전압과 웰 전하 전압의 총량은 가스를 여기시키기에 다시 충분해지고 글로 방전 펄스를 만든다. 일련의 반복적으로 공급되는 구동 전압은 유지전압 또는 서스테이너(Sustainer)라고 한다.This capacitive voltage is due to accumulated charge and is generally called a wall charge. Then, when this voltage is reversed, the total amount of drive voltage and well charge voltage is again sufficient to excite the gas and create a glow discharge pulse. A series of repeatedly supplied driving voltages are called sustain voltages or sustainers.

유지전압 파형으로 축적된 전하가 가지는 픽셀이 방전되고 유지전압 주기마다 광펄스을 방출할 것이다. 축적된 전하가없는 픽셀은 광을 방출하지 못한다. 적절한 파형이 X-Y매트릭스 전극에 걸쳐서 인가되면 작은 광은 방출하는 픽셀들이 화면을 만든다.The pixels with the charge accumulated in the sustain voltage waveform will be discharged and emit light pulses every sustain voltage cycle. Pixels without accumulated charge do not emit light. When the appropriate waveform is applied across the X-Y matrix electrode, small light emitting pixels make up the screen.

전형적으로 적색, 녹색 또는 청색 형광체 층은 평판 중 하나의 내부 표면 위 에 교대로 증착된다. 이온화된 가스는 각 픽셀로부터 색을 가진 빛을 방출하도록 형광체를 야기시킨다. 일반적으로 격벽(Barrier Ribs)은 전극 사이에 연결된 색 번짐과 픽셀간의 간섭을 막기 위해 평판 사이에 배치한다. 이러한 격벽은 원하는 픽셀 피치를 이루기 위한 격벽 높이, 너비 그리고 패턴 갭을 이용하므로서 유리 평판 사이에 일정한 방전 공간을 제공한다.Typically red, green or blue phosphor layers are alternately deposited on the inner surface of one of the plates. The ionized gas causes the phosphor to emit colored light from each pixel. In general, barrier ribs are disposed between flat plates to prevent color bleeding connected between electrodes and interference between pixels. These barrier ribs provide a constant discharge space between the glass plates by utilizing the barrier height, width and pattern gap to achieve the desired pixel pitch.

보다 상세한 AC PDP 의 구조와 작동은 U.S Patant No 5,723,945의 "Flat Panel Display" U.S Patant No 5,962,983의 " Method of Operation of DispalyPanel" 그리고 1999. 3월에 출원한 U.S 특허출원 제09/259,940의 "Flat Panel Display" 등에 개시되어 있으며, 이들 모두 여기에 인용으로 통합되어 있다.The structure and operation of AC PDP in more detail are described in "Flat Panel Display" in US Patant No. 5,723,945, "Method of Operation of DispalyPanel" in US Patant No. 5,962,983, and "Flat Panel" in US Patent Application No. 09 / 259,940, filed March 1999. Display "and the like, all of which are incorporated herein by reference.

본 발명은 고효율로 동작하고 독립적인 트리거 및 제어 유지전극을 포함한 개선된 프라즈마 평면 표시패널에 관한 것이다.The present invention relates to an improved plasma flat panel display that operates at high efficiency and includes independent trigger and control sustain electrodes.

디스플레이 기판 사이에 충전되는 량을 확보하는 유지전극 쌍을 가지는 프라즈마 평면 표시장치의 제조방법이 알려져 있는 것이다. 이러한 다수 개의 어드래스 전극에 전압을 공급함으로서 제어 프라즈마 방전을 지원한다. 충전된 전하량은 유지전극 초기 전압을 공급함으로서 확보된다. 실제적인 프라즈마 방전은 유지전극에 제 1유지전압을 인가함으로서 유지전극 사이에서 개시된다. 패널의 효율은 일반적으로 방전을 유지하는데 요구되는 전압을 증가시키도록 가스 및 기하학적 파라미터가 조절될 때 더 크게 된다.BACKGROUND OF THE INVENTION A method of manufacturing a plasma flat panel display device having a pair of sustain electrodes that secures an amount of charge between display substrates is known. By supplying a voltage to such a plurality of address electrodes to support the control plasma discharge. The charged amount of charge is secured by supplying the sustain electrode initial voltage. The actual plasma discharge is initiated between the sustain electrodes by applying a first sustain voltage to the sustain electrodes. The efficiency of the panel is generally greater when the gas and geometric parameters are adjusted to increase the voltage required to maintain the discharge.

그러나 이것은 시동전압에 대한 관련 전원회로를 복잡하게 하도록 한다. 따라서 비교적 높은 전압으로 발생된 프라즈마 방전을 유지하는 한편, 비교적 낮은 전압으로 유지하는 방전의 시동 및 제어를 허용하는 주는 프라즈마 디스플레이 패널을 개발하는 것이 요망되고 있다.However, this complicates the associated power circuit for the starting voltage. Therefore, it is desired to develop a plasma display panel that maintains a plasma discharge generated at a relatively high voltage while allowing start and control of the discharge maintained at a relatively low voltage.

프라즈마 디스플레이 패널 내의 각 전극에 분리된 전압 드라이버를 설치하는 것이 공지되어 있다. 전체 수의 전압 드라이버와 페널전극으로의 물리적 접속은 최종 디스플레이 패널의 부피 및 비용이 상당히 추가한다. 따라서 분리되는 전압 드라이버의 수를 감소시키는 것이 또한 요망되고 있다.It is known to install a separate voltage driver on each electrode in the plasma display panel. Physical connections to the total number of voltage drivers and panel electrodes add significantly to the volume and cost of the final display panel. It is therefore also desirable to reduce the number of voltage drivers that are separated.

본 발명은 위에 증착되는 제 1쌍의 평행 유지전극이 형성된 제 1 투명전극을 가지는 프라즈마 평면-패널 표시장치를 발명하는데 있다.The present invention is directed to a plasma flat-panel display having a first transparent electrode having a first pair of parallel sustain electrodes deposited thereon.

도 1은 프라즈마 표시패널의 투시도1 is a perspective view of a plasma display panel

도 2는 도 1에 도시된 프라즈마 표시패널에 포함된 전극 구조의 평면도FIG. 2 is a plan view of an electrode structure included in the plasma display panel shown in FIG. 1.

도 3은 도 1에 도시된 프라즈마 표시패널에 포함된 대안의 전극 구조에 대한 평면도3 is a plan view of an alternative electrode structure included in the plasma display panel shown in FIG.

도 4는 전원에 접속된 도 3에 도시된 전극의 평면도4 is a plan view of the electrode shown in FIG. 3 connected to a power source;

도 5는 도 1에 도시된 프라즈마 표시패널에 포함된 또 하나의 다른 대안의 전극 구조에 대한 평면도5 is a plan view of another alternative electrode structure included in the plasma display panel shown in FIG.

도 6은 전원에 접속된 도 5에 도시된 전극의 평면도6 is a plan view of the electrode shown in FIG. 5 connected to a power source;

도 7은 프라즈마 표시패널상에서 표시장치를 시동하고 유지하기 위한 시간 함수로서 도 4와 도6의 전극에 인가되는 전압을 나타낸 도면7 shows the voltage applied to the electrodes of FIGS. 4 and 6 as a function of time for starting and maintaining the display device on the plasma display panel;

도 8은 초기 쓰기 상태 동안 패널 동작을 나타내는 2-2라인에 따라 취하여진 도 1에서의 프라즈마 표시패널의 단면도8 is a cross-sectional view of the plasma display panel in FIG. 1 taken along line 2-2 showing panel operation during an initial write state.

도 9는 설정된 충전 상태 동안 패널 동작을 나타내는 2-2라인에 따라 취하여진 도 1에서의 프라즈마 표시패널의 단면도9 is a cross-sectional view of the plasma display panel in FIG. 1 taken along line 2-2 illustrating panel operation during a set state of charge.

도 10은 유지 상태 동안 패널 동작을 나타내는 2-2 라인에 따라 취하여진 도 1에서의 프라즈마 표시패널의 단면도FIG. 10 is a cross sectional view of the plasma display panel in FIG. 1 taken along line 2-2 showing panel operation during the holding state; FIG.

도 11은 선택적안 쓰기 상태 동안 패널 동작을 나타내는 2-2 라인에 따라 취하여진 도 1에서의 프러즈마 표시패널의 단면도11 is a cross-sectional view of the plasma display panel in FIG. 1 taken along line 2-2 showing panel operation during selective draft state.

도 12는 램프 전압을 이용하는 초기 쓰기 상태 동안 패널 동작을 나타내는 2-2 라인에 따라 취하여진 도 1에서의 프라즈마 표시패널의 단면도12 is a cross-sectional view of the plasma display panel in FIG. 1 taken along line 2-2 showing panel operation during an initial write state using a ramp voltage.

도 13은 프라즈마 방전 패널을 소거하기 위한 시간 함수로서 도 4와 도 6에서의 전극에 인가되는 전압을 나타낸 도면13 shows the voltage applied to the electrodes in FIGS. 4 and 6 as a function of time for erasing the plasma discharge panel.

도 14는 도 3과 도 4에 표시된 프라즈마 표시패널에 대한 또 하나의 다른 대안의 실시예에 대한 평면도14 is a plan view of another alternative embodiment to the plasma display panel shown in FIGS. 3 and 4;

도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings

10 : 패널 12 : 상부 유리기판 14 : 하부 유리기판10 panel 12 upper glass substrate 14 lower glass substrate

16 : 하부면 22 : 제 1 유지전극 23 : 제 2 유지전극16 lower surface 22 first sustain electrode 23 second sustain electrode

24 : 트리거 전극 25 : 제어전극 25': 제어전극 패드24: trigger electrode 25: control electrode 25 ': control electrode pad

26 : 전하 축적막 27 : 전하 축적막 32 : 미세홈26: charge storage film 27: charge storage film 32: fine groove

34 : 격벽 36 : 어드레스 전극 38 : 형광물질34 partition wall 36 address electrode 38 fluorescent material

38': 제 1 그룹 40 : 제 2 그룹 42 : 제 1 유지전극38 ': first group 40: second group 42: first sustain electrode

42': 제 1 유지전극 패드 43, 64 : 제 2 유지전극42 ': first sustain electrode pad 43, 64: second sustain electrode

62,43': 제 2 유지전극 44 : 트리거 전극62,43 ': second sustain electrode 44: trigger electrode

44': 트리거 전극 패드 45 : 제어전극 50 : 제 2 그룹44 ': trigger electrode pad 45: control electrode 50: second group

55 : 제 3 그룹 60 : 제 4 그룹 70 : 프라즈마 방전55: third group 60: fourth group 70: plasma discharge

72 : 콜 영역 74 : 프라즈마 화염 76 : 웰 전하72: call area 74: plasma flame 76: well charge

유지전극의 제 1쌍은 제 1 유지전극과 제 2 유지전극을 포함한다. 표시장치는 또한 상기 유지전극의 제 1 쌍에 평행하고, 이 제 1 쌍의 유지전극의 제 1쌍 내의 제 1 유지전극에 인접하는 적어도 하나의 보조전극을 포함한다. 평행한 유지전극의 제 2 쌍이 보조전극에 평행한 제 1기판상에 증착되고, 유지전극의 제 2 쌍은 제 1 유지전극과 제 2 유지전극을 포함한다. 제 2 유지전극 쌍은 보조전극에 인접하는 유지전극의 제 2쌍 내의 제 1 유지전극을 가진 제 1 유지전극 쌍의 경상 (mirror image)으로서 제 1 기판상에 배향되어 있다.The first pair of sustain electrodes includes a first sustain electrode and a second sustain electrode. The display device also includes at least one auxiliary electrode parallel to the first pair of sustain electrodes and adjacent to the first sustain electrode in the first pair of sustain electrodes of the first pair. A second pair of parallel sustain electrodes is deposited on a first substrate parallel to the auxiliary electrode, and the second pair of sustain electrodes includes a first sustain electrode and a second sustain electrode. The second sustain electrode pair is oriented on the first substrate as a mirror image of the first sustain electrode pair having the first sustain electrode in the second pair of sustain electrodes adjacent to the auxiliary electrode.

단일의 공통 제 1 유지전극 패드가 제 1 유지전극 쌍 내의 제 1 유지전극과 제 2 유지전극 쌍 내의 제 1 유지전극에 전기적으로 접속되어 있다. 제 1 유지전극 패드는 단일 공급원이 제 1 유지전극의 모두에게 제 1 유지전압 파형을 제공하도록 제 1 유지전압 파행 공급원에 접속되게 채택되어 있다.A single common first sustain electrode pad is electrically connected to the first sustain electrode in the first sustain electrode pair and the first sustain electrode in the second sustain electrode pair. The first sustain electrode pad is adapted to be connected to the first sustain voltage clambling source such that a single source provides a first sustain voltage waveform to all of the first sustain electrodes.

유전체 물질층이 유지 및 보조전극을 피복하고 있다. 보호층이 유전체층을 피복하게 형성되어 있다. 표시장치는 제 1 기판에 인접한 표면에 형성된 다수의 미세 공동 (micro-void)을 가지는 제 2 기판으로 제 1 기판에 대하여 기밀하게 밀봉되는 제 2 기판을 더 포함한다. 미세공간은 가스로 충진되고 제 1 기판과 협동하여 복수의 서브-픽셀을 형성한다.A dielectric material layer covers the sustain and auxiliary electrodes. The protective layer is formed to cover the dielectric layer. The display device further includes a second substrate hermetically sealed to the first substrate with a second substrate having a plurality of micro-voids formed on a surface adjacent to the first substrate. The microcavity is filled with gas and cooperates with the first substrate to form a plurality of sub-pixels.

형광물질이 미세 공동 내에 증착되고 복수의 어드레스 전극이 상기 제 2 기판내에 형성되어 있다. 어드레스 전극의 각각은 서브-픽셀의 하나와 대응한다.Phosphors are deposited in the microcavities and a plurality of address electrodes are formed in the second substrate. Each of the address electrodes corresponds to one of the sub-pixels.

본 발명은 또한 설정 기간에 제 1 및 제 2 유지전압, 파형 보조전압 파형 및 어드레스 전압 파형을 인가하는 단계를 포함하는 프라즈마 평면-패널 표시장치를 동작시키기 위한 방법을 도모하는데 있다.The present invention is also directed to a method for operating a plasma flat-panel display device comprising applying first and second sustain voltages, waveform auxiliary voltage waveforms, and address voltage waveforms in a set period.

유지전극이 패드에 의해 접속되어서 "오프(off)"상태에 적절한 값으로 서브-셀의 제어되는 방전량에 상응하게 관련 절연 표면상의 모든 웰 전하의 설정을 야기시킨다. 그 다음 제 1 보조전압 파형이 제 1 보조전극에 상응하게 패드에 의하여 접속되는 각 보조전압 파형 공급원에 대하여 순차적으로 어드레스 전압 파형과 관련하여 어드레스 기간내에 공급된다.The sustain electrode is connected by a pad, causing the setting of all well charge on the associated insulating surface corresponding to the controlled discharge amount of the sub-cell to a value appropriate for the " off " state. Then, the first auxiliary voltage waveform is supplied within the address period with respect to the address voltage waveform sequentially for each auxiliary voltage waveform supply source connected by the pad corresponding to the first auxiliary electrode.

제 1 보조전압 파형은 관련의 제 1 및 제 2 유지전극 쌍 사이에서 선택적으로 방전을 개시하고, 이것에 의하여 "온(on)"상태에 적절한 값으로 선택된 서브-셀의 제어되는 방전량에 상응하도록 유지전극에 결합된 유전체 표면상에 웰 전하를 설정한다. 그 다음 제 1 및 제 2 유지 파형 공급원을 경유하여 기 설정의 전압 펄스가 유지 기간 동안 인가되어서 보조전압 파형 공급원에 의하여 위치 및 파형이 조절되는 방전으로 "온(on)"상태에 설정된 셀 내의 전압 펄스에 상응하는 순서로 기 결정의 횟수의 방전을 행한다.The first auxiliary voltage waveform selectively initiates discharge between the associated first and second sustain electrode pairs, thereby corresponding to the controlled amount of discharge of the selected sub-cell to a value appropriate for the " on " state. The well charge is set on the dielectric surface coupled to the sustain electrode. Then, the voltage in the cell set in the " on " state with a discharge in which a predetermined voltage pulse is applied during the sustaining period via the first and second sustain waveform sources and the position and waveform are adjusted by the auxiliary voltage waveform source. The number of times of predetermined crystals is discharged in the order corresponding to the pulses.

본 발명의 여러가지 목적 및 이점은 첨부된 도면을 참조하여 바람직한 실시예의 다음의 상세한 설명으로부터 본 발명의 기술분야에서 통상의 지식을 가진자에게 명확하게 될 것이다.Various objects and advantages of the present invention will become apparent to those skilled in the art from the following detailed description of the preferred embodiments with reference to the accompanying drawings.

도면을 참조하면, 도 1 및 도 2에 바람직한 실시예에서는 AC PDP인 프라즈마표시패널(10)의 구조가 나타나 있다. 다음의 설명에서 동일 인용 문자들은 동일하거나 그에 상응하는 부분들을 나타낸다.1 and 2, the structure of the plasma display panel 10, which is an AC PDP, is shown. Like reference characters in the following description refer to the same or corresponding parts.

또한 다음 설명에서"상부", "하부", "전방", "후방"과 같은 용어와 위치와 방향과 같은 유사한 용어들은 도면을 참조하여 사용되거나 설명을 편리하게 하기 위해 사용되는 것을 이해하여야 한다.It is also to be understood that in the following description, terms such as "upper", "lower", "front" and "rear" and similar terms such as position and orientation are used with reference to the drawings or used for convenience of description.

일반적으로 프라즈마 표시패널(PDP)(10)는 상부 유리기판(12)과 거리를 두고 지지된 하부 유리기판(14)을 포함하고, 가스가 채워져 밀봉된 봉입물을 포함하여 구성된다. 상부 유리기판(12)은 하부 유리기판(14)위에 겹쳐진다. 시청 측면에서 상부 유리기판(12)만이 가시광의 투과가 요구되는 경우가 있으나,상부 유리기판 (12)과 하부 유리기판(14)은 전형적으로 둘 다 광이 투과되고 균일한 두께이다. 예를 들어 유리기판(12)과 유리기판(14)은 대략 1/8 내지 1/4 인치의 두께이다.In general, the plasma display panel (PDP) 10 includes a lower glass substrate 14 supported at a distance from the upper glass substrate 12 and is configured to include an encapsulated material filled with gas. The upper glass substrate 12 overlaps the lower glass substrate 14. Although only the upper glass substrate 12 is required to transmit visible light from the viewing side, the upper glass substrate 12 and the lower glass substrate 14 are typically both light transmitting and uniform thickness. For example, the glass substrate 12 and the glass substrate 14 are approximately 1/8 to 1/4 inch thick.

상부 유리기판(12)은 주성분으로서 SiO2, Al2O3, MgO2, CaO, 보조성분으로서 Na2O, K2O, PbO, B2O3및 이와 유사한 성분을 포함할 수도 있다. 상부 유리기판(12)의 하부면(16)에 증착된 것은 다수 셋트(Set)의 평형전극이다. 번호 18로 표기된 이와 같은 하나의 평형전극이 도 1에 도시되어 있다. 각 전극 셋트는 내부 디스플레이 쌍이나 또는 대략 800미크론의 간격을 갖는 유지전극(22., 23)들을 포함한다. 도 1에서 최전방에 나타난 유지전극(22)은 제 1 유지전극으로 언급되고 Y로 표시되는 반면, 다른 유지전극(23)은 제 2 유지전극으로 언급되고 Z로 표시된다.The upper glass substrate 12 may include SiO 2 , Al 2 O 3 , MgO 2 , CaO as a main component, Na 2 O, K 2 O, PbO, B 2 O 3, and the like as an auxiliary component. Deposited on the lower surface 16 of the upper glass substrate 12 is a plurality of sets of balanced electrodes. One such balanced electrode, designated 18, is shown in FIG. Each electrode set includes internal display pairs or sustain electrodes 22., 23 with a spacing of approximately 800 microns. 1 is referred to as the first sustain electrode and denoted Y, while the other sustain electrode 23 is referred to as the second sustain electrode and denoted Z. In FIG.

이와 유사하게 제어전극(25)은 그 뒤에 C로 표시되고, 제 2 유지전극(23)과인접하고 평행하게 배치되지만, 제어전극(25)은 꼭 필요한 것은 아니다. 도 2에 가장 잘 나타난 바와 같이, 유지전극(22,23)은 트리거전극(24)과 제어전극(25)사이에 있다. 트리거전극(24)과 제어전극(25)은 일반적으로 상응하는 유지전극(22,23)과 미크론 내지 400미크론 범위의 간격을 갖는다.Similarly, the control electrode 25 is marked with C behind it and is disposed adjacent to and parallel to the second sustain electrode 23, but the control electrode 25 is not necessary. As best shown in FIG. 2, sustain electrodes 22, 23 are between trigger electrode 24 and control electrode 25. The trigger electrode 24 and the control electrode 25 are generally spaced apart from the corresponding sustain electrodes 22, 23 in the range of microns to 400 microns.

전극(22,23,24,25)들은 종래의 공정에 의해 형성된다. 바람직한 실시예에서, 전극(22,23,24,25)들은 Au, Cr와 Au, Cu와 Au, Cu와 Cr, ITO와 Au, Ag 또는 Cr 및 이와 유사한 종류의 금속을 증발시켜 준비한 박막 전극이다.The electrodes 22, 23, 24 and 25 are formed by a conventional process. In a preferred embodiment, the electrodes 22, 23, 24, 25 are thin film electrodes prepared by evaporating Au, Cr and Au, Cu and Au, Cu and Cr, ITO and Au, Ag or Cr and similar metals. .

본 발명의 기술분야에서 잘 알려진 유전체막과 같은 형태의 균일한 전하 축적막(26)이 디스플레이 제조분야에서 널리 알려진 다양한 평면 기술에 의해 전극(22 ,23,24,25)을 덮는다. 전하 축적막(26)은 납, 유리 재료 등과 같이 대부분의 적당한 어떤 재료에 의해서도 형성될 수 있다.A uniform charge accumulation film 26 in the form of a dielectric film well known in the art covers the electrodes 22, 23, 24, 25 by various planar techniques well known in the display fabrication art. The charge storage film 26 may be formed of any suitable material such as lead, glass material, or the like.

상기 축적막(26)은 얇은 전자 방출층(27)에 의해 덮여진다. 상기 전자 방출층(27)은 다이아몬드 오버코팅, MgO 또는 이와 유사한 종류의 대부분의 적당한 재료에 의해서도 형성될 수 있다. 아래에 설명될 것이지만 전자 방출층(27)은 균일하게 또는 패턴에 의해 이루어질 수 있다.The accumulation film 26 is covered by a thin electron emission layer 27. The electron emitting layer 27 may also be formed by diamond overcoating, MgO, or the like and most suitable materials. As will be described below, the electron emitting layer 27 may be made uniform or by a pattern.

도 1에 도시한 바와 같이, 상당수의 평행한 미세홈(32)은 하부 기판(14)상의 표면에 형성된다. 미세홈(32)은 일반적으로 상부 기판(12)에 증착된 전극(22,23, 24,25)에 직교되어 있다.As shown in FIG. 1, a large number of parallel microgrooves 32 are formed on the surface on the lower substrate 14. The microgroove 32 is generally orthogonal to the electrodes 22, 23, 24, 25 deposited on the upper substrate 12.

미세홈(32)은 도 1에서의 위쪽 방향으로 연장하는 격벽(Barrier Rib)(34)에 의해 분리된다. 각각의 격벽(34) 상단 끝은 상부 기판(12)의 하부 표면(16)에 증착된 전자 방출층(27)에 접촉한다. 또한 미세홈(32)격벽(34)은 상부 기판(12) 및 하부 기판(14) 사이에 증착된 중간 유리층에 형성될 수 있다.The microgroove 32 is separated by a barrier rib 34 extending upward in FIG. 1. The upper end of each partition 34 contacts the electron emission layer 27 deposited on the lower surface 16 of the upper substrate 12. In addition, the microgroove 32 and the partition wall 34 may be formed in the intermediate glass layer deposited between the upper substrate 12 and the lower substrate 14.

어떤 공정을 이용하더라도 미세홈(32) 및 격벽(34)은 보통 적절한 핵생성제로 도프된 유리-세라믹 혼합물과 같은 고유의 선택적으로 결정화하는 애칭 가능한 유리재료로 형성되는 것이 바람직하다. 그 다음에 'X'라고 표시된 어드레스 전극 (36)은 각 미세홈(32)내에 증착된다. 어드레스 전극(36)은 소성의 균일성을 높이고 미세홈(32)의 전체 표면을 따라 코팅된 최적의 형광체를 제공하기 위해 미세홈(32)의 바닥과 둘러싸인 측벽을 따라 증착한다. 어드레스 전극(36)은 미세홈(32) 표면 내부에 Au, Cr와 Au, Cu와 Au, Cu와 Cr, ITO와 Au, Ag 또는 Cr의 얇은 층을 선택적으로 금속화 함으로서 증착된다.Using any process, the microgrooves 32 and barrier ribs 34 are preferably formed of an inherently selectively crystallizable nicknamed glass material, such as a glass-ceramic mixture doped with a suitable nucleating agent. Then an address electrode 36 marked 'X' is deposited in each microgroove 32. The address electrode 36 is deposited along the bottom and enclosed sidewalls of the microgroove 32 to increase the uniformity of firing and provide an optimal phosphor coated along the entire surface of the microgroove 32. The address electrode 36 is deposited by selectively metallizing a thin layer of Au, Cr and Au, Cu and Au, Cu and Cr, ITO and Au, Ag or Cr inside the surface of the microgroove 32.

이러한 금속화는 본 발명의 기술분야에서 공지된 얇은 필름 증착, 전자빔 증착 또는 무전해 증착에 의해 이루어진다. 일반적으로 미세홈(32)이 상부 기판(12) 에 증착된 전극(22,23,24,25)에 직교하기 때문에 어드레스 전극(36)은 직교하는 전극 매트릭스를 정의하기 위하여 유지전극 쌍(22,23)과 상호 협조한다.Such metallization is accomplished by thin film deposition, electron beam deposition or electroless deposition known in the art. In general, since the microgrooves 32 are orthogonal to the electrodes 22, 23, 24, and 25 deposited on the upper substrate 12, the address electrode 36 may be formed of the sustain electrode pair 22, in order to define an orthogonal electrode matrix. Cooperate with 23).

미세홈 대신 하부 기판의 표면상에 벽을 만들어서 형성되고 전극(22,23,24 ,25)과 정렬된 미세 공동(도시않됨)을 이용하여 실현될 수 있음을 이해하여야 한다 . 공동 영역이 없는 표면 영역은 전극(22, 23,24,25)과 직교하는 격벽과 유지전극 쌍(22, 23), 트리거 그리고 제어전극(24, 25)에 평행하고 분리하는 분리벽을 형성한다.It should be understood that it can be realized using microcavities (not shown) formed by making walls on the surface of the lower substrate instead of the microgrooves and aligned with the electrodes 22, 23, 24, 25. The surface area without the cavity area forms a partition wall that is orthogonal to the electrodes 22, 23, 24, 25, and partition walls parallel to and separate from the sustain electrode pairs 22, 23, the trigger and the control electrodes 24, 25. .

또한 상기에서 인용된 U,S 특허출원 09/259,940에서 밝혀진 바와 같이, 평행한 격벽이 미세 공동을 형성하기 위해 하부 기판의 표면에 형성되어서 어드레스 전극과 정렬될 수 있다. 형광물질(38)은 각 어드레스 전극(36)의 적어도 일부분 위에 증착된다. 바람직한 실시예에서 형광물질(38)이 본 발명의 기술분야에서 잘 알려진 전기영동에 의해 증착된다.As also disclosed in U, S patent application 09 / 259,940 cited above, parallel partitions may be formed on the surface of the lower substrate to form microcavities and aligned with the address electrodes. Phosphor 38 is deposited over at least a portion of each address electrode 36. In a preferred embodiment phosphor 38 is deposited by electrophoresis well known in the art.

형광물질은 본 발명의 기술분야에서 잘 알려진 것이며, 개개의 픽셀을 정의하도록 교호적인 패턴으로 완전 컬러 표시장치을 위해 적색, 녹색, 청색 형광물질이 증착된다. PDP(10)의 해상도는 단위 면적당 픽셀 수에 의해 결정된다.Phosphors are well known in the art and red, green and blue phosphors are deposited for full color displays in alternating patterns to define individual pixels. The resolution of the PDP 10 is determined by the number of pixels per unit area.

미세홈(32)은 이온하될 수 있는 2 또는 그 이상의 기체 혼합물로 채워진다. 가스는 형광물질(38)을 여기시키기 위해 충분한 자외선을 생성한다. 바람직한 실시예에서는 네온과 크세톤 및 헤륨의 약 5내지 20 중량%의 가스 혼합물이 사용된다.Microgroove 32 is filled with a mixture of two or more gases that can be ionized. The gas produces enough ultraviolet light to excite the phosphor 38. In a preferred embodiment, a gas mixture of about 5 to 20% by weight of neon, xetone and helium is used.

상부 기판(22,23,24,25)의 구조가 도 2에 도시되어 있다. 도 2에 있어서, 전극(22,23,24,25) 패턴을 도시하기 위해 음영 처리되어 있다. 상기 4개의 전극은 "38'"라고 표기된 전극의 제 1 그룹을 형성한다. 제 1 그룹(38')은 도면의 상부에 제어전극(25)을 포함한다. 제어전극(25)은 보조전극 또는 제 2 보조전극으로서 참조될 수 있다.The structure of the upper substrates 22, 23, 24 and 25 is shown in FIG. In Fig. 2, the electrodes 22, 23, 24 and 25 are shaded to show the patterns. The four electrodes form a first group of electrodes labeled "38 '". The first group 38 'includes a control electrode 25 at the top of the figure. The control electrode 25 may be referred to as an auxiliary electrode or a second auxiliary electrode.

제어전극(25)은 도 2의 왼쪽에 있는 제어전극 패드(25')와 연결되어 있다. 제어전극 패드(25')는 제어전극(25)과 제어전압 후술하는 바의 드라어버 간의 전기적 연결을 제공한다. 도 2에서의 제어전극(25)에서 아래 방향으로 진행되면 제 1 그룹(38')에서의 다음 전극은 도 2의 왼쪽에 도시된 제 2 유지전극 패드(23')에 연결되는 제 2 유지전극(23)이다. 또한 제 2 유지전극(23)은 'Z'라 표기했다.The control electrode 25 is connected to the control electrode pad 25 ′ on the left side of FIG. 2. The control electrode pad 25 'provides an electrical connection between the control electrode 25 and the driver as described below. When the control electrode 25 proceeds downward from the control electrode 25 in FIG. 2, the next electrode in the first group 38 ′ is connected to the second sustain electrode pad 23 ′ shown in the left side of FIG. 2. (23). In addition, the second sustain electrode 23 is designated as 'Z'.

도 2에서의 아래쪽 방향으로 계속되면 제 2 유지전극(23)에 인접하여 도 2의 오른쪽 상에서 제 1 유지전극 패드(22')에 연결된 제 1유지전극(22)이 있다. 또한 제 1 유지전극(22)은 'Y'라고 표기되어 있다. 제 1 그룹(38')에서의 하부 전극은 도 2의 오른쪽 상에 있는 트리거 전극 패드(24')에 연결된 트리거 전극(24)이다.2, the first sustain electrode 22 is connected to the first sustain electrode pad 22 ′ on the right side of FIG. 2 adjacent to the second sustain electrode 23. In addition, the first sustain electrode 22 is denoted as 'Y'. The lower electrode in the first group 38 'is the trigger electrode 24 connected to the trigger electrode pad 24' on the right side of FIG.

또한 트리거 전극(24)은 'T'라고 표기하였다. 트리거 전극(24)은 역시 보조전극 또는 보조전극으로서 참조될 수 있다. 도 2에서 전극 그룹(38')에 대하여 도시된 전극 방향은 나머지 전극 그룹에 대하여서 반복된다. 그래서 제 1 그룹(38')로 아래 전극의 제 2 그룹(40)은 도 2의 왼편 상에 제어전극 패드(45')에 연결되는 상부에 제어전극(45)을 가진다.In addition, the trigger electrode 24 has been described as 'T'. The trigger electrode 24 may also be referred to as an auxiliary electrode or an auxiliary electrode. The electrode direction shown for electrode group 38 'in FIG. 2 is repeated for the remaining electrode groups. Thus, the second group 40 of the lower electrodes as the first group 38 'has a control electrode 45 on the upper side connected to the control electrode pad 45' on the left side of FIG.

제 2 그룹(40)의 상부로부터의 제 2 전극은 도 2 왼쪽 상에 제 2 유지전극 패드(43')에 연결된 제 2 유지전극(43)이다. 제 2 그룹에서의 하부 전극이 오른쪽 상에 트리거 전극 패드(44')에 연결된 트리거 전극(44)인 반면에, 제 3 전극은 오른쪽 상에서 제 1 유지전극 패드(42')에 연결된 제 1 유지전극(42)이다.The second electrode from the top of the second group 40 is the second sustain electrode 43 connected to the second sustain electrode pad 43 'on the left side of FIG. The lower electrode in the second group is the trigger electrode 44 connected to the trigger electrode pad 44 'on the right side, while the third electrode is the first sustain electrode connected to the first sustain electrode pad 42' on the right side. (42).

도 2에서의 잔여 전극은 전극 형태를 보여주기 위해 문자로 식별되어 있다. 'C', 'Z', 'Y' 그리고 'T'의 문자 표기에서 알수 있는 패턴은 각각의 그 다음의 전극 그룹에 대하여서도 반복된다. 전극과 연결된 개개의 전극 패드는 패널 미세홈 (32)에 상응하는 부분에서 프라즈마 방전을 선택적으로 확립하기 위한 종래의 프라즈마 표시패널 전압 드라이버에 연결되어 있다.The remaining electrodes in FIG. 2 are identified by letters to show the electrode shape. The pattern found in the letter notations 'C', 'Z', 'Y' and 'T' is repeated for each subsequent electrode group. The individual electrode pads connected to the electrodes are connected to a conventional plasma display panel voltage driver for selectively establishing plasma discharge in portions corresponding to the panel microgrooves 32.

본 발명은 도 3에 도시한 바와 같이, 프라즈마 표시패널에 있어서, 다른 대안의 전극구조에 대한 것이다 .As shown in Fig. 3, the present invention relates to another alternative electrode structure in a plasma display panel.

도 3에서 전극의 상부 그룹은 도 2에서 도시한 전극의 상부 그룹과 같은 순서로 형성되어 있다. 따라서 상부 그룹은 도 3에서 '38'로 표기되어 있고, 상부로부터 아래 방향으로 전극 순서는 제어전극 'C', 제 2 유지전극 'Z', 제 1 유지전극 'Y', 그리고 트리거 전극'T'이다. 도 3에서 전극의 제 2 그룹은 '50' 으로 표기되어 있고, 제 1 그룹(38')의 경상(mirror image)처럼 상부 기판(12)위에 형성되어 있다.The upper group of electrodes in FIG. 3 is formed in the same order as the upper group of electrodes shown in FIG. 2. Therefore, the upper group is denoted as '38' in FIG. 3, and the electrode order from the top to the downward direction is the control electrode 'C', the second sustain electrode 'Z', the first sustain electrode 'Y', and the trigger electrode'T. 'to be. In FIG. 3, the second group of electrodes is labeled '50' and is formed on the upper substrate 12 as a mirror image of the first group 38 '.

그래서, 제 2 그룹(50)에서 상부 전극은 트리거 전극(T)이며 제 2 그룹(50)의 상부로부터 제 2 전극은 제 1 유지전극(Y)이다. 마찬가지로 제 2 그룹에서 하부 전극이 제어저극(C)인 반면에 제 3 전극은 제 2 유지전극(Z)이다. 제어전극(C) 및 트리거 전극(T)에 결합된 전극패드가 도 3 왼쪽 상에 있는 반면, 유지전극(Y)및(Z)에 결합된 전극 패드는 도 3의 오른쪽 상에 있음을 유념하여야 한다.Thus, in the second group 50, the upper electrode is the trigger electrode T and the second electrode from the top of the second group 50 is the first sustain electrode Y. Similarly, in the second group, the lower electrode is the control low electrode (C), while the third electrode is the second sustain electrode (Z). Note that the electrode pads coupled to the control electrode C and the trigger electrode T are on the left side of FIG. 3, while the electrode pads coupled to the sustain electrodes Y and Z are on the right side of FIG. 3. do.

각 그룹에 있어서, 전극 패턴의 대안은 PDP(10)전체에 걸쳐 서로 엇갈리게 하는 것이다. 따라서 전극의 제 4 그룹(60)이 제 2 그룹(50)의 패턴을 반복하는 반면, 전극의 제 3 그룹(55)은 제 1 그룹(38')과 같은 패턴을 가진다.For each group, an alternative to the electrode pattern is to stagger each other across the PDP 10. Thus, while the fourth group 60 of electrodes repeats the pattern of the second group 50, the third group 55 of electrodes has the same pattern as the first group 38 ′.

도 3에서 보여진 각 전극 그룹에서 유지전극(Y) 및 (Z)이 반전되기 때문에 제 1 및 제 2 유지전극 쌍은 공통 전극 패드에 전기적으로 연결될 수 있다. 그래서 도 3에서 제 1 전극 그룹(38')에서 제 1 유지전극(22)과 제 2 전극 그룹(50)에서 제 1 유지전극(42)은 공통의 제 2 유지전극 패드(62)에 전기적으로 연결되어 있다.Since the sustain electrodes Y and Z are reversed in each electrode group shown in FIG. 3, the first and second sustain electrode pairs may be electrically connected to the common electrode pad. Thus, in FIG. 3, the first sustain electrode 22 in the first electrode group 38 ′ and the first sustain electrode 42 in the second electrode group 50 are electrically connected to the common second sustain electrode pad 62. It is connected.

마찬가지로, 제 2 전극 그룹(50)에서 제 2 유지전극(43)과 제 3 전극 그룹 (55)에서 제 2 유지전극(64)은 공통의 제 2 유지전극 패드(66)에 전기적으로 연결되어 있다. 도 2에서 종래의 전극 구조를 비교해 보면, 도 3에서의 가상 패드로 보여진 것처럼 패널(10)의 오른쪽 상에 유지전극 패드의 절반 가량이 제거되어 있다.Similarly, the second sustain electrode 43 in the second electrode group 50 and the second sustain electrode 64 in the third electrode group 55 are electrically connected to a common second sustain electrode pad 66. . Comparing the conventional electrode structure in FIG. 2, about half of the sustain electrode pad is removed on the right side of the panel 10 as shown by the virtual pad in FIG. 3.

따라서 본 발명은 종래의 표시패널 보다 전기적 연결의 수와 결합되는 드라이버 회로를 상당히 경감하도록 하여 준다. 그러므로 본 발명은 PDP(10)제조의 가격면에 있어서의 절감을 이룬다.Therefore, the present invention can significantly reduce the driver circuit coupled with the number of electrical connections than the conventional display panel. Therefore, the present invention achieves a reduction in price in the manufacture of the PDP 10.

전극에 결합된 드라이버는 도 4에 도시된 패널(10)의 평면도에 나타나 있다. 도 4에서 패널은 명료하게 보이기 위해 간략하게 도시하였다. 도 3에서 보여진 상부 기판 전극 패턴은 도 4에서 반복되며 여기에 하부 기판(14) 상에 형성된 어드레스 전극(32)과 격벽(34)의 추가로 되어 있다. 상기한 바와 같이 어드레스 전극(32)과 격벽(34)은 보통 상부 기판 전극에 직교한다.The driver coupled to the electrode is shown in the top view of the panel 10 shown in FIG. 4. In FIG. 4 the panel is shown briefly for clarity. The upper substrate electrode pattern shown in FIG. 3 is repeated in FIG. 4 with the addition of an address electrode 32 and a partition 34 formed on the lower substrate 14. As described above, the address electrode 32 and the partition 34 are orthogonal to the upper substrate electrode.

도 4에서 나타낸 바와 같이, 어드레스 전극(32)은 'X' 문자로 식별되어 있다. 또한 전극 드라이버의 개락도인 도면 역시 도 4에 도시 되어 있다. 하부 기판 전극의 6개 그룹과 5개 어드레스 전극이 도 4에 도시 되어 있고, 30 픽셀을 가진 6×5 어레이를 정의 한다. 도 4에서 보여준 회로는 보다 더 크거나 작은 배열에도 적용할 수 있음이 이해될 것이다.As shown in Fig. 4, the address electrode 32 is identified by the letter 'X'. Also shown in FIG. 4 is a schematic view of the electrode driver. Six groups of lower substrate electrodes and five address electrodes are shown in FIG. 4, defining a 6x5 array with 30 pixels. It will be appreciated that the circuit shown in FIG. 4 can be applied to larger or smaller arrangements.

각 드라이버는 종래 스위치를 거쳐 관련 전극에 선택적으로 연결되는 전원 공급으로 이루어져 있다. 따라서 도 4의 오른쪽 상에 도시된 것처럼 제 1유지전극 쌍(Y)은 제 1 유지전압원(VY)에 공통의 전극 패드(Y')와 (SY)를 통하여 선택적으로 연결된다. 제 1 유지전압원은 후술하게되는 제 1 유지전압 파형을 발생한다. 간략하게 도시하기 위해, 전기적 스위치의 제어를 위한 논리 회로는 도 4에서 생략되였다. 마찬가지로, 제 2 유지전극 쌍(Z)은 제2 유지전원(VZ)에 공통의 전극 패드(Z')와 종래 전기적 스위치(SZ)를 통해 선택적으로 연결된다. 제 2 유지 전원(VZ)은 역시 후술되는 제 2 전압 파형을 발생한다.Each driver consists of a power supply selectively connected to an associated electrode via a conventional switch. Accordingly, as shown on the right side of FIG. 4, the first sustain electrode pair Y is selectively connected to the first sustain voltage source V Y through the electrode pads Y ′ and S Y common to each other. The first sustain voltage source generates a first sustain voltage waveform, which will be described later. For the sake of simplicity, the logic circuit for the control of the electrical switch has been omitted in FIG. Similarly, the second sustain electrode pair Z is selectively connected to the second sustain power source V Z through an electrode pad Z 'common to the conventional electrical switch S Z. The second sustain power supply V Z generates a second voltage waveform, which will also be described later.

도 4의 왼편에 도시된 트리거 전극(T)은 전극패드(T')와 VT1에서 VT6 까지의 종래의 개개의 전기 스위치를 통하여 VT로 표가된 트리거 전압원에 선택적으로 연결되어 있다. 트리거 전압원(VT)는 아래에 설명되는 바와 같이 트리거 전압 팔스를 발생한다. 마지막으로 어드레스 전극(X)은 VX라 표기된 어드레스 전압원으로 SX1 내지 SX5의 종래 전자 스위치를 통해 선택적으로 연결된다. 어드레스 전압원 VX는 아래에 설명되는 바와 같이 어드레스 전압 펄스를 발생한다.The trigger electrode T shown on the left side of FIG. 4 is selectively connected to the trigger voltage source marked VT through the electrode pad T 'and individual conventional electrical switches VT1 to VT6. The trigger voltage source VT generates a trigger voltage pulse as described below. Finally, the address electrode X is selectively connected to the address voltage source designated VX through the conventional electronic switch of SX1 to SX5. The address voltage source VX generates an address voltage pulse as described below.

공통 유지전극 패드(Y', Z') 때문에, 유지전압 펄스는 프라즈마 표시패널 (10)의 동작기간에 인접한 전극 그룹인 한 쌍의 제 1 및 제 2 유지전극(Y, Z)에 동시 인가된다. 그러나 트리거 전극(T)으로 트리거 전압펄스의 선택적인 인가는 표시패널(10)로 프라즈마 방전의 확립을 제어한다.Because of the common sustain electrode pads Y 'and Z', sustain voltage pulses are simultaneously applied to the pair of first and second sustain electrodes Y and Z, which are electrode groups adjacent to the operation period of the plasma display panel 10. . However, selective application of the trigger voltage pulse to the trigger electrode T controls the establishment of plasma discharge to the display panel 10.

본 발명의 다른 실시예로 도 5에 도시되어 있고, 여기에서 도 3에 도시된 구성요소와 유사한 각 구성요소는 동일하게 표기되어 있다. 도 5에 도시된 상부 기판 전극 패턴은 도 3에 도시된 것과 동일하나, 전극 패드로의 전극의 연결이 다르다.Another embodiment of the present invention is shown in FIG. 5, where each component similar to that shown in FIG. 3 is marked identically. The upper substrate electrode pattern shown in FIG. 5 is the same as that shown in FIG. 3, but the connection of the electrodes to the electrode pads is different.

도 5의 왼편에 트리거 전극의 인접 쌍이 공통의 트리거 전극 패드(T')에 접속되어 있고, 한편, 제어전극(C)의 인접 쌍의 공통의 제어 전극 패드(C')에 접속되어 있다. 따라서 제어전극 패드(C')의 수, 약 반으로 경감되면서도 트리거 전극의 수가 반으로 감소된다.An adjacent pair of trigger electrodes is connected to a common trigger electrode pad T 'on the left side of FIG. 5, and is connected to a common control electrode pad C' of an adjacent pair of control electrodes C. As shown in FIG. Accordingly, the number of trigger electrodes is reduced in half while the number of control electrode pads C 'is reduced to about half.

후술하는 바와 같이 도 5의 오른편에 방전을 제어하기 위해 각 유지전극(Y, Z)이 관련 유지전극 패드(Y', Z' 또는 Y", Z")에 각각 전기적으로 연결되어 있다.As will be described later, each of the sustain electrodes Y and Z is electrically connected to the associated sustain electrode pads Y ', Z' or Y ", Z" to control the discharge on the right side of FIG.

도 3과 4에 도시된 PDP에도 마찬가지로 트리거 및 제어전극 패드(T', C')의 수에 있어서 감소로 인해 종래 표시패널 보다 전기 접속과 관련 드라이버 회로의 구에 있어서 상당히 감소하도록 하여 준다. 따라서 본 발명은 프라즈마 표시패널 (10)의 제조비용 감소를 예상할 수 있다.The PDPs shown in FIGS. 3 and 4 likewise have a significant reduction in the number of trigger and control electrode pads T ', C' in terms of electrical connections and associated driver circuits than in conventional display panels. Therefore, the present invention can expect a reduction in the manufacturing cost of the plasma display panel 10.

전극과 결합된 구동 드라이버는 도 6에 도시된 패널(10)의 도면에서 변형의 실시예에 대하여 도시되어 있다. 상기한 바와 같이, 도 6에 도시된 패널의 도면은 간략하게 하기 위하여 단순화되어 있다.The drive driver coupled with the electrode is shown for a variant embodiment in the diagram of panel 10 shown in FIG. 6. As mentioned above, the diagram of the panel shown in FIG. 6 is simplified for simplicity.

도 4에 표시된 구성 요소와 유사한 도 6에 도시된 구성요소들은 동일하게 표기되어 있다.Components shown in FIG. 6 that are similar to those shown in FIG. 4 are marked identically.

상기한 바와 같이, 전원 드라이버는 종래 전자 스위치들을 통하여 관련 드라이버에게 선택적으로 결합되는 전원으로 구성되어 있다. 도 6에는 6×5 어레이가 도시되어 있지만 본 발명에서 또한 좀더 크거나 작은 어레이로 실시될 수도 있음이 이해될 수 있다. 도 6에 도시된 것처럼 트리거 전극 (T)를 위한 전자 스위치의 수는 도 4에 도시된 바와 같은 6개로 감소되어 있다. 또한 제어전극의 수가 6개에서 4개로 감소되어 있다.As noted above, the power driver is comprised of a power source that is selectively coupled to the associated driver through conventional electronic switches. Although a 6x5 array is shown in FIG. 6, it can be appreciated that the present invention may also be implemented in larger or smaller arrays. As shown in FIG. 6, the number of electronic switches for the trigger electrode T is reduced to six as shown in FIG. In addition, the number of control electrodes is reduced from six to four.

공통 트리거 전극 패드(T')때문에 트리거 전압 파형은 프라즈마 표시패널(10)의 동작 기간에 인접한 트리거 전극 쌍(T)에 동시 인가된다. 트리거 전압이 트리거 전극의 인접쌍에 인가되기 때문에, 유지전극의 인접 쌍이 SZ', SY', SZ" 및 SY"로 표기된 4개의 전자 스위치를 통하여 접속되는 개개의 유지전원에 의하여 공급된다.The trigger voltage waveform is simultaneously applied to the trigger electrode pair T adjacent to the operation period of the plasma display panel 10 because of the common trigger electrode pad T '. Since the trigger voltage is applied to the adjacent pairs of trigger electrodes, the adjacent pairs of sustain electrodes are supplied by respective sustain power supplies connected through four electronic switches labeled SZ ', SY', SZ "and SY".

따라서 유지전극 쌍(Y, Z)으로의 유지전압 파형의 선택적인 인가는 표시패널 (10)의 특정 픽셀에 대한 프라즈마 방전의 확립을 제어하도록 트리거 전압과 협조한다. 도 6에서는 4개의 유지전원이 도시되어 있지만, 본 발명은 또한 2개의 Z전극 스위치(SZ', SZ")에 공급하는 하나의 전원(VZ)과 2개의 Y1 전극 스위치(SY', SY")(도시않됨)로 공급하는 하나의 전원(VY)으로 실시할 수 있음이 이해될 것이다.Therefore, selective application of the sustain voltage waveform to the pair of sustain electrodes Y and Z cooperates with the trigger voltage to control the establishment of plasma discharge for a particular pixel of the display panel 10. Although four sustain power sources are shown in FIG. 6, the present invention also provides one power supply VZ and two Y1 electrode switches SY ', SY "for supplying two Z electrode switches SZ', SZ". It will be appreciated that this can be done with one power supply (VY) to supply (not shown).

본 발명은 또한 표시패널(10)의 좀더 효과적인 동작이 예상된다. 프라즈마 표시패널(PDP)(10)의 동작은 도 7에 도시된 전압 펄스의 관점에서 설명될 것이다. 동일 전압 펄스가 도 4 및 도 6에 도시된 2개의 회로 실시예에 사용된다 상기한 바와 같이, 전원은 전자 스위치가 관련 전극으로 파형을 인가하기 위해 선택적으로 닫히는 동안 나타나는 형상을 갖는 전압 파형을 발생한다.The present invention also envisages more effective operation of the display panel 10. The operation of the plasma display panel (PDP) 10 will be described in terms of the voltage pulses shown in FIG. The same voltage pulse is used in the two circuit embodiments shown in FIGS. 4 and 6 As described above, the power source generates a voltage waveform having a shape that appears while the electronic switch is selectively closed to apply the waveform to the associated electrode. do.

먼저, 프라즈마 표시패널(10)은 t1 및 t2 사이에서 기 조정된다. 기 조정은 트리거 전극 T로 음의 전압이 인가되고 유지전극 Y및 Z에는 반대 극성의 전압 파형을 인가하는 것을 포함한다.First, the plasma display panel 10 is previously adjusted between t1 and t2. The adjustment includes applying a negative voltage to trigger electrode T and applying a voltage waveform of opposite polarity to sustain electrodes Y and Z.

결과적으로 모든 웰 전하는 미세홈(32)의 측면으로부터 이동된다. 기 조정 단계는 처음 시작이나 또는 새로운 디스플레이를 초기화할 때처럼 전체적으로 표시패널(10)을 크리어 하고자 할때 사용된다.As a result, all of the well charges are moved from the side of the microgroove 32. The pre-adjustment step is used when the display panel 10 is to be cleared as a whole, such as when initializing or initializing a new display.

기 조정 단계는 t2 및 t3 사이에 VY 및 VZ 로 명칭된 그래프에 의해 나타난 것으로서 유지전극 Y 및 Z에 교류전압 공급에 의해 유지될 수 있다. 교류 유지전압의 한 주기만이 도 7에 도시된 바와 같이 나타나 있지만 웰 전하는 교류전압의 인가를 계속함으로서 오랫동안 유지될 수 있다. 기 조정 및 유지는 전체 표시패널 (10)이 크리어되기 때문에 종종 "벌크 이레이즈(bulk erase)"로 언급되기도 한다.The adjusting step is shown by a graph labeled VY and VZ between t2 and t3 and can be maintained by supplying an alternating voltage to sustain electrodes Y and Z. Although only one cycle of the AC holding voltage is shown as shown in FIG. 7, the well charge can be maintained for a long time by continuing the application of the AC voltage. Adjustment and maintenance are often referred to as "bulk erase" because the entire display panel 10 is creeped.

기록을 위한 패널(10)을 준비하기 위해서, 제 1 및 제 2 유지전압은 트리거 전압이 양이 되는 동안 t3부터 t4까지 둘다 음이 된다. 도 8에 도시된 바와 같이. 이들 전압은 상부 기판(12)위의 트리거 전극(T)과 하부 기판(14)위의 대향 어드레스 전극(X)사이의 미세홈(32)에 걸쳐서 가로 방향으로 연장하는 단시간의 프라즈마 방전(70)을 확립한다. 프라즈마 방전(70)은 캐소드 콜(call) 지역(72)과 프라즈마 화염(Plume)을 포함한다.In order to prepare the panel 10 for writing, the first and second sustain voltages are both negative from t3 to t4 while the trigger voltage is positive. As shown in FIG. 8. These voltages are short-time plasma discharges 70 extending in the horizontal direction across the microgrooves 32 between the trigger electrode T on the upper substrate 12 and the opposing address electrode X on the lower substrate 14. To establish. Plasma discharge 70 includes a cathode call region 72 and a plasma flame.

프라즈마 방전(70)은 웰 전하(76)를 야기시켜서 방전을 포함하는 미세홈(32)의 인접한 측면 위에 축적하도록 한다. 유지전극 전압이 t4에서 번갈아 다시 시작될 때 프라즈마 방전(70)은 소멸되지만, 웰 전하(76)는 도 9에 도시된 바와 같이 남아 있다. 웰 전하는 도 7의 하부에서 VY-VZ 및 VT-VX로 표기된 전압 파형에 점선라인(dash line)으로 나타나 있다.The plasma discharge 70 causes the well charge 76 to accumulate on the adjacent side of the microgroove 32 containing the discharge. The plasma discharge 70 disappears when the sustain electrode voltage alternately starts again at t4, but the well charge 76 remains as shown in FIG. Well charges are indicated by dashed lines in the voltage waveforms labeled VY-VZ and VT-VX at the bottom of FIG.

패널(10)의 관련 부분은 현재 기록을 위해 준비되어 있다. 따라서 t1 과 t5 사이의 전압 곡선 부분은 종종 "셋업(set up)"상태로서 언급되고 있다. 웰 전하는 t5부터 t6까지 도 7에 도시된 유지전압(VY, VZ)을 교번함으로서 유지될 수 있다.The relevant part of panel 10 is currently prepared for recording. The portion of the voltage curve between t1 and t5 is therefore often referred to as a "set up" state. The well charge can be maintained by alternating the sustain voltages VY and VZ shown in FIG. 7 from t5 to t6.

선택된 픽셀을 조명하는 실제의 기록이 t6에서 시작한다. 제 1 및 제 2 유지전압이 각각 음 및 양이 되는 동안 어드레스 전극 X에 인가되는 전압 파형은 양이 된다. 결과적으로 프라즈마 방전 화염(plume)(80)은 미세홈(32)에서 재 확립된다.The actual recording illuminating the selected pixel starts at t6. The voltage waveform applied to the address electrode X becomes positive while the first and second sustain voltages become negative and positive, respectively. As a result, the plasma discharge flame 80 is re-established in the microgroove 32.

도 10에 도시된 바와 같이, 화염(80)은 미세홈(32)내에서 측면으로 트리거 전극(T) 및 제 1 유지전극(Y)로부터 제 2 유지전극(Z)까지 아크 방전한다.화염(80)은 이온화된 가스로 구성되며 미세홈(32)과 같이 증착된 형광체(38)을 여기하는 양으로 대전된 이온 및 음으로 대전된 전자를 포함한다. 여기된 형광체(38)는 가시광선을 방출한다.As shown in FIG. 10, the flame 80 arc discharges from the trigger electrode T and the first sustain electrode Y to the second sustain electrode Z laterally in the microgroove 32. 80 is composed of ionized gas and includes positively charged ions and negatively charged electrons to excite the deposited phosphor 38, such as microgroove 32. The excited phosphor 38 emits visible light.

도 11에 도시된 바와 같이, 유지전압은 t7에서 프라즈마 화염(80)을 유지하기 위해 교대로 그것에 의한 관련 픽셀로부터의 광 방출을 다시 시작한다.As shown in FIG. 11, the sustain voltage alternately resumes light emission from the associated pixel thereby holding the plasma flame 80 at t7.

본 발명의 발명가들은, 상기한 프라즈마 표시패널을 사용하여 100v보다 적은 상대적으로 낮은 트리거 전압은 본 발명의 기술분야에서 알려진 180에서 200v의 전형적인 유지전압보다 상당히 큰 280에서 380v의 상대적으로 높은 유지전압에 대한 프라즈마 방전(80)을 초기화 할 수 있음을 알아내었다.The inventors of the present invention, using the plasma display panel described above, have a relatively low trigger voltage of less than 100v at a relatively high holding voltage of 280 to 380v, which is significantly greater than a typical holding voltage of 180 to 200v known in the art. It was found that the plasma discharge for 80 can be initialized.

도 10 및 도 11에 도시된 바와 같이, 더 높은 유지전압은 채널로 더 깊이 프라즈마 방전(80)을 구동한다. 미세홈(32)안으로 방전(80)의 더 깊은 침투는 추가적으로 형광체(38)를 여자시켜서 더 밝은 디스플레이를 만들어 낸다.As shown in Figures 10 and 11, the higher sustain voltage drives the plasma discharge 80 deeper into the channel. Deeper penetration of the discharge 80 into the microgroove 32 additionally excites the phosphor 38 to produce a brighter display.

또한 더 높은 유지전압은 표시장치를 구동하는데 필요로하는 전류량을 감소시켜서 패널(10)의 효과를 향상시킨다. 도 4 및 도 6에 도시된 바와 같이, 본 발명은 독립적인 트리거 전원(VT) 및 유지전원(VY, VZ)을 이동하고 있다. 종래기술의 페널에서 동일 전원이 트리거와 유지전압 모두에 공급하기 위해 전형적으로 이용되었다.The higher holding voltage also reduces the amount of current required to drive the display device, thereby improving the effect of the panel 10. As shown in Figs. 4 and 6, the present invention is moving independent trigger power supply (VT) and sustain power supply (VY, VZ). In the prior art panels the same power source has typically been used to supply both trigger and sustain voltage.

이것은 스위칭 전기회로도의 복잡성을 증가시킬 뿐만아니라 유지전압의 크기를 제한하였다. 따라서 독립된 트리거 전원(VT)의 설비는 상기한 바와 같이 유지전압의 크기를 증가시켜 준다.This not only increased the complexity of the switching schematic but also limited the magnitude of the holding voltage. Therefore, the installation of the independent trigger power supply (VT) increases the magnitude of the sustain voltage as described above.

상기한 바와 같이, 셋업(set-up)의 초기부분은 페널 내의 셀 들을 소거시킨다. 유사한 유지 및 트리거 전압은 각각의 셀을 소거시키기 위해 선택된 전극에 인가될 수 있다. 그러나 이와 같은 소거는 전형적으로 셀의 단시간 낮은 레벨의 발광을 단시간에 발생한다. 낮은 레벌의 발광은 패널(10)위에 나타나는 영상의 콘트라스트를 감소시킬 수 있다. 따라서 본 발명은 또한 소거 동작 동안 발광을 제거하기 위해 램프 유지 전압(도시생략)을 인가한다. 램프전압은 도 12에 도시된 바와 같이 국부적인 웰 전하(86)를 발생하게 된다.As mentioned above, the initial part of the set-up erases the cells in the panel. Similar hold and trigger voltages may be applied to the selected electrodes to erase each cell. However, such erasure typically results in short time low level light emission of the cell. Low level light emission can reduce the contrast of the image appearing on the panel 10. Thus, the present invention also applies a lamp holding voltage (not shown) to eliminate light emission during the erase operation. The ramp voltage generates local well charge 86 as shown in FIG.

본 발명은 패널(10) 제어전압 파형을 인가하는 것을 더 포함할 수도 있다. 그와 같은 제어전압 파형은 도 4와 도 6에 도시된 회로도에 도시된 바와 같이 제거전원(VC)에 의해 발생된 단일의 종래의 전자 스위치(SC)를 통해 인가된다.The present invention may further include applying a panel 10 control voltage waveform. Such a control voltage waveform is applied through a single conventional electronic switch SC generated by the removal power supply VC as shown in the circuit diagrams shown in FIGS. 4 and 6.

관련의 제어전압 파형이 도 7에서 상부 곡선으로 표시되었다. 제어전압 파형은 프라즈마 방전(80)이 미세홈(32)안으로 길게 행하여지고 방전(80)의 모양이 다르게 제어되는 것을 확실히 하기 위해 유지전압을 보충한다.The relevant control voltage waveform is indicated by the upper curve in FIG. The control voltage waveform supplements the holding voltage to ensure that the plasma discharge 80 is made long into the fine groove 32 and that the shape of the discharge 80 is controlled differently.

본 발명은 또한 프라즈마 표시패널 상에 선택된 픽셀을 선택적으로 소거하는 방법을 포함한다. 픽셀을 소거하기 위해 패널전극으로 인가되는 전압이 도 13에 도시되어 있다. 도 13에서, 프라즈마 방전이 t8∼t9까지 존재하여서 유지되는 것으로되어 있다. 도면에서 수평축에 따라 표시된 시간은 이전의 도 7에서 도시된 시간을 계속한 것이다. t9에서 선택소거가 시작된다. t10에서 유지전극(Y, Z)상의 전압은 제로로 감소되고, 프러스 전압이 특정 픽셀에 대하여 트리거와 어드레스 전극(T, X)에 인가되는 동안 제로에서 유지된다.The invention also includes a method for selectively erasing selected pixels on a plasma display panel. The voltage applied to the panel electrode to erase the pixel is shown in FIG. In Fig. 13, the plasma discharge is present and maintained from t8 to t9. The time indicated along the horizontal axis in the figure continues the time shown in FIG. Deselection is started at t9. At t10, the voltage on sustain electrodes Y and Z is reduced to zero and held at zero while the prus voltage is applied to the trigger and address electrodes T and X for a particular pixel.

트리거와 어드레스 전극 펄스는 감소된 유지전극 전압과 협력하여서 발광된 픽셀을 소거시킨다. 다음 T1에서 전압이 그들의 정상 유지 값으로 복귀한다. 소거된 셀은 프라즈마 방전을 재 확립하는데 필요한 웰 전하를 보유하고 있다. 전극에 인가된 전압은 다른 방전을 트리거 시키기에는 불충분하다. 프리즈마 방전을 다시 시작하도록 도 7에서 t6에서 T7까지 도시된 바와 같이, 펄스가 상응하는 트리거와 어드레스 전극에 인가되는 동안 유지전극(Y,Z)에 인가 되는 전압은 반대 전압으로 유지되는 것이 필요하다. 그래서, 소거 단계는 셀이 방전의 재 개시를 위한 상태로 있게 한다.The trigger and address electrode pulses cooperate with the reduced sustain electrode voltage to erase the lighted pixels. At T1 the voltage then returns to their normal holding value. The erased cell has the well charge required to reestablish the plasma discharge. The voltage applied to the electrode is insufficient to trigger another discharge. As shown from t6 to T7 in FIG. 7 to restart the prisma discharge, the voltage applied to the sustain electrodes Y and Z needs to be maintained at the opposite voltage while the pulse is applied to the corresponding trigger and address electrodes. Do. Thus, the erasing step leaves the cell in a state for restarting discharge.

트리거와 제어전극(T, C)에 인가되는 전압의 크기가 도 7과 13 모두에서 변경됨을 유념하여야 한다. 그와 같은 변경은 본 발명의 일부로서 포함되는 방전의 형상 및 깊이를 조절하는 능력을 나타낸다.It should be noted that the magnitudes of the voltages applied to the trigger and control electrodes T and C are changed in both FIGS. 7 and 13. Such modifications represent the ability to control the shape and depth of the discharges included as part of the present invention.

본 발명은 도 3과 도 4에서 도시된 PDP의 변형된 회로의 실시예를 더 포함한다. 변형 실시예는 도 14에 도시되어 있므며, 여기에서 인접구조 그룹에서의 유지전극(Y, Z)은 단일의 접촉패드(Y', Z')에 의하여 서로 연결되어 있다.The invention further includes an embodiment of a modified circuit of the PDP shown in FIGS. 3 and 4. A modified embodiment is shown in FIG. 14, where the sustain electrodes Y and Z in adjacent structure groups are connected to each other by a single contact pad Y 'and Z'.

전극은 도 3과 도 4에 도시된 것 보다 도 14의 상부에서 밑까지 다른 순서로되어 있지만, 유지전극(Y,Z), 트리거 전극(T) 그리고 제어전극(C)이 서로서로 경상(mirror image)과 같이 배열되어 있음을 유념하여야 한다.The electrodes are in a different order from the top to the bottom of FIG. 14 than those shown in FIGS. 3 and 4, but the sustain electrodes Y and Z, the trigger electrode T and the control electrode C are mirrored to each other. It should be noted that they are arranged as

또한 도 14에 도시된 회로 연결은 도 3에 도시된 PDP 전극 방향으로 적용될 수 있는 것도 고려된다.도 14에서 상부 전극은 전자 스위치(SY)를 통하여 VY로 표기된 유지전원에 접속된 오른쪽 단부(13)와 도면의 상부로부터 제 2전극 그룹 내의 Y전극의 왼쪽 단부에 접속되는 왼쪽 단부를 가진다. 상부 Z전극은 도면의 상부로부터 제 2그룹 내의 Z전극의 왼쪽 단부에 접속되는 왼쪽 단부를 가진다.It is also contemplated that the circuit connection shown in FIG. 14 can be applied in the direction of the PDP electrode shown in FIG. 3. The upper electrode in FIG. And the left end connected to the left end of the Y electrode in the second electrode group from the top of the figure. The upper Z electrode has a left end connected to the left end of the Z electrode in the second group from the top of the figure.

제 2 그룹 내의 Z전극은 또한 전자 스위치(SZ)를 통하여 VZ로 표기된 유지전원으로 접속되는 오린쪽단부를 가진다. 유지전원(VZ, VY)으로 표시된 접속은 접촉패드의 수를 경감시키고 드라이버 회로를 간단하게 할 뿐만아니라 유지전극(Y,Z)에 있어서의 전압 강화를 보상하여 준다. 전압이 Z와 Y 유지전극의 결합된 쌍의 양 단부에 인가되기 때문에 유지전극의 각 쌍 사이와 미세-공동(micro-void)에 걸쳐서의 전압 차이는 전극에 따라 전압 강하가 있다하더라도 동일하게 남아 있게 된다.The Z electrode in the second group also has an orange end connected to the sustain power supply denoted VZ through the electronic switch SZ. The connection indicated by the sustaining power supplies VZ and VY not only reduces the number of contact pads and simplifies the driver circuit but also compensates for the voltage enhancement at the sustain electrodes Y and Z. Since voltage is applied to both ends of the combined pair of Z and Y sustain electrodes, the voltage difference between each pair of sustain electrodes and across the micro-void remains the same even if there is a voltage drop across the electrodes. Will be.

제어전극 패드(C')는 접속선이 Y와 Z전극 단부를 접속하는 접속선과의 교차를 피하기 위해 패널의 오른쪽에 이동되어 있다. 도 14에 도시된 PDP의 동작은 상기한 바와 동일하다.The control electrode pad C 'is moved on the right side of the panel to avoid the intersection of the connecting line connecting the Y and Z electrode ends. The operation of the PDP shown in FIG. 14 is the same as described above.

특허법의 규정에 따라 본 발명의 기술사상 및 모드가 본 발명의 바람직한 실시예에서 설명되고 도시되었다. 그러나 본 발명은 본 발명의 기술사상이나 범위를 일탈함이 없이 특정하여 설명되고 도시된 것과 다르게 실시될 수 있음을 이해되어야 한다. 따라서 도 4, 6 및 13에서 도시된 유지 및 제어전극에 대한 드라이버 회로는 도 2에 도시된 종래기술의 전극구조(도시않됨)에도 적용될 수 있다.The spirit and mode of the present invention are described and illustrated in the preferred embodiments of the present invention in accordance with the provisions of the patent law. However, it is to be understood that the invention may be practiced otherwise than as specifically described and illustrated without departing from the spirit or scope of the invention. Therefore, the driver circuit for the sustain and control electrodes shown in FIGS. 4, 6 and 13 can also be applied to the electrode structure (not shown) of the prior art shown in FIG.

본 발명의 효과는 발명의 상세한 설명에 상세히 기재되어 있다.The effects of the invention are described in detail in the detailed description of the invention.

Claims (29)

제 1 투명 기판과, 상기 제 1 투명기판에 기밀하게 밀봉되는 제 2 기판을 구비하고,A first transparent substrate and a second substrate hermetically sealed to the first transparent substrate, 상기 제 1 투명기판은The first transparent substrate is 상기 제 1 기판상에 증착되고 각각쌍이 제 1 유지전극과 제 2 유지전극을 포함하는 평행한 유지전극쌍의 어레이;An array of parallel sustain electrode pairs deposited on said first substrate, each pair comprising a first sustain electrode and a second sustain electrode; 상기 유지전극쌍의 각각과 평행하고 상응하게 제 1 기판상에 증착되고, 적어도 그 중의 제 1 보조전극이 유지 전극의 각쌍에서 제 1 유지전극에 인접하는 복수의 보조전극;A plurality of auxiliary electrodes deposited on the first substrate in parallel with and corresponding to each of the sustain electrode pairs, at least a first auxiliary electrode of which is adjacent to the first sustain electrode in each pair of sustain electrodes; 상기 유지전극과 보조전극을 피복하는 유전체 물질로 형성되는 유전체층;A dielectric layer formed of a dielectric material covering the sustain electrode and the auxiliary electrode; 상기 유전체층을 피복하는 전자 방출물질로 형성되는 보호층을 구비하고,A protective layer formed of an electron emission material covering the dielectric layer, 상기 제 2 기판은,The second substrate, 상기 제 1 기판에 인접한 제 2 기판의 표면상에 형성된 미세-공동(micro-void)의 어레이;An array of micro-voids formed on a surface of a second substrate adjacent to the first substrate; 상기 제 2 기판내에 설치되고, 상기 유지전극에 직교하며, 어드레스전극과 관련된 어드레스 전극을 가진 유지전극쌍의 교차점에서 제어방전량을 결정하는 복수의 서브-픽셀을 상기 제 1 기판과 같이 만드는 미세-공동의 각각에 상응하는 복수의 어드레스 전극;A fine sub-pixel which is arranged in the second substrate and which is orthogonal to the sustain electrode and determines a control discharge amount at the intersection of the pair of sustain electrodes having an address electrode associated with the address electrode as the first substrate. A plurality of address electrodes corresponding to each of the cavities; 상기 미세-공동내에 증착되고 상기 어드레스 전극에 결합되는 형광물질; 그리고A phosphor deposited within the micro-cavity and coupled to the address electrode; And 상기 미세-공동을 채우는 가스를 구비하도록 하는 프라즈마 평면-패널 디스플레이장치.And a plasma flat-panel display device having a gas filling the micro-cavities. 제 1 항에 있어서,The method of claim 1, 상기 제 1 유지전극의 각각은 상응하는 제 1 유지전극패드에 접속되고, 상기 유지전극패드는 제 1 유지 전압 파형 공급원에 접속되는 적어도 하나의 그룹으로 연결되도록 채택되며;Each of the first sustain electrodes is connected to a corresponding first sustain electrode pad, the sustain electrode pads being adapted to be connected to at least one group connected to a first sustain voltage waveform source; 상기 제 2 유지전극의 각각은 상응하는 유지전극패드에 접속되고, 상기 유지전극패드는 제 1 유지 전압파형 공급원과는 반대위상의 제 2 유지전압파형 공급원에 접속되는 적어도 하나의 그룹으로 연결되도록 채택되며;Each of the second sustain electrodes is connected to a corresponding sustain electrode pad, and the sustain electrode pad is adapted to be connected to at least one group connected to a second sustain voltage waveform source in phase opposite to the first sustain voltage waveform source. Become; 상기 제 1 유지전극에 인접한 상기 보조전극의 적어도 하나가 관련 보조전극 패드에 접속되고, 상기 보조전극패드는 복수의 개별적으로 제어가능한 제 1 제어 접압파형 공급원에 접속되도록 채택되며;At least one of the auxiliary electrodes adjacent to the first sustain electrode is connected to an associated auxiliary electrode pad, the auxiliary electrode pad being adapted to be connected to a plurality of individually controllable first control voltage waveform sources; 그리고 상기 어드레스 전극의 각각은 상응하는 전극패드에 접속되고, 상기 어드레스 전극패드는 상기 제 1 유지 전압 파형 공급원과는 실질적으로 동일위상이지만, 낮은 전압의 개별적으로 제어가능한 어드레스 전압 파형 공급원에 접속되도록 채택되게 구성한 프라즈마 평면-패널 표시장치.And each of the address electrodes is connected to a corresponding electrode pad, the address electrode pad being adapted to be connected to a individually controllable address voltage waveform source of low voltage but substantially in phase with the first sustain voltage waveform source. Plasma flat-panel display. 제 2 항에 있어서,The method of claim 2, 각각의 제 2 유지 전극에 인접하는 상기 보조전극들 중의 제 2 보조전극은 관련 보조전극패드에 접속되고, 상기 보조전극패드는 상기 제 1 제어전압파형 공급원과 실질적으로 반대위상으로작동되는 제 2 제어 전압파형공급원의 적어도 하나에 공통으로 접속되도록 채택되게 구성한 프라즈마 평면-패널 표시장치.A second auxiliary electrode of the auxiliary electrodes adjacent to each second sustain electrode is connected to an associated auxiliary electrode pad, the auxiliary electrode pad being operated in a substantially opposite phase to the first control voltage waveform source. A plasma flat-panel display configured to be adapted to be commonly connected to at least one of the voltage waveform sources. 제 2 항에 있어서,The method of claim 2, 상기 제 1 및 제 2 유지전압파형 공급원은 상기 제 1 및 제 2 유지전극 사이에서 프라즈마 방전순서를 유지하도록 상기 유지 전극들에 전압파형을 인가하고, 방전경로가 보조전압파형에 의하여 위치 및 형상에 있어서 제어되고, 이것에 의해 관현 서브-픽셀의 발광이 증가될수 있도록 구성한 프라즈마 평면-패널 표시장치.The first and second sustain voltage waveform sources apply a voltage waveform to the sustain electrodes so as to maintain a plasma discharge order between the first and second sustain electrodes, and the discharge path is positioned and shaped by the auxiliary voltage waveform. A plasma flat-panel display configured to be controlled so that the light emission of the orientation sub-pixel can be increased. 제 4 항에 있어서,The method of claim 4, wherein 상기 전압 공급원은 셋트-업(Set-up) 기간에 모든 전극에 관련된 유전체 표면상의 웰전하를 소거하는 전압파형을 인가하고,The voltage source applies a voltage waveform that erases the well charge on the dielectric surface associated with all electrodes in a set-up period, 상기 어드레스 전압파형 공급원은 상기 제 1 유지전극과 제 2 유지전극 사이에서 제어된 방전량으로 선택적으로 방전을 개시하고 상기 제 1 및 제 2 유지전극에 관련된 유전체 표면상의 수집된 전하가 그량에 있어서 어드레스 기판에 선택된 서브-픽셀에 상응하는 제어된 방전량으로 정상적으로 유지하는 것과 실질적으로 동일하게 하여 주며,The address voltage waveform source selectively initiates discharge with a controlled amount of discharge between the first sustain electrode and the second sustain electrode and the collected charge on the dielectric surface associated with the first and second sustain electrodes is addressed in that amount. Substantially equal to maintaining a controlled discharge amount corresponding to the selected sub-pixel on the substrate, 상기 전압 파형 공급원은 유지기간내에 상기 관련된 유지전극의 유전체 표면상에서 전하를 저장한 서브-픽셀내의 상기 제 1 및 제 2 유지전극사이에서 제어된 방전량으로 기설정 횟수의 순차적인 유지 방전을 하도록 구성되는 프라즈마 평면-패널 표시장치.The voltage waveform source is configured to perform a predetermined number of sequential sustain discharges with a controlled discharge amount between the first and second sustain electrodes in a sub-pixel storing charge on the dielectric surface of the associated sustain electrode within a sustain period. Plasma flat-panel display. 제 4 항에 있어서,The method of claim 4, wherein 상기 유지 전압 파형은 250V 보다 더 크고, 상기 트리거 전압 파형은 100V 보다 작게한 프라즈마 평면-패널 표시장치.And wherein the sustain voltage waveform is greater than 250V and the trigger voltage waveform is less than 100V. 제 5 항에 있어서,The method of claim 5, 상기 유지전압파형은 280에서 380V의 범위내에 있도록한 프라즈마 평면-패널 표시장치.And said sustain voltage waveform is within the range of 280 to 380 volts. 제 1 항에 있어서,The method of claim 1, 상기 보조전극은 상기 제 1 및 제 2 유지전극사이에 위치되는 프라즈마 평면-패널 표시장치.And the auxiliary electrode is positioned between the first and second sustain electrodes. 제 1 항에 있어서,The method of claim 1, 상기 보조 전극은 상기 제 1 및 제 2 유지전극의 외측에 위치되는 프라즈마 평면-패널 표시장치.And the auxiliary electrode is positioned outside the first and second sustain electrodes. 제 1 항에 있어서,The method of claim 1, 상기 유지전극은 동일 폭으로 되어 있으나, 보조전극의 폭과는 상이하게된 프라즈마 평면-패널 표시장치.The sustain electrode is the same width, but different from the width of the auxiliary electrode plasma flat-panel display device. 제 9 항에 있어서,The method of claim 9, 상기 제 1 및 제 2 유지전극쌍은 제 1 - 제 2 - 제 2 - 제 1 유지전극의 패턴이 형성되고 전어레이에서 반복되도록 어레이쌍에 따라 교대하여 반사되게 한 프라즈마 평면-패널 표시장치.And the first and second sustain electrode pairs are alternately reflected along the array pair such that a pattern of the first, second, and second first sustain electrodes is formed and repeated in the entire array. 제 11 항에 있어서,The method of claim 11, 상기 보조전극은 2개의 인접보조전극사이에서 공용되는 패드에 공통으로 접속되어서, 패드의 수를 절반으로 감소시키고 상응하는 보조전압 파형 공급원을 절반으로 감소시키도록한 프라즈마 평면-패널 표시장치.And wherein the auxiliary electrode is commonly connected to a pad shared between two adjacent auxiliary electrodes, thereby reducing the number of pads in half and the corresponding auxiliary voltage waveform source in half. 제 11 항에 있어서,The method of claim 11, 상기 제 1 유지전극은 2개의 아웃 제 1 유지전극사이에서 공용되는 패드에 공통으로 접속되고 제 2 유지전극은 2개의 이웃 제 2 유지전극사이에서 공용되는 패드에 접속되어서, 패드의 수를 절반으로 감소시키게 한 프라즈마 평면-패널 표시장치.The first sustain electrode is commonly connected to a pad shared between two out first sustain electrodes and the second sustain electrode is connected to a pad shared between two neighboring second sustain electrodes, thereby halving the number of pads. Reduced plasma flat-panel display. 제 3 항에 있어서,The method of claim 3, wherein 상기 제 1 및 제 2 유지전압파형 공급원은 제 1 및 제 2 유지전극 사이에서 프라즈마 방전순서를 유지하도록 상기 유지전극에 전압 파형을 인가하고 방전경로가 보조전압 파형에 의하여 위치 및 형상에 있어서 제어되어서 관련 서브-픽셀의 발광이 증가될수 있도록 한 프라즈마 평면-패널 표시장치.The first and second sustain voltage waveform sources apply a voltage waveform to the sustain electrode to maintain the plasma discharge order between the first and second sustain electrodes and the discharge path is controlled in position and shape by the auxiliary voltage waveform. Plasma flat-panel display, which allows the emission of associated sub-pixels to be increased. 제 14 항에 있어서,The method of claim 14, 상기 파형공급원은 셋트업기간에 모든 전극에 관련된 유전체 표면상의 웰전하를 소거하는 전압 파형을 인가하도록 하고,The waveform source is adapted to apply a voltage waveform that erases well charge on the dielectric surface associated with all electrodes during the set up period. 상기 어드레스 전압파형 공급원은 상기 제 1 보조전압파형 공급원과 협동하여 상기 제 1 유지전극과 제 2 유지전극사이에서 제어된 방전량으로 선택적으로 방전을 개시하는 전압을 인가하고 제 1 및 제 2 유지전극과 관련된 유전체 표면상에서의 수집된 전하가 그량에 있어서, 어드레스 기간에 선택된 서브-픽셜에 상응하는 제어된 방전량에서 정상적으로 유지하는 것과 실질적으로 동일하게 하며,The address voltage waveform source cooperates with the first auxiliary voltage waveform source to apply a voltage to selectively initiate a discharge with a controlled discharge amount between the first sustain electrode and the second sustain electrode and the first and second sustain electrodes. The amount of charge collected on the dielectric surface associated with is substantially the same as that normally maintained at a controlled discharge amount corresponding to the selected sub-picnic in the address period, 상기 전압파형 공급원은 유지기간에 유지전극의 상기 관련된 유전체표면상에서 전하를 저장한 서브-픽셜내의 상기 제 1 및 제 2 유지전극사이에서 제어된 방전량 기설정 횟수의 순차적인 유지 방전을 행하도록 한 프라즈마 평면-패널 표시장치.The voltage waveform source is configured to perform a sequential sustain discharge of a predetermined number of controlled discharge amounts between the first and second sustain electrodes in a sub-picnic storing charges on the associated dielectric surface of the sustain electrode in the sustain period. Plasma flat-panel display. 제 1 투명기판;A first transparent substrate; 상기 제 1 기판상에 증착되고 제 1 유지전극과 제 2 유지전극을 포함하는 평행한 복수의 유지전극으 제 1 쌍;A first pair of parallel sustain electrodes deposited on the first substrate and including a first sustain electrode and a second sustain electrode; 상기 유지전극의 제 1 쌍에 평행하게 상기 제 1 기판상에 증착되고 그중의 하나는 상기 유지전극의 상기 제 1 쌍내의 상기 제 1 유지전극에 인접되는 적어도 하나의 보조전극;At least one auxiliary electrode deposited on the first substrate in parallel with the first pair of sustain electrodes, one of which is adjacent to the first sustain electrode in the first pair of sustain electrodes; 트리거 전극에 평행하게 상기 제 1 기판상에 증착되고 제 1 유지전극과 제 2 유지전극을 포함하며, 상기 제 1 유지전극은 상기 트리거 전극의 다른것에 인접하도록 상기 제 1 유지전극쌍의 경상(mirror image)으로서 상기 제 1 기판상에 배향되어 있는 평행한 복수의 유지전극 중의 제 2 쌍;A mirror of the first sustain electrode pair deposited on the first substrate in parallel with the trigger electrode and including a first sustain electrode and a second sustain electrode, wherein the first sustain electrode is adjacent to the other of the trigger electrode. a second pair of a plurality of parallel sustain electrodes oriented on the first substrate as an image; 상기 제 1 유지 전극쌍내의 상기 제 1 유지전극과 상기 제 2 유지전극쌍내의 상기 제 1 유지전극에 전기적으로 접속되고 제 1 유지전압파형 공급원에 접속되어서 단일전원이 상기 2개의 제 1 유지전극 모두에게 제 1 유지전압파형을 공급하도록 한 단일의 공동 유지전극 패드;Both the first sustain electrode in the first sustain electrode pair and the first sustain electrode in the second sustain electrode pair and electrically connected to a first sustain voltage waveform source so that a single power source A single common sustain electrode pad configured to supply a first sustain voltage waveform to the first sustain voltage waveform; 상기 유지 전극과 트리거 전극을 피복하는 유전 물질로 형성된 유전체층;A dielectric layer formed of a dielectric material covering the sustain electrode and the trigger electrode; 상기 유전체층은 피복하게 형성된 보호층;The dielectric layer includes a protective layer formed to cover; 상기 제 1 기판에 기밀하게 밀봉되고 상기 제 1 기판에 인접하는 그의표면내에 형성되고 상기 제 1 기판과 같이 복수의 서브-픽셜을 만드는 복수의 미세-공동을 가지는 제 2 기판;A second substrate hermetically sealed to the first substrate and having a plurality of micro-cavities formed in a surface thereof adjacent to the first substrate, the plurality of micro-cavities making the same as the first substrate; 상기 미세-공동을 충진하는 가스;A gas filling the micro-cavities; 각각의 미세-공동내에 증착되는 형광물질;A fluorescent material deposited in each micro-cavity; 상기 제 2 기판내에 형성되고 그들의 각각이 상기 서브-픽셜들의 하나와 상응하도록 한 복수의 어드레스 전극을 구비하는 프라즈마 평면-패널 표시장치.And a plurality of address electrodes formed in the second substrate and each of which corresponds to one of the sub-pics. (a)제 1 투명기판과;(a) a first transparent substrate; 상기 제 1 기판상에 증착되고 제 1 유지전극과 제 2 유지전극을 포함하는 평행한 복수의 유지전극의 제 1 쌍과;A first pair of a plurality of parallel sustain electrodes deposited on said first substrate and comprising a first sustain electrode and a second sustain electrode; 유지전극의 제 1 쌍에 평행하게 상기 제 1 기판상에 증착되고 상기 복수의 유지전극의 제 1 쌍내의 제 1 유지전극에 인접한 적어도 하나의 보조전극;At least one auxiliary electrode deposited on the first substrate parallel to the first pair of sustain electrodes and adjacent to the first sustain electrodes in the first pair of sustain electrodes; 트리거 전극에 평행하게 제 1 기판상에 증착되고 제 1 유지전극과 제 2 유지전극을 포함하며, 그 쌍내의 제 1 유지전극이 보조전극에 인접하도록 제 1 유지전극쌍의 경상으로써 제 1 기판상에 배향되게 형성한 유지전극의 제 2 쌍;A first sustaining electrode and a second sustaining electrode deposited on the first substrate in parallel with the trigger electrode, wherein the first sustaining electrode in the pair is mirrored on the first substrate so that the first sustaining electrode in the pair is adjacent to the auxiliary electrode. A second pair of sustain electrodes formed so as to be oriented in the; 상기 제 1 유지전극쌍의 제 1 유지전극과 제 2 유지전극쌍내의 유지전극에 전기적으로 접속되고 제 1 유지전압파형 공급원에 접속되도록 채택되어서, 단일전원이 상기 2 개의 제 1 유지전극 모두에게 제 1 유지전압파형을 공급하게 형성한 단일의 공통 제 1 유지전극패드;Is adapted to be electrically connected to a first sustain electrode of the first sustain electrode pair and a sustain electrode in the second sustain electrode pair and to a first sustain voltage waveform source, whereby a single power source is applied to both of the first sustain electrodes. A single common first sustain electrode pad configured to supply a sustain voltage waveform; 유지전극 및 트리거전극을 피복하는 유전물질로 형성된 유전체층;A dielectric layer formed of a dielectric material covering the sustain electrode and the trigger electrode; 상기 유전체층을 피복하게 형성된 보호층;A protective layer formed to cover the dielectric layer; 상기 제 1 기판에 기밀하게 밀봉되고 제 1 기판에 인접하는 그의 표면에서 형성되어서 복수의 서브-픽셜을 제 1 기판과 같이 만드는 복수의 미세-공동을 가지는 제 2 기판;A second substrate hermetically sealed to the first substrate and having a plurality of micro-cavities formed at a surface thereof adjacent to the first substrate to make the plurality of sub-pics like the first substrate; 상기 미세-공동을 충진하는 가스;A gas filling the micro-cavities; 각각의 미세-공동내에 증착되는 형광물질; 그리고A fluorescent material deposited in each micro-cavity; And 상기 제 2 기판내에 형성되고 이들의 각각이 서브-픽셀의 하나와 상응하는 복수개의 어드레스 전극을 가지는 프라즈마 평면-패널 표시장치를 제공하는 단계;Providing a plasma flat-panel display device formed in said second substrate, each having a plurality of address electrodes corresponding to one of the sub-pixels; (b)"오프" 상태에 적절한 값으로 서브-셀의 제어된 방전량에 상응하는 관련 유전체 표면상의 모든 웰 전하의 설정을 야기시켜주도록 셋트업 기간에 패드에 의하여 접속되는 상응하는 전극에 제 1 및 제 2 유지 전압 보조 전압 및 어드레스 전압을 인가하는 단계;(b) a first electrode at the corresponding electrode connected by the pad in the setup period to cause the setting of all well charges on the associated dielectric surface corresponding to the controlled discharge amount of the sub-cell to a value appropriate for the " off " state. And applying a second sustain voltage auxiliary voltage and an address voltage; (c)관련된 제 1 및 제 2 유지 전극쌍 사이에서 선택적으로 방전을 개시하는 상응하는 제 1 보조전극으로 패드에 의하여 접속되는 각각의 보조 전압파형 공급원에 대하여 어드레스 전압 파형에 관련한 제 1 보조전압파형을 어드레스기판에 순차적으로 인가하고, 이것에 의하여, "온" 상태에 적절한 값으로 선택된 서브-셀의 제어된 방전량에 상응하게 상기 유지 전극에 관련된 유전체 표면상에 웰 전하를 설정하는 단계; 그리고(c) a first auxiliary voltage waveform relative to the address voltage waveform for each auxiliary voltage waveform source connected by the pad to a corresponding first auxiliary electrode that selectively initiates discharge between the associated first and second sustain electrode pairs; Is sequentially applied to the address substrate, thereby setting well charge on the dielectric surface associated with the sustain electrode corresponding to the controlled discharge amount of the selected sub-cell to a value appropriate for the " on "state; And (d) 제 1 및 제 2 유지 전압 전형 공급원을 통하여 기설정 횟수의 전압 펄스를 유지기간동안에 인가하고, 이것에 의해 "온" 상태로 설정된 셀에서 상기 전압 펄스에 상응하는 순서로 보조 전압파형 공급원에 의하여 위치와 형상이 제어되는 기설정 횟수의 방전을 행하는 단계를 구비하는 프라즈마 평면-패널 표시장치의 동작 방법.(d) applying a predetermined number of voltage pulses during the sustain period through the first and second sustain voltage typical sources, thereby providing an auxiliary voltage waveform source in an order corresponding to the voltage pulses in the cell set to " on " A method of operating a plasma flat-panel display device comprising the step of performing a predetermined number of discharges whose position and shape are controlled by means of discharge. 제 17 항에 있어서,The method of claim 17, 상기 제 1 및 제 2 전압파형을 동일 크기 전압으로 위상이 반대로 되어 있는 프라즈마 평면-패널 표시장치의 동작방법.A method of operating a plasma flat-panel display device, wherein the first and second voltage waveforms are reversed in phase with the same magnitude voltage. 제 17 항에 있어서,The method of claim 17, 제 1 보조 파형 발생기에 의하여 발생된 전압 파형은 제 1 유지전압파형 공급원과는 실질적으로 동위상이고 낮은 전압으로 되어 있는 프라즈마 평면-패널 표시장치의 동작방법.A method of operating a plasma flat-panel display device wherein the voltage waveform generated by the first auxiliary waveform generator is substantially in phase with and low voltage with the first sustain voltage waveform source. 제 19 항에 있어서,The method of claim 19, 제 1 보조파형 발생기에 의하여 발생된 전압파형은 최적의 광출력과 효율을 위해 조절가능하도록한 프라즈마 평면-패널 표시장치의 동작방법.A method of operating a plasma flat-panel display device wherein the voltage waveform generated by the first auxiliary waveform generator is adjustable for optimal light output and efficiency. (a) 제 1 투명기판;(a) a first transparent substrate; 상기 제 1 기판상에 증착되고 제 1 유지전극과 제 2 유지전극을 포함하는 평행한 유지전극쌍의 어레이;An array of parallel sustain electrode pairs deposited on said first substrate and comprising a first sustain electrode and a second sustain electrode; 상기 유지전극쌍의 각각에 평행하고 상응하게 상기 제 1 기판상에 증착되고 그중 적어도 제 1 보조전극이 각 유지전극쌍내의 제 1 유지전극에 인접하는 복수의 보조전극;A plurality of auxiliary electrodes parallel to each of the sustain electrode pairs and correspondingly deposited on the first substrate, at least a first auxiliary electrode of which is adjacent to the first sustain electrode in each sustain electrode pair; 상기 유지전극과 보조전극을 피복하는 유전물질로 형성되는 유전체층;A dielectric layer formed of a dielectric material covering the sustain electrode and the auxiliary electrode; 상기 유전체층을 피복하는 전자방출 물질로 형성되는 보호층;A protective layer formed of an electron-emitting material covering the dielectric layer; 상기 제 1 기판에 인접하는 그의 표면에 형성된 미세-공동의 어레이와, 그의 내부에 형성되고 상기 유지전극에 직교하고, 상기 어드레스로 전극과 관련보조전극을 가진 유지전극과의 교차점에서 제어되는 방전량을 각각이 형성하는 복수의 서브-픽셀을 상기 제 1 기판과 만드는 상기 미세-공동 각각에 상응하는 복수의 어드레스저극과, 상기 미세-공동냉에 증착되고 상기 어드레스전극에 결합되는 형광물질과, 상기 미세-공동을 충진하는 가스를 포함하는 제 2 기판을 가지는 프라즈마 평면-패널 표시장치를 제공하는 단계;An amount of discharge controlled at the intersection of a micro-cavity array formed on a surface thereof adjacent to the first substrate and a sustain electrode formed therein and orthogonal to the sustain electrode and having an electrode and an associated auxiliary electrode at the address; A plurality of address cathodes corresponding to each of the micro-cavities to form a plurality of sub-pixels each of which is formed with the first substrate, a fluorescent material deposited in the micro-cavity and coupled to the address electrode, and Providing a plasma flat-panel display having a second substrate comprising a gas filling the micro-cavities; (b)"오프" 상태에 적절한 값으로 서브-셀의 제어된 방전량에 상응하는 관련 유전체 표면상의 모든 웰 전하의 설정을 야기시키도록 셋트업 기간에 패드 의하여 접속된 상응하는 전극으로 제 1 및 제 2 유지 전압 파형 보조전압 파형 및 어드레스 전압 파형을 인가하는 단계와,(b) the first and the corresponding electrodes connected by the pads in the setup period to cause the setting of all well charges on the associated dielectric surface corresponding to the controlled discharge amount of the sub-cell to a value appropriate for the "off" state. Applying a second sustain voltage waveform auxiliary voltage waveform and an address voltage waveform; (c)관련 제 1 및 제 2 유지전극쌍 사이에서 선택적으로 방전을 개시하는 상응하는 제 1 보조전극으로 패드에 의하여 접속되는 각 보조 전압 파형 공급원에 대하여, 어드레스 기판에 어드레스 전압 파형에 관련된 제 1 보조전압 파형을 순차적으로 인가하는 단계; 그리고(c) for each auxiliary voltage waveform source connected by a pad to a corresponding first auxiliary electrode that selectively initiates discharge between the associated first and second sustain electrode pairs, a first associated with the address voltage waveform on the address substrate. Sequentially applying an auxiliary voltage waveform; And (d)제 1 및 제 2 유지전압 파형 공급원을 통하여 기설정 횟수의 전압펄스를 유지기간에 인가하고, 이것에 의해 "온" 상태로 설정된 셀에서 상기 전압파형에 상응하는 순서로 보조 전압파형 공급원에 의하여 위치 및 형상에 있어서 제어되는 기 설정횟수의 방전을 행하도록 하는 단계를 구비하는 프라즈마 평면-패널 표시장치동작방법.(d) Applying a predetermined number of voltage pulses to the sustain period through the first and second sustain voltage waveform sources, whereby the auxiliary voltage waveform source in an order corresponding to the voltage waveform in the cell set to " on " And discharging a predetermined number of times controlled in position and shape by the plasma flat panel display. 제 21 항에 있어서,The method of claim 21, 상기 제 1 및 제 2 전압파형을 전압의 크기가 같고 위상이 반대로 되어 있는 프라즈마 평면-패널 표시장치의 동작방법.And operating the first and second voltage waveforms with the same voltage and opposite in phase. 제 21 항에 있어서,The method of claim 21, 제 1 보조파형 발생기에 의하여 발생된 전압파형은 실질적으로 제 1 유지전압 파형 공급원과 위상이 같고 전압이 작은 프라즈마 평면-패널 표시장치의 동작방법.A method of operating a plasma flat-panel display device wherein the voltage waveform generated by the first auxiliary waveform generator is substantially in phase with the first sustain voltage waveform source and the voltage is small. 제 23 항에 있어서,The method of claim 23, 제 1 보조파형 발생기에 의하여 발상된 전압파형은 최적의 광출력과 효율을 조절할수 있도록 한 프라즈마 평면-패널 표시장치의 동작방법.A method of operating a plasma flat-panel display device, wherein the voltage waveform generated by the first auxiliary waveform generator can adjust the optimum light output and efficiency. 제 1 투명기판;A first transparent substrate; 상기 제 1 기판상에 증착되고 제 1 유지전극과 제 2 유지전극을 포함하는 평행한 유지전극의 제 1 쌍;A first pair of parallel sustain electrodes deposited on said first substrate and comprising a first sustain electrode and a second sustain electrode; 상기 유지전극의 제 1 쌍에 평행하게 상기 제 1 기판상에 증착되고 그중의 하나는 유지전극의 상기 제 1 쌍내의 상기 제 1 유지전극에 인접되는 적어도 하나으 보조전극;At least one auxiliary electrode deposited on the first substrate in parallel with the first pair of sustain electrodes, one of which is adjacent to the first sustain electrode in the first pair of sustain electrodes; 트리거 전극에 평행하게 상기 제 1 기판상에 증착되고 제 1 유지전극과 제 2 유지전극을 포함하여 그쌍내의 상기 제 1 유지전극이 상기 트리거 전극의 다른 것과 인접하도록 상기 제 1 유지전극쌍의 경상으로서 상기 제 1 기판상에 배향되어있는 평행한 유지전극의 제 2 쌍;As a mirror image of the first sustain electrode pair deposited on the first substrate parallel to the trigger electrode and including a first sustain electrode and a second sustain electrode such that the first sustain electrode in the pair is adjacent to the other of the trigger electrode. A second pair of parallel sustain electrodes oriented on the first substrate; 상기 제 1 유지전극쌍내의 상기 제 1 유지전극의 한 단부와 상기 제 2 유지전극쌍내의 상기 제 1 유지전극의 상응하는 단부에 접속되는 상기 제 1 유지전극의 타단부에 전기적으로 접속되는 단일의 공통 제 1 유지전극패드;A single electrode electrically connected to one end of the first sustain electrode in the first sustain electrode pair and the other end of the first sustain electrode connected to a corresponding end of the first sustain electrode in the second sustain electrode pair. A common first sustain electrode pad; 상기 제 2 유지 전극쌍내의 상기 제 2 유지전극의 한단부와One end of the second sustain electrode in the second sustain electrode pair; 상기 제 1 유지전극쌍내의 상기 제 2 유지전극의 상응하는 단부에 접속되는 상기 제 2 유지전극의 타단부에 전기적으로 접속되는 단일의 공통 제 2 유지전극 패드;A single common second sustain electrode pad electrically connected to the other end of the second sustain electrode connected to a corresponding end of the second sustain electrode in the first sustain electrode pair; 상기 유지 전극 및 트리거 전극을 피복하는 유전물질로 형성된 유전체층;A dielectric layer formed of a dielectric material covering the sustain electrode and the trigger electrode; 상기 유전체층을 피복하게 형성되는 보호층;A protective layer formed to cover the dielectric layer; 상기 제 1 기판상에 기밀하게 밀봉되고 상기 제 1 기판에 인접하는 그의 표면에 형성되고 상기 제 1 기판과 같이 복수의 서브-픽셀을 정의 하여 형성하는 복수의 미세-공동을 가지는 제 2 기판;A second substrate hermetically sealed on the first substrate and having a plurality of micro-cavities formed on a surface thereof adjacent to the first substrate and defining and defining a plurality of sub-pixels like the first substrate; 상기 미세-공동을 충진하는 가스;A gas filling the micro-cavities; 각 미세-공동내에 증착되는 형광물질; 그리고Fluorescent material deposited in each micro-cavity; And 상기 제 2 기판내에 형성되고 그들의 각각이 상기 서브-픽셀의 하나의 상응하는 복수의 어드레스 전극을 구비함을 특징으로 하는 프라즈마 평면-패널 표시장치.A plasma flat-panel display device formed in said second substrate, each of them having one corresponding plurality of address electrodes of said sub-pixels. 제 17 항에 있어서, (d) 단계 다음에, 선택된 서브-셀내에 포함되는 방전을 소거하는 다음 단계를 적용하는 것을 더 포함하고, 다음 단계는,18. The method of claim 17, further comprising, after step (d), applying a next step of erasing discharge included in the selected sub-cell, the next step being: (e)관련된 제 1 및 제 2 유지전극쌍 사이에서 선택적으로 방전을 개시하는 상응하는 제 1 보조전극으로 패드에 의하여 접속되는 각 보조 전압파형 공급원에 대하여 어드레스 전압파형과 관련한 제 1 보조전압 파형을 어드레스 기판에 순차적으로 인가하고, 이것에 의해 "오프"상태에 적절한 값으로 선택된 서브-셀의 제어되는 방전량에 상응하게 상기 유지전극에 관련된 유전표면상의 웰 전하를 설정하는 단계; 그리고(e) for each auxiliary voltage waveform source connected by a pad to a corresponding first auxiliary electrode which selectively initiates discharge between the associated first and second sustain electrode pairs, a first auxiliary voltage waveform relating to the address voltage waveform is applied. Sequentially applying to the address substrate, thereby setting the well charge on the dielectric surface associated with the sustain electrode corresponding to the controlled discharge amount of the selected sub-cell to a value appropriate for the " off "state; And (d)후속의 유지기간에 제 1 및 제 2 유지파형 공급원을 통하여 기설정횟수의 전압펄수를 인가하고 이것에 의해 "온" 상태로 설정된 셀에서 상기 전압펄스에 상응하는 순서로 보조전압파형 공급원에 의하여 위치 및 형상이 제어된 기설정 횟수의 방전을 행하도록 하는 단계 인프라즈마 평면-패널 표시장치의 동작방법.(d) apply a predetermined number of voltage pulses through the first and second sustain waveform sources in subsequent sustain periods and thereby make the auxiliary voltage waveform sources in the order corresponding to the voltage pulses in the cell set to " on " And discharging a predetermined number of times the position and shape of which are controlled by the infra flat-panel display. 제 21 항에 있어서,The method of claim 21, (d)단계 다음에, 선택된 서브-셀 내에 포함된 방전을 소거하기 위해 다음 단계를 적응하는 것을더 포함하고, 다음 단계는Following step (d), further comprising adapting the next step to erase the discharge contained in the selected sub-cell, the next step being (e) 관련된 제 1 및 제 2 유지전극쌍 사이에서 선택적으로 방전을 개시하는상응하는 제 1 보조전극으로 패드에 의해 접속되는 각 보조 전압파형 공급원에 대하여 어드레스 전압파형에 관련한 제 1 보조 전압파형을 어드레스 기간에 순차적으로 인가하고, 이것에 의해 "오프" 상태에 적절한 값으로 선택된 서브-셀의 제어되는 방전량에 상응하게 상기 유지전극과 관련된 유전체 표면상에 웰 전하를 설정하는 단계; 그리고(e) For each auxiliary voltage waveform source connected by a pad to a corresponding first auxiliary electrode which selectively initiates discharge between the associated first and second sustain electrode pairs, a first auxiliary voltage waveform relating to the address voltage waveform is applied. Applying sequentially to an address period, thereby setting well charge on the dielectric surface associated with the sustain electrode corresponding to the controlled discharge amount of the sub-cell selected to a value appropriate for the " off "state; And (d)후속의 유지기간에 제 1 및 제 2 유지전압파형 공급원을 통하여 기설정 횟수의 전압펄프를 인가하고 이것에 의해 "온" 상태로 설저된 셀내에서 상기 전압 펄스에 상응하는 순서로, 보조 전압파형 공급원에 의하여 위치 및 형상에 있어서 제어되는 기설정횟수의 방전을 행하도록 하는 단계인 프라즈마 평면-패널 표시장치의 동작방법.(d) apply a predetermined number of voltage pulp through the first and second sustain voltage waveform sources in subsequent sustain periods and thereby in an order corresponding to the voltage pulse in the cell set to " on " A method of operating a plasma flat-panel display device, comprising: discharging a predetermined number of times controlled in position and shape by a voltage waveform source. (a)제 1 투명기판;(a) a first transparent substrate; 상기 제 1 기판상에 증착되고 제 1 및 제 2 유지전극을 포함하는 평행한 유지전극의 제 1 쌍;A first pair of parallel sustain electrodes deposited on said first substrate and comprising first and second sustain electrodes; 상기 유지전극의 제 1 쌍에 평행하게 제 1 기판상에 증착되고 상기 유지전극의 제 1 쌍내의 제 1 유지전극에 인접하는 적어도 하나의 보조전극;At least one auxiliary electrode deposited on a first substrate parallel to the first pair of sustain electrodes and adjacent to the first sustain electrode in the first pair of sustain electrodes; 트리거전극에 평행하게 제 1 기판상에 증착되고 제 1 유지전극과 제 2 유지전극을 포함하여, 이 쌍내의 제 1 유지전극이 보조전극에 인접하도록 제 1 유지전극쌍의 경상으로서 제 1 기판상에 배향되어 있는 평행한 유지전극의 제 2 쌍;A first sustain electrode and a second sustain electrode deposited on the first substrate in parallel with the trigger electrode, the first sustain electrode in the pair being mirror image of the first sustain electrode pair so as to be adjacent to the auxiliary electrode. A second pair of parallel sustaining electrodes oriented in the second electrode; 제 1 유지전극쌍내의 제 1 유지전극과 제 2 유지전극쌍내의 제 1 유지전극으로 전기적으로 접속되고 제 1 유지 전압파형 공급원으로 접속되도록 채택되어서 단일의 전원이 상기 2 개의 제 1 유지 전극의 모두에게 제 1 유지전압파형을 제공하는 단일의 공통 제 1 유지 전극패드;It is adapted to be electrically connected to the first sustain electrode in the first sustain electrode pair and the first sustain electrode in the second sustain electrode pair and to the first sustain voltage waveform supply source so that a single power supply is used for both of the two first sustain electrodes. A single common first sustain electrode pad providing a first sustain voltage waveform to the first common sustain electrode pad; 유지전극과 트리거 전극을 피복하는 유전물질로 형성되는 유전체층;A dielectric layer formed of a dielectric material covering the sustain electrode and the trigger electrode; 상기 유전체층을 피복하게 형성된 보호층;A protective layer formed to cover the dielectric layer; 제 1 기판에 기밀하게 밀봉되고 제 1 기판에 인접하는 그이 표면에 형성되고제 1 기판과 같이 복수의 서브-픽셀를 정의하여 형성하는 복수의 미세-공동을 가지는 제 2 기판;A second substrate hermetically sealed to the first substrate, the second substrate having a plurality of micro-cavities formed on a surface thereof and defining and forming a plurality of sub-pixels like the first substrate; 상기 미세-공동을 충진하는 가스;A gas filling the micro-cavities; 각각의 미세-공동내에 증착되는 형광물질; 그리고A fluorescent material deposited in each micro-cavity; And 제 2 기판내에 설치되고 각각이 상기 서브-픽셀의 하나에 상응하는 복수의 어드레스 전극을 가지며 적어도 하나의 서브-셀에서 확립된 프라즈마 방전을 유지하도록 전극들에 인가되는 적절한 전압이 있는 프라즈마 평면-패널 표시장치를 제공하는 단계;Plasma flat-panel with a suitable voltage installed in the second substrate and each having a plurality of address electrodes corresponding to one of the sub-pixels and having an appropriate voltage applied to the electrodes to maintain the established plasma discharge in at least one sub-cell. Providing a display device; (b)관련된 제 1 및 제 2 전극쌍 사이에서 선택적으로 방전을 개시하는 상응의 보조전극으로 패드에 의하여 접속되는 각 보조전압 파형 공급원에 대하여 어드레스 기판에 어드레스 전압 파형과 관련한 제 1 보조 전압파형을 순차적으로 인가함으로써, "오프" 상태에 적절한 값으로 선택된 서브-셀의 제어되는 방전량에 상응하게 상기 유지전극과 결합된 유전체 표면상에서 웰전하를 설정하는 단계; 그리고(b) for each auxiliary voltage waveform source connected by a pad to a corresponding auxiliary electrode that selectively initiates discharge between the associated first and second electrode pairs, a first auxiliary voltage waveform relating to the address voltage waveform is applied to the address substrate. Applying well sequentially to set well charge on the dielectric surface associated with the sustain electrode corresponding to the controlled discharge amount of the selected sub-cell to a value appropriate for the " off "state; And (c)제 1 및 제 2 유지전압 파형 공급원을 경유하여 기설정횟수의 전압펄스를후속의 유지기판에 인가함으로써 "온"상태로 설정된 셀에서 상기 전압 펄스에 상응하는 순서로 보조전압 파형 공급원에 의하여 위치 및 형상에서 제어되는 기설정 횟수의 방전을 행하도록 하는 단계를 구비하는 평면 프라즈마 표시장치의 동작방법.(c) applying a predetermined number of voltage pulses to the subsequent sustain substrate via the first and second sustain voltage waveform sources to the auxiliary voltage waveform source in the order corresponding to the voltage pulses in the cell set to " on ". And discharging a predetermined number of times controlled in position and shape by the method. 제 1 투명기판;A first transparent substrate; 상기 제 1 기판상에 증착되고 제 1 유지전극과 제 2 유지전극을 포함하는 평행 유지전극 쌍의 어레이;An array of parallel sustain electrode pairs deposited on said first substrate and comprising a first sustain electrode and a second sustain electrode; 상기 유지전극의 쌍 각각에 평행하고 상응하는 상기 제 1 기판상에 증착되고 적어도 제 1 보조전극이 상기 유지전극쌍 각각 내의 제 1 유지전극에 인접하는 복수의 보조전극;A plurality of auxiliary electrodes deposited on the first substrate parallel to and corresponding to each of the pair of sustain electrodes, and at least a first auxiliary electrode adjacent to a first sustain electrode in each of the pair of sustain electrodes; 유지전극과 보조전극을 피복하는 유전물질로 형성되는 유전체층;A dielectric layer formed of a dielectric material covering the sustain electrode and the auxiliary electrode; 상기 유전체층을 피복하는 전자방출 물질로 형성되는 또하나의 보호층;Another protective layer formed of an electron-emitting material covering the dielectric layer; 상기 제 1 기판에 인접하는 제 2 기판의 표면에 형성되는 미세-공동의 어레이;A micro-cavity array formed on a surface of a second substrate adjacent to the first substrate; 제 2 기판내에 설치되고 각각이 상기 유지전극에 직교하고 상기 미세-공동의 각각에 상응하며 상기 어드레스 전극과 관련 보조전극을 가진 유지전극의 교차점에서 제어되는 방전량을 각각이 정의하는 복수의 서브-픽셀을 상기제 1 기판과 같이 정의하여 형성하는 미세-공동의 각각에 상응하는 복수개의 어드레스 전극;A plurality of sub-elements each disposed in a second substrate and each defining a discharge amount controlled at an intersection point of the sustaining electrode which is orthogonal to the sustaining electrode, corresponds to each of the micro-cavities, and has the address electrode and the associated auxiliary electrode; A plurality of address electrodes corresponding to each of the micro-cavities that define and form a pixel as the first substrate; 각 미세-공동내에 증착되고 상기 어드레스 전극에 결합되는 형광물질;A fluorescent material deposited in each micro-cavity and coupled to the address electrode; 상기 미세-공동을 충진하는 가스; 그리고A gas filling the micro-cavities; And 적어도 하나의 서브-셀내에 확립된 프라즈마 방전을 유지하도록 전극에 인가되는 적절한 전압을 가지며, 상기 제 1 기판에 기밀하게 밀봉되는 제 2 기판을 가지는 프라즈마 평면-패널 표시장치를 제공하는 단계;Providing a plasma flat-panel display having a second substrate having a suitable voltage applied to an electrode to maintain a plasma discharge established in at least one sub-cell, the second substrate being hermetically sealed to the first substrate; (b)관련된 제 1 및 제 2 유지전극쌍 사이에서 선택적으로 방전을 개시하는 상응의 제 1 보조전극으로 패드에 의해 접속되는 각 보조전압파형 공급원에 대하여 어드레스 기간에, 어드레스 전압과 관련한 제 1 보조전압파형을 순차적으로 인가하고, 이것에 의해 "오프" 상태에 적절한 값으로 선택된 서브-셀의 제어되는 방전량에 상응하게 상기 유지 전극에 결합된 유전체 표면상에서 웰전하를 설정하는 단계; 그리고(b) for each auxiliary voltage waveform source connected by a pad to a corresponding first auxiliary electrode which selectively initiates discharge between the associated first and second sustain electrode pairs, in the address period, a first auxiliary in relation to the address voltage; Sequentially applying a voltage waveform, thereby setting well charge on the dielectric surface coupled to the sustain electrode corresponding to the controlled discharge amount of the sub-cell selected to a value appropriate for the " off "state; And (c)제 1 및 제 2 유지파형 공급원을 통하여 기설정횟수의 전압 펄스를 후속의 유지기간에 인가하고 이것에 의해 "온" 상태로 설정된 셀에서 상기 전압펄스에 상응하는 순서로 보조전압파형 공급원에 의하여 위치 및 형상에 있어서 제어되는 기설정 횟수의 방전을 행하도록 하는 단계를 구비하는 평면 프라즈마 표시장치의 동작방법.(c) applying a predetermined number of voltage pulses through the first and second sustain waveform sources in a subsequent sustain period and thereby in a sequence corresponding to the voltage pulses in a cell set to " on " And discharging a preset number of times controlled in position and shape by the method.
KR1020010046271A 1999-08-17 2001-07-31 Flat plasma display panel with independent trigger and controlled sustaining electrodes KR20020011121A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US09/629,118 US6597120B1 (en) 1999-08-17 2000-07-31 Flat-panel display with controlled sustaining electrodes
US09/629,118 2000-07-31

Publications (1)

Publication Number Publication Date
KR20020011121A true KR20020011121A (en) 2002-02-07

Family

ID=24521646

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010046271A KR20020011121A (en) 1999-08-17 2001-07-31 Flat plasma display panel with independent trigger and controlled sustaining electrodes

Country Status (5)

Country Link
EP (1) EP1178512A3 (en)
JP (1) JP2002100294A (en)
KR (1) KR20020011121A (en)
CN (1) CN1269094C (en)
MX (1) MXPA01007699A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100795813B1 (en) * 2006-12-29 2008-01-21 삼성에스디아이 주식회사 Plasma display panel

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004192875A (en) 2002-12-10 2004-07-08 Nec Plasma Display Corp Plasma display panel and its drive method
FR2857144A1 (en) * 2003-07-03 2005-01-07 Thomson Plasma METHOD FOR CONTROLLING A PLASMA PANEL HAVING MATRIX STRIPPING ECHELONNE
CN102244967A (en) * 2011-05-16 2011-11-16 浙江大华技术股份有限公司 Flash lamp signal shunting triggering device and method in field of intelligent traffic

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2089966C1 (en) * 1995-11-22 1997-09-10 Научно-производственная компания "Орион-Плазма" - Совместная акционерная компания закрытого типа Ag gaseous-discharge display panel with reversing surface discharge
KR19980046358A (en) * 1996-12-12 1998-09-15 엄길용 Plasma Display Panel Structure and Its Driving Method
RU2120154C1 (en) * 1997-03-28 1998-10-10 Совместное закрытое акционерное общество "Научно-производственная компания "ОРИОН-ПЛАЗМА" Ac surface-discharge gas panel and its control technique
JPH10333636A (en) * 1997-03-31 1998-12-18 Mitsubishi Electric Corp Plasma display panel
WO1999009579A1 (en) * 1997-08-19 1999-02-25 Matsushita Electric Industrial Co., Ltd. Gas discharge panel

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100795813B1 (en) * 2006-12-29 2008-01-21 삼성에스디아이 주식회사 Plasma display panel

Also Published As

Publication number Publication date
MXPA01007699A (en) 2004-08-11
CN1345018A (en) 2002-04-17
EP1178512A2 (en) 2002-02-06
JP2002100294A (en) 2002-04-05
EP1178512A3 (en) 2007-11-21
CN1269094C (en) 2006-08-09

Similar Documents

Publication Publication Date Title
US6825606B2 (en) Flat plasma display panel with independent trigger and controlled sustaining electrodes
JP3437596B2 (en) Plasma display device
KR100625496B1 (en) Plasma Display Panel
JPH11265661A (en) Plasma display panel
KR20020055807A (en) Plasma display panel
KR20000069299A (en) Driving Method for AC Type Discharge Device
JPH11288250A (en) Plasma display panel and its driving method
KR20010020926A (en) Flat―panel display with controlled sustaining electrodes
KR20020011121A (en) Flat plasma display panel with independent trigger and controlled sustaining electrodes
JP3111949B2 (en) Surface discharge type plasma display panel and driving method thereof
KR100327352B1 (en) Plasma Display Panel
JP4205281B2 (en) Plasma display device
KR100298556B1 (en) Plasma display panel using high frequency and its driving method
JPH09259767A (en) Ac type pdp and driving method therefor
JP2004288446A (en) Plasma display device
KR100324261B1 (en) Plasma Display Panel and Method of Driving the same
JPH1027551A (en) Discharge display device
KR100357236B1 (en) Plasma Display Panel Using High Frequency Signal And Method of Driving Thereof
KR100514255B1 (en) Method Of Driving Plasma Display Panel Using High Frequency
KR100442234B1 (en) plasma display panel and discharge method of the same
JP3005002B2 (en) Plasma display panel
KR910009632B1 (en) Plasma display panel having trigger electrode
KR100269396B1 (en) Color plasma display panel
KR100288802B1 (en) How to Operate Plasma Display Panel Using High Frequency
KR100530640B1 (en) Electrode Structure and Driving Method of Plasma Display Panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E601 Decision to refuse application