KR20020006984A - Circuit for detecting human touch using variation of capacitance - Google Patents

Circuit for detecting human touch using variation of capacitance Download PDF

Info

Publication number
KR20020006984A
KR20020006984A KR1020000040617A KR20000040617A KR20020006984A KR 20020006984 A KR20020006984 A KR 20020006984A KR 1020000040617 A KR1020000040617 A KR 1020000040617A KR 20000040617 A KR20000040617 A KR 20000040617A KR 20020006984 A KR20020006984 A KR 20020006984A
Authority
KR
South Korea
Prior art keywords
signal
flip
output signal
flop
input
Prior art date
Application number
KR1020000040617A
Other languages
Korean (ko)
Other versions
KR100342736B1 (en
Inventor
조원용
Original Assignee
권순형
주식회사 이에스에스디
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 권순형, 주식회사 이에스에스디 filed Critical 권순형
Priority to KR1020000040617A priority Critical patent/KR100342736B1/en
Priority claimed from KR1020000040617A external-priority patent/KR100342736B1/en
Publication of KR20020006984A publication Critical patent/KR20020006984A/en
Application granted granted Critical
Publication of KR100342736B1 publication Critical patent/KR100342736B1/en

Links

Abstract

PURPOSE: A sensor circuit is provided to prevent excessive pressure to an input terminal and thus to increase life time of an electric product by sensing body contact to the input terminal with capacitance variance. CONSTITUTION: A sensor circuit comprises an input unit for sensing body contact, a capacitance sensing unit(100) for transforming sensor signal from input unit and reference signal into square wave, and a determining unit(200) for determining body contact in comparison with output signal from capacitance sensing unit. The sensing unit has a reference current generator(110) for supplying bias current, a saw tooth wave generator(120) for providing saw tooth wave sensor signal and saw tooth wave reference signal, a waveform transforming unit(130) for transforming signals of the saw tooth wave generator into square wave, and an oscillator(140) for generating oscillating signal. The determining unit has a transforming unit(210) for transforming square wave into low frequency wave, a comparison unit(220) for determining body contact and a reset signal generator(230) for generating reset signal.

Description

정전 용량 변화를 이용한 감지 회로 {Circuit for detecting human touch using variation of capacitance} A capacitance change detecting circuit using {Circuit for detecting human touch using variation of capacitance}

본 발명은 인체의 접촉을 감지하기 위한 회로에 관한 것으로서, 보다 구체적으로는 정전 용량의 변화를 이용한 인체의 접촉 감지 회로에 관한 것이다. The present invention relates to a circuit for sensing the contact of the human body, and more particularly to touch sensing circuitry of the human body using the change of capacitance.

최근 들어, 급속한 과학 기술의 발달로 많은 전자 제품이나 전기 제품, 가전 용품들이 인간의 생활에 유용하도록 제작되고 있다. In recent years, many electronic products and electrical products, home appliances to the rapid development of science and technology are being designed to be useful for human life. 예컨대, TV나 컴퓨터, 무선 통신 단말기 등의 용품은 인간의 생활을 풍족하도록 만들어 주고, 상호간의 교류나 대화를 보다 신속하고 정확하게 이루어질 수 있도록 도와주고 있다. For example, products such as a TV or a computer, wireless communication terminal is designed to help give the abundance of human life, to be made more quickly and accurately exchange and dialogue with each other.

그 중에서도, 휴대용 통신 단말기 같은 장치는 위성 통신이나 인터넷 통신 등의 통신 기술의 급격한 발달에 의하여 급속도로 개인의 필수품으로 자리잡게 되었다. Among them, a device such as a portable communication terminal was located to catch the necessities of the individual rapidly by the rapid development of communications technology such as satellite communication or Internet communication. 그에 따라, 휴대용 통신 단말기 제품은 구매자의 욕구에 맞는 다양한 제품이 쏟아지고 있으며, 이후로도 다양한 기종이 출시될 것으로 예상되고 있다. Accordingly, the portable communication terminal products are being poured into a variety of products to meet the buyer's needs, yihurodo is expected to launch a variety of models.

이와 같이, TV나 컴퓨터 모니터, 휴대용 통신 단말 장치 등은 지금까지 스위치를 사용하여 사용자의 입력 내용을 인식할 수 있도록 구성되어 있다. In this way, TV or computer monitor, a portable communication terminal apparatus such as is made to recognize the user's input by using the switch so far. 이러한 방식은, 내부 하드웨어에서 사용자의 인체 접촉이 인식될 때까지 사용자가 스위치를 눌러야 스위치의 입력이 감지되기 때문에, 사용자의 과다한 압력으로 인하여 스위치의 기능이 빨리 손상될 수 있다. This way, since the user must press the switch the input of the switch inside the sensing hardware, until the recognition of the user body contact, it can cause damage to the function of the switch due to excessive pressure in the user fast. 또한, 과다한 사용으로 인하여 스위치가 파손되는 경우도 있으며, 그로 인하여 내부 하드웨어에 습기가 침투하여 제품의 수명을 단축시키는 결과를 야기시킬 수 있다. In addition, and even when the switch is broken due to excessive use, the moisture is penetrated into the internal hardware and thereby may cause a result of shortening the life of the product.

본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 정전 용량의 변화를 이용하여 사용자의 인체 접촉을 용이하게 감지할 수 있는 감지 회로를 제공하는데 그 목적이 있다. The present invention for solving the above problems, there is provided a sensing circuit which, using a change in capacitance can be easily detect the user's body contact.

또한, 본 발명은 사용자가 인체를 통하여 입력한 문자를 인식할 수 있는 감지 회로를 제공하는데 그 목적이 있다. Further, an object of the present invention is to provide a detection circuit that the user can recognize the characters entered through the human body.

도 1은 본 발명의 바람직한 실시예에 따른 감지 회로의 전체 블록도; 1 is an overall block diagram of a detection circuit according to an embodiment of the present invention;

도 2는 본 발명의 바람직한 실시예에 따른 감지 회로에 있어서, 정전 용량 검출부의 블록도; Figure 2 is in the detection circuit according to an embodiment of the present invention, a block diagram of the capacitance detection unit;

도 3은 상기 도 2의 신호 파형도; Figure 3 is a signal waveform of the Figure 2;

도 4는 본 발명의 바람직한 실시예에 따른 감지 회로에 있어서, 판단부의 블록도; 4 is a according to a sensing circuit according to an embodiment of the present invention, the block determining section;

도 5는 상기 도 4의 상세 회로도; Detailed circuit diagram of Figure 5 is the Figure 4;

도 6은 상기 도 4의 판단부에 있어서, 분주부의 세부 회로도; 6 is in the determination section of the Figure 4, the detailed circuit diagram of the division part; And

도 7은 상기 도 4의 판단부에 있어서, 레퍼런스 신호 주파수 변환부의 신호 파형도이다. Figure 7 is in the determination section of the Figure 4, is a signal waveform portion reference signal frequency transformation.

* 도면의 주요 부분에 대한 부호의 설명 * * Description of the Related Art *

100: 정전 용량 검출부 200: 판단부 100: the capacitance detection unit 200: determination unit

300: 딜레이부 110: 기준 전류 발생부 300: delay unit 110: a reference current generation unit

120: 톱니파 발생부 130: 파형 변환부 120: a sawtooth wave generation unit 130: waveform converting section

140: 발진부 210: 주파수 변환부 140: oscillation unit 210: frequency conversion unit

220: 비교부 230: 리셋 신호 발생부 220: Comparison section 230: reset signal generation section

131, 132: 쉬미트 트리거 회로 131, 132: Schmitt trigger circuit

212: 감지 신호 주파수 변환부 214: 레퍼런스 신호 주파수 변환부 212: sense signal frequency conversion unit 214: reference signal frequency converter

F1, ...: 플립 플롭 20, 30: 분주부 F1, ...: the flip-flop 20, 30: division part

상기한 목적을 달성하기 위하여, 본 발명의 감지 회로는 입력 단자를 통하여 감지된 감지 신호와 레퍼런스 신호를 구형파로 변환하는 정전 용량 검출부와, 상기 검출부의 구형파 감지 신호와 구형파 레퍼런스 신호를 비교하여 인체의 접촉 여부를 판단하는 판단부와, 상기 판단부의 출력 신호를 일정 시간 지연시켜 출력하는딜레이부를 포함할 수 있다. In order to achieve the above object, the sensing circuit of the present invention and a capacitance detection unit for converting the detection signal and the reference signal is detected through the input terminal to a square wave, as compared to the rectangular-wave detection signal and the square wave reference signal from the detection of the human body a determination unit and an output signal of the determination part for determining whether the contact may include a delay to the output by a predetermined time delay.

상기 정전 용량 검출부는 바이어스 전류를 공급하는 기준 전류 발생부와, 상기 바이어스 전류를 이용하여 스위치 전압 및 기준 전압을 톱니파로 변환하는 톱니파 발생부와, 상기 톱니파를 구형파로 변환하는 파형 변환부와, 회로의 안정적인 동작을 위하여 구형파 신호를 톱니파 발생부로 피드백시켜 발진시키는 발진부를 포함할 수 있다. The capacitance detection unit and with a reference current generator for supplying a bias current, the sawtooth wave generator for converting the switch voltage and the reference voltage to the sawtooth by means of the bias current section, a waveform for converting the sawtooth wave to square wave converter, the circuit for the stable operation can include a feedback oscillation of the oscillation portion caused by the saw-tooth wave signal.

상기 기준 전류 발생부는 전류 미러형 감지 증폭기(Current Mirror type Sense Amplifier)를 사용할 수 있다. The reference current generation unit may use the current mirror type sense amplifier (Current Sense Amplifier Mirror type).

상기 파형 변환부는 쉬미트 트리거(Schmitt trigger) 회로를 사용할 수 있다. The waveform conversion unit may use a Schmitt trigger (Schmitt trigger) circuit.

상기 발진부는 다단의 인버터가 순환식으로 연결된 링 오실레이터(Ring Oscillator)를 사용할 수 있다. The oscillation unit may use a ring oscillator (Ring Oscillator) is a multi-stage inverter connected to the circulation.

상기 판단부는 정전 용량 검출부의 구형파 출력 신호를 분별 가능한 저주파수로 변환하는 주파수 변환부와, 상기 주파수 변환부에서 출력되는 구형파의 주기를 비교하여 인체의 접촉 여부를 판단하는 비교부와, 상기 주파수 변환부의 신호를 이용하여 리셋 신호를 발생하는 리셋 신호 발생부를 포함할 수 있다. The determination unit and the comparison by comparing the period of the square wave output from the frequency conversion unit for converting the square-wave output signal of the capacitance detection unit by sensible low frequency, the frequency converting unit determines the touch whether or not the body portion, the frequency converting portion using the signal generated reset signal for generating the reset signal may include a.

상기 주파수 변환부는 감지 신호 발진부 출력 신호의 주파수를 감소시키는 감지 신호 주파수 변환부와, 레퍼런스 신호 발진부 출력 신호의 주파수를 감소시키는 레퍼런스 신호 주파수 변환부를 포함할 수 있다. The frequency conversion unit may include a sensing signal detected oscillation signal frequency-converted to reduce the frequency of the signal output unit, and a reference signal oscillating reference signal frequency conversion portion to reduce the frequency of the output signal.

상기 감지 신호 주파수 변환부 및 레퍼런스 신호 주파수 변환부는 복수의 플립 플롭을 직렬 연결하여, 각 플립 플롭을 통하여 분주된 신호를 발생할 수 있다. The sensing signal frequency converter and a reference signal frequency converter comprises a series-connected plurality of flip-flops, may cause a signal through a frequency divider, each flip-flop.

상기 비교부는 레퍼런스 신호 주파수 변환부의 출력 신호를 클럭 입력으로 하고, 감지 신호 주파수 변환부의 출력 신호를 데이터 입력으로 하는 직렬 연결된 복수의 플립 플롭으로 구성할 수 있다. The comparison unit may configure the reference signal frequency conversion unit outputs to the clock input signal, and detection signal frequency-converted output signal portion into a plurality of flip-flops connected in series to the input data.

상기 판단부는 출력 신호를 일정 시간 지연시켜 출력하는 딜레이부를 더 포함할 수 있다. The determination unit may further include a delay for outputting by delaying an output signal a predetermined time.

이하, 첨부한 도면에 의거하여 본 발명의 바람직한 실시예를 자세히 설명하도록 한다. Hereinafter will be described preferred embodiments of the present invention in detail based on the accompanying drawings.

도 1은 본 발명의 바람직한 실시예에 따른 감지 회로의 블록도를 나타낸 것이다. 1 illustrates a block diagram of a detection circuit according to an embodiment of the present invention. 도 1을 참조하면, 본 발명의 감지 회로는 입력 단자의 인체 접촉을 정전 용량을 통하여 검출하고, 검출된 감지 신호와 레퍼런스 신호를 구형파로 변환하여 발생하는 정전 용량 검출부(100)와, 정전 용량 검출부(100)에서 출력되는 구형파 감지 신호와 구형파 레퍼런스 신호를 비교하여 입력 단자에 대한 인체의 접촉 여부를 판단하는 판단부(200)와, 회로의 안정적인 동작을 위하여 판단부(200)의 출력 신호를 일정 시간 딜레이시켜서 출력하는 딜레이부(300)를 포함할 수 있다. 1, of the present invention sense circuit and the capacitance detection unit 100 for generating a human body contact on the input terminal is detected by an electrostatic capacitance, and converts the detected sense signal and the reference signal to a square wave, the capacitance detection section 100, a constant output signal from the determining unit 200, determination unit 200, to prevent a malfunction of a circuit for determining the contact if the human body to the input terminal by comparing the rectangular-wave detection signal and the square wave reference signal which is output from the It may include a delay unit 300, a time delay by an output.

정전 용량 검출부(100)는 회로에 정전류를 공급하기 위한 기준 전류 발생부(110), 레퍼런스 신호(Cap_ref) 및 입력 단자를 통하여 인가되는 감지 신호(Cap_sen)에 따라 톱니 파형의 교류 신호를 발생하는 톱니파 발생부(120), 톱니 파형의 교류 신호를 구형파로 변환하는 파형 변환부(130)를 포함할 수 있다. A capacitance detection unit 100 is a sawtooth wave for generating the AC signal of the sawtooth waveform in accordance with the reference current generator 110, a reference signal (Cap_ref) and detection is applied through the input terminal signal (Cap_sen) for supplying a constant current to the circuit generating unit 120 may include a wave converter 130 for converting the AC signal of the sawtooth waveform to a rectangular wave. 이때, 교류의 전기적인 에너지를 발생시키기 위하여, 파형 변환부(130)의 출력단에 발진부(140)를 포함할 수 있다. At this time, in order to generate electrical energy of alternating current may include an oscillation section 140, the output terminal of the waveform conversion unit (130). 발진부(140)는 출력 신호를 톱니파 발생부(120)로 피드백시킴으로써, 안정적인 구형파를 발생하도록 도와 준다. Oscillation unit 140 by feeding back the output signal to the sawtooth wave generating section 120, helps to generate a stable square wave.

기준 전류 발생부(110)는 정전류를 발생시키기 위하여 전류 미러형 감지 증폭기로 이루어질 수 있다. A reference current generation unit 110 may be formed of a current mirror type sense amplifier to generate constant current.

톱니파 발생부(120)는 일반적으로 커패시터의 충전 및 방전을 이용하는데, 레퍼런스 신호(Cap_ref)와 감지 신호(Cap_sen)의 커패시턴스 값에 따라 발생되는 톱니파의 주파수가 달라질 것이다. A sawtooth wave generating section 120 will typically have a frequency of the sawtooth wave is generated in accordance with the capacitance value of the charge and discharge to use, a reference signal (Cap_ref) and the detection signal (Cap_sen) of the capacitor to vary. 이러한 주파수 변환 조건은, 발진부(140)를 구성하는 내부 소자의 구성에 따라 달라질 수 있다. This frequency conversion conditions, it may be changed according to the configuration of the internal elements constituting the oscillation part 140. The 또한, 레퍼런스 신호(Cap_ref)와 감지 신호(Cap_sen)를 비교하는 시점을 초기화하기 위하여, 리셋 신호(reset: 화면에 도시하지 않았음)를 이용할 수 있다. Further, a reset signal to reset the time of comparing the reference signal (Cap_ref) and the detection signal (Cap_sen): can be used (reset did not shown in screen).

파형 변환부(130)는 톱니파 발생부(120)에서 출력되는 톱니파를 구형파로 변환하기 위한 것으로, 톱니파의 전압이 기준 하이 레벨(VH) 이상일 때는 하이 상태의 신호를 출력하고, 기준 로우 레벨(VL) 이하일 경우에는 로우 상태의 신호를 출력하도록 함으로써 톱니파를 구형파로 변환할 수 있다. Waveform converting unit 130 is for converting the sawtooth wave outputted from the sawtooth wave generation unit 120 to the square wave, the voltage of the sawtooth wave based on the high level (VH) or more when the output signal of the high state, based on the low level (VL If) or less, it is possible to convert the sawtooth wave to the output by a signal of a low state to a square wave. 여기에는 쉬미트 트리거 회로를 사용할 수 있을 것이다. There will be a Schmitt trigger circuit.

발진부(140)는 복수의 인버터(Inverter)가 직렬로 연결되고, 최종단의 인버터 출력이 처음 인버터의 입력으로 인가되는 링 오실레이터(Ring Oscillator)로 구성할 수 있다. Oscillation unit 140 may be configured as a ring oscillator (Ring Oscillator) a plurality of inverters (Inverter) is connected in series with the inverter output of the final stage is applied to the input of the first inverter. 이 때, 홀수번째 인버터 출력을 톱니파 발생부(120)로 피드백시켜서 출력 신호를 발진시킬 수 있다. At this time, by an odd number as the second feedback inverter output sawtooth wave generation unit 120 it can oscillate the output signal.

판단부(200)는 감지 신호와 레퍼런스 신호의 주파수 비교에 대한 감도를 향상시키기 위하여, 발진부(140)의 출력 신호를 저주파수로 변환하는 주파수 변환부(210)와, 주파수 변환부(210)를 통하여 주파수가 변환된 감지 신호와 레퍼런스 신호를 비교하여 입력 단자에 대한 인체의 접촉 여부를 판단하는 비교부(220)와, 주파수 변환부(210)의 신호를 이용하여 리셋 신호(Reset)를 발생하는 리셋 신호 발생부(230)를 포함할 수 있다. Determination unit 200 via the sense signal and the order to improve the sensitivity to frequency comparison of the reference signal, a frequency converter 210 for converting the output signal of the oscillation unit 140 into low frequency, frequency conversion unit 210 the contact if the human body determines the comparison unit 220 and, using the signal of the frequency conversion section 210 is reset for generating a reset signal (reset) which on the input terminal by comparing the detection signal with a reference signal the frequency conversion It may include a signal generating unit 230. the

주파수 변환부(210)는 발진부(140)에서 출력되는 구형파 감지 신호와, 구형파 레퍼런스 신호의 주파수를 저하시켜서 감도를 높이기 위하여, 복수의 플립 플롭으로 이루어질 수 있다. A frequency transformation unit 210 may, be formed of a plurality of flip-flops to increase the sensitivity by lowering the frequency of the square-wave detect signal, and a square wave reference signal which is output from the oscillation unit 140.

비교부(220)는 저주파수의 구형파 감지 신호와 구형파 레퍼런스 신호의 주파수를 비교하여, 주파수가 다른 경우에 인체의 접촉을 판단하는 신호를 출력할 것이다. Comparator 220 will be compared to the frequency of the square-wave detection signal and the square wave reference signal at a low frequency, a signal for judging the contact of the human body, if the frequency is different.

딜레이부(300)는 일정 시간 동안의 인체 접촉이 있는 경우에만 출력 신호(Out)를 발생하도록 비교부(220)에서 출력되는 신호를 일정 시간 딜레이시킴으로써, 회로의 오동작을 방지할 수 있다. Delay unit 300 by the signal a predetermined time delay output from the comparator 220 to generate an output signal (Out) only when there is contact of the human body for a predetermined time, it is possible to prevent the malfunction of the circuit.

도 2는 본 발명의 바람직한 실시예에 따른 감지 회로에 있어서, 정전 용량 검출부(100)의 블록도를 좀더 자세히 나타낸 것이다. Figure 2 shows in the sense circuit according to an embodiment of the present invention, a block diagram of a capacitance detection unit 100 in more detail. 도 2를 참조하면, 본 발명의 감지 회로에서 정전 용량 검출부(100)는 정전류를 공급하는 기준 전류 발생부(110)와, 감지 신호(Cap_sen) 및 레퍼런스 신호(Cap_ref)에 따라 톱니파를 발생하는 톱니파 발생부(120), 톱니파 발생부(120)에서 출력되는 톱니파를 구형파로 변환하는파형 변환부(130)를 포함한다. 2, the capacitance detection unit 100 in the sensing circuit of the present invention, a sawtooth wave for generating a sawtooth wave in accordance with the criteria and the current generation unit 110, a detection signal (Cap_sen) and reference signal (Cap_ref) for supplying a constant current generating unit 120, and a waveform converting section 130 for converting the sawtooth wave outputted from the sawtooth wave generation unit 120 to the square wave. 파형 변환부(130)는 톱니파 감지 신호(sen_in)를 구형파로 변환하는 제 1 파형 변환부(131)와, 톱니파 레퍼런스 신호(ref_in)를 구형파로 변환하는 제 2 파형 변환부(132)를 포함할 수 있다. A waveform conversion unit 130 may comprise a saw-detection signal a first waveform converting section 131 for converting the (sen_in) as a square wave, a saw-tooth reference signal, a second waveform converting section 132 for converting the (ref_in) as square-wave can. 제 1 및 제 2 파형 변환부(131, 132)는 동일한 구성의 쉬미트 트리거 회로로 구성될 수 있다. First and second waveform converting unit 131, 132 may be of a Schmitt trigger circuit of the same configuration.

또한, 구형파를 일정 주기의 교류 형태로 발진시키기 위한 발진부(140)는 구형파 감지 신호를 발진시키는 제 1 발진부(141)와, 구형파 레퍼런스 신호를 발진시키는 제 2 발진부(142)를 포함할 수 있다. In addition, the oscillating unit 140 for oscillating a square wave with the alternate current in the form of a predetermined period may include a second oscillation unit (142) to the first oscillation unit (141) for oscillating a square wave detect signal, oscillating a square wave reference signal. 제 1 및 제 2 발진부(141, 142)는 각각 톱니파 발생부(120)로 피드백 된다. The first and second oscillation unit (141, 142) is fed back to the sawtooth wave generating section 120, respectively.

결국, 입력 단자에서 검출된 감지 신호가 제 1 발진부(141)를 통하여 일정 주기를 갖는 구형파 감지 신호(f_sen_in)가 출력되고, 레퍼런스 신호는 제 2 발진부(142)를 통하여 일정 주기를 갖는 구형파 레퍼런스 신호(f_ref_in)가 출력될 것이다. As a result, the rectangular-wave detection signal (f_sen_in) the detected sense signal at the input terminal having a constant period through a first oscillation unit (141) is output, the reference signal is a square wave reference signal having a constant period through a second oscillation unit (142) It will be output (f_ref_in).

도 3a는 상기 도 2의 회로도에서 파형 변환부(130)로 인가되는 감지 신호(sen_in)와 구형파로 변환된 출력 신호(f_sen_in)의 파형을 도시한 것이고, 도 3b는 톱니파 레퍼런스 신호(ref_in)와 구형파 레퍼런스 신호(f_ref_in)의 파형도를 나타낸 것이다. Will Fig. 3a shows the waveforms of the converted to the detection signal (sen_in) applied to the waveform converting unit 130 in the schematic of Figure 2 a square wave output signal (f_sen_in), and Figure 3b is a sawtooth reference signal (ref_in) shows the waveforms of the square wave reference signal (f_ref_in). 도 3a 및 도 3b를 참조하면, 톱니파 감지 신호(sen_in) 및 톱니파 레퍼런스 신호(ref_in)의 최고치에 도달했을 때, 하이 상태의 출력 신호(f_sen_in, f_ref_in)로 변환되고, 다시 최저치에 도달했을 때, 로우 상태의 출력 신호로 변환되는 것을 볼 수 있다. When FIG. 3a and FIG. 3b, once it has reached the highest level of the sawtooth wave detection signal (sen_in) and the saw-tooth reference signal (ref_in), is converted into an output signal of the high state (f_sen_in, f_ref_in), once it has reached the lowest level again, can be seen that the conversion to the output signal of the low state. 이러한 변환 시점은, 쉬미트 트리거 회로의 내부 소자 값을 변경함으로써 조절할 수 있을 것이다. This conversion point, it will be adjusted by changing the element value of the internal Schmitt trigger circuit.

도 4는 본 발명의 바람직한 실시예에 따른 감지 회로에 있어서, 판단부(200)의 블록도를 좀더 상세히 나타낸 것이다. 4 is in the detection circuit according to an embodiment of the present invention, will be more in detail illustrates a block diagram of the determining unit 200. The 도 4를 참조하면, 본 발명의 감지 회로에 있어서, 판단부(200)는 정전 용량 검출부(100)에서 출력되는 구형파 감지 신호(f_sen_in)와 구형파 레퍼런스 신호(f_ref_in)를 비교하기 용이하도록 저주파수로 변환하는 주파수 변환부(210)와, 주파수 변환부(210)의 출력 신호를 비교하는 비교부(220)와, 주파수 변환부(210)의 신호를 이용하여 초기화 시점을 조절하기 위하여 리셋 신호(Reset)를 발생하는 리셋 신호 발생부(230)를 포함할 수 있다. Referring to Figure 4, in the detection circuit of the present invention, the determination unit 200 is converted to a low frequency so as to facilitate comparing the rectangular-wave detection signal (f_sen_in) and the square wave reference signal (f_ref_in) output from the capacitance detection unit 100 a reset signal (reset) in order to control the reset timing by using the signal of the frequency conversion section 210, a comparator 220, a frequency transformation unit 210, which compares the output signal of the frequency conversion section 210, which for generating may include a reset signal generation unit (230).

주파수 변환부(210)는 구형파 감지 신호(f_sen_in)의 주파수를 저하시키는 감지 신호 주파수 변환부(212)와, 구형파 레퍼런스 신호(f_ref_in)의 주파수를 저하시키는 레퍼런스 신호 주파수 변환부(214)를 각각 구비할 것이다. The frequency conversion unit 210 includes a reference signal frequency converter (214) for lowering the frequency of the sensed signal frequency conversion unit 212, a square wave reference signal (f_ref_in) for lowering the frequency of the square-wave detection signal (f_sen_in) respectively something to do. 결국, 비교부(220)는 감지 신호 주파수 변환부(212)의 저주파 감지 신호(f_sen_out)와, 레퍼런스 신호 주파수 변환부(214)의 저주파 레퍼런스 신호(f_ref_out)를 비교하여, 주파수가 다른 경우에는 입력 단자에 인체의 접촉이 있는 것으로 판단하여 출력 신호(Out_sen)를 발생할 것이다. As a result, comparator 220 when sense signal by comparing the low-frequency detected signal (f_sen_out) and a low-frequency reference signal (f_ref_out) of the reference signal frequency converter 214 of the frequency conversion section 212, the frequency is different, the input it is determined that the contact of the human body to the terminal will generate an output signal (Out_sen).

리셋 신호 발생부(230)는 레퍼런스 신호 주파수 변환부(214)의 신호를 이용하여 리셋 신호(Reset)를 발생하고, 발생된 리셋 신호(Reset)를 감지 신호 주파수 변환부(212), 레퍼런스 신호 주파수 변환부(214) 및 비교부(220)에 각각 제공할 것이다. Reset signal generating unit 230 is a reference signal frequency by using a signal conversion unit 214 generates a reset signal (Reset), and detecting a reset signal (Reset) signal frequency conversion unit 212, a reference signal frequency It will provide each of the conversion unit 214 and the comparator 220. 또한, 회로가 안정적으로 동작할 수 있도록, 리셋 신호(Reset)를 톱니파 발생부(120)에 제공하여 동기화시킬 수 있다. In addition, the circuit is to operate reliably, it is possible to provide a synchronization reset signal (Reset) to the sawtooth generator 120.

도 5는 본 발명의 바람직한 실시예에 따른 감지 회로에 있어서, 도 4의 판단부(200)에 대한 상세 회로도를 나타낸 것이다. 5 is in the detection circuit according to an embodiment of the present invention, illustrating a detailed circuit diagram of the determination unit 200 of FIG. 도 5를 참조하여, 판단부(200)의 구성 및 동작을 살펴보면 다음과 같다. Referring to Fig. 5, look at the structure and operation of the judgment unit 200 are as follows.

감지 신호 주파수 변환부(212)는 구형파 감지 신호(f_sen_in)와 일정 크기의 정전압(Vplus)을 입력으로 하는 OR 게이트(OR11)와, OR 게이트(OR11)의 출력 신호와 딜레이된 리셋 신호(rst_int)에 따라 주파수를 변화시키는 분주부(20)를 포함할 수 있다. Sense signal frequency conversion section 212 is a square wave detection signal (f_sen_in) with the OR gates (OR11) as input a constant voltage (Vplus) of a predetermined size, OR output signal of the AND gate (OR11) and the delay reset signal (rst_int) changing the frequency according to minutes may comprise a periphery 20.

분주부(20)는 복수의 플립 플롭이 직렬로 구성되어, 입력되는 클럭 신호의 주파수를 2 배, 4 배, ... 등으로 감소시키는 역할을 한다. Division part 20 is a plurality of flip-flops configured in series, and serves to reduce the twice the frequency of the clock signal is inputted, four times, ... and so on. 즉, OR 게이트(OR11)의 출력 신호(f_in)를 클럭 신호로 하여, 클럭 신호의 2 분주 신호(div2), 4 분주 신호(div4), ... , 32 분주 신호(div32)를 발생할 수 있다. In other words, the output signal (f_in) of OR gates (OR11) a clock signal, a second frequency division signal of the clock signal (div2), 4 divider signal (div4), ..., can result in the 32-division signal (div32) . 회로의 감도를 증가시키기 위해서, 연결되는 플립 플롭의 수에 따라 32 분주 신호(div32) 이상의 분주 신호를 발생할 수 있다. In order to increase the sensitivity of the circuit, may generate a divider signal over 32 division signal (div32) according to the number of the flip-flop is connected.

도 6은 2 분주 신호(div2)부터 32 분주 신호(div32)를 발생하도록 구성된 분주부(20)의 회로도를 나타낸 것이다. Figure 6 shows a circuit diagram of the division part 20 is configured to generate a 32-division signal (div32) from the second division signal (div2). 도 6을 참조하면, 분주부(20)는 리셋 신호(rst_int)를 리셋 단자로 제공받는 6 개의 D 플립 플롭(FF1, ... , FF6)으로 구성될 수 있다. 6, the division part 20 can be composed of six D flip-flops (FF1, ..., FF6) receives the reset signal (rst_int) to the reset terminal. 제 1 플립 플롭(FF1)은 OR 게이트(OR11)의 출력 신호(f_in)를 클럭 신호로 하여, 클럭 신호의 네가티브 에지(Negative edge)에서 입력 단자(D)에 인가되는 입력 신호를 출력 단자(Q)를 통하여 출력하도록 구성된다. First flip-flop (FF1) is an OR gate (OR11) output signal (f_in) a by a clock signal, a negative edge (Negative edge) the output terminal of the input signal applied to the input terminal (D) from the clock signal (Q in ) it is configured to output through the. 이 때, 반전 출력 단자(Q_BAR)는 입력 단자(D)에 연결되어 있기 때문에, 클럭 신호(f_in)의 네가티브 에지에서 출력 단자(Q)의 출력 신호가 천이된다. At this time, the inverted output terminal (Q_BAR) is the output signal of because it is connected to an input terminal (D), a clock signal (f_in) an output terminal (Q) in the negative edges of the transitions. 즉, 클럭 신호(f_in)의 네가티브 에지에서 출력 신호의 레벨이 천이됨으로써, 제 1 플립 플롭(FF1)을 통하여 클럭 신호(f_in)의 한 주기마다 천이되는 출력 신호가 발생하는 것이다. That is, whereby the level of the output signal transitions from a negative edge of the clock signal (f_in), the output signal is shifted every one period of the first flip-flop clock signal (f_in) through (FF1) occurs.

제 2 플립 플롭(FF2)은 제 1 플립 플롭(FF1)의 출력 신호(Q)를 클럭 신호(CK)로 하여, 반전 출력 신호(Q_BAR)가 입력 단자(D)로 제공되도록 구성됨으로써, 제 1 플립 플롭(FF1)의 출력 신호(Q) 주파수를 2 배로 지연시키게 된다. The second being a flip-flop (FF2) are configured such that the first and the output signal (Q) of the flip-flop (FF1) with a clock signal (CK), the inverted output signal (Q_BAR) is provided with an input terminal (D), the first thereby doubling delay an output signal (Q) frequency of the flip-flop (FF1). 따라서, 제 2 플립 플롭(FF2)을 통하여 출력되는 신호(div2)는 최초 클럭 신호(f_in)의 2 주기마다 레벨이 천이되는 2 분주 신호가 발생된다. Accordingly, the signal (div2) that is output through the second flip-flop (FF2) is generated in the second division signal which is level shifted every two cycles of the first clock signal (f_in).

제 3 플립 플롭(FF3)부터 제 6 플립 플롭(FF6)까지 동일하게 연결 구성이 이루어지기 때문에, 제 1 플립 플롭(FF1)부터 제 6 플립 플롭(FF6)까지 각 플립 플롭의 출력 신호는 전단의 출력 신호보다 주파수가 2배 저하된 신호가 발생한다. A third flip-flop because the same is connected to the configuration achieved from (FF3) through the sixth flip-flop (FF6), the output signal of the respective flip-up from the first flip-flop (FF1) a sixth flip-flop (FF6) is a front end than the output signal frequency is twice the signal degradation occurs.

도 6에서는 2 분주 신호(div2)부터 32 분주 신호(div32)까지 발생시키기 위한 경우를 예로 들어 설명하였지만, 사용하는 플립 플롭의 수에 따라 분주 신호를 감소시키거나, 증가시킬 수 있는 것은 본 발명의 기술 분야에서 통상의 지식을 가진 당업자에게는 자명할 것이다. In Figure 6, it may help has been described a case to generate up to 32 frequency division signal (div32) from the second division signal (div2) for example, to reduce the frequency division signal according to the number of the flip-flop used, or, increase of the invention those skilled in the art of ordinary skill in the art it will be obvious.

분주부(20)의 출력 신호 중에서 4 분주 신호(div4)는 AND 게이트(AND11)의 입력으로 제공되고, 다른 AND 게이트(AND12)는 16 분주 신호(div16)와 32 분주 신호(div32)를 입력으로 제공받는다. Minutes 4 division signal (div4) from the output signal of the housewife 20 is provided to the input of the AND gate (AND11), the other AND gate (AND12) is input the 16-division signal (div16) and 32-division signal (div32) It is provided. 그리고, 각 AND 게이트(AND11, AND12)의 출력 신호는 OR 게이트(OR12)의 입력으로 인가되고, OR 게이트(OR12)의 출력 신호는 플립 플롭(F11)의 클럭 단자(CK)에 제공된다. The respective output signal of the AND gate (AND11, AND12) is applied to the input of OR gates (OR12), OR output signal of the AND gate (OR12) are provided to the clock terminal (CK) of the flip-flop (F11). 플립 플롭(F11)의 입력 단자(D)에는 일정 크기의 정전원(Vplus)이 인가되고, 리셋 단자(R)에는 리셋 신호 발생부(230)에서 발생된 리셋 신호(Reset) 또는 지연된 리셋 신호(rst_int)가 제공될 수 있다. Flip-flops (F11) input terminal (D) is applied to the positive power supply (Vplus) of a predetermined size, a reset terminal (R) is a reset signal (Reset) or the delayed reset signal is generated from reset signal generating unit 230 of the ( the rst_int) can be provided.

리셋 신호(Reset) 또는 지연된 리셋 신호(rst_int)의 주기에 따라 플립 플롭(F11)의 출력 신호 레벨이 로우 상태로 천이되고, 클럭 신호(CK)의 네가티브 에지에서 하이 상태의 출력 신호가 발생하기 때문에, 결과적으로 리셋 신호(Reset 또는 rst_int)와 클럭 신호(CK)의 발생 주기에 따라 출력 신호의 천이 주기가 결정된다. Output signal level of the flip-flop (F11) in accordance with the period of the reset signal (Reset) or a delayed reset signal (rst_int) is shifted to a low state, since the output signal of the high level occurs on the negative edge of the clock signal (CK) , resulting in determining the transition period of the output signal in accordance with a generation period of a reset signal (reset or rst_int) and a clock signal (CK). 이 때, 입력 단자에 대한 인체의 접촉으로 인하여 정전 용량이 변화되면 클럭 신호(CK)의 주기가 변경되고, 그에 따라 출력 신호의 천이 주기가 변경될 수 있다. At this time, may be due to the body when the contact of the input terminal capacitance is changing the period of the clock signal (CK) is changed, the transition period of the output signal changes accordingly. 이렇게 출력된 신호는 인버터(INV11)를 통하여 비교부(220)에 제공된다. To do this the output signal is provided to the comparator 220 via an inverter (INV11).

상기에서는, 구형파 감지 신호(f_sen_in)를 낮은 주파수의 분주 신호(div2, ... , div32)로 변환시키고, 리셋 신호(Reset 또는 rst_int)와 입력되는 구형파 감지 신호(f_sen_in)의 주기에 따라 레벨이 천이되도록 하여 구성하였지만, 본 발명의 기술 분야에서 통상의 지식을 가진 당업자는 구형파 감지 신호(f_sen_in)의 주파수를 감소시키기 위하여, 회로의 구성을 변경하거나 수정할 수 있는 것은 자명할 것이다. In the above, the division signal of the square-wave detection signal (f_sen_in) low frequency (div2, ..., div32) was converted to, the level depending on the period of the reset signal (Reset or rst_int) as square-wave detection signal (f_sen_in) input Although it configured to ensure that the transition, one of ordinary skill in the art having ordinary skill in the art of the invention will be obvious that, to change or modify the configuration of the circuit in order to reduce the frequency of the square-wave detection signal (f_sen_in).

레퍼런스 신호 주파수 변환부(214)는 구형파 레퍼런스 신호(f_ref_in)와 기준 전압(f_ref)를 입력으로 하여 분주된 신호를 발생하는데, 그 구성 및 동작은 감지 신호 주파수 변환부(212)의 구성 및 동작과 동일하다. The configuration and operation of reference signal the frequency conversion section 214 is a square wave reference signal (f_ref_in) and to generate a divided signal to a reference voltage (f_ref) as an input, the structure and operation are sensed signal frequency transformation unit 212 and the same. 다만, 플립 플롭(F21)의 입력 단자(D)에는 반전 출력 신호(Q_BAR)가 피드백되어, 클럭 신호(CK)와 리셋 신호(rst_int)의 주기에 따라 출력 신호(Q)의 레벨이 천이되도록 구성된다. However, the input terminal (D) of the flip-flop (F21) and an inverted output signal (Q_BAR) is fed back to a clock signal (CK) and configured such that the level of the output signal (Q) transitioning in accordance with the period of the reset signal (rst_int) do.

도 7은 레퍼런스 신호 주파수 변환부(214)에서 구형파 레퍼런스신호(f_ref_in)에 대한 출력 신호(f_ref_out)의 파형도를 나타낸 것이다. Figure 7 illustrates a waveform diagram of the output signal (f_ref_out) for the square wave reference signal (f_ref_in) at the reference signal frequency converter (214). 도 7을 참조하면, 고주파수의 레퍼런스 신호(f_ref_in)는 분주부(30) 및 복수의 게이트를 통하여 주파수가 감소되어 플립 플롭(F21)의 클럭 단자(CK)로 인가되고, 플립 플롭(F21)의 출력 신호(Q)는 리셋 신호(rst_int) 및 클럭 신호(CK)에 따라 레벨이 천이되어 출력될 것이다. 7, the high-frequency reference signal (f_ref_in) is the division part 30, and the frequency is decreased by a plurality of the gate is applied to the clock terminal (CK) of the flip-flop (F21), the flip-flop (F21) the output signal (Q) will be the output level is shifted in response to the reset signal (rst_int) and a clock signal (CK). 리셋 신호(rst_int)가 하이 상태로 인가되는 시점에서는 플립 플롭(F21)의 출력 신호가 로우 상태로 천이되고, 인버터(INV21)를 통하여 하이 상태의 출력 신호(f_ref_out)로 발생할 것이다. Will cause a reset signal (rst_int) a high level flip-flops (F21) the output signal (f_ref_out) of the high state output signal is transitioning to a low state, via the inverter (INV21) of the point to be applied to. 플립 플롭(F21)의 출력 신호(Q)가 로우 상태로 천이되면, 반전 출력 신호(Q_BAR)는 하이 상태로 발생하고, 입력 단자(D)에 피드백되어 인가된다. When the output signal (Q) of the flip-flop (F21) the transition to the low level, the inverted output signal (Q_BAR) is generated to a high state, and is applied is fed back to the input terminal (D). 따라서, 플립 플롭(F21)을 통하여 로우 상태의 출력 신호가 발생되면, 그와 동시에 입력 단자(D)에는 하이 상태의 신호가 유지되는 것이다. Thus, if the flip-flop the output signal of the low state occurs via the (F21), the same time, the input terminal (D) there will be a high state of the signal held.

이러한, 리셋 신호(rst_int)가 하이 상태로 발생되는 주기 사이에 클럭 신호(CK)가 네가티브 에지 상태로 인가되면, 플립 플롭(F21)은 하이 상태의 입력 신호(D)를 그대로 출력하고, 인버터(INV21)를 통하여 로우 상태로 출력된다. If such a clock signal (CK) between the cycle reset signal (rst_int) is generated to a high state is applied to the negative-edge state, the flip-flop (F21) is the output as the input signal (D) of the high state, the inverter ( through INV21) is output to the low state.

이러한 동작은, 감지 신호 주파수 변환부(212)에서도 동일하게 발생하는데, 플립 플롭(F11)의 입력 단자(D)에 반전 출력 신호(Q_BAR)를 인가하지 않고, 정전원(Vplus)을 인가함으로써, 인체에 의한 접촉외에 통신 장치에 가해진 순간적인 충격이나 잘못된 접촉에 의한 오동작을 방지할 수 있다. This operation, the sense signal is not applied to the input terminal (D) inverting the output signal (Q_BAR) on to the same occurrence in the frequency conversion section 212, a flip-flop (F11), by applying a positive power supply (Vplus), it is possible to prevent an instantaneous impact or malfunction due to incorrect contact in addition to contact by the human body is applied to the communication device.

비교부(220)는 복수의 플립 플롭(F31, ... , F34)이 직렬로 구성되어, 감지 신호 주파수 변환부(212) 출력 신호(f_sen_out)와, 레퍼런스 신호 주파수변환부(214) 출력 신호(f_ref_out)의 주파수(주기)를 비교할 것이다. Comparator 220 has a plurality of flip-flops (F31, ..., F34) are configured in series, the sensed signal frequency converter (212) output signal (f_sen_out) and a reference signal frequency converter 214. The output signal to compare the frequency (period) of (f_ref_out). 즉, 입력 단자에 인체의 접촉이 있으면 정전 용량이 변화되고, 그에 따라 감지 신호 주파수 변환부(212) 출력 신호(f_sen_out)의 주파수가 변화될 것이다. That is, the change in capacitance, if the contact of the human body to the input terminals, will be the frequency of the sensed signal frequency converter (212) output signal (f_sen_out) changes accordingly. 따라서, 감지 신호 주파수 변환부(212) 출력 신호(f_sen_out)와 레퍼런스 신호 주파수 변환부(214) 출력 신호(f_ref_out)의 주파수가 다른 경우에는 비교부(220)에서 이를 판단하여, 입력 단자에 인체의 접촉이 있음을 출력할 것이다. Thus, the detection when the frequency of the signal frequency converter (212) output signal (f_sen_out) and a reference signal frequency converter (214) output signal (f_ref_out) different, interpret this in the comparator 220, to an input terminal of the human body It would display that the touch.

비교부(220)는 감지 신호 주파수 변환부(212)의 출력 신호(f_sen_out)를 제 1 플립 플롭(F31)의 데이터 입력 신호(D)로 제공받고, 레퍼런스 신호 주파수 변환부(214)의 출력 신호(f_ref_out)를 제 1 플립 플롭(F31)의 클럭 신호(CK)로 입력받는다. Comparator 220 is the output signal of the sense signal frequency converter (212) output signal (f_sen_out) a first flip-flop (F31) of the data input signal (D) being provided, a reference signal frequency converter 214 of the It receives the (f_ref_out) with a clock signal (CK) of the first flip-flop (F31). 이 때, 제 1 플립 플롭(F31)의 리셋 단자(R)는 사용자가 단말 장치에 전원을 인가함으로써, 회로의 동작을 초기화시키는 전원 리셋 신호(pwr_on_rst)가 인가된다. At this time, the reset terminal (R) of the first flip-flop (F31) is applied to the user by applying a power to the terminal apparatus, the power source reset signal (pwr_on_rst) for initializing the operation of the circuit.

제 2 플립 플롭(F32)의 입력 단자(D)에는 제 1 플립 플롭(F31)의 출력 신호(Q)가 인가되고, 제 2 플립 플롭(F32)의 출력 신호(Q)는 제 3 플립 플롭(F33)의 입력 단자에 인가된다. The second output signal (Q) of the flip-flop (F32) input terminal (D), the first flip-flop (F31) the output signal is applied to the (Q), the second flip-flop (F32) of the third flip-flop ( of F33) it is applied to the input terminal. 또한, 제 3 플립 플롭(F3)의 출력 신호는 제 4 플립 플롭(F34)의 입력 단자에 인가되도록 구성된다. Further, the output signal of the third flip-flop (F3) is configured to be applied to the input terminal of the fourth flip-flop (F34). 그리고, 각 플립 플롭(F31, ... , F34)이 리셋 단자(R)는 모두 전원 리셋 신호(pwr_on_rst)를 입력받고, 레퍼런스 신호 주파수 변환부(214)의 출력 신호(f_ref_out)가 각 플립 플롭(F31, ... , F34)의 클럭 신호로 인가된다. Further, each flip-flop (F31, ..., F34), the reset terminal (R) receives both the power input reset signal (pwr_on_rst), the output signal (f_ref_out) that each flip-flop of the reference signal frequency converter (214) It is applied to the clock signals (F31, ..., F34).

제 1 플립 플롭(F31)의 출력 신호와 제 2 플립 플롭(F32)의 출력 신호는 제1 AND 게이트(AND31)의 입력 신호로 제공되고, 제 3 플립 플롭(F33)의 출력 신호와 정전원(Vplus)는 제 2 AND 게이트(AND32)의 입력 신호로 인가된다. A first output signal of the flip-flop (F31) output signal and a second flip-flop (F32) of the first AND is provided as the input signal of the AND gate (AND31), a third output signal of the flip-flop (F33) and a positive supply ( Vplus) is applied to the input signal of the 2 AND gate (AND32). 그리고, 제 1 및 제 2 AND 게이트(AND31, AND32)의 출력 신호는 제 3 AND 게이트(AND33)의 입력 신호로 제공되어, 최종적인 출력 신호(Out_sen)를 발생한다. Then, the output signals of the first and the 2 AND gate (AND31, AND32) is provided as the input signal of the 3 AND gate (AND33), and generates a final output signal (Out_sen). 결국, 레퍼런스 신호 주파수 변환부(214)의 출력 신호(f_ref_out)가 3 클럭 주기로 인가되는 동안, 감지 신호 주파수 변환부(212)의 출력 신호(f_sen_out)가 변화하지 않는 경우에는 입력 단자에 인체의 접촉이 있는 것으로 판단하여, 하이 상태의 감지 판단 신호(Out_sen)를 발생하는 것이다. As a result, while the output signal (f_ref_out) of the reference signal frequency converter (214) which is applied every three clock, detects if the output signal (f_sen_out) of the signal frequency conversion unit 212 does not change, the contact of the human body to an input terminal it is determined that there is, it is to generate a high level of detected signal is determined (Out_sen).

상기에서는 4 개의 플립 프롭(F31, ... , F34)을 직렬로 연결하여 비교부(220)를 구성하는 경우를 예로 들어 설명하였지만, 인체의 접촉 유무에 대한 판단 기준에 있어서 레퍼런스 신호(f_ref_out)의 클럭 주기를 증가시키거나, 감소시키기 위하여 비교부(220)에 구성되는 플립 플롭의 수를 그에 따라 증가시커나, 감소시킬 수 있는 것은 본 발명의 기술 분야에서 통상의 지식을 가진 당업자에게는 자명할 것이다. While the above description contains four flip prop (F31, ..., F34), the case constituting the comparator 220 connected in series for example, a reference signal according to the judgment criteria for the presence of human body contact (f_ref_out) It's that increase can seeker or decreased in accordance with the comparison unit number of the flip-flop is configured to (220) thereto so as to increase the clock period or decreases be apparent to those skilled in the art having ordinary skill in the art will be.

리셋 신호 발생부(230)는 레퍼런스 신호 주파수 변환부(214)의 출력 신호(f_ref_out)와 레퍼런스 클럭 신호(ck_ref)를 이용하여 회로를 초기화시키기 위한 리셋 신호(Reset)를 발생하는 부분이다. Reset signal generating unit 230 is a part for generating a reset signal (Reset) for using the output signal (f_ref_out) and the reference clock signal (ck_ref) of the reference signal frequency conversion unit 214 to initialize the circuit. 레퍼런스 클럭 신호(ck_ref)는 레퍼런스 신호 주파수 변환부(214)의 제 1 OR 게이트(OR21) 출력 신호이다. Reference clock signal (ck_ref) is the 1 OR gates (OR21), the output signal of the reference signal frequency converter (214). 레퍼런스 클럭 신호(ck_ref)는 제 1 인버터(INV40)를 통하여 반전되고, 반전된 신호는 플립 플롭(F41)의 클럭 신호로 사용된다. Reference clock signal (ck_ref) is inverted by the first inverter (INV40), the inverted signal is used as the clock signal of the flip-flop (F41). 플립 플롭(F41)은 레퍼런스 신호 주파수 변환부(214)의 출력 신호(f_ref_out)를 데이터 입력으로 하여, 클럭 신호에 따라 출력 신호를 발생할 것이다. Flip-flops (F41) by the output signal (f_ref_out) of the reference signal frequency conversion unit 214 to the data input, it will generate an output signal according to the clock signal. 이 때, 리셋 단자(R)는 전원 리셋 신호(pwr_on_rst)가 인가되고, 그에 따라 플립 플롭(F41)의 동작이 제어된다. At this time, the reset terminal (R) is applied to the power-on reset signal (pwr_on_rst), the operation of the flip-flops (F41) is controlled accordingly. 플립 플롭(F41)의 출력 신호(Q)는 NAND 게이트(NAND41)의 입력으로 제공되고, 다른 입력은 레퍼런스 클럭 신호(ck_ref)가 짝수 개의 인버터(INV40, ... , INV45)를 통하여 딜레이된 신호가 인가된다. The output signal (Q) is provided as the input of the NAND gate (NAND41), delay other input to a reference clock signal (ck_ref) through an even number of inverters (INV40, ..., INV45) signal of the flip-flop (F41) It is applied. NAND 게이트(NAND41)의 출력 신호는 인버터(INV46)를 통하여, pwr_on_good 신호를 입력으로 하는 OR 게이트(OR41)의 다른 입력으로 제공된다. The output signal of the NAND gate (NAND41) is via an inverter (INV46), is provided to another input of OR gates (OR41) for the pwr_on_good signal as an input. pwr_on_good 신호는 레퍼런스 클럭 신호(ck_ref)를 클럭으로 하고, 정전원(Vplus)을 데이터 입력으로 하는 플립 플롭(F42)의 반전 출력 단자(Q_BAR)를 통하여 발생되는 신호로서, 레퍼런스 클럭 신호(ck_ref)의 전원이 인가된 후에는 로우 레벨을 유지하는 값이다. pwr_on_good signal is a signal generated by the inverted output terminal (Q_BAR) of the flip-flop (F42) to the reference clock signal as a clock, and a (ck_ref) positive supply (Vplus) a data input, a reference clock signal (ck_ref) after the power is applied is a value that maintains the low level.

OR 게이트(OR41)의 출력 신호가 인버터(INV47)를 통하여 반전된 신호를 리셋 신호(Reset)로 사용하고, 리셋 신호(Reset)가 2 단의 인버터(INV48, INV49)를 통하여 딜레이된 신호를 딜레이된 리셋 신호(rst_int)로 사용할 수 있다. Using the OR signal inverted via an output signal to the inverter (INV47) of the gate (OR41) a reset signal (Reset), and the delay signal via the reset signal (Reset), the inverter of the second stage (INV48, INV49) delay It can be used as a reset signal (rst_int). 딜레이된 리셋 신호(rst_int)는 신호 전달 과정에서 발생하는 지연(Propagation delay)을 보상하기 위하여 사용되는 신호이다. The delayed reset signal (rst_int) is a signal that is used to compensate for the delay (Propagation delay) that occurs in the signal transduction process.

상기에서는 입력 단자를 통하여 인체의 접촉이 있음을 판단하는 경우를 예로 들어 설명하였지만, 단순한 스위치의 기능에 한정하지 않고, 매트릭스(Matrix) 형태로 감지 포인트를 구성함으로써, 감지 포인트를 통하여 입력되는 숫자 또는 글자 등을 인식하는데 응용하는 것도 가능할 것이다. The In has been explained a case of determining that the contact of the human body via the input terminal for example, but not limited to a simple switch function, the matrix (Matrix) by configuring the sense point in the form, the number is input via a detection point, or it may be possible for the application to recognize letters and so on.

상기에서 자세히 설명한 바와 같이, 본 발명의 감지회로에 따르면, 입력 단자에 대한 인체의 접촉을 정전 용량의 변화를 이용하여 감지함으로써, 입력 단자에 가해지는 과다한 압력을 방지하고, 그에 따라 통신 단말기 등의 전기 제품의 사용 수명을 연장할 수 있다. As it described in detail above, such as according to the detection circuit of the present invention, by detecting the human body contact on the input terminal by using a change in capacitance, and to prevent excessive pressure applied to the input terminal, and thus communication terminal It may extend the life of electrical appliances.

또한, 사용자가 입력 단자에 인가하는 압력에 의한 제품의 파손을 방지하고, 입력 단자를 통하여 주입되는 습기 등에 의하여 제품 내부의 부속이 부식되는 것을 방지함으로써, 제품에 대한 신뢰성과 안정적인 사용을 가능하게 할 수 있다. In addition, the user to by preventing damage to the product due to the pressure applied to the input terminal, and prevent the parts are corrosion interior of the product by such moisture to be injected through the input terminal, can be a reliable and stable use of the product can.

또한, 정전 용량의 변화를 이용하여 사용자가 인체를 접촉하여 표시하는 글자 또는 숫자를 인지함으로써, 통신 장치 등에 대한 사용의 편리성을 확보할 수 있는 이점이 있다. Further, by knowing the letters or numbers to the user and displayed by contacting the human body by using a change in capacitance, there is an advantage that you can secure the ease of use for such communication devices.

상기에서는 본 발명의 감지 회로의 바람직한 실시예를 상세하게 기술하였지만, 그 내용은 하기 청구범위에 기술된 본 발명의 분야에만 한정되지 않는다. Although in the above described in detail the preferred embodiment of the detection circuit of the present invention, its content is not limited to the field of the invention described in the scope the following claims. 또한, 상기 기술 분야에 있어서, 통상의 지식을 가진 사람은 본 발명의 범위 내에서 이를 다양하게 변경하거나 수정할 수 있는 것이 자명할 것이다. Moreover, in the art, usually those with knowledge of it will be apparent that it can be variously changed or modified within the scope of the invention.

Claims (18)

  1. 인체의 접촉 여부를 감지하는 입력부; An input unit for detecting whether the contact of the human body;
    상기 입력부를 통하여 감지된 감지 신호와 레퍼런스 신호를 각각 구형파로 변환하는 정전 용량 검출부; A capacitance detection unit for converting the detection signal and the reference signal is detected through the input unit to the respective square wave; And
    상기 정전 용량 검출부의 출력 신호를 비교하여 인체의 접촉 여부를 판단하는 판단부를 포함하는 정전 용량 변화를 이용한 감지 회로. It detected using a change in capacitance circuit including by comparing the output signal of the capacitance detecting unit is determined for determining whether or not the contact of the human body.
  2. 제1항에 있어서, 상기 입력부는 복수의 입력 포인트가 매트릭스 형태로 구성되는 정전 용량 변화를 이용한 감지 회로. The method of claim 1, wherein the detection using the change in capacitance circuit with a plurality of input points in the input unit is configured in a matrix form.
  3. 제1항에 있어서, 상기 정전 용량 검출부는: The method of claim 1, wherein the capacitance detecting unit includes:
    바이어스 전류를 공급하는 기준 전류 발생부; Reference current generation section for supplying a bias current;
    상기 바이어스 전류를 이용하여 감지 신호 및 레퍼런스 신호를 톱니파로 변환하여 톱니파 감지 신호 및 톱니파 레퍼런스 신호를 발생하는 톱니파 발생부; Sawtooth wave generation unit which by using the bias current detection signal and a reference signal to convert the sawtooth wave generating a sawtooth wave detection signal and the saw-tooth reference signal;
    상기 톱니파 감지 신호 및 톱니파 레퍼런스 신호를 구형파로 변환하는 파형 변환부; Waveform converting section for converting the sawtooth wave detection signal and the saw-tooth reference signal to a square wave; And
    상기 파형 변환부의 출력 신호를 제공받아 발진 출력 신호를 발생하는 발진부를 포함하는 정전 용량 변화를 이용한 감지 회로. It detected using a change in capacitance circuit including an oscillation unit which provides the received output signal waveform conversion unit generates the oscillation output signal.
  4. 제3항에 있어서, 상기 기준 전류 발생부는 전류 미러형 감지 증폭기로 이루어지는 정전 용량 변화를 이용한 감지 회로. 4. The method of claim 3 wherein the reference current generator comprises: detecting using a change in capacitance formed of the current mirror type sense amplifier circuits.
  5. 제3항에 있어서, 상기 파형 변환부는: 4. The method of claim 3 wherein the wave converter comprises:
    톱니파 감지 신호를 구형파 감지 신호로 변환하는 감지 신호 파형 변환부; Detecting the signal waveform converting section for converting the sawtooth wave detected signal to a square wave detected signal; And
    톱니파 레퍼런스 신호를 구형파 레퍼런스 신호로 변환하는 레퍼런스 신호 파형 변환부를 포함하는 정전 용량 변화를 이용한 감지 회로. It detected using a change in capacitance circuit comprising a sawtooth reference signal, the reference signal waveform transformation to convert the square wave reference signal portion.
  6. 제5항에 있어서, 상기 감지 신호 파형 변환부 및 레퍼런스 신호 파형 변환부는 쉬미트 트리거 회로로 구성되는 정전 용량 변화를 이용한 감지 회로. The method of claim 5, wherein the sense signal waveform conversion unit and the reference signal wave converter may detect using a capacitance change which is composed of a Schmitt trigger circuit.
  7. 제3항 또는 제5항에 있어서, 상기 발진부는: According to claim 3 or claim 5, wherein the oscillating unit includes:
    구형파 감지 신호를 발진시키는 감지 신호 발진부; Sensing oscillation signal that oscillates a square wave detected signal; And
    구형파 레퍼런스 신호를 발진시키는 레퍼런스 신호 발진부를 포함하는 정전 용량 변화를 이용한 감지 회로. It detected using a change in capacitance circuit including a reference signal oscillation unit for oscillating a square wave reference signal.
  8. 제7항에 있어서, 상기 감지 신호 발진부는 복수의 인버터가 순환식으로 연결된 링 오실레이터로 구성되는 정전 용량 변화를 이용한 감지 회로. The method of claim 7, wherein the sense signal is detected oscillating circuit with a plurality of inverter using a capacitance change which is composed of a ring oscillator coupled to circulation.
  9. 제7항에 있어서, 상기 레퍼런스 신호 발진부는 복수의 인버터가 순환식으로 연결된 링 오실레이터로 구성되는 정전 용량 변화를 이용한 감지 회로. The method of claim 7, wherein the reference signal is detected oscillating circuit with a plurality of inverter using a capacitance change which is composed of a ring oscillator coupled to circulation.
  10. 제1항에 있어서, 상기 판단부는: The method of claim 1, wherein the determination section comprises:
    정전 용량 검출부의 구형파 출력 신호를 저주파수로 변환하는 주파수 변환부; A frequency converter for converting a square-wave output signal of the capacitance detection unit into a low frequency;
    상기 주파수 변환부 출력 신호의 주기를 비교하여 인체의 접촉 여부를 판단하는 비교부; The comparison section compares the period of the frequency converter output signal to determine whether or not the contact of the human body; And
    상기 주파수 변환부의 신호를 이용하여 리셋 신호를 발생하는 리셋 신호 발생부를 포함하는 정전 용량 변화를 이용한 감지 회로. Detected using a change in capacitance circuit including a frequency conversion by using the signal generating portion generates a reset signal to the reset signal.
  11. 제10항에 있어서, 상기 주파수 변환부는: 11. The method of claim 10, wherein the frequency converter comprises:
    감지 신호 발진부 출력 신호의 주파수를 감소시키는 감지 신호 주파수 변환부; Sense signal frequency converter to reduce the frequency of the detection signal oscillating output signal; And
    레퍼런스 신호 발진부 출력 신호의 주파수를 감소시키는 레퍼런스 신호 주파수 변환부를 포함하는 정전 용량 변화를 이용한 감지 회로. It detected using a change in capacitance circuit including a reference signal frequency conversion unit to reduce the frequency of the reference oscillation signal output signal.
  12. 제11항에 있어서, 상기 감지 신호 주파수 변환부는: 12. The method of claim 11, wherein the sensed signal frequency converter comprises:
    감지 신호 발진부의 출력 신호(f_sen_in) 및 정전원(Vplus)를 입력으로 하는OR 게이트(OR11); OR gates (OR11) according to the output signal (f_sen_in) and a positive supply (Vplus) of the sensing oscillation signal;
    상기 OR 게이트(OR11)의 출력 신호(f_in)를 입력으로 하여, 복수의 분주된 신호(div2, ... , div32)를 발생하는 분주부; The OR gates (OR11) output signal as an input (f_in), a plurality of the division signal (div2, ..., div32) Housewives minute for generating;
    상기 분주부의 4 분주 신호(div4)를 입력으로 하는 AND 게이트(AND11); An AND gate (AND11) of the division part of the 4 division signal (div4) as input;
    상기 분주부의 16 분주 신호(div16) 및 32 분주 신호(div32)를 입력으로 하는 AND 게이트(AND12); The branch AND gate (AND12) of the input signal frequency divider 16 (div16) and 32-division signal (div32) of the periphery;
    상기 AND 게이트(AND11, AND12)의 출력 신호를 입력으로 하는 OR 게이트(OR12); OR gates (OR12) for the output signal of the AND gate (AND11, AND12) as input;
    상기 OR 게이트(OR12)의 출력 신호를 클럭 입력으로 하고, 정전원(Vplus)를 데이터 입력으로 하며, 딜레이된 리셋 신호(rst_int)를 리셋 단자로 제공받는 플립 프롭(F11); The output signal of the OR gates (OR12) as a clock input, a positive power supply (Vplus) to the data input, the flip-prop (F11) receives the delayed reset signal (rst_int) to the reset terminal; And
    상기 플립 프롭(F11)의 출력 신호를 입력으로 하는 인버터(INV11)를 포함하는 정전 용량 변화를 이용한 감지 회로. It detected using a change in capacitance circuit including an inverter (INV11) to the output signal of the flip-prop (F11) as input.
  13. 제12항에 있어서, 상기 분주부는: The method of claim 12, wherein the division part is:
    OR 게이트(OR11)의 출력 신호(f_in)를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되는 제 1 플립 플롭(FF1); First flip-flop (FF1) the output signal (f_in) of OR gates (OR11) as a clock input, and the inverted output terminal is fed back to the data input;
    상기 제 1 플립 플롭(FF1)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 2 분주 신호를 발생하는 제 2 플립 플롭(FF2); Said first output signal to the clock input of the flip-flop (FF1) and the inverted output terminal the second flip-flop (FF2) for generating a second frequency division signal is fed back to the data input;
    상기 제 2 플립 플롭(FF2)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 4 분주 신호를 발생하는 제 3 플립 플롭(FF3); A third flip-flop (FF3) of said second output signal of the flip-flop (FF2) as a clock input, and the inverted output terminal is fed back to the data input is a 4-division signal;
    상기 제 3 플립 플롭(FF3)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 8 분주 신호를 출력하는 제 4 플립 플롭(FF4); The fourth flip-flop (FF4) to an output signal of the third flip-flop (FF3) and to the clock input, the inverting output terminal is fed back to the data input output signal divided by 8;
    상기 제 4 플립 플롭(FF4)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 16 분주 신호를 출력하는 제 5 플립 플롭(FF5); It said fourth a fifth flip-flop to the output signal of the flip-flop (FF4) with a clock input, and the inverted output terminal is fed back to the data input 16 outputs a frequency division signal (FF5); And
    상기 제 5 플립 플롭(FF5)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 32 분주 신호를 출력하는 제 6 플립 플롭(FF6)을 포함하는 정전 용량 변화를 이용한 감지 회로. The fifth to the output signal a clock input of the flip-flop (FF5), and detected using a change in capacitance circuit including a sixth flip-flop (FF6) which is the inverted output terminal outputting a 32-division signal is fed back to the data input.
  14. 제11항에 있어서, 상기 레퍼런스 신호 주파수 변환부는: 12. The method of claim 11, wherein the reference signal frequency converter comprises:
    레퍼런스 신호 발진부의 출력 신호(f_ref_in) 및 기준 전원(f_ref)을 입력으로 하는 OR 게이트(OR21); OR gates (OR21) that receives the output signal (f_ref_in) and a reference voltage source (f_ref) of the reference oscillation signal as an input;
    상기 OR 게이트(OR21)의 출력 신호(f_in)를 입력으로 하여, 복수의 분주된 신호(div2, ... , div32)를 발생하는 분주부; The OR gates (OR21) output signal as an input (f_in), a plurality of the division signal (div2, ..., div32) Housewives minute for generating;
    상기 분주부의 4 분주 신호(div4)를 입력으로 하는 AND 게이트(AND21); An AND gate (AND21) of the division part of the 4 division signal (div4) as input;
    상기 분주부의 16 분주 신호(div16) 및 32 분주 신호(div32)를 입력으로 하는 AND 게이트(AND22); The branch AND gate (AND22) of the input signal frequency divider 16 (div16) and 32-division signal (div32) of the periphery;
    상기 AND 게이트(AND21, AND22)의 출력 신호를 입력으로 하는 OR 게이트(OR22); OR gates (OR22) for the output signal of the AND gate (AND21, AND22) as input;
    상기 OR 게이트(OR22)의 출력 신호를 클럭 입력으로 하고, 기준 전원(f_ref)을 데이터 입력으로 하며, 딜레이된 리셋 신호(rst_int)를 리셋 단자로 제공받는 플립 프롭(F21); And the OR output signal of the AND gate (OR22) as a clock input, and a reference voltage source (f_ref) to the data input, the flip-prop (F21) receives the delayed reset signal (rst_int) to the reset terminal; And
    상기 플립 프롭(F21)의 출력 신호를 입력으로 하는 인버터(INV21)를 포함하는 정전 용량 변화를 이용한 감지 회로. It detected using a change in capacitance circuit including an inverter (INV21) to the output signal of the flip-prop (F21) as input.
  15. 제14항에 있어서, 상기 분주부는: 15. The method of claim 14, wherein the division part is:
    OR 게이트(OR21)의 출력 신호(f_in)를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되는 제 1 플립 플롭(FF1); First flip-flop (FF1) the output signal (f_in) of OR gates (OR21) as a clock input, and the inverted output terminal is fed back to the data input;
    상기 제 1 플립 플롭(FF1)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 2 분주 신호를 발생하는 제 2 플립 플롭(FF2); Said first output signal to the clock input of the flip-flop (FF1) and the inverted output terminal the second flip-flop (FF2) for generating a second frequency division signal is fed back to the data input;
    상기 제 2 플립 플롭(FF2)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 4 분주 신호를 발생하는 제 3 플립 플롭(FF3); A third flip-flop (FF3) of said second output signal of the flip-flop (FF2) as a clock input, and the inverted output terminal is fed back to the data input is a 4-division signal;
    상기 제 3 플립 플롭(FF3)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 8 분주 신호를 출력하는 제 4 플립 플롭(FF4); The fourth flip-flop (FF4) to an output signal of the third flip-flop (FF3) and to the clock input, the inverting output terminal is fed back to the data input output signal divided by 8;
    상기 제 4 플립 플롭(FF4)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 16 분주 신호를 출력하는 제 5 플립 플롭(FF5); It said fourth a fifth flip-flop to the output signal of the flip-flop (FF4) with a clock input, and the inverted output terminal is fed back to the data input 16 outputs a frequency division signal (FF5); And
    상기 제 5 플립 플롭(FF5)의 출력 신호를 클럭 입력으로 하고, 반전 출력 단자가 데이터 입력으로 피드백되어 32 분주 신호를 출력하는 제 6 플립 플롭(FF6)을포함하는 정전 용량 변화를 이용한 감지 회로. The fifth to the output signal a clock input of the flip-flop (FF5), and detected using a change in capacitance circuit including a sixth flip-flop (FF6) which is the inverted output terminal outputting a 32-division signal is fed back to the data input.
  16. 제10항에 있어서, 상기 비교부는: 11. The method of claim 10, wherein the comparison unit:
    감지 신호 주파수 변환부의 출력 신호(f_sen_out)를 데이터 입력으로 하는 제 1 플립 플롭(F31); First flip-flop (F31) to detect a signal frequency conversion unit output signal (f_sen_out) as data input;
    상기 제 1 플립 플롭(F31)의 출력 신호를 데이터 입력으로 하는 제 2 플립 플롭(F32); Second flip-flop (F32) of the output signal of the first flip-flop (F31) as data input;
    상기 제 2 플립 플롭(F32)의 출력 신호를 데이터 입력으로 하는 제 3 플립 플롭(F33); A third flip-flop (F33) of the output signal of the second flip-flop (F32) as data input;
    상기 제 3 플립 플롭(F33)의 출력 신호를 데이터 입력으로 하는 제 4 플립 플롭(F34); The fourth flip-flop (F34) of the output signal of the third flip-flop (F33) as data input;
    상기 제 1 플립 플롭(F31) 및 제 2 플립 플롭(F32)의 출력 신호를 입력으로 하는 제 1 AND 게이트(AND31); The first flip-flop a first AND gate (AND31) of the output signal of the (F31) and a second flip-flop (F32) as the input;
    상기 제 3 플립 플롭(F33)의 출력 신호와 정전원(Vplus)을 입력으로 하는 제 2 AND 게이트(AND32); Claim 2 wherein the third AND gate that receives the output signal and a positive power supply (Vplus) of the flip-flop (F33) to the input (AND32); And
    상기 제 1 및 제 2 AND 게이트(AND31, AND32)의 출력 신호를 입력으로 하는 제 3 AND 게이트(AND33)로 이루어져서, Yirueojyeoseo to claim 3 AND gate (AND33) of the output signal of the first and the 2 AND gate (AND31, AND32) as an input,
    상기 제 1 내지 제 4 플립 플롭(F31, ..., F34)은 레퍼런스 신호 주파수 변환부의 출력 신호(f_ref_out)를 클럭 입력으로 하는 정전 용량 변화를 이용한 감지 회로. The first to fourth flip-flop (F31, ..., F34) is detected using a change in capacitance of an output signal (f_ref_out) parts of a reference signal frequency-converted by the clock input circuit.
  17. 제10항 또는 제14항에 있어서, 상기 리셋 신호 발생부는: Claim 10 or claim 14, wherein the reset signal generator comprises:
    OR 게이트(OR21)의 출력 신호를 클럭 입력으로 하고, 정전원(Vplus)을 데이터 입력으로 하며, 전원 리셋 신호(pwr_on_rst)를 리셋 단자로 입력받아 반전 출력 단자를 통해 로우 전원 신호(pwr_on_good)를 발생하는 플립 플롭(F42); An OR output signal of the AND gate (OR21) as a clock input, and generates a positive supply low-power signal via the inverted output terminal for receiving the (Vplus) a power reset signal (pwr_on_rst), and the data input to the reset terminal (pwr_on_good) flip-flops (F42) to;
    상기 OR 게이트(OR21)의 출력 신호를 입력으로 하는 제 1 인버터(INV40); A first inverter (INV40) to the output signal of the OR gates (OR21) as input;
    상기 인버터(INV40)의 출력 신호를 클럭 입력으로 하고, 레퍼런스 신호 주파수 변환부의 출력 신호(f_ref_out)를 데이터 입력으로 하는 플립 플롭(F41); The output signal of the inverter (INV40) to the clock input, flip-flops (F41) of the output signal (f_ref_out) parts of a reference signal frequency-converted by the data input;
    상기 인버터(INV40)의 출력단에 직렬로 연결된 홀수개의 인버터(INV41, ... , INV45); It said inverter (INV40) to output an odd number of inverters connected in series in the (INV41, ..., INV45);
    상기 플립 플롭(F41)의 출력 신호와 인버터(INV45)의 출력 신호를 입력으로 하는 NAND 게이트(NAND41); NAND gate (NAND41) to the output signal of the output signal and the inverter (INV45) of said flip-flops (F41) as the input;
    상기 NAND 게이트(NAND41)의 출력 신호를 반전시키는 인버터(INV46); An inverter for inverting the output signal of the NAND gate (NAND41) (INV46);
    상기 인버터(INV46)의 출력 신호와 플립 플롭(F42)의 로우 전원 신호(pwr_on_good)를 입력으로 하는 OR 게이트(OR41); OR gates (OR41) of a low-power signal (pwr_on_good) of the output signal and a flip-flop (F42) of the inverter (INV46) as an input;
    상기 OR 게이트(OR41)의 출력 신호를 반전시켜 리셋 신호(Reset)를 발생하는 인버터(INV47); An inverter for inverting the output signal of the OR gates (OR41) generates a reset signal (Reset) (INV47); And
    상기 인버터(INV47)의 출력단에 직렬로 연결되어 딜레이된 리셋 신호(rst_int)를 발생하는 짝수 개의 인버터(INV48, INV49)를 포함하는 정전 용량 변화를 이용한 감지 회로. It detected using a change in capacitance circuit including an even number of inverters (INV48, INV49) for generating a reset signal (rst_int) in the output stage connected in series with the delay of the inverter (INV47).
  18. 제1항에 있어서, 상기 판단부는 출력 신호를 일정 시간 지연시켜 출력하는 딜레이부를 더 포함하는 정전 용량 변화를 이용한 감지 회로. The method of claim 1, wherein the determination unit detects by the change in capacitance, further comprising a delay for outputting by delaying the output signal time constant circuit.
KR1020000040617A 2000-07-14 Circuit for detecting human touch using variation of capacitance KR100342736B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000040617A KR100342736B1 (en) 2000-07-14 Circuit for detecting human touch using variation of capacitance

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000040617A KR100342736B1 (en) 2000-07-14 Circuit for detecting human touch using variation of capacitance

Publications (2)

Publication Number Publication Date
KR20020006984A true KR20020006984A (en) 2002-01-26
KR100342736B1 KR100342736B1 (en) 2002-07-02

Family

ID=

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100719257B1 (en) * 2006-09-07 2007-05-11 주식회사 이에스에스디 The touch sensor which automatic movement is adapted to a external environment
WO2007148873A1 (en) * 2006-06-22 2007-12-27 Atlab Inc. Touch sensor and operating method thereof
KR100880779B1 (en) * 2005-10-31 2009-02-02 주식회사 세스코 System and method for detecting life using an electrostatic capacitive sensor
KR101147820B1 (en) * 2005-10-11 2012-05-21 엘지전자 주식회사 Washing machine with Touch Screen and its operating method
WO2012081892A1 (en) * 2010-12-14 2012-06-21 두산인프라코어 주식회사 Method and apparatus for detecting abnormality of a capacitor
KR101227678B1 (en) * 2006-02-10 2013-01-30 삼성전자주식회사 System and method for human body communication
US8456434B2 (en) 2006-06-22 2013-06-04 Atlab Inc. Touch sensor and operating method thereof
US9274652B2 (en) 2006-05-17 2016-03-01 Samsung Electronics Co., Ltd. Apparatus, method, and medium for sensing movement of fingers using multi-touch sensor array

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101147820B1 (en) * 2005-10-11 2012-05-21 엘지전자 주식회사 Washing machine with Touch Screen and its operating method
KR100880779B1 (en) * 2005-10-31 2009-02-02 주식회사 세스코 System and method for detecting life using an electrostatic capacitive sensor
KR101227678B1 (en) * 2006-02-10 2013-01-30 삼성전자주식회사 System and method for human body communication
US9274652B2 (en) 2006-05-17 2016-03-01 Samsung Electronics Co., Ltd. Apparatus, method, and medium for sensing movement of fingers using multi-touch sensor array
WO2007148873A1 (en) * 2006-06-22 2007-12-27 Atlab Inc. Touch sensor and operating method thereof
KR100802656B1 (en) * 2006-06-22 2008-02-14 주식회사 애트랩 Touch sensor and operating method thereof
US8456434B2 (en) 2006-06-22 2013-06-04 Atlab Inc. Touch sensor and operating method thereof
KR100719257B1 (en) * 2006-09-07 2007-05-11 주식회사 이에스에스디 The touch sensor which automatic movement is adapted to a external environment
WO2012081892A1 (en) * 2010-12-14 2012-06-21 두산인프라코어 주식회사 Method and apparatus for detecting abnormality of a capacitor
CN103261901A (en) * 2010-12-14 2013-08-21 斗山英维高株式会社 Method and apparatus for detecting abnormality of a capacitor
CN103261901B (en) * 2010-12-14 2016-02-17 斗山英维高株式会社 And the abnormality detection method of the abnormality detection apparatus capacitor

Similar Documents

Publication Publication Date Title
Olsson et al. A digitally controlled PLL for SoC applications
US5801559A (en) Clock generating circuit, PLL circuit, semiconductor device, and methods for designing and making the clock generating circuit
KR100473813B1 (en) Digital duty cycle correction circuit for multi-phase clock and method thereof
KR100486266B1 (en) Delay Locked Loop with multi-phases
US5623234A (en) Clock system
EP1045251A2 (en) Voltage detecting circuit
US5336939A (en) Stable internal clock generation for an integrated circuit
KR970705867A (en) Precision RC Oscillator (ACCVRATE RC OSCILLATOR)
US7134042B2 (en) Frequency detection circuit and data processing apparatus
US5180992A (en) Pll frequency synthesizer having a power saving circuit
TW519793B (en) Delay circuit
JPH07106961A (en) Digital circuit device
DE69815211D1 (en) Integrated circuit with phase-locked loop and built-in self-test phase and phase jitter
EP0886372A2 (en) Oscillator circuit containing a noise prevention circuit
CN1672127B (en) Switching electronic circuit for random number generation
KR100562501B1 (en) Power-on reset circuit and semiconductor integrated circuit device including the same
KR970004350A (en) Time counting circuit, a sampling circuit, a skew adjustment circuit and a logic decision circuit
KR100493046B1 (en) Frequency multiplier of clock capable of adjusting duty cycle of the clock and method thereof
JP3652304B2 (en) The clock generation circuit and clock generation method
US6087857A (en) Clock signal phase comparator
JPH08204450A (en) Semiconductor integrated circuit
US6133770A (en) Phase locked loop circuit
JPH073942B2 (en) Poshitibuejji and negative edge selectively generate output circuit a pulse of
GB2204135A (en) Proximity detector
US4864255A (en) Oscillator capable of quickly supplying a stable oscillation signal

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140619

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20150618

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20160617

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20170619

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20180619

Year of fee payment: 17

FPAY Annual fee payment

Payment date: 20190619

Year of fee payment: 18