KR20000043578A - 캐패시터 제조방법 - Google Patents
캐패시터 제조방법 Download PDFInfo
- Publication number
- KR20000043578A KR20000043578A KR1019980059976A KR19980059976A KR20000043578A KR 20000043578 A KR20000043578 A KR 20000043578A KR 1019980059976 A KR1019980059976 A KR 1019980059976A KR 19980059976 A KR19980059976 A KR 19980059976A KR 20000043578 A KR20000043578 A KR 20000043578A
- Authority
- KR
- South Korea
- Prior art keywords
- film
- titanium
- bst
- heat treatment
- capacitor
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 17
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 14
- 238000000034 method Methods 0.000 claims abstract description 18
- 238000000151 deposition Methods 0.000 claims abstract description 13
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 13
- 229920005591 polysilicon Polymers 0.000 claims abstract description 13
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 5
- 238000009792 diffusion process Methods 0.000 claims abstract description 5
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 5
- 239000010703 silicon Substances 0.000 claims abstract description 5
- 239000000758 substrate Substances 0.000 claims abstract description 5
- 238000005530 etching Methods 0.000 claims abstract description 4
- 238000010438 heat treatment Methods 0.000 claims description 17
- 239000010936 titanium Substances 0.000 claims description 11
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 10
- 229910052719 titanium Inorganic materials 0.000 claims description 10
- MWUXSHHQAYIFBG-UHFFFAOYSA-N Nitric oxide Chemical compound O=[N] MWUXSHHQAYIFBG-UHFFFAOYSA-N 0.000 claims description 6
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 6
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 6
- 229910052721 tungsten Inorganic materials 0.000 claims description 6
- 239000010937 tungsten Substances 0.000 claims description 6
- UGACIEPFGXRWCH-UHFFFAOYSA-N [Si].[Ti] Chemical compound [Si].[Ti] UGACIEPFGXRWCH-UHFFFAOYSA-N 0.000 claims description 5
- 239000012299 nitrogen atmosphere Substances 0.000 claims description 5
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 4
- 230000008021 deposition Effects 0.000 claims description 4
- 239000012535 impurity Substances 0.000 claims description 4
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 claims description 4
- 239000001301 oxygen Substances 0.000 claims description 4
- 229910052760 oxygen Inorganic materials 0.000 claims description 4
- 238000009832 plasma treatment Methods 0.000 claims description 4
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 claims description 4
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 4
- 206010021143 Hypoxia Diseases 0.000 claims description 3
- CBENFWSGALASAD-UHFFFAOYSA-N Ozone Chemical compound [O-][O+]=O CBENFWSGALASAD-UHFFFAOYSA-N 0.000 claims description 3
- 230000004888 barrier function Effects 0.000 claims description 3
- 229910052715 tantalum Inorganic materials 0.000 claims description 3
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 3
- -1 tungsten nitride Chemical class 0.000 claims description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims 4
- 229910052757 nitrogen Inorganic materials 0.000 claims 2
- 230000000149 penetrating effect Effects 0.000 claims 2
- RVSGESPTHDDNTH-UHFFFAOYSA-N alumane;tantalum Chemical compound [AlH3].[Ta] RVSGESPTHDDNTH-UHFFFAOYSA-N 0.000 claims 1
- UQZIWOQVLUASCR-UHFFFAOYSA-N alumane;titanium Chemical compound [AlH3].[Ti] UQZIWOQVLUASCR-UHFFFAOYSA-N 0.000 claims 1
- HWEYZGSCHQNNEH-UHFFFAOYSA-N silicon tantalum Chemical compound [Si].[Ta] HWEYZGSCHQNNEH-UHFFFAOYSA-N 0.000 claims 1
- 229910052751 metal Inorganic materials 0.000 abstract description 14
- 239000002184 metal Substances 0.000 abstract description 14
- 238000003860 storage Methods 0.000 abstract description 8
- 229910052788 barium Inorganic materials 0.000 abstract description 3
- 230000003647 oxidation Effects 0.000 abstract description 3
- 238000007254 oxidation reaction Methods 0.000 abstract description 3
- 229910052712 strontium Inorganic materials 0.000 abstract description 3
- 238000002955 isolation Methods 0.000 abstract 2
- 229910010252 TiO3 Inorganic materials 0.000 abstract 1
- 230000002265 prevention Effects 0.000 abstract 1
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 5
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 2
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 2
- 229910052799 carbon Inorganic materials 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 239000003989 dielectric material Substances 0.000 description 2
- 229910052741 iridium Inorganic materials 0.000 description 2
- GKOZUEZYRPOHIO-UHFFFAOYSA-N iridium atom Chemical compound [Ir] GKOZUEZYRPOHIO-UHFFFAOYSA-N 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910052697 platinum Inorganic materials 0.000 description 2
- 229910052707 ruthenium Inorganic materials 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 2
- GQPLMRYTRLFLPF-UHFFFAOYSA-N Nitrous Oxide Chemical compound [O-][N+]#N GQPLMRYTRLFLPF-UHFFFAOYSA-N 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 1
- 239000012298 atmosphere Substances 0.000 description 1
- IVHJCRXBQPGLOV-UHFFFAOYSA-N azanylidynetungsten Chemical compound [W]#N IVHJCRXBQPGLOV-UHFFFAOYSA-N 0.000 description 1
- DSAJWYNOEDNPEQ-UHFFFAOYSA-N barium atom Chemical compound [Ba] DSAJWYNOEDNPEQ-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000006227 byproduct Substances 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- HTXDPTMKBJXEOW-UHFFFAOYSA-N dioxoiridium Chemical compound O=[Ir]=O HTXDPTMKBJXEOW-UHFFFAOYSA-N 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 229910000457 iridium oxide Inorganic materials 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 229910000510 noble metal Inorganic materials 0.000 description 1
- 230000009972 noncorrosive effect Effects 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 125000004430 oxygen atom Chemical group O* 0.000 description 1
- 229910001925 ruthenium oxide Inorganic materials 0.000 description 1
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000010902 straw Substances 0.000 description 1
- CIOAGBVUUVVLOB-UHFFFAOYSA-N strontium atom Chemical compound [Sr] CIOAGBVUUVVLOB-UHFFFAOYSA-N 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/92—Capacitors having potential barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/55—Capacitors with a dielectric comprising a perovskite structure material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02172—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
- H01L21/02197—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides the material having a perovskite structure, e.g. BaTiO3
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02337—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
- H01L21/0234—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02345—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to radiation, e.g. visible light
- H01L21/02348—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to radiation, e.g. visible light treatment by exposure to UV light
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02356—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment to change the morphology of the insulating layer, e.g. transformation of an amorphous layer into a crystalline layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/314—Inorganic layers
- H01L21/316—Inorganic layers composed of oxides or glassy oxides or oxide based glass
- H01L21/31691—Inorganic layers composed of oxides or glassy oxides or oxide based glass with perovskite structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
- H01L21/285—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
- H01L21/28506—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
- H01L21/28512—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
- H01L21/28568—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising transition metals
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/75—Electrodes comprising two or more layers, e.g. comprising a barrier layer and a metal layer
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Crystallography & Structural Chemistry (AREA)
- Plasma & Fusion (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Memories (AREA)
Abstract
본 발명은 캐패시터 제조 방법을 개시한다. 개시된 본 발명은, 실리콘 기판(1)상에 산화막(2)을 형성하고, 산화막(2)에 콘택홀을 형성한다. 전체 구조 상부에 폴리실리콘(3)을 증착하여, 이 폴리실리콘(3)으로 콘택홀을 매립한다. 산화막(2)상에 증착된 폴리실리콘(3)을 제거하여 평탄화시킨 후, 남아 있는 폴리실리콘(3)상에 확산 방지막(4,5)을 증착한다. 전체 구조 상부에 텅스텐과 같은 일반 금속인 하부 전극막(6)을 증착한 후, 콘택홀 상부에만 남도록 하부 전극막(6)을 식각한다. 전체 구조 상부에 유전체인 BST막(7)을 MOCVD법으로 하부 전극막(6)이 산화되지 않는 100 내지 400℃의 온도에서 비정질 상태로 증착한다. 질소 분위기에서 급속 열처리 또는 전기로에서 열처리하여 BST막(7)을 결정화시킨다. 이어서, BST막(7) 증착 중, BST막(7)내로 유입된 탄소 등의 불순물을 제거함과 아울러 질소 분위기에서의 열처리로 인한 산소 원자 결핍을 해소하기 위해서, 전체를 산화질소 또는 산소 플라즈마 처리를 하거나, 또는 오존 자외선 처리를 한다. 전체 구조 상부에 티타늄질화막과 같은 일반 금속인 상부 전극막(8)을 MOCVD법으로 증착한 후, 상부 전극막(8)과 BST(7) 계면의 누설 전류를 억제하기 위해, 급속 열처리 또는 전기로로 열처리한다.
Description
본 발명은 캐패시터 제조 방법에 관한 것으로서, 보다 구체적으로는 (바륨/스트론튬)티타늄산화막[(Ba,Sr)TiO3;이하 BST라 영문표기함]를 유전체로 갖는 캐패시터를 제조하는 방법에 관한 것이다.
최근 반도체 제조 기술의 발달과 더불어 메모리 소자의 수요가 급증함에 따라 좁은 면적에 높은 캐패시턴스를 요구하게 되었다.
캐패시터의 정전용량(capacitance)은 유전체의 유전율과 면적에 비례하고, 두께에 반비례한다. 그런데, 소자가 고집적화되어 감에 따라, 캐패시터 용량을 극대화하기 위한 방법으로는, 전극간의 유전체를 고유전율을 갖는 절연체를 이용하거나, 전극의 면적을 확대시키는 방법 또는 유전체의 두께를 줄이는 방법 등이 제안되었다. 이에 반도체 메모리 소자의 고집적화에 대한 고용량을 제공하기 위하여, 기존에는 유전체로서 SiO2/Si3N4또는 Ta2O5등이 이용되고, 전극 면적을 확장시키는 방법으로는 플래너 캐패시터 셀에서 스택형 또는 트랜치 형의 3차원적 구조가 제안되었다.
그런데, 기존에 사용되었던 유전체는 유전율이 낮아서, 더 이상 1 Giga 고집적 메모리 소자에 적용할 수가 없었다. 그래서, 최근에는 유전율이 높은 BST가 유전체로 각광받고 있고, 이에 대한 연구가 활발히 진행되고 있다.
BST막은 400℃ 이상의 산소 분위기에서 증착되므로, 스토리지 노드 전극인 폴리실리콘과 BST간의 계면에 낮은 유전율을 갖는 산화막이 형성될 소지가 높다. 이를 방지하기 위해서, 폴리실리콘 대신에 내산화성이 우수하고 부식되지 않은 귀금속인 백금(Pt), 이리듐(Ir), 루테늄(Ru), 또는 산화물 전극인 루테늄산화막(RuO2), 이리듐산화막(IrO2)이 스토리지 노드 전극으로 이용되고 있다.
그러나, 스토리지 노드 전극으로 종래에 적용된 백금과 이리듐 및 루테늄은 화학적으로 매우 안정된 물질이고, 식각시 생성되는 부산물의 증기압이 매우 낮으므로 식각면의 각도가 75。 이상이 되기가 어렵다. 이로 인하여, 전체 구조 상부에 증착된 상기된 물질들중 필요없는 부분을 식각하여, 0.18㎛ 이하의 미세 패턴을 갖는 스토리지 노드로 형성하기가 매우 어렵다는 문제점이 있다.
한편, 텅스텐(W), 텅스텐질화막(WN), 탄탈륨(Ta), 탄탈륨질화막(TaN), 티타늄(N), 및 티타늄질화막(TiN)과 같은 일반 금속은 상기된 귀금속보다는 식각이 용이하지만, 내산화성이 우수하지 못하다. 따라서, 전술된 바와 같이 계면에 산화막이 형성되어, 유전체의 두께가 증가되고 누설 전류도 증가하게 되므로써, 고유전율을 갖는 BST의 특성이 상쇄시키는 문제점이 있다.
따라서, 본 발명은 종래의 캐패시터 제조 방법이 안고 있는 문제점을 해소하기 위해 안출된 것으로서, 식각이 용이한 일반 금속을 스토리지 노드 전극으로 이용하면서, BST와 스토리지 노드 전극 사이에 산화막이 형성되지 않도록 할 수 있는 캐패시터 제조 방법을 제공하는데 목적이 있다.
도 1 내지 도 6은 본 발명에 따른 캐패시터 제조 방법을 순차적으로 나타낸 도면
- 도면의 주요 부분에 대한 부호의 설명 -
1 ; 실리콘 기판 2 ; 절연막
3 ; 폴리실리콘 4 ; 티타늄막
5 ; 티타늄실리콘질화막 6 ; 하부 전극막
7 ; BST막 8 ; 상부 전극막
상기와 같은 목적을 달성하기 위하여, 본 발명에 따른 캐패시터 제조 방법은 다음과 같다.
실리콘 기판상에 산화막을 형성하고, 산화막에 콘택홀을 형성한다. 전체 구조 상부에 폴리실리콘을 증착하여, 이 폴리실리콘으로 콘택홀을 매립한다. 산화막상에 증착된 폴리실리콘을 제거하여 평탄화시킨 후, 남아 있는 폴리실리콘상에 확산 방지막을 증착한다. 전체 구조 상부에 텅스텐과 같은 일반 금속인 하부 전극막을 증착한 후, 콘택홀 상부에만 남도록 하부 전극막을 식각한다.
전체 구조 상부에 유전체인 BST막을 MOCVD법으로 하부 전극막이 산화되지 않는 100 내지 400℃의 온도에서 100 내지 500Å 정도의 두께로 비정질 상태로 증착한다. 질소 분위기에서 급속 열처리 또는 전기로에서 500 내지 800℃의 온도에서 열처리하여 BST막을 결정화시킨다. 이어서, BST막 증착 중, BST막내로 유입된 탄소 등의 불순물을 제거함과 아울러 질소 분위기에서의 열처리로 인한 산소 원자 결핍을 해소하기 위해서, 전체를 200 내지 400℃의 온도에서 산화질소(N20) 또는 산소 플라즈마 처리를 하거나, 또는 오존 자외선 처리를 한다. 전체 구조 상부에 티타늄질화막과 같은 일반 금속인 상부 전극막을 MOCVD법으로 증착한 후, 상부 전극막과 BST 계면의 누설 전류를 억제하기 위해, 급속 열처리 또는 전기로로 열처리한다.
상기된 본 발명의 구성에 의하면, BST막을 하부 전극막이 산화되지 않은 온도 범위에서 비정질 상태로 증착한 후, 열처리와 플라즈마 처리를 하게 되므로써, BST막과 하부 전극막 계면에 산화막이 형성되는 것이 억제된다.
이하, 본 발명의 바람직한 실시예를 첨부도면에 의거하여 설명한다.
도 1 내지 도 6은 본 발명에 따른 캐패시터 제조 방법을 순차적으로 나타낸 도면이다.
먼저, 도 1에 도시된 바와 같이, 실리콘 기판(1)상에 절연막(2)을 형성하고, 절연막(2)에 콘택홀을 형성한다. 전체 구조 상부에 화학기상증착법으로 500 내지 3,000Å 정도의 두께로 폴리실리콘(3)을 증착하여, 이 폴리실리콘(3)으로 콘택홀을 매립한다. 그리고, 콘택홀내에만 폴리실리콘(3)이 남아있도록, 나머지 폴리실리콘(3) 부분을 전면 식각하여 제거한다.
이어서, 도 2와 같이, 전체 구조 상부에 확산 방지막인 티타늄막(4)과 티타늄실리콘질화막(5)을 화학기상증착법 또는 스퍼터링법으로 순차적으로 적층하는데, 티타늄막(4)은 100 내지 1,000Å 정도의 두께로, 티타늄실리콘질화막(5)은 200 내지 1,000Å 정도의 두께로 증착한다.
그런 다음, 도 3과 같이, 텅스텐(W), 텅스텐질화막(WN), 탄탈륨(Ta), 탄탈륨질화막(TaN), 티타늄(Ti), 및 티타늄질화막(TiN)과 같은 일반 금속인 하부 전극막(6)을 2,000 내지 15,000Å 정도의 두께로 티타늄실리콘질화막(5)상에 증착한다.
이어서, 하부 금속막(6)이 콘택홀 상부에만 남도록, 나머지 하부 금속막(6)을 마스크를 이용한 건식 식각으로 제거하여, 스토리지 노드 전극을 형성한다. 그런 다음, 전체 구조 상부에 유전체인 BST막(7)을 도 4와 같이 MOCVD법으로 증착하는데, 이때 하부 전극막(6)이 산화되지 않을 정도인 100 내지 400℃의 온도에서 비정질 상태로 100 내지 500Å 정도의 두께로 증착한다. 이와 같이, 본 발명에서는 BST막(7)을 400℃ 이상의 온도에서 증착하지 않고, 400℃ 이하의 온도에서 비정질 상태로 증착하게 되므로, BST막(7)과 하부 금속막(6)의 계면에 산화막이 형성되지 않게 된다.
이어서, 도 5와 같이 비정질 상태의 BST막(7)을 결정화시키기 위해서, 급속 열처리법를 이용해서 질소 분위기에서 400 내지 800℃의 온도 범위에서 1분 내지 30분 동안 열처리하거나 또는 전기로에서 같은 온도 조건으로 10분 내지 100분 동안 열처리한다. 그런 다음, BST막(7) 증착 중, BST막(7)으로 유입된 탄소 등과 같은 불순물을 제거함과 아울러 상기 열처리 공정 중 산소 결핍을 해소하기 위해서, 전체를 200 내지 400℃의 온도에서 산화 질소 또는 산소 플라즈마 처리 또는 오존 자외선 처리를 1분 내지 30분 동안 실시한다.
마지막으로, 도 6에 도시된 바와 같이, 티타늄질화막과 같은 일반 금속인 상부 전극막(8)을 전체 구조 상부에 증착하고, 전체를 급속 열처리법 또는 전기로를 이용해서 열처리하여, 상부 전극막(8)과 BST막(7)간의 계면에서 누설 전류가 발생되는 것을 억제한다.
이상에서 설명한 바와 같이 본 발명에 의하면, BST막을 하부 금속막이 산화되지 않은 온도에서 비정질 상태로 증착하고, 후속 열처리 공정을 통해 BST막을 경화시키므로써, BST막과 하부 금속막의 계면에서 산화막이 형성되는 것이 억제된다. 따라서, 본 발명에 의하면, 내산화성이 우수하지 못한 일반 금속을 고집적 소자의 스트로지 노드 전극으로 이용할 수가 있게 된다.
이상에서는 본 발명의 바람직한 실시예에 대하여 도시하고 또한 설명하였으나, 본 발명은 상기한 실시예에 한정되지 않고, 이하 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 분야에서 통상의 지식을 가진자라면 누구든지 다양한 변경 실시가 가능할 것이다.
Claims (9)
- 실리콘 기판상에 절연막을 증착하고, 상기 절연막에 콘택홀을 형성한 후, 상기 콘택홀을 폴리실리콘으로 매립하는 단계;전체 구조 상부에 확산 방지막과 하부 전극막을 순차적으로 증착한 후, 상기 콘택홀 상부에만 남도록 상기 각 막들을 식각하여 제거하는 단계;상기 하부 전극막이 산화되지 않을 정도의 온도 범위에서 전체 구조 상부에 BST막을 비정질 상태로 증착하는 단계;상기 비정질 상태의 BST막을 열처리하여 결정화시키는 단계; 및상기 결정화된 BST막상에 상부 전극막을 증착하는 단계를 포함하는 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서, 상기 상하부 전극막의 재질은 텅스텐, 텅스텐질화막, 탄탈륨, 탄탈륨질화막, 티타늄, 또는 티타늄질화막 중 하나인 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서, 상기 BST막은 MOCVD법으로 100 내지 400℃의 온도에서 100 내지 500Å의 두께로 증착하는 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서, 상기 열처리 공정은 급속 열처리법으로 질소 분위기에서 400 내지 800℃의 온도하에서 1 내지 30분 동안 실시하는 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서, 상기 열처리 공정은 질소 분위기의 전기로에서 400 내지 800℃의 온도하에서 10 내지 100분 동안 실시하는 것을 특징으로 하는 캐패시터 제조 방법.
- 제 4 항 또는 제 5 항에 있어서, 상기 열처리 공정 후, 질소에 의한 산소 결핍을 해소하고, 또한 BST막 증착 중 BST막으로 침투한 불순물을 제거하기 위하여, 200 내지 400℃의 온도에서 1 내지 30분 동안 산화 질소 또는 산소 플라즈마 처리 공정을 실시하는 것을 특징으로 하는 캐패시터 제조 방법.
- 제 4 항 또는 제 5 항에 있어서, 상기 열처리 공정 후, 질소에 의한 산소 결핍을 해소하고, 또한 BST막 증착 중 BST막으로 침투한 불순물을 제거하기 위하여, 200 내지 400℃의 온도에서 1 내지 30분 동안 오존 자외선 처리 공정을 실시하는 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서, 상기 상부 전극막 증착 후, 결과물 전체를 급속 열처리법 또는 전기로로 열처리하는 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서, 상기 확산 방지막은 티타늄/티타늄실리콘질화막, 티타늄/티타늄알루미늄질화막, 티타늄/탄탈륨실리콘질화막, 또는 티타늄/탄탈륨알루미늄질화막 중 하나인 것을 특징으로 하는 캐패시터 제조 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1998-0059976A KR100474589B1 (ko) | 1998-12-29 | 1998-12-29 | 캐패시터제조방법 |
US09/461,844 US6306666B1 (en) | 1998-12-29 | 1999-12-15 | Method for fabricating ferroelectric memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1998-0059976A KR100474589B1 (ko) | 1998-12-29 | 1998-12-29 | 캐패시터제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000043578A true KR20000043578A (ko) | 2000-07-15 |
KR100474589B1 KR100474589B1 (ko) | 2005-06-21 |
Family
ID=19566834
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-1998-0059976A KR100474589B1 (ko) | 1998-12-29 | 1998-12-29 | 캐패시터제조방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6306666B1 (ko) |
KR (1) | KR100474589B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030071586A (ko) * | 2002-02-28 | 2003-09-03 | 엔이씨 일렉트로닉스 코포레이션 | 반도체장치의 제조방법 |
KR100482236B1 (ko) * | 2001-06-18 | 2005-04-13 | 가부시키가이샤 히타치세이사쿠쇼 | 반도체 장치의 제조 방법 및 장치 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4331442B2 (ja) * | 2002-06-14 | 2009-09-16 | 富士通マイクロエレクトロニクス株式会社 | 強誘電体キャパシタ及びその製造方法並びに強誘電体メモリ |
US6943039B2 (en) * | 2003-02-11 | 2005-09-13 | Applied Materials Inc. | Method of etching ferroelectric layers |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5622893A (en) * | 1994-08-01 | 1997-04-22 | Texas Instruments Incorporated | Method of forming conductive noble-metal-insulator-alloy barrier layer for high-dielectric-constant material electrodes |
US5554564A (en) | 1994-08-01 | 1996-09-10 | Texas Instruments Incorporated | Pre-oxidizing high-dielectric-constant material electrodes |
US5489548A (en) | 1994-08-01 | 1996-02-06 | Texas Instruments Incorporated | Method of forming high-dielectric-constant material electrodes comprising sidewall spacers |
JPH0982909A (ja) | 1995-09-11 | 1997-03-28 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
JP3113173B2 (ja) * | 1995-06-05 | 2000-11-27 | シャープ株式会社 | 不揮発性ランダムアクセスメモリ及びその製造方法 |
US5609927A (en) * | 1995-06-06 | 1997-03-11 | Texas Instruments Incorporated | Processing methods for high-dielectric-constant materials |
JP3645338B2 (ja) | 1995-12-11 | 2005-05-11 | 株式会社東芝 | 不揮発性半導体記憶装置 |
KR100207459B1 (ko) | 1996-02-21 | 1999-07-15 | 윤종용 | 강유전체 메모리 장치 및 그 제조 방법 |
JPH09232532A (ja) | 1996-02-22 | 1997-09-05 | Toshiba Corp | 強誘電体メモリの製造方法 |
KR19980019771A (ko) * | 1996-09-03 | 1998-06-25 | 변재동 | 유전체 박막 내부의 결함 내에 절연층을 갖는 디램(dram)용 캐패시터 및 그 제조방법 |
JP3587004B2 (ja) * | 1996-11-05 | 2004-11-10 | ソニー株式会社 | 半導体メモリセルのキャパシタ構造及びその作製方法 |
US5902131A (en) | 1997-05-09 | 1999-05-11 | Ramtron International Corporation | Dual-level metalization method for integrated circuit ferroelectric devices |
KR100238249B1 (ko) * | 1997-07-30 | 2000-01-15 | 윤종용 | 고유전체 커패시터의 제조방법 |
-
1998
- 1998-12-29 KR KR10-1998-0059976A patent/KR100474589B1/ko not_active IP Right Cessation
-
1999
- 1999-12-15 US US09/461,844 patent/US6306666B1/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100482236B1 (ko) * | 2001-06-18 | 2005-04-13 | 가부시키가이샤 히타치세이사쿠쇼 | 반도체 장치의 제조 방법 및 장치 |
KR20030071586A (ko) * | 2002-02-28 | 2003-09-03 | 엔이씨 일렉트로닉스 코포레이션 | 반도체장치의 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
US6306666B1 (en) | 2001-10-23 |
KR100474589B1 (ko) | 2005-06-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100493040B1 (ko) | 반도체 소자의 커패시터 및 그 제조방법 | |
JP4111427B2 (ja) | 半導体素子のキャパシタ製造方法 | |
JPH1154718A (ja) | 低温処理により安定化される金属酸化膜からなる緩衝膜を具備した集積回路装置及びその製造方法 | |
US6815226B2 (en) | Ferroelectric memory device and method of forming the same | |
KR100355948B1 (ko) | 반도체 기억장치 및 그 제조방법 | |
US6340622B1 (en) | Method for fabricating capacitors of semiconductor device | |
KR100235949B1 (ko) | 반도체 소자의 캐패시터 제조 방법 | |
KR100417855B1 (ko) | 반도체소자의 캐패시터 및 그 제조방법 | |
JP4925494B2 (ja) | 高誘電率の誘電膜を有する半導体装置のキャパシタ製造方法 | |
KR100505397B1 (ko) | 반도체메모리소자의캐패시터제조방법 | |
KR100308131B1 (ko) | 반도체 소자의 커패시터 제조 방법 | |
US7037730B2 (en) | Capacitor with high dielectric constant materials and method of making | |
KR100471163B1 (ko) | 커패시터들을 갖는 반도체소자의 제조방법 | |
JP4771589B2 (ja) | 半導体素子のキャパシタ製造方法 | |
KR100474589B1 (ko) | 캐패시터제조방법 | |
JPH1154703A (ja) | 高誘電体キャパシタの製造方法 | |
KR100376268B1 (ko) | 반도체 소자의 캐패시터 제조방법 | |
KR100624904B1 (ko) | 반도체 소자의 캐패시터 제조방법 | |
KR100614576B1 (ko) | 캐패시터 제조 방법 | |
KR100503961B1 (ko) | 커패시터 제조 방법 | |
KR100646947B1 (ko) | 반도체 소자의 커패시터 제조 방법 | |
KR100559720B1 (ko) | 반도체 소자의 캐패시터 제조방법 | |
KR20000044555A (ko) | 반도체 메모리 소자의 캐패시터 제조 방법 | |
KR100541374B1 (ko) | 백금 하부전극을 구비하는 캐패시터 제조 방법 | |
KR20010113320A (ko) | 반도체 소자의 커패시터 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120126 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |