KR19990016184A - 액정 표시 장치의 계조 전압 발생 회로 - Google Patents

액정 표시 장치의 계조 전압 발생 회로 Download PDF

Info

Publication number
KR19990016184A
KR19990016184A KR1019970038655A KR19970038655A KR19990016184A KR 19990016184 A KR19990016184 A KR 19990016184A KR 1019970038655 A KR1019970038655 A KR 1019970038655A KR 19970038655 A KR19970038655 A KR 19970038655A KR 19990016184 A KR19990016184 A KR 19990016184A
Authority
KR
South Korea
Prior art keywords
voltage
gray
gray voltage
liquid crystal
crystal display
Prior art date
Application number
KR1019970038655A
Other languages
English (en)
Other versions
KR100483381B1 (ko
Inventor
이원석
이규수
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019970038655A priority Critical patent/KR100483381B1/ko
Publication of KR19990016184A publication Critical patent/KR19990016184A/ko
Application granted granted Critical
Publication of KR100483381B1 publication Critical patent/KR100483381B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

이 발명은 액정 표시 장치에서 블랙 윈도우 구현시 계조 전압에 유입된 리플로 인한 물결무늬 불량 현상을 제거하기 위한 계조 전압 발생 회로에 관한 것으로서, 액정에 인가되는 공통 전압을 기준으로 양의 최대 계조 전압과 음의 최대 계조 전압이 출력되는 계조 전압 발생 회로의 두 단자 사이에 제1 커패시터를 연결하고, 이 공통 전압을 기준으로 양의 최소 계조 전압과 음의 최소 계조 전압이 출력되는 두 단자 사이에 제2 커패시터를 연결하는 구조로 이루어져 있다.

Description

액정 표시 장치의 계조 전압 발생 회로
이 발명은 액정 표시 장치의 계조 전압 발생 회로에 관한 것으로서, 특히 화면 특정 영역에서의 블랙 윈도우 구현시 계조 전압에 유입된 리플로 인한 물결무늬 불량 현상을 제거하기 위한 계조 전압 발생 회로에 관한 것이다.
일반적인 박막 트랜지스터-액정 표시 장치(TFT-LCD)는 상판의 공통 전극에 인가된 공통 전압을 기준으로 액정이 반응할 수 있는 일정 범위의 계조 전압(gray voltage)을 인가하는 방법에 의해 구동된다.
그러나, 일반적으로 액정이라는 물질은 직류 전압을 계속 인가받는 경우에 열화되는 특성을 가지고 있기 때문에, 액정에 인가되는 전압을 일정 주기로 반전시켜 구동하지 않으면 안된다. 그래서 이러한 반전 구동 방식으로 저전압(low voltage) 구동 방식과 고전압(high voltage) 구동 방식이 사용된다.
저전압 구동 방식은 계조 전압의 최대값과 최소값을 기준으로 공통 전압을 반전시키면서 계조 전압을 인가하는 방식이고, 고전압 구동 방식은 고정된 직류값의 공통 전압을 기준으로 계조 전압을 인가하는 방식이다.
도 1은 고전압 구동 방식에서 사용되는 종래의 계조 전압 발생 회로도로서, 하이 기준 전압(Vref)과 로우 기준 전압(GND)이 인가되는 단자 사이에는 다수의 직렬 저항(RU1∼RU10, RD1∼RD10)으로 이루어진 저항열이 연결되어 있어 이를 통해 다수의 계조 전압이 발생되며, 저항열 중앙에는 공통 전압(Vcom)이 인가되는 단자가 연결되어 있다.
도 1에서 도시한 바와 같은 계조 전압 발생 회로를 이용하여 화이트 윈도우 표시 영역의 특정 부분에 블랙 윈도우를 구현하기 위해서는 공통 전압(Vcom)을 기준으로 양의 최대 계조 전압(G1+)과 음의 최대 계조 전압(G1-)을 액정에 인가해야 한다.
그러나, 이러한 방법으로 구현된 윈도우를 크로스톡 패턴을 통해 보면, 도 2에서 도시한 바와 같이 블랙 패턴과 화이트 패턴의 경계에서 물결무늬(3)와 같은 영상이 라인을 반전하듯이 표시되는 현상이 발생함을 알 수 있다. 이러한 현상이 발생하는 원인은 화이트 윈도우(1)가 표시된 다음 블랙 윈도우(2)가 표시될 때 도 3에서 도시한 그래프와 같이 계조 전압을 발생시키기 위한 기준 전압(Vref)이 DC/DC 컨버터로부터 불안정하게 출력되기 때문이다. 즉, 기준 전압(Vref)은 화이트 윈도우(1)가 표시되는 시간(t1→t2) 동안 안정되게 출력되다가 블랙 윈도우(2)가 표시되기 시작할 때(t2) 일시적으로 불안정해지게 되고 다시 화이트 윈도우(1)가 표시될 때(t3) 일시적으로 불안정해진다.
이처럼 블랙 윈도우(2)가 표시될 때 그리고 다시 화이트 윈도우(1)가 표시될 때 출력되는 기준 전압(Vref)이 불안정해지는 이유는, 앞에서 언급한 바와 같이 블랙 윈도우(2)가 표시될 때 순간적으로 큰 계조 전압이 필요하기 때문이다. 그리고 이처럼 불안정한 기준 전압(Vref)의 발생은 도 4에서 도시한 바와 같이 액정에 인가되는 계조 전압에 리플이 유입되는 원인이 되는데, 특히 공통 전압을 기준으로 양의 계조 전압(G1+)에 리플이 유입됨을 알 수 있다. 이처럼 리플이 계조 전압에 유입됨으로써 크로스톡 패턴의 블랙 패턴과 화이트 패턴의 경계에서 물결무늬의 불량 현상이 나타나는 것이다.
그러므로, 종래에는 이처럼 불안정한 기준 전압을 안정화시키기 위해서 DC/DC 컨버터의 출력단에 전압 안정화 회로를 부가하였다. 그러나, 이처럼 별도의 회로를 부가하는 것은 시스템의 비용과 크기를 증가시킨다는 문제점이 있다.
따라서 이 발명의 과제는 상기와 같은 문제점을 해결하기 위한 것으로서, 화면 특정 영역에서의 블랙 윈도우 구현시 계조 전압에 유입된 리플로 인한 물결무늬 불량 현상을 제거하기 위한 계조 전압 발생 회로를 제공하는 데에 있다.
도 1은 종래의 계조 전압 발생 회로도,
도 2는 블랙 윈도우(black window)를 구현하는 경우 물결무늬 불량 현상이 나타난 크로스톡 패턴(crosstalk pattern)도,
도 3은 도 2와 같은 경우 시간적 변화에 따라 출력되는 계조 전압 발생용 기준 전압의 파형도,
도 4는 도 2와 같은 경우 리플(ripple)이 유입된 계조 전압의 파형도,
도 5는 이 발명의 실시예에 따른 계조 전압 발생 회로도,
도 6은 도 5에서 도시한 계조 전압 발생 회로로부터 출력되는 계조 전압의 파형도이다.
상기의 과제를 달성하기 위한 이 발명은,
하이 기준 전압과 로우 기준 전압이 인가되는 단자 사이에 연결되어 액정을 구동하기 위한 다수의 계조 전압을 발생시키는 직렬 저항열,
상기 직렬 저항열 중앙에 인가되는 공통 전압을 기준으로 양의 최대 계조 전압과 음의 최대 계조 전압이 출력되는 두 단자 사이에 연결되는 제1 커패시터, 및
상기 공통 전압을 기준으로 양의 최소 계조 전압과 음의 최소 계조 전압이 출력되는 두 단자 사이에 연결되는 제2 커패시터를 포함한다.
이하, 이 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 이 발명을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위해 이 발명의 바람직한 실시예를 첨부된 도면을 참조로 설명하기로 한다.
도 5는 이 발명의 실시예에 따른 계조 전압 발생 회로도이다.
도 5에서 도시한 바와 같이 이 발명의 실시예에 따른 계조 전압 발생 회로에서,
직렬 저항열(RU1∼RU10, RD1∼RD10)은 하이 기준 전압(Vref)과 0V의 로우 기준 전압(GND) 사이의 전위차를 분압하여 액정을 구동하기 위한 다수의 계조 전압(G1+∼G9+, G1-∼G9-)을 발생시킨다.
상기 전위차의 중간 전위에 해당하는 공통 전압(Vcom)을 기준으로 양의 최대 계조 전압(G1+)과 음의 최대 계조 전압(G1-)이 출력되는 두 단자 사이에 연결되는 제1 커패시터(C1)와, 양의 최소 계조 전압(G9+)과 음의 최소 계조 전압(G9-)이 출력되는 두 단자 사이에 연결되는 제2 커패시터(C2)는, 크로스톡 패턴에서 블랙 패턴과 화이트 패턴의 경계에서 발생하는 물결무늬의 원인이 되는 AC 성분의 리플을 통과시키는 특성을 가지고 있기 때문에, 도 6에서 도시한 바와 같이 양의 계조 전압(G1+) 뿐만 아니라 음의 계조 전압(G1-)에도 AC 성분의 리플이 유입되게 한다.
그러므로, 이 발명의 효과는 액정에 인가되는 양의 계조 전압과 음의 계조 전압에 동일한 리플이 유입되도록 함으로써, 블랙 패턴과 화이트 패턴의 경계에서 나타나는 물결무늬 불량 현상을 제거할 수 있다는 것이다.

Claims (1)

  1. 하이 기준 전압과 로우 기준 전압이 인가되는 단자 사이에 연결되어
    액정을 구동하기 위한 다수의 계조 전압을 발생시키는 직렬 저항열,
    상기 직렬 저항열 중앙에 인가되는 공통 전압을 기준으로 양의 최대 계조 전압과 음의 최대 계조 전압이 출력되는 두 단자 사이에 연결되는 제1 커패시터, 및
    상기 공통 전압을 기준으로 양의 최소 계조 전압과 음의 최소 계조 전압이 출력되는 두 단자 사이에 연결되는 제2 커패시터를 포함하는 계조 전압 발생 회로.
KR1019970038655A 1997-08-13 1997-08-13 액정표시장치의계조전압발생회로 KR100483381B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970038655A KR100483381B1 (ko) 1997-08-13 1997-08-13 액정표시장치의계조전압발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970038655A KR100483381B1 (ko) 1997-08-13 1997-08-13 액정표시장치의계조전압발생회로

Publications (2)

Publication Number Publication Date
KR19990016184A true KR19990016184A (ko) 1999-03-05
KR100483381B1 KR100483381B1 (ko) 2005-08-31

Family

ID=37304270

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970038655A KR100483381B1 (ko) 1997-08-13 1997-08-13 액정표시장치의계조전압발생회로

Country Status (1)

Country Link
KR (1) KR100483381B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100626077B1 (ko) * 2005-05-02 2006-09-20 삼성에스디아이 주식회사 감마 기준전압 발생회로 및 이를 구비하는 평판 표시장치

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2965822B2 (ja) * 1993-08-06 1999-10-18 シャープ株式会社 電源回路
JP3029940B2 (ja) * 1993-02-09 2000-04-10 シャープ株式会社 表示装置の階調電圧発生装置及び信号線駆動回路
JPH06289816A (ja) * 1993-04-01 1994-10-18 Seiko Epson Corp Lcdモジュール液晶駆動電源回路
JP3059050B2 (ja) * 1994-06-17 2000-07-04 シャープ株式会社 電源回路
JPH08171372A (ja) * 1994-12-20 1996-07-02 Sharp Corp 表示装置
KR100206581B1 (ko) * 1996-12-31 1999-07-01 윤종용 액정 표시 장치용 계조 전압 발생회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100626077B1 (ko) * 2005-05-02 2006-09-20 삼성에스디아이 주식회사 감마 기준전압 발생회로 및 이를 구비하는 평판 표시장치

Also Published As

Publication number Publication date
KR100483381B1 (ko) 2005-08-31

Similar Documents

Publication Publication Date Title
KR100188112B1 (ko) 박막 트랜지스터 액정 표시 장치
CN100385494C (zh) 用于产生驱动电压的电路和使用该电路的液晶装置
KR960004650B1 (ko) 액정 표시기의 구동 장치 및 구동 방법
US20060119560A1 (en) Clock generating circuit and a display device having the same
JP3059048B2 (ja) 液晶表示装置及びその駆動方法
KR950033578A (ko) 액티브 매트릭스 방식의 표시 장치
CN109712581B (zh) 公共电压补偿电路、显示驱动器和显示装置
JP3281290B2 (ja) 電圧作成回路およびこれを備えた液晶表示装置
KR100483381B1 (ko) 액정표시장치의계조전압발생회로
KR960038725A (ko) 액정 구동 장치
KR101056319B1 (ko) 액정 구동 회로
KR19990013543A (ko) 액정표시장치의 구동전압 발생장치
JPS6158008B2 (ko)
KR100732837B1 (ko) Lcd 구동 ic의 네거티브 전압 발생기
KR20080051238A (ko) 디지털 가변 저항회로 및 이를 구비한 표시 장치
JPH09197368A (ja) 液晶表示素子駆動回路
JPS5834492A (ja) 液晶表示素子の駆動回路
JP3415689B2 (ja) 液晶表示装置
JPH06289816A (ja) Lcdモジュール液晶駆動電源回路
KR100357212B1 (ko) 액정표시 소자의 게이트 구동제어회로
JP2001075072A (ja) 液晶表示装置
KR100620139B1 (ko) 액정 디스플레이 장치의 게이트 구동 전압 제어 방법
KR20020053577A (ko) 패널내 배선 및 보정회로를 포함한 액정표시장치
KR960009124Y1 (ko) 액정표시 화면의 휘도 얼룩무늬 제거회로
KR100283515B1 (ko) 액정 표시 장치의 전원장치 및 이를 이용한 전원 발생 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140401

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 12

EXPY Expiration of term