KR19980050130A - 반도체소자의 게이트절연막 형성방법 - Google Patents
반도체소자의 게이트절연막 형성방법 Download PDFInfo
- Publication number
- KR19980050130A KR19980050130A KR1019960068908A KR19960068908A KR19980050130A KR 19980050130 A KR19980050130 A KR 19980050130A KR 1019960068908 A KR1019960068908 A KR 1019960068908A KR 19960068908 A KR19960068908 A KR 19960068908A KR 19980050130 A KR19980050130 A KR 19980050130A
- Authority
- KR
- South Korea
- Prior art keywords
- reactor
- gate insulating
- insulating film
- gas
- temperature
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823462—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Formation Of Insulating Films (AREA)
Abstract
본 발명은 반도체소자의 게이트절연막 형성방법에 관한 것으로, 저온인 혼합 가스분위기의 반응로에 웨이퍼를 로딩시키고 상기 반응로의 외부공기를 제거한 다음, 상기 반응로를 상압으로 유지하며 혼합분위기하에서 빽필하고 상기 반응로의 온도를 고온으로 상승시킨 다음, 상기 반응로를 감압시키고 상기 반응로에서 LWO 공정으로 게이트절연막인 질화산화막을 형성한 다음, 상기 반응로를 상압으로 유지하며 빽필하는 동시에 온도를 저온으로 유지하고 상기 반응로의 외부공기를 제거한 다음, 상기 반응로를 빽필하고 상기 웨이퍼를 언로딩하여 웨이퍼에 게이트절연막을 형성함으로써 상기 질화산화막의 철이온 농도에 의한 오염을 감소시켜 반도체기판의 소수캐리어 (minority carrier)의 라이프 타임 (life time)을 증가시키고 소오스/드레인의 접합누설전류를 감소시켜 게이트절연막의 신뢰성을 향상시킬 수 있어 반도체소자의 특성 및 신뢰성을 향상시키는 동시에 그에 따른 반도체소자의 고집적화를 가능하게 하는 기술이다.
Description
본 발명은 반도체소자의 게이트절연막 형성방법에 관한 것으로, 특히 차세대 반도체소자의 게이트산화막을 대체할 수 있는 가벼운 습식 질화산화막(Light Wet Oxynithdation, 이하에서 LWO라 함) 공정으로 질화산화막을 형성했을때, 철이온(Fe ion) 에 의한 특성의 열화를 억제할 수 있는 기술에 관한 것이다. 종래의 반도체소자는 반도체기판 상부에 소자분리절연막을 형성하고 게이트절연막을 형성한 다음, 게이트전극, 비트라인 및 캐패시터를 형성하고 후속공정을 실시하여 형성하였다. 그러나, 반도체소자가 고집적화됨에 따라 상기 반도체소자를 형성하는 여러가지 구성요소의 미세화는 필수적으로 되었으며, 특히 상기 게이트절연막은 반도체소자의 동작특성을 향상시키기 위하여 두께를 점점 얇게 형성하였다. 그러나, 고집적화에 따라 얇게 형성된 반도체소자의 게이트절연막은 이웃한 층들과의 응력에 의하여 손상되기 쉬워 반도체소자의 동작특성을 저하시킨다. 이러한 문제점을 해결하기 위하여, LWO 공정을 이용하여 게이트절연막으로 질화산화막을 형성하여 사용하였다.
여기서, 상기 LWO 공정은 다음과 같은 공정으로 실시한다.
먼저,600℃ 이하의 상압에서 N2가스와 O2가스의 혼합분위기에서 웨이퍼를 로딩(loading) 시키고, 온도를 900℃ 이상으로 상승시키고 안정화시킨 다음, 반응로를 진공상태로 유지하는 동시에 상기 반응로 내부의 외부공기를 완전히 제거하고, 질화산화막을 형성한 다음, 다시 진공분위기를 형성하고 반응가스를 제거한 다음, 온도를 600℃ 이하로 감소시킨다. 이때, 상기 혼합분위기는 N2:O2= X:1 (단, X 는 1∼30)의 비율을 갖는 가스로 구성된다. 그리고, 상기 질화산화막 형성공정은 N2O 가스에 3∼5%의 NH3가스를 100Torr 이하의 저압에서 반응시켜 산화제로서의 O2와 H2O, 질화제로서의 NHx와 NO를 얻음으로써 빠른 성장률을 갖는 100Å 미만의 질화산화막을 얻는다. 여기서, 상기 질화산화막은 내성이 강하여 쉽게 손상되지 않으며, 종전의 게이트절연막인 게이트산화막에 발생되는 결함을 보상해준다.
이상에서 설명한 바와같이 종래기술에 따른 반도체소자의 게이트절연막 형성방법은, 질화산화막을 게이트절연막을 형성하여 반도체소자의 동작특성을 향상시킨다. 그러나, 진공분위기에서 외부공기를 제거할 때 장비내에 함유되어 있는 철이온이 반응로 내부에 유발되어 약 1×E11atoms/㎤ 정도 농도의 철이온 불순물에 오염된 질화산화막을 형성함으로써 게이트절연막의 절연특성을 저하시켜 반도체소자의 동작특성을 저하시키고 그에 따른 반도체소자의 특성 및 신뢰성이 저하되며 반도체소자의 고집적화가 어려운 문제점이 있다.
따라서, 본 발명의 상기한 종래기술의 문제점을 해결하기위하여, LWO 공정시 철이온에 의한 게이트절연막의 오염을 억제하여 반도체소자의 특성 및 신뢰성을 향상시키고 그에 따른 반도체소자의 고집적화를 가능하게 하는 반도체소자의 게이트절연막 형성방법을 제공하는데 그 목적이 있다.
도 1는 본 발명과 종래기술에 따라 게이트절연막에 오염된 철이온의 농도를 도시한 그래프도.
이상의 목적을 달성하기 위해 본 발명에 따른 반도체소자의 게이트절연막 형성방법은, 저온인 혼합가스분위기의 반응로에 웨이퍼를 로딩시키는 공정과, 상기 반응로의 외부공기를 제거하는 공정과, 상기 반응로를 상압으로 유지하며 혼합분위기하에서 빽필하는 공정과, 상기 반응로의 온도률 고온으로 상승시키는 공정과, 상기 반응로를 감압시키는 공정과, 상기 반응로에서 LWO 공정으로 게이트절연막인 질화산화막을 형성하는 공정과, 상기 반응로를 상압으로 유지하며 빽필하는 동시에 온도를 저온으로 유지하는 공정과, 상기 반응로의 외부공기를 제거하는 공정과, 상기 반응로를 빽필하는 공정과, 상기 웨이퍼를 언로딩하는 공정을 포함하는 것이다.
본 발명의 원리는,400℃ 정도의 저온에서 웨이퍼를 로딩하고 반응로를 진공분위기로 만든 다음, 반응로의 외부공기를 제거하고 질소와 산소가스의 혼합분위기에서 상압까지 빽필 (back fil1) 시킨 다음, 상압에서 900℃ 이상의 고온으로 온도를 상승시키고 공정진행 압력까지 감압시킨 다음, 질화산화막을 형성함으로써 저진공에서 금속 불순물 이온의 자유이동거리(mean free path)를 감소시켜 금속불순물에 의한 오염을 감소시키는 것이다.
이하, 첨부된 도면을 참고로 하여 본 발명에 따른 반도체소자의 게이트절연막 형성방법을 상세히 설명하기로 한다.
먼저, 200∼600℃ 정도 이하의 온도에서 웨이퍼를 반응로에 로딩시키고 상기 반응로를 진공분위기로 만든 다음, 상기 반응로의 외부공기를 제거한다. 이때,상기 반응로는 저온이기 때문에 상기 반응로에서 아웃-디퓨젼(out-diffusion) 된 금속이온이 거의 없다. 그 다음에, 질소가스와 산소가스의 혼합분위기에서 상압까지 빽필 시킨다. 이때, 상기 질소가스와 산소가스의 혼합비는 N2:O2= X:1(단, X는 1∼30)로 구성된다. 여기서, 상기 산소가스의 비율이 너무 크면 원치않는 저온산화막이 많이 성장하고, 상기 산소가스의 비율이 너무 작으면 금속이온과 반도체기판이 반응할 수 있다. 그리고, 상기 반응로를 상압으로 유지하며 900∼1000C 이상의 공정온도 까지 반응로의 온도를 상승시키고, 상기 반응로를 LWO 공정을 실시할 수 있는 압력으로 감압시킨다. 이때, 감압된 반응로는 10∼100Torr 의 압력으로 질소가스분위기를 유지한다.그 다음에, LWO 공정으로 게이트절연막인 질화산화막을 형성한다. 이때, 상기 반응로는 10∼100Torr의 압력으로 NH3가스와 N2O 가스를 1∼5:100의 비율로 혼합된 분위기 하에서 실시한다. 그리고, 운반가스를 질소가스로 하여 상기 반응로의 반응가스를 빽필시키고 상기 반응로의 온도를 200∼600℃ 이하로 낮춘 다음, 상기 반응로를 진공분위기로 만들고 빽필공정을 실시한 다음, 상기 웨이퍼를 언로딩시킨다.
도 1는 질화산화막을 오염시키는 철이온 농도를 에스.피.브이.(Surface Photo Voltage, SPV) 측정으로 도시한 그래프도이다. 도 1를 참조하면, 종래기술이 약 1×E11 atoms/㎤ 정도 농도의 철이온 불순물에 오염된 것에 비하여, 본 발명은 2×E10 atoms/㎤ 농도 정도의 불순물에 오염된 것으로 종래기술에 비하여 낮은 불순물 오염도를 도시한다.
이상에서 설명한 바와같이 본 발명에 따른 반도체소자의 게이트절연막 형성방법은, 개선된 LWO 공정을 이용하여 질화산화막을 형성함으로써 상기 질화산화막의 철이온 농도에 의한 오염을 감소시켜 반도체기판의 소수캐리어의 라이프 타임을 증가시키고 소오스/드레인의 접합누설전류를 감소시켜 게이트절연막의 신뢰성을 향상시킬 수 있어 반도체소자의 특성 및 신뢰성을 향상시키는 동시에 그에 따른 반도체소자의 고집적화를 가능하게 하는 잇점이 있다.
Claims (9)
- 저온인 혼합가스분위기의 반응로에 웨이퍼를 로딩시키는 공정과, 상기 반응로의 외부공기를 제거하는 공정과, 상기 반응로를 상압으로 유지하며 혼합분위기하에서 빽필하는 공정과, 상기 반응로의 온도를 고온으로 상승시키는 공정과, 상기 반응로를 감압시키는 공정과, 상기 반응로에서 LWO 공정으로 게이트절연막인 질화산화막을 형성하는 공정과, 상기 반응로를 상압으로 유지하며 빽필하는 동시에 온도를 저온으로 유지하는 공정과, 상기 반응로의 외부공기를 제거하는 공정과, 상기 반응로를 빽필하는 공정과, 상기 웨이퍼를 언로딩하는 공정을 포함하는 반도체소자의 게이트절연막 형성 방법.
- 청구항 1에 있어서, 상기 저온은 200∼600℃ 정도인 것을 특징으로하는 반도체소자의 게이트 절연막 형성방법.
- 청구항 1에 있어서, 상기 혼합가스분위기는 질소가스와 산소가스를 혼합하여 형성하는 것을 특징으로하는 반도체소자의 게이트절연막 형성방법.
- 청구항 3에 있어서, 상기 혼합가스분위기는 질소가스와 산소가스의 비가 1∼30:1 인 것을 특징으로하는 반도체소자의 게이트절연막 형성방법.
- 청구항 1 에 있어서, 상기 고온은 900∼1000℃인 것을 특징으로하는 반도체소자의 게이트절연막 형성방법.
- 청구항 1에 있어서, 상기 감압된 반응로는 10∼100Torr의 압력인 것을 특징으로하는 반도체소자의 게이트절연막 형성방법.
- 청구항 1에 있어서, 상기 감압된 반응로는 질소가스분위기인 것을 특징으로하는 반도체소자의 게이트절연막 형성방법.
- 청구항 1에 있어서, 상기 LWO 공정은 NH3가스와 N2O 가스를 반응가스로 하여 실시하는 것을 특징으로하는 반도체소자의 게이트절연막 형성방법.
- 청구항 8에 있어서, 상기 LWO 공정은 NH3가스와 N2O 가스의 비가 1∼5:100 인 것을 특징으로하는 반도체소자의 게이트절연막 형성방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960068908A KR100243902B1 (ko) | 1996-12-20 | 1996-12-20 | 반도체소자의 게이트절연막 형성방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960068908A KR100243902B1 (ko) | 1996-12-20 | 1996-12-20 | 반도체소자의 게이트절연막 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980050130A true KR19980050130A (ko) | 1998-09-15 |
KR100243902B1 KR100243902B1 (ko) | 2000-02-01 |
Family
ID=19489700
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960068908A KR100243902B1 (ko) | 1996-12-20 | 1996-12-20 | 반도체소자의 게이트절연막 형성방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100243902B1 (ko) |
-
1996
- 1996-12-20 KR KR1019960068908A patent/KR100243902B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100243902B1 (ko) | 2000-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
USRE38674E1 (en) | Process for forming a thin oxide layer | |
US7371669B2 (en) | Method of forming a gate of a semiconductor device | |
KR940009597B1 (ko) | 반도체장치의 게이트산화막 형성법 | |
US7714325B2 (en) | Trench isolation structure | |
US8211779B2 (en) | Method for forming isolation layer in semiconductor device | |
US20070087506A1 (en) | Method of forming a semiconductor device | |
US20060156970A1 (en) | Methods for in-situ cleaning of semiconductor substrates and methods of semiconductor device fabrication employing the same | |
KR20040008773A (ko) | 반도체 소자의 sti 형성공정 | |
KR100537277B1 (ko) | 반도체 소자의 제조 방법 | |
US5637528A (en) | Semiconductor device manufacturing method including dry oxidation | |
US6162700A (en) | Method of forming a trench isolation structure in a semiconductor substrate | |
Saga et al. | Influence of silicon-wafer loading ambients in an oxidation furnace on the gate oxide degradation due to organic contamination | |
US6204205B1 (en) | Using H2anneal to improve the electrical characteristics of gate oxide | |
US20050186736A1 (en) | Method for manufacturing flash memory device | |
KR100243902B1 (ko) | 반도체소자의 게이트절연막 형성방법 | |
KR100274351B1 (ko) | 반도체소자의게이트산화막형성방법 | |
KR0137550B1 (ko) | 게이트 산화막 형성 방법 | |
US20030003656A1 (en) | Method of manufacturing flash memory device | |
GB2347557A (en) | Thin gate oxide layers | |
KR100505893B1 (ko) | 반도체 소자의 제조 방법 | |
KR100429678B1 (ko) | 반도체소자의 소자분리막 형성방법 | |
KR100399907B1 (ko) | 반도체 소자의 산화막 형성 방법 | |
KR100332129B1 (ko) | 반도체소자의산화막형성방법 | |
KR100334524B1 (ko) | 반도체소자의게이트산화막제조방법 | |
US20070099434A1 (en) | Method of forming oxide film of semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20081027 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |