KR19980038418A - 3 전극 면 방전 ac pdp의 부화면 주사방법 - Google Patents

3 전극 면 방전 ac pdp의 부화면 주사방법 Download PDF

Info

Publication number
KR19980038418A
KR19980038418A KR1019960057317A KR19960057317A KR19980038418A KR 19980038418 A KR19980038418 A KR 19980038418A KR 1019960057317 A KR1019960057317 A KR 1019960057317A KR 19960057317 A KR19960057317 A KR 19960057317A KR 19980038418 A KR19980038418 A KR 19980038418A
Authority
KR
South Korea
Prior art keywords
screen
electrodes
bit
sub
scan
Prior art date
Application number
KR1019960057317A
Other languages
English (en)
Inventor
이은철
윤상진
송영복
강봉구
김영환
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019960057317A priority Critical patent/KR19980038418A/ko
Priority to JP31035197A priority patent/JP3346730B2/ja
Priority to US08/968,942 priority patent/US6198476B1/en
Publication of KR19980038418A publication Critical patent/KR19980038418A/ko
Priority to JP2001051895A priority patent/JP2001272950A/ja

Links

Landscapes

  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 평면 표시 장치(flat panel display)중의 하나인 PDP(plasma display panel, 이하 PDP라함.)의 구동방식에 관한 것으로, 디지탈 영상 신호의 인접한 두 개의 부화면을 동시에 주사시킬 수 있도록 하여 AC PDP의 효율을 높이는 동시에 화면 구성에 필요한 시간을 줄여주어 주사시켜야 할 데이터 양이 증가하여도 용이하게 화면을 구동시킬 수 있는 방법에 관한 것이다

Description

3 전극 면 방전 AC PDP의 부화면 주사 방법
도 1은 3 전극 면 방전 AC PDP 셀의 구조.
도 2는 3 전극 면 방전 AC PDP의 기존 전극 배지도.
도 3은 3 전극 면 방전 AC PDP의 기존 전극 배치를 이용한 구동 파형.
도 4는 기존의 부 화면 주사 방식.
도 5는 홀수 짝수 비트의 분리 구동 부화면 주사법을 위한 기본 전극 배치도.
도 6은 홀수 짝수 비트의 분리 구동 부화면 주사법을 위한 기본 구동 파형.
도 7은 도 5의 전극 배치를 이용한 분할 구동 부화면 주사방식.
도 8은 화면 2 분할 구동 방식에 홀수 짝수 비트의 분리 부화면 주사법을 적용하기 위한 전극 배치도.
도 9는 화면 2 분할 구동 방식에 홀수 짝수 비트의 분리 부화면 주사법을 적용하기 위한 기본 구동 파형.
도 10은 도 7을 2 분할한 서브필드 주사 방식.
도 11은 도 10에 도 7의 방식을 적용해 최적화한 서브필드 주사 방식.
* 도면의 주요부분에 대한 부호의 설명
1,2 : 절연판 3 : 행전극
4 : 열전극 5,6 : 절연층
7 : 보호막 8 : 방전영역
9 : 형광층 10 : 격벽
11 : 셀 12 : 실링영역
본 발명은 평면 표시 장치(flat panel display)중의 하나인 PDP(plasma display panel, 이하 PDP라함.)의 구동방식에 관한 것으로, 디지탈 영상 신호의 인접한 두 개의 부화면을 동시에 주사시킬 수 있도록 하여 AC PDP의 효율을 높이는 동시에 화면 구성에 필요한 시간을 줄여주어 주사시켜야 할 데이터 양이 증가하여도 용이하게 화면을 구동시킬 수 있는 방법에 관한 것이다. 본 분할 화면 부화면 구동법은 종래의 부화면(subfield)구동법에 비해 화면 주사에 필요한 시간을 줄여줄 수 있어서 AC PDP영상의 휘도를 약 2.7배 까지 증가시킬 수 있다.
플라즈마 표시 장지(PDP)는 화소를 구성하는 셀(cell)의 수직 및 수평 전극 사이에 인가되는 전압 조절을 통하여 방전을 얻으며, 방전된 빛의 양은 셀 내에서의 방전 시간의 길이를 변화시켜서 조절한다. 전제화면은 각각의 셀의 수직 및 수평전극에 디지탈 영상 신호를 입력시키기 위한 라이트(wirte)펄스, 주사를 위한 스캔펄스, 방전을 유지시켜 주기위한 서스테인 펄스 및 방전된 셀의 방전을 중지시키기 위한 이레이즈(erase)펄스를 연가하여 매트릭스형으로 구동시켜서 얻는다. 영상 표시를 위해 필요한 단계적인 밝기(계조, grey level)는 전체 영상을 표시하기 위해 필요한 주어진 시간(NTSC TV 신호의 경우 1/30초)내에서 개개의 셀이 방전되는 시간의 길이를 서로 다르게 하여 구현시킨다. 이때 화면의 휘도는 각각의 셀을 최대로 구동시켰을 때의 밝기에 의해 결정이 되고, 휘도를 증가시켜 주기 위해서는 한 화면을 구성시키기 위해 주어진 시간 내에서 셀의 방전 시간을 최대한 길게 유지시킬수 있도록 구동회로가 설계되어야 한다. 명암의 차이인 컨트라스트는 조명등 배경의 밝기와 휘도에 의해 결정이 되며, 컨트라스트 증가를 위해서는 배경을 어둡게 하여야 할 뿐만 아니라 휘도 또한 증가시킬 필요가 있다. HDTV를 위한 평면 표시장치의 경우 256 그레이레벨이 필요하고 해상도는 1280×1024 이상이 되어야 하며 200럭스 조명하에서의 컨트라스트는 100:1 이상이 필요하다. 따라서, 256 그레이레벨(grey level)의 영상 표시를 위해서 필요한 영상 디지탈 신호는 RGB(적, 청, 녹) 각각 8 bit 신호가 필요하고, 요구 휘도 및 컨트라스트를 얻기 위해서는 셀의 방전 시간을 최대한 길게 유지시켜 주어야 한다. 그레이 레밸(Grey 1evel)구현을 위한 방법으로는 선 주사(line scanning)방식과 부화면 방식 등이 있다. 이중 AC PDP에서 현재 가장 주목을 받고 있는 방식은 부화면 방식이다.
부화면 방식은 8 bit 디지탈 영상 신호를 MSB부터 LSB까지 같은 웨이트(weight)의 bit 끼리 모은 후, MSB는 시간 T 동안, 하위 비트들은 MSB에 가까운 bit 순으로 각각 T/2, T/4,....T/128 동안 주사 시켜서 부화면을 구성하고, 각각의 부화면으로부터 방출되는 빛에 내한 눈의 적분 효과를 이용하여 256 그레이레벨(grey leve1)을 구현 시킨다. 그러나 PDP는 매트릭스방식으로 구동되어야 하므로 주어신 수직 전극에 대하여 한번에 1개 이상의 수평 전극에 라이트 펄스를 인가하지 못하는 제약점이 있고, 이로 인해 수평 전극들은 서로 다른 시간에 구동이 되어야 한다. 따라서, 각 부화면을 구성하기 위해서는 모든 수평 전극들을 주사하는 시간이 필요하고, 각각의 셀은 평균 부화면에 할당된 시간에서 주사 시간만큼 감소된 시간 동안만 방전을 유지시킬 수 있다. 주사에 필요한 시간은 수평 전극의 수가 증가할수록 증가하며, 이 시간 동안은 방전을 유지시킬 수 없기 때문에 PDP의 휘도 및 컨트라스트 저하를 발생시키는 요인이 되어 주사에 필요한 시간은 가능한한 줄여 줄 필요가 있다. 또한, 부화면 구성시 상위 비트와 하위 비트들 사이에 방전 시간의 차이가 크고 순차적으로 부화면을 구성시키기 때문에 방전 시간의 차이로 인한 플리커 현상이 많이 발생된다. 플리커 현상을 줄여주기 위해서는 방전시간이 긴 상위 비트 부화면과 방전 시간이 짧은 하위 비트 부화면을 적절한 순서로 구성시켜 줄 필요가 있다.
도 1은 현재 많이 쓰이고 있는 3 전극 면 방전 AC PDP 셀 구조를 도시한 것이다. 격벽(10)은 절연판(1)(First lnsulating Substrate)과 절연판(2)(Second Insu1ating Substrate)를 평행하게 유지시키고 셀 사이를 격리시켜 주며, 행 전극(Row Electrode)들(3)은 스캔 전극(3')과 커몬 전극(3)(Scan E1ectrode와 Common Electrode)두개로 구성되어 있으며 절연판(1)위에서 서로간에 평행하게 배치되어 있다. 열 전극(Column Electrode)들(4)는 절연층(2) 아래에 서로간에 평행하게 배치되어 행 전극(Row Electrode)들(3)과 매트릭스를 형성하고 있다. 절연층(lnsu1ating Layer)(5)와 (6)은 각각 행 전극(3)과 열 전극(4)를 덮어 주어 전극을 보호하고 있으며, 전극이 절연막으로 덮혀 있으므로 전극 사이에 직류 전압을 인가하여 방전을 시킬 경우 방전은 곧 소멸되어 버린다. 이러한 전극 구조를 지니는 AC PDP의 경우 방전을 유지시켜 주기 위해서는 극성이 계속적으로 반전되는 AC 전압을 전극 사이에 인가 시켜야 한다. 보호막(Protecting Layer)(7)은 절연막(5)위에 덮혀 있고, 이 보호막은 절연막을 보호하여 수명을 연장시켜 줄 뿐만 아니라 이차 전자의 방출 효율을 높여 주고 내화 금속의 산화물 오염으로 인한 방전 특성의 변화를 줄여 주기 위하여 주로 MgO 박막을 사용하여 제작된다. 형광층(Fluorescent Layer)(9)는 절연층(6)위에 도포되어 있으며, 방전에 의해 발생된 자외선에 의해 여기 되어 적색, 녹색, 청색(RGB) 가시광선을 발생시킨다. 방전 영역(Discharge Space)(8)은 방전이 진행되는 셀의 공간이며, 자외선 방출 효율을 높여 주기 위해 주로 Ar 과 Xe 혼합 개스로 충진시킨다.
도 2는 기존 3 전극 면 방전 AC PDP의 전극 배치를 보여 주고 있다. 행 전극들과 열 전극들이 서로 직각으로 교차하는 지점에서 각각의 셀(11)이 구성되며, 행 전극들은 화면의 주사를 위해 주로 사용되는 스캔(Scan)(S1∼Sm)전극 그룹과 방전을 유지시켜 주기 위해 주로 사용되는 커몬(C1∼Cm) 전극 그룹으로 이루어져 있고, 열 전극들은 데이터 입력에 주로 사용된다. 실링영역(12)은 PDP 전체의 진공유지를 위하여 사용되며, 절연체 격벽을 절연층 사이에 구성하고 실링영역을 실링제를 이용하여 봉합한다.
각 전극들에 대한 펄스 인가는 다음과 같다. 도 3에서 주어진 바와 같이 커몬(C1∼Cm)전극들에는 셀의 방전을 유지시키기 위한 서스테인 펄스(Sustain Pulse)가 인가되어 지고, 스캔(S1∼Sm)전극들에는 커몬 전극들의 펄스들과 모양은 같지만 위치가 다른 서스테인 펄스가 인가된다. 그리고 스캔 전극들 각각에는 화면의 주사를 위해 사용되는 주사 펄스(Scan Pu1se)와 방전된 셀의 방전을 중지시켜주기 위한 소기 펄스(Erase Pulse)들이 추가로 입력되어 셀의 켜짐과 꺼짐을 제어한다. 열 전극들(D1∼Dn)에는 스캔 전극에 입력되어지는 주사 펄스와 동기화가 된 데이터 펄스들을 입력시켜서 라이트 펄스를 얻는다. 만약 셀(S1, D1)이 방전되어야 할 경우, 포지티브인 데이터 펄스가 D1에 입력되고 주사펄스가 데이터 펄스와 동기화가 되어 S1에 입력되어 지면 S1전극과 D1전극 사이의 전압이 방전을 일으키기 위해 필요한 임계전압 이상이 되어 방전이 발생된다. 이 상태는 방전에 의해 절연막에 대전된 하전 입자에 의해 발생된 전계와 S1과 C1의 서스테인 펄스에 의해 발생된 전계에 의해 다음 소거 펄스가 인가될 때까지 유지되며, 주사 펄스보다 진폭이 낮은 소거 펄스가 인가되면 하전입자에 의한 전계와 소거 펄스에 의한 전계의 합이 방전을 지속적으로 유지시켜 주기에는 불충분한 작은 방전이 발생되어 다음 서스테인 펄스가 인가될 때 방전은 소멸되어 진다. 이상 기술한 각 전극들의 역할을 정리하면 스캔 전극들은 서스테인과 화면주사 역할을 하는 반면 커몬 전극들은 서스테인 기능만 수행한다. 그리고 데이타 화면 구성을 위한 데이터 입력을 담당한다.
도 4에는 256 그레이 레벨 구현을 위한 기존의 부화면 구동법의 주사 방식을 도시하였다. 한 화면은 8개의 부화면으로 이루어져 있고, 각 부화면 시간은 TA로 일정하다. 따라서 하나의 화면을 구성시키는데 필요한 시간 TFIELD는 8TA가 된다. 각 부 화면에 할당된 시간 TA중 방전에 사용되는 시간은 MSB부터 LSB순으로 각각 TA, TA2, TA4, TA8, TA16, TA32, TA64, TA128 동안 만이 사용된다. 따라서, 한 화면을 구성시키기 위한 시간 8TA중 방전에 사용될 수 있는 시간 Ts는 2TA이고 방전에 사용될 수 없는 시간 TNS는 6TA이다. 따라서, 낭비되는 시간(TNS)의 백분율(Waste)과 효율은 다음과 같다.
이 수치들은 부화면 구동법을 사용한 AC PDP의 경우 실제로 방전에 사용될 수 있는 시간이 전체 시간의 25% 미만임을 보여 주고 있으며, 부화면 구동법을 사용한 AC PDP에서 휘도를 현격히 떨어뜨리는 주 요인으로 작용한다.
본 발명에서는 방전에 사용되지 못하고 낭비되는 시간을 최소화시켜 AC PDP의 효율을 높여 화면의 휘도를 증가시킬 수 있는 부화면 주사 방식을 제시하는데 그 목적이 있다. 이를 위해, 본 발명에서는 디지탈 영상 신호를 MSB부터 LSB(I8부터 I1)까지 같은 종류의 비트 끼리 모은 후, 짝수 비트들(I8, I6, I4, I2)과 (I7, I5, I3, I1)을 서로 다른 주사(Scan)전극을 사용하여 주사 시켜서, 한 홀수(짝수) 비트의 부화면이 화면의 상(하)부에 주사될 때 인접한 짝수(홀수) 비트의 부화면을 화면의 하(상)부에 주사시킬 수 있도록하여, 화면을 구성시키기 위해 필요한 주사 시간을 줄여 기존의 부화면구동법에 비해 AC PDP 영상의 휘도를 증가시킬 수 있다.
도 5는 본 발명을 구현시키기 위한 기본 전극 배치도이다. 도 2에서 주어진 기존의 3 전극 면방전 AC PDP의 전극 배치와 비교하여, 도 5에서는 서스테인 펄스 뿐만 아니라 주사 펄스와 소거 펄스도 인가시킬 수 있는 스캔 전극으로 모두 교체하였다. 이러한 전극 배치 하에서 도 6에서 주어진 바와 같이 왼쪽에 위치한 S 전극들과 오른쪽에 위치한 S' 전극들에 인가되는 주사 펄스들을 각각의 서스테인 펄스 다음에 위치시켜서 서로 겹치지 않게 하면 서스테인 펄스의 한 주기 안에 두 개의 행을 처리할 수 있다. 디지털 영상 신호의 짝수 비트들(I8, I6, I4, I2)은 데이타 펄스(Data Pulse)1 위치에 입력 시켜서 S 전극들을 이용하여 주사시키고, 홀수 비트들(I7, I5, I3, I1)은 데이타 펄스 2 위치에 입력시켜서 S' 전극을 이용하여 동시에 주사시킨다. 각각의 비트에 해당되는 부화면 시간은 MSB인 I8만 TA로 하고 다른 비트들의 부화면 시간은 모두 TA2로 설정한다. 이러한 방법으로 부화면 시간들을 설정하면 도 7에서 볼 수 있듯이 주어전 시간에서 주사하는 행 전극의 수는 2개 이하가 되고, 서로 다른 행 간에서는 같은 종류(홀수-홀수 또는 짝수-짝수)의 비트가 동시에 주사되는 경우는 없게 되며, 아래와 같이 방전에 이용될 수 있는 시간 Ts는 기존의 부화면 방식과 같으나 방전에 이용될 수 없는 시간 TNS가 줄어들게 되어 한 화면을 구성하기 위해 필요한 시간 TFIELD은 줄어든다.
T6= I6의 방전 가능 시간,
T5= I5의 방전 가능 시간,
T1= I1(LSB)의 방전 가능 시간,
TA= 행 전극 전체를 한 번 스캐닝하는데 소요되는 시간.
따라서, 효율은
가 되어 기존의 서브필드 주사 방식에 비해 약 2배 정도 향상 되었다.
이상 기술한 홀수 짝수 비트의 분리 구동을 이용한 부화면 주사법을 화면을 상부와 하부로 나누어 서로 독립적으로 구동시킬 수 있는 화면 분할 구동 방식에 적용하면 보다 더 좋은 특성을 얻을 수 있다. 화면 분할 구동 방식을 적용시키기 위한 전극 배치는 도 8에서 주어진 바와 같다. 도 5의 전극 배치도와 비교하여 변경된 점들은 전체 패널을 2등분하여 상부 전극들을 S1 전극들과 S1' 전극들로, 하부 전극들을 S2 전극들과 S2' 전극들로 구분하여, 제 9-1 및 9-2도 에서 주어진 바와 같이 상부에는 음(-)극성의 서스테인 펄스들을 입력시키고, 하부에는 극성이 바뀐 양(+)극성의 서스테인 펄스들을 입력시킨다.
상부 화면의 S1 전극들과 S1'전극들의 서스테인 펄스들은 서로 1/2주기 만큼의 위상 차이를 두고, 하부 화면의 S2 전극들과 S2전극들은 사이에도 서스테인 펄스들은 1/2 주기 만큼의 위상 차이를 둔다. 또한, 하부 화면의 서스테인 펄스들은 상부 화면의 같은 형의 서스테인 펄스들에 비해 1/4 주기 만큼 지연되게 한다. 이러한 서스테인 펄스들을 입력시키면, 도 9에서 도시한 바와 같이 S1에 입력되는 주사 펄스와 S1'에 입벽되는 주사 펄스가 서로 겹치지 않게 할 수 있어서 서스테인 전압 파형 한 주기에 두 번 주사가 가능하게 된다.(S1, S1')과 (S2, S2')사이에도 같은 방법으로 주사 펄스가 겹치지 않게 화면 주사를 시킬 수 있어서 전체적으로 보았을 때 서스테인 한 주기에 4 번의 주사가 가능하게 된다.
데이터 펄스 D1에서, 극성이 양인 데이터 펄스 D+는 화면의 상부 주사를 위한 S1 및 S1'전극들을 위한 데이터 펄스들이고, 극성이 음인 데이터 펄스 D-는 화면의 하부 주사를 위한 S2 및 S2'전극들을 위한 데이터 펄스들이다. D+와 D-는 교대로 입력시키며, 각각 대응하는 S1, S1' 및 S2, S2' 등의 전극들의 주사 펄스와 동기를 이루어 셀의 켜짐과 꺼짐을 제어한다. 소거 펄스들은 상부 화면은 음 극성의 펄스를 사용하고, 하부 화면은 양(+)극성의 펄스를 사용하여 일정한 시간이 흐른뒤에 스캔 전극들(S1, S1', S2, S2' 전극들)에 인가된다. 이러한 형태로 데이터 펄스를 인가하면, 화면의 상(하)부에서 서스테인 방전이 일어나고 있는 동안 다른 한쪽의 화면인 하(상)부를 주사시킬 수 있다.
도 8에서 주어진 화면 분할 구동 방식을 위한 전극 배치에서는 화면의 주사가 상부 및 하부 화면으로 나누어져 서로 독립적으로 진행시킬 수 있기 때문에, 홀수 짝수 비트의 분리 구동을 이용한 부화면 주사법을 적용시킬 경우 도 10과 같이 도 7을 반으로 나누어 앞 부분을 일치시켜 놓은 형태가 되는 주사가 가능하다. 이 경우, 화면의 상부와 하부를 동시에 주사 시키기 때문에 화면 주사에 필요한 시간이 TA2가 되므로, 상부와 하부로 분할된 화면 내에서 2개의 부화면이 동시에 주사되는 경우가 발생되지 않는다. 이 경우, 두 전극에 홀수 비트와 짝수 비트가 각각의 분할된 화면에서 동시에 주사시킴이 가능하기 때문에 I6이하의 부화면 시간을 TA4로 함이 가능하고, I4와 I5부화면 사이의 간격은 제거될 수 있다. 이 시간을 제거하고 I6이하의 부화면 시간을 TA4로 한 구동 분할 주사 방식을 도 11에 도시하였다. 도 11의 경우, Ts, TNS, TFIELD, 및 효율은 아래와 같이 주어진다.
Ts = 2TA(도 7과 같다)
위의 TNS계산에서 TA대신에 TA2가 사용된 이유는 패널을 상부와 하부로 이등분해서 구동시키기 때문이다. 도 5를 사용한 방식에 비해 TNS가 1.5TA줄어들어 효율은 약 1.5배 향상되었다.
이상 기술한 홀수 짝수 비트의 분리 구동을 이용한 부화면 주사법에서는 디지탈 영상 신호의 인접한 두 개의 부화면을 동시에 주사시킬 수 있도록하여 AC PDP에서 주사시켜야 할 데이터 양이 증가하여도 쉽게 처리할 수 있도록 하였다. 또한, 본 방법은 화면을 상부 하부 화면으로 분할하고 각각을 독립적으로 구동시키는 화면 분할 구동법에도 적용 가능하며, 본 방법을 적용할 시 보다 더 높은 효율을 얻을 수 있다.

Claims (7)

  1. 각각의 셀들이 2개의 행 전극과 1개의 열 전극으로 구성된 3 전극 면방전 AC PDP에 있어서, 디지탈 영상 신호의 최 상위 비트를 I8, 그 다음 비트를 I7등의 순으로 8비트 신호로 표기할 때, 신호의 비트들(I7, I5, I3, I1)과 짝수 비트들(I8, I6, I4, I2)을 서로 다른 주사 전극을 사용하여 주사 시켜서, 한 홀수(짝수) 비트의 부화면이 화면의 상(하)부에 주사될 때 인접한 짝수(홀수) 비트의 부화면을 화면의 하(상)부에 주사시킬 수 있도록 한 부화면 주사방법.
  2. 제 1 항에 있어서, 열 전극들에는 데이터 펄스를 인가하고 행 전극들에는 주사, 소거, 및 서스테인 펄스를 인가하며, 도 5에서 주어진 바와 같이 2개의 행 전극들을 각각 S전극과 S'전극으로 표시할 때, S 전극에는 홀수 비트 데이터 신호와 동기를 맞추어 주사 펄스를 인가시키고 S' 전극에는 짝수 비트 데이터 신호와 동기를 맞추어 주사 펄스를 인가 시켜서 두 개의 주사 펄스가 서로 겹치지 않게 하여 서스테인 펄스의 한 주기 안에 연속적으로 짝수 비트와 홀수 비트를 구동함이 가능하게 한 부화면 주사 방법.
  3. 제 1 항에 있어서, 제 2 항에서 주어진 구동 방법을 사용하여 도 7에서 도시한 바와 같이 MSB비트부터 LSB까지 각 비트 부화면 간의 간격을 각각 O, O, TNS1, TNS2. TNS3, TNS4, TNS5, TNS6로 설정하여 전체 화면을 주사 시켜서 화면의 휘도를 증가시키는 것을 가능하게 한 홀/짝수 비트의 분리 구동을 이용한 부화면 주사방법.
  4. 각각의 셀들이 2개의 행 전극과 1개의 열 전극으로 구성된 3 전극 면방전 AC PDP에 있어서, 화면을 2 분할하고, 디지탈 영상 신호의 최 상위 비트를 I8, RM 다음 비트를 I7등의 순으로 8 비트 신호로 표기할 때, 각각의 분할된 화면 내에서 신호의 홀수 비트들(I7, I5, I3, I1)과 짝수 비트들(I8, I6, I4, I2)을 서로 다른 주사전극을 사용하여 주사시켜서, 한 홀수(짝수) 비트의 부화면이 분할된 화면의 상(하)부에 주사될 때 인접한 짝수(홀수) 비트의 부화면을 분할된 화면의 하(상)부에 주사시킬 수 있도록 한 부화면 주사방법.
  5. 제 4 항에 있어서, 열 전극들에는 데이터 펄스를 인가하고 행 전극들에는 주사, 소거, 및 서스테인 펄스를 인가하며, 도 8에서 주어진 바와 같이 2개의 행 전극들을 상부 화면에서는 S1 전극과 S1 전극으로 표시하고, 하부 화면에서는 S2 전극과 S2' 전극으로 표시할 때, S1 및 S2 전극들에는 홀수 비트 데이터 신호와 동기를 맞추어 주사 펄스를 인가 시키고 S1' 및 S2' 전극들에는 짝수 비트 데이터 신호와 동기를 맞추어 주사 펄스를 인가 시켜서 두 개의 주사 펄스가 서로 겹치지 않게하여 서스테인 펄스의 한 주기안에 연속적으로 홀수 비트와 짝수 비트를 각각 2번 구동함이 가능하게 한 부화면 주사방법.
  6. 제 5 항에 있어서, 도 9에서 주어진 바와 같이 상부 화면의 서스테인 펄스들과 하부 화면의 서스테인 펄스들 사이에 1/4 주기 만큼 위상 차이를 두고, 모든 펄스들의 극성을 상부 화면과 하부 화면에서 반대로하여 화면의 주사 속도를 2배 빠르게 한 부화면 주사방법.
  7. 제 4 항에 있어서, 제 5 항에서 주어진 방법을 사용하여 도 11에서 도시한 바와같이 MSB 비트부터 LSB까지 각 비트 부화면 간의 간격을 각각 O, O, O, TNS1, TNS2, TNS3, TNS4, TNS5로 설정하여 전체 화면을 주사 시켜서 화면의 휘도를 증가시키는 것을 가능하게 한 홀/짝수 비트의 분리 구동을 이용한 부화면 주사방법.
KR1019960057317A 1996-11-12 1996-11-26 3 전극 면 방전 ac pdp의 부화면 주사방법 KR19980038418A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019960057317A KR19980038418A (ko) 1996-11-26 1996-11-26 3 전극 면 방전 ac pdp의 부화면 주사방법
JP31035197A JP3346730B2 (ja) 1996-11-12 1997-11-12 交流形プラズマ表示装置の駆動方法及びそのシステム
US08/968,942 US6198476B1 (en) 1996-11-12 1997-11-12 Method of and system for driving AC plasma display panel
JP2001051895A JP2001272950A (ja) 1996-11-12 2001-02-27 交流形プラズマ表示装置の駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960057317A KR19980038418A (ko) 1996-11-26 1996-11-26 3 전극 면 방전 ac pdp의 부화면 주사방법

Publications (1)

Publication Number Publication Date
KR19980038418A true KR19980038418A (ko) 1998-08-05

Family

ID=66483230

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960057317A KR19980038418A (ko) 1996-11-12 1996-11-26 3 전극 면 방전 ac pdp의 부화면 주사방법

Country Status (1)

Country Link
KR (1) KR19980038418A (ko)

Similar Documents

Publication Publication Date Title
JP3346730B2 (ja) 交流形プラズマ表示装置の駆動方法及びそのシステム
JP3331918B2 (ja) 放電表示パネルの駆動方法
US7106278B2 (en) Plasma display panel and driving method thereof
KR100679912B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
JP2830851B2 (ja) カラープラズマディスプレイの駆動方法
US20060001605A1 (en) Plasma display device and driving method for use in plasma display device
KR100468420B1 (ko) 3전극면방전acpdp의주사방식
KR100225177B1 (ko) 위상 차이법을 이용한 교류형 플라즈마 표시장치(ac pdp)구동방법
KR100517361B1 (ko) 면방전acpdp를구동하는방법과그시스템
KR19980038418A (ko) 3 전극 면 방전 ac pdp의 부화면 주사방법
KR100426574B1 (ko) 구역 주사 방식을 이용한 ac pdp 구동방법
KR20040018496A (ko) 플라즈마 디스플레이 패널 표시장치와 그 구동방법
KR100251148B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법
KR100482023B1 (ko) 플라즈마 디스플레이 패널과 그 구동 방법
KR19990008956A (ko) 피디피의 구동방법
KR100492952B1 (ko) 고 해상도 에이씨 피디피를 구동하기 위한 스캔 전극 제어장치
KR19980035146A (ko) 위상 차이법을 이용한 교류형 플라즈마 표시장치(ac pdp) 구동방법 및 그 회로와 pdp패널
KR100516640B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100462317B1 (ko) 에이씨 피디피 구동장치
JP2002366077A (ja) プラズマディスプレイパネルの駆動方法
KR100308047B1 (ko) 플라즈마 디스플레이의 격벽 형성방법
KR100487867B1 (ko) 플라즈마디스플레이패널을구동하기위한프레임메모리구동방법
JP3121308B2 (ja) 表示装置及び階調表示方法
JP2005050675A (ja) プラズマ表示装置及びプラズマディスプレイパネルの駆動方法
JPWO2007088601A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination