KR102628183B1 - 네트워크 트랜슬레이터 및 디바이스 트랜슬레이터 - Google Patents

네트워크 트랜슬레이터 및 디바이스 트랜슬레이터 Download PDF

Info

Publication number
KR102628183B1
KR102628183B1 KR1020237026915A KR20237026915A KR102628183B1 KR 102628183 B1 KR102628183 B1 KR 102628183B1 KR 1020237026915 A KR1020237026915 A KR 1020237026915A KR 20237026915 A KR20237026915 A KR 20237026915A KR 102628183 B1 KR102628183 B1 KR 102628183B1
Authority
KR
South Korea
Prior art keywords
translator
time
clock deviation
network
message
Prior art date
Application number
KR1020237026915A
Other languages
English (en)
Other versions
KR20230121934A (ko
Inventor
지아지아 송
다이스케 다키타
마코토 구보미
제프리 자오
류마 마츠시타
요시후미 홋타
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Publication of KR20230121934A publication Critical patent/KR20230121934A/ko
Application granted granted Critical
Publication of KR102628183B1 publication Critical patent/KR102628183B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/001Synchronization between nodes
    • H04W56/002Mutual synchronization
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/10Active monitoring, e.g. heartbeat, ping or trace-route
    • H04L43/106Active monitoring, e.g. heartbeat, ping or trace-route using time related information in packets, e.g. by adding timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0054Detection of the synchronisation error by features other than the received signal transition
    • H04L7/007Detection of the synchronisation error by features other than the received signal transition detection of error based on maximum signal power, e.g. peak value, maximizing autocorrelation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Cardiology (AREA)
  • General Health & Medical Sciences (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

네트워크 트랜슬레이터(210)는, TSN 마스터(101)와 5G 시각원(111)의 클럭 편차를 산출하고, 산출한 클럭 편차를 설정하여 메시지를 생성하고, 생성한 메시지를 디바이스 트랜슬레이터(220)로 송신한다. 디바이스 트랜슬레이터는, 네트워크 트랜슬레이터로부터의 메시지를 수신하고, TSN 마스터와 5G 시각원의 클럭 편차를 이용하여 TSN 마스터와 디바이스 트랜슬레이터의 클럭 편차를 산출하고, 산출한 클럭 편차를 설정하여 메시지를 생성하고, 생성한 메시지를 시각 동기 네트워크 시스템(100)의 하류로 송신한다.

Description

네트워크 트랜슬레이터 및 디바이스 트랜슬레이터
본 개시는, 클럭 편차를 고려한 5G-TSN 트랜슬레이터에 관한 것이다.
복수단에 걸친 유선 TSN의 시각 동기 방식에서는, 인접 기기 간에 지연 측정 메시지를 교환하는 것에 의해, 각 구간의 링크 지연과 각 구간의 클럭 편차를 산출한다.
슬레이브는, 마스터 장치로부터 통지되는 시각을 얻었을 때, 상류의 각 구간의 링크 지연의 적산값과 상류의 각 구간의 클럭 편차의 적산값을 이용하여, 마스터 장치와의 시차를 보정한다. 이것에 의해, 높은 정밀도의 시각 동기가 실현된다.
TSN은, Time-Sensitive Networking의 약칭이다.
5G-TSN 시스템은, 5G를 경유하여 유선으로 TSN 기기가 접속되는 TSN 시스템이다.
5G-TSN 시스템에서는, 5G 구간은 1단의 가상적인 기기로서 취급된다. 그러나, 물리적으로는, 5G 구간에 있어서, 무선 구간을 사이에 둔 한쪽에 기기 네트워크 트랜슬레이터(NW-TT)가 배치되고, 무선 구간을 사이에 둔 다른 쪽에 디바이스 트랜슬레이터(DS-TT)가 배치된다.
트랜슬레이터는, 유선 TSN의 기능을 갖는 기기이며, TSN 트랜슬레이터라고도 한다.
5G 네트워크에서는, 상향 통신과 하향 통신에서 지연이 다르다. 그 때문에, NW-TT와 DS-TT의 사이에서 지연 측정 메시지를 교환해도, 5G 구간의 링크 지연을 측정할 수 없다.
그래서, NW-TT 및 DS-TT는, 5G 구간의 기기가 TSN의 시각과는 독립한 시각(5G 시각)으로 동기되고 있는 것을 이용하여, 5G 시각의 타임스탬핑에 의해, 5G 구간의 링크 지연을 측정한다.
비특허문헌 1은, 종래의 5G-TSN 네트워크를 개시하고 있다.
종래의 5G-TSN 네트워크에서는, 5G 네트워크의 GrandMaster(GM)에 대한 NW-TT와 DS-TT의 각각의 클럭 편차가 0이라고 상정된다. 그리고, DS-TT는, TSN의 GM에 대한 NW-TT의 클럭 편차를 시각 전송 메시지 Sync/Follow_Up에 포함시켜, 시각 전송 메시지를 하류의 TSN 슬레이브로 보낸다.
종래, DS-TT가 NW-TT와의 사이의 클럭 편차를 계산하는 방법이 없다. 그 때문에, 5G 구간의 클럭 편차가 고려되지 않는다. 이것에 의해, DS-TT의 하류에 있는 TSN 슬레이브에 동기 시각 오차가 발생한다.
본 개시는, 5G-TSN에 있어서 클럭 편차를 고려하는 것에 의해, DS-TT의 하류에 있는 TSN 슬레이브에서의 동기 시각 오차를 억제할 수 있도록 하는 것을 목적으로 한다.
본 개시의 네트워크 트랜슬레이터는, 시각 동기 네트워크 시스템의 상류와 상기 시각 동기 네트워크 시스템의 하류 사이에 마련되는 이동 통신 시스템에서 사용된다.
상기 시각 동기 네트워크 시스템의 상류는, 상기 시각 동기 네트워크 시스템의 시각원으로 되는 기기인 마스터를 갖는다.
상기 이동 통신 시스템은, 상기 이동 통신 시스템의 시각원으로 되는 타임 서버와, 디바이스 트랜슬레이터를 갖는다.
상기 디바이스 트랜슬레이터는, 상기 마스터와 상기 타임 서버의 클럭 편차와, 상기 타임 서버와 상기 디바이스 트랜슬레이터의 클럭 편차를 이용하여, 상기 마스터와 상기 디바이스 트랜슬레이터의 클럭 편차를 산출하고, 산출한 상기 클럭 편차를 설정하여 메시지를 생성하고, 생성한 메시지를 상기 시각 동기 네트워크 시스템의 하류로 송신하는 트랜슬레이터이다.
상기 네트워크 트랜슬레이터는,
상기 마스터와 상기 타임 서버의 상기 클럭 편차를 산출하는 클럭 편차 산출부와,
상기 마스터와 상기 타임 서버의 상기 클럭 편차를 설정하여 메시지를 생성하고, 생성한 메시지를 상기 디바이스 트랜슬레이터로 송신하는 구간내 통신부를 구비한다.
본 개시에 의하면, 5G-TSN에 있어서 클럭 편차를 고려하여, DS-TT의 하류에 있는 TSN 슬레이브에서의 동기 시각 오차를 억제하는 것이 가능해진다.
도 1은 실시의 형태 1에 있어서의 시각 동기 네트워크 시스템(100)의 구성도.
도 2는 실시의 형태 1에 있어서의 트랜슬레이터(300)의 하드웨어 구성도.
도 3은 실시의 형태 1에 있어서의 네트워크 트랜슬레이터(210)의 기능 구성도.
도 4는 실시의 형태 1에 있어서의 디바이스 트랜슬레이터(220)의 기능 구성도.
도 5는 실시의 형태 1에 있어서의 클럭 편차 산출의 흐름도.
도 6은 실시의 형태 1에 있어서의 클럭 편차 RNW_GM(=CDa)과 각 시각의 관계도.
도 7은 실시의 형태 1에 있어서의 링크 지연 산출의 흐름도.
도 8은 실시의 형태 1에 있어서의 시각 맞춤의 흐름도.
도 9는 실시의 형태 1에 있어서의 추가 메시지 송신(5G)의 흐름도.
도 10은 실시의 형태 1에 있어서의 추가 메시지 송신(TSN)의 흐름도.
도 11은 실시의 형태 1에 있어서의 추가 메시지 송신(TSN)의 흐름도.
도 12는 실시의 형태 1에 있어서의 추가 메시지 Follow_Up(NW-TT→DS-TT)의 프레임 포맷을 나타내는 표.
도 13은 실시의 형태 1에 있어서의 추가 메시지 Follow_Up(DS-TT→TSN)의 프레임 포맷을 나타내는 표.
도 14는 실시의 형태 1에 있어서의 각 PTP 메시지에 설정되는 클럭 편차 R를 나타내는 도면.
도 15는 실시의 형태 1에 있어서의 트랜슬레이터(300)의 하드웨어 구성의 보충도.
실시의 형태 및 도면에 있어서, 동일한 요소 또는 대응하는 요소에는 동일한 부호를 부여하고 있다. 설명한 요소와 동일한 부호가 부여된 요소의 설명은 적당히 생략 또는 간략화한다. 도면 중의 화살표는 데이터의 흐름 또는 처리의 흐름을 주로 나타내고 있다.
실시의 형태 1.
시각 동기 네트워크 시스템(100)에 대해, 도 1 내지 도 13에 근거하여 설명한다.
시각 동기 네트워크 시스템(100)은, 복수의 네트워크 기기가 이동 통신 시스템을 경유하여 접속되는 시각 동기 네트워크 시스템이다.
시각 동기 네트워크 시스템은, 복수의 네트워크 기기의 시각이 동기되는 네트워크 시스템이다.
네트워크 기기는, 통신 기능을 갖는 기기이다.
구체적으로는, 시각 동기 네트워크 시스템(100)은, 5G-TSN 시스템이다.
5G는, 제5세대 이동 통신 시스템이다. 제5세대 이동 통신 시스템은 이동 통신 시스템의 일례이다.
TSN은, 타임 센시티브 네트워킹으로 불리는 시각 동기 네트워크 시스템이다.
***구성의 설명***
도 1에 근거하여, 시각 동기 네트워크 시스템(100)의 구성을 설명한다.
시각 동기 네트워크 시스템(100)은, TSN 마스터(101)와 제1 브릿지(102)와TSN 슬레이브(121)와 제M 브릿지(122)를 구비한다. 이것들은 TSN의 네트워크 기기이다.
TSN 마스터(101)는 TSN에 있어서 시각원(時刻源)으로 되는 네트워크 기기이며, 그랜드 마스터(GM)로 불린다. TSN 마스터(101)가 위치하는 쪽을 「상류」라고 부른다.
TSN 슬레이브(121)는 TSN 마스터(101)의 시각에 맞추어 동기하는 네트워크 기기이다. TSN 슬레이브(121)가 위치하는 쪽을 「하류」라고 부른다.
TSN 마스터(101)를 「GM」으로 기재한다.
TSN 슬레이브(121)를 「SLAVE」로 기재한다.
제1 브릿지(102)는, TSN 마스터(101)로부터 TSN 슬레이브(121)로의 통신 경로에 있어서 TSN 마스터(101)로부터 세어, 첫번째의 브릿지이다. 브릿지는 네트워크 기기의 일종이다.
제M 브릿지(122)는, TSN 마스터(101)로부터 TSN 슬레이브(121)로의 통신 경로에 있어서 TSN 마스터(101)로부터 세어, M번째의 브릿지이다.
제1 브릿지(102)는 5G 네트워크(110)에 대해서 상류측에 배치되고, 제M 브릿지(122)는 5G 네트워크(110)에 대해서 하류 측에 배치된다.
제1 브릿지(102)를 「S1」로 기재한다.
제M 브릿지(122)를 「SM」으로 기재한다.
시각 동기 네트워크 시스템(100)은, 5G 시각원(111)과 네트워크 트랜슬레이터(210)와 디바이스 트랜슬레이터(220)를 구비한다. 이것들은 5G 네트워크(110)의 네트워크 기기이다.
5G 시각원(111)은, 5G 네트워크(110)의 시각원으로 되는 네트워크 기기이며, 타임 서버(TS)로 불린다.
5G 시각원(111)을 「5G-TS」라고 기재한다.
5G 네트워크(110)의 시각은 TSN의 시각으로부터 독립적이다.
네트워크 트랜슬레이터(210)는 5G-TSN의 망(網)간 접속을 행하는 트랜슬레이터이며, TSN의 시각 동기 기능을 갖고, 5G 네트워크(110)에 있어서 상류측에 배치된다.
디바이스 트랜슬레이터(220)는 5G-TSN의 망간 접속을 행하는 트랜슬레이터이며, TSN의 시각 동기 기능을 갖고, 5G 네트워크(110)에 있어서 하류 측에 배치된다.
네트워크 트랜슬레이터(210)와 디바이스 트랜슬레이터(220)는 TSN 트랜슬레이터(TT)라고도 한다.
네트워크 트랜슬레이터(210)를 「NW-TT」라고 기재한다.
디바이스 트랜슬레이터(220)를 「DS-TT」라고 기재한다.
도 2에 근거하여, 트랜슬레이터(300)의 하드웨어 구성을 설명한다.
트랜슬레이터(300)는 네트워크 트랜슬레이터(210)와 디바이스 트랜슬레이터(220)의 총칭이다.
트랜슬레이터(300)는 메인보드(310)와 확장 카드(320)를 구비한다.
메인보드(310)는 제어용 컴퓨터(301)에 접속된다.
메인보드(310)는 프로세서(311)와 시리얼 통신 디바이스(312)와 트랜슬레이터 회로(313)를 구비한다. 이것들은 버스를 거쳐 서로 접속된다. 이 버스는, 데이터 버스라고도 하고, 프로세서(311)로부터 레지스터 액세스(설정, 독해)를 행하기 위한 접속을 행한다.
프로세서(311)는 연산 처리를 행하는 전자 회로이며, 논리 회로 및 1차 캐시 등을 구비한다.
시리얼 통신 디바이스(312)는, 시리얼 통신을 행하기 위한 디바이스이다. 구체적으로는, 시리얼 통신 디바이스(312)는 UART이다. UART는, Universal Asynchronous Receiver/Transmitter의 약칭이다.
트랜슬레이터 회로(313)는 트랜슬레이터의 기능을 갖는 전자 회로이다. 구체적으로는, 트랜슬레이터 회로(313)는 FPGA 회로이며, 트랜슬레이터의 기능은 프로그래머블 로직으로 구축된다. FPGA는, Field-Programmable Gate Array의 약칭이다.
확장 카드(320)는 메자닌 카드 또는 도터 카드라고도 불리고, 메인보드(310)에 접속된다. 구체적으로는, 확장 카드(320)는 메인보드(310)에 설치되는 전용 커넥터에 접속된다.
확장 카드(320)는 포트(321)와 포트(322)를 구비한다.
포트(321)는 TSN에 접속되는 포트이며, 포트(322)는 5G에 접속되는 포트이다. 구체적으로는, 포트(321) 및 포트(322)는 SFP로 불리는 포트이다. SFP는, Small Form Factor Pluggable의 약칭이다.
도 3에 근거하여, 네트워크 트랜슬레이터(210)의 기능 구성을 설명한다.
네트워크 트랜슬레이터(210)는, 구간외 통신부(211)와 지연 측정부(212)와 시각 동기 제어부(213)와 클럭 편차 산출부(214)와 구간내 통신부(215)라는 요소를 구비한다.
이러한 요소는, 트랜슬레이터 회로(313)에 의해 실현된다.
구간외 통신부(211)는 TSN과 송수신을 행한다. 또, 구간외 통신부(211)는 프레임을 수신하여 해석하고, 수신한 PTP 프레임으로부터 헤더 및 메시지를 추출하고, 종단한다. 또, 구간외 통신부(211)는 에러 체크·길이 계측을 행하고, 에러 프레임을 폐기한다.
또, 구간외 통신부(211)는 PTP 프레임의 송수신 시각을 지연 측정부(212)에 통지한다. 그래서, 구간외 통신부(211)는 네트워크 트랜슬레이터(210)가 Sync 메시지를 수신했을 때의 5G 시각(TSi)을 유지한다.
PTP는, Precision Time Protocol의 약칭이다.
지연 측정부(212)는, Pdelay_Req, Pdelay_Resp 및 Pdelay_Resp_Follow_Up으로 불리는 2단계의 피어 투 피어(P2P)에 의한 패스 지연 알고리즘을 사용하여, 시각 동기에 사용하는 인접 TSN 기기와의 사이의 지연 시간 및 클럭 편차를 측정한다. 클럭 편차는, P2P의 지연 측정 메시지의 시간차에 근거하여 산출된다.
지연 측정부(212)는, PTP 메시지(Pdelay_Req, Pdelay_Resp, Pdelay_Resp_Follow_Up)의 송수신 제어 및 지연 측정 기능에 관한 상태 정보를 생성한다.
PTP 메시지는, IEEE 802.1 AS에 규정되는 메시지이다.
지연 측정부(212)는, 네트워크 트랜슬레이터(210)와 인접 TSN 기기 사이의 전송 지연 측정을 행하여, 링크 지연을 측정한다.
시각 동기 제어부(213)는 인접 TSN 기기(상류)로부터 전달된 시각 정보(GM이 기점)에, 자신의 장치에서 산출한 GM과의 누적 클럭 편차 및 GM과의 적산 지연을 더해, GM의 시각에 동기한 시각을 산출한다. 이것에 의해, 동기 시각이 GM에 대해서 추종하도록 한다.
클럭 편차 산출부(214)는, 지연 측정부(212)에 의해 산출되는 자신의 장치와 GM의 클럭 편차 및 구간내 통신부(215)에 의해 산출되는 자신의 장치와 5G 시각원의 클럭 편차를 사용하여, 5G 시각원과 GM의 클럭 편차를 산출한다.
구간내 통신부(215)는, 5G 시각원(111)에 동기한 시각을 제공한다. 또, 구간내 통신부(215)는, 자신의 장치와 5G 시각원의 클럭 편차를 산출한다.
또, 구간내 통신부(215)는, 네트워크 트랜슬레이터(210)가 Sync 메시지를 수신했을 때의 5G 시각(TSi)과 클럭 편차 산출부(214)가 산출한 GM과 5G 시각원의 누적 클럭 편차를 Follow_Up 메시지의 TLV1 영역에 추가하고, Follow_Up 메시지를 5G로 송신한다.
또한, 각 요소의 기능에 대해 후술한다.
도 4에 근거하여, 디바이스 트랜슬레이터(220)의 기능 구성을 설명한다.
디바이스 트랜슬레이터(220)는, 구간내 통신부(221)와 지연 측정부(222)와 클럭 편차 산출부(223)와 구간외 통신부(224)라고 하는 요소를 구비한다.
이러한 요소는, 트랜슬레이터 회로(313)에 의해 실현된다.
구간내 통신부(221)는 5G와 송수신한다. 또, 구간내 통신부(221)는 수신한 Follow_Up 메시지의 TLV1 영역으로부터, 네트워크 트랜슬레이터(210)가 Sync 메시지를 수신했을 때의 5G 시각(TSi)과 네트워크 트랜슬레이터(210)가 산출한 GM과 5G 시각원의 누적 클럭 편차라고 하는 정보를 추출하고, 추출한 정보를 지연 측정부(222)에 송신한다.
지연 측정부(222)는, Sync 메시지의 송신시의 5G 시각(TSe)을 구간외 통신부(224)로부터 수신한다.
지연 측정부(222)는, 구간내 통신부(221)로부터 수신한 TSi와 구간내 통신부(221)로부터 수신한 GM과 5G 시각원의 누적 클럭 편차와 구간외 통신부(224)로부터 수신한 TSe를 사용하여 5G 내부의 지연 시간을 산출한다. 그리고, 지연 측정부(222)는, 5G 내부의 지연 시간을 구간외 통신부(224)에 송신한다.
클럭 편차 산출부(223)는 구간외 통신부(224)로부터 수신한 자신의 장치와 5G 시각원의 클럭 편차와 구간내 통신부(221)로부터 수신한 GM과 5G 시각원의 누적 클럭 편차를 사용하여 자신의 장치와 GM의 클럭 편차를 산출한다. 그리고, 클럭 편차 산출부(223)는 자신의 장치와 GM의 클럭 편차를 구간외 통신부(224)에 송신한다.
구간외 통신부(224)는, 하류의 TSN 기기와 송수신을 행한다. 또, 구간외 통신부(224)는, PTP 프레임을 수신하여 해석하고, 수신한 PTP 프레임으로부터 헤더 및 메시지를 추출하고, 종단한다. 또, 구간외 통신부(224)는, 에러 체크·길이 계측을 행하고, 에러 프레임을 폐기한다. 또, 구간외 통신부(224)는, Sync 메시지의 송신시의 5G 시각(TSe)을 지연 측정부(222)에 통지한다.
구간외 통신부(224)는, 지연 측정부(222)에서 산출된 5G 내부의 지연 시간을 Follow_Up 메시지의 정정 필드(correction field)에 추가한다. 또, 구간외 통신부(224)는, Follow_Up 메시지의 TLV를, 클럭 편차 산출부(223)에서 산출한 자신의 장치와 GM의 클럭 편차에 재기록한다. 그리고, 구간외 통신부(224)는, Follow_Up 메시지를 하류의 TSN 기기에 송신한다.
또, 구간외 통신부(224)는, 자신의 장치와 5G 시각원의 클럭 편차를 산출하여 클럭 편차 산출부(223)에 송신한다.
또한, 각 요소의 기능에 대해 후술한다.
***동작의 설명***
시각 동기 네트워크 시스템(100)의 동작의 순서는 시각 동기 방법에 상당한다.
도 5에 근거하여, 클럭 편차 산출을 설명한다.
클럭 편차 산출은, 네트워크 트랜슬레이터(210)와 인접 TSN 기기의 클럭 편차 CDa를 산출하는 처리이며, 네트워크 트랜슬레이터(210)에 의해 실행된다.
TSN 기기는, TSN의 네트워크 기기이다.
인접 TSN 기기는, 구체적으로는 제1 브릿지(102)이다.
스텝 S111에 있어서, 구간외 통신부(211)는 인접 TSN 기기로부터, 1개째의 지연 측정 응답 메시지 Pdelay_Resp를 수신한다.
지연 측정 응답 메시지 Pdelay_Resp는, 지연 측정 요구 메시지 Pdelay_Req에 대한 응답이다.
스텝 S112에 있어서, 구간외 통신부(211)는 제1 응답 수신 시각 tn을 취득한다.
제1 응답 수신 시각 tn은, 1개째의 지연 측정 응답 메시지 Pdelay_Resp의 수신 시각이다.
예를 들면, 트랜슬레이터(300)의 시각은, 로컬 운영 시스템(OS)으로부터 취득된다.
스텝 S113에 있어서, 구간외 통신부(211)는 1개째의 지연 측정 응답 메시지 Pdelay_Resp_Follow_Up의 페이로드로부터, 제1 응답 송신 시각 t'n을 추출한다.
제1 응답 송신 시각 t'n은, 지연 측정 응답 메시지 Pdelay_Resp의 송신 시각(ResponseOriginTimestamp)이며, 인접 TSN 기기에서 측정되고 설정된다.
스텝 S114에 있어서, 구간외 통신부(211)는 N개째의 지연 측정 응답 메시지 Pdelay_Resp를 기다려, N개째의 지연 측정 응답 메시지 Pdelay_Resp를 수신한다. 「N」는 2 이상의 정수이다.
스텝 S115에 있어서, 구간외 통신부(211)는 제N 응답 수신 시각 tnn(PdelayRespEventIngressTimestamp)을 취득한다.
제N 응답 수신 시각 tnn은, N개째의 지연 측정 응답 메시지 Pdelay_Resp의 수신 시각이다.
스텝 S116에 있어서, 구간외 통신부(211)는 N개째의 지연 측정 응답 메시지 Pdelay_Resp_Follow_Up의 페이로드로부터, 제N 응답 송신 시각 t'nn을 추출한다.
제N 응답 송신 시각 t'nn은, 지연 측정 응답 메시지 Pdelay_Resp의 송신 시각(ResponseOriginTimestamp)이며, 인접 TSN 기기에서 측정되고 설정된다.
스텝 S117에 있어서, 지연 측정부(212)는, 제1 응답 수신 시각 tn과 제1 응답 송신 시각 t'n과 제N 응답 수신 시각 tnn과 제N 응답 송신 시각 t'nn을 이용하여, 클럭 편차 CDa를 산출한다.
클럭 편차 CDa는, 네트워크 트랜슬레이터(210)와 인접 TSN 기기의 클럭 편차이다.
클럭 편차 CDa는, 이하의 식(a)을 계산하는 것에 의해 산출된다.
CDa = (tnn-tn)/(t'nn-t'n) (a)
도 6에 근거하여, 클럭 편차 RNW_GM과 각 시각의 관계에 대해 설명한다. 클럭 편차 RNW_GM은, 클럭 편차 CDa에 상당한다.
NW-TT가, 지연 측정 요구 메시지 Pdelay_Req를 송신한다. 송신 시각은 시각 t1이다.
GM은, 지연 측정 요구 메시지 Pdelay_Req를 수신한다. 수신 시각은 시각 t2이다.
GM은, 1회째의 지연 측정 응답 메시지 Pdelay_Resp를 송신한다. 송신 시각은 시각 t'n이다.
NW-TT는, 1회째의 지연 측정 응답 메시지 Pdelay_Resp를 수신한다. 수신 시각은 시각 tn이다.
GM은, N회째의 지연 측정 응답 메시지 Pdelay_Resp를 송신한다. 송신 시각은 시각 t'nn이다.
NW-TT는, N회째의 지연 측정 응답 메시지 Pdelay_Resp를 수신한다. 수신 시각은 시각 tnn이다.
클럭 편차 RNW_GM은, 상기의 식(a)을 계산하는 것에 의해, 산출된다.
도 7에 근거하여, 링크 지연 산출을 설명한다.
링크 지연 산출은, 네트워크 트랜슬레이터(210)와 인접 TSN 기기와의 사이의 링크 지연 LDb를 산출하는 처리이며, 네트워크 트랜슬레이터(210)에 의해 실행된다. 링크 지연 LDb는 전송 지연의 시간에 상당한다.
스텝 S121에 있어서, 구간외 통신부(211)는 지연 측정 요구 메시지 Pdelay_Req를 인접 TSN 기기에 송신한다.
스텝 S122에 있어서, 구간외 통신부(211)는 요구 송신 시각 t1을 취득한다.
요구 송신 시각 t1은, 지연 측정 요구 메시지 Pdelay_Req의 송신 시각이다.
스텝 S123에 있어서, 구간외 통신부(211)는 인접 TSN 기기로부터의 지연 측정 응답 메시지 Pdelay_Resp를 기다려, 지연 측정 응답 메시지 Pdelay_Resp를 수신한다.
스텝 S124에 있어서, 구간외 통신부(211)는 응답 수신 시각 t4를 취득한다.
응답 수신 시각 t4는, 지연 측정 응답 메시지 Pdelay_Resp의 수신 시각이다.
스텝 S125에 있어서, 구간외 통신부(211)는 지연 측정 응답 메시지 Pdelay_Resp의 페이로드로부터, 요구 수신 시각 t2를 추출한다.
요구 수신 시각 t2는, 지연 측정 요구 메시지 Pdelay_Req의 수신 시각(RequestReceiptTimestamp)이며, 인접 TSN 기기에서 측정되고 설정된다.
스텝 S126에 있어서, 구간외 통신부(211)는 지연 측정 응답 메시지 Pdelay_Resp의 추가 메시지 Pdelay_Resp_Follow_Up를 기다려, 추가 메시지 Pdelay_Resp_Follow_Up를 수신한다.
스텝 S127에 있어서, 구간외 통신부(211)는 추가 메시지 Pdelay_Resp_Follow_Up의 페이로드로부터, 응답 송신 시각 t3을 추출한다.
응답 송신 시각 t3은, 지연 측정 응답 메시지 Pdelay_Resp의 송신 시각(ResponseOriginTimeStamp)이며, 인접 TSN 기기에서 측정되고 설정된다.
스텝 S128에 있어서, 지연 측정부(212)는, 클럭 편차 CDa와 요구 송신 시각 t1과 응답 수신 시각 t4와 요구 수신 시각 t2와 응답 송신 시각 t3을 이용하여, 링크 지연 LDb를 산출한다.
링크 지연 LDb는, 네트워크 트랜슬레이터(210)와 인접 TSN 기기 사이의 링크 지연이다.
링크 지연 LDb는, 이하의 식(b)을 계산하는 것에 의해 산출된다.
LDb = (CDa×(t4-t1)-(t2-t3))/2 (b)
도 8에 근거하여, 시각 맞춤을 설명한다.
시각 맞춤은, 네트워크 트랜슬레이터(210)의 시각을 TSN 마스터(101)의 시각에 맞추는 처리이며, 네트워크 트랜슬레이터(210)에 의해 실행된다.
스텝 S131에 있어서, 구간외 통신부(211)는 인접 TSN 기기로부터 동기 메시지 Sync를 수신한다.
스텝 S132에 있어서, 구간외 통신부(211)는 동기 수신 시각 TSi을 취득한다.
동기 수신 시각 TSi은 동기 메시지 Sync의 수신시의 5G 시각이다.
스텝 S133에 있어서, 구간외 통신부(211)는 동기 메시지 Sync의 추가 메시지 Follow_Up를 기다려, 추가 메시지 Follow_Up를 수신한다. 그리고, 구간외 통신부(211)는 동기 메시지 Sync를 5G로 송신한다.
스텝 S134에 있어서, 구간외 통신부(211)는 추가 메시지 Follow_Up로부터, 누적 클럭 편차 ACD'를 추출한다.
누적 클럭 편차 ACD'는, 네트워크 트랜슬레이터(210)의 인접 TSN 기기와 TSN 마스터(101)의 누적 클럭 편차이다.
스텝 S135에 있어서, 지연 측정부(212)는, 클럭 편차 CDa와 누적 클럭 편차 ACD'를 이용하여, 누적 클럭 편차 ACDc를 산출한다.
누적 클럭 편차 ACDc는, 네트워크 트랜슬레이터(210)와 TSN 마스터(101)의 누적 클럭 편차이다.
누적 클럭 편차 ACDc는, 이하의 식(c)을 계산하는 것에 의해 산출된다.
ACDc = ACD'×CDa (c)
스텝 S136에 있어서, 구간외 통신부(211)는 추가 메시지 Follow_Up의 정정 필드로부터, 적산 지연값 AD'를 추출한다.
적산 지연값 AD'는, 네트워크 트랜슬레이터(210)의 인접 TSN 기기와 TSN 마스터(101)의 적산 지연값이다.
스텝 S137에 있어서, 지연 측정부(212)는, 적산 지연값 AD'와 링크 지연 LDb와 누적 클럭 편차 ACDc를 이용하여, 적산 지연 ADd를 산출한다.
적산 지연 ADd는, 네트워크 트랜슬레이터(210)와 TSN 마스터(101)의 적산 지연이다.
적산 지연 ADd는, 이하의 식(d)을 계산하는 것에 의해 산출된다.
ADd = AD'+(LDb*ACDc) (d)
스텝 S138에 있어서, 구간외 통신부(211)는 추가 메시지 Follow_Up로부터, 시각 TG을 추출한다.
시각 TG은 TSN 마스터(101)의 시각이다.
그리고, 시각 동기 제어부(213)는 시각 TG와 적산 지연 ADd를 이용하여, 동기 시각 STe를 산출한다.
동기 시각 STe는, 이하의 식(e)을 계산하는 것에 의해 산출된다.
STe = TG+ADd (e)
스텝 S139에 있어서, 시각 동기 제어부(213)는 네트워크 트랜슬레이터(210)의 시각을 동기 시각 STe로 갱신하여 시각 맞춤을 행한다.
도 9에 근거하여, 추가 메시지 송신(5G)을 설명한다.
추가 메시지 송신(5G)은, 5G 네트워크(110) 내에서 네트워크 트랜슬레이터(210)로부터 추가 메시지 Follow_Up를 송신하는 처리이며, 네트워크 트랜슬레이터(210)에 의해 실행된다.
스텝 S141에 있어서, 구간내 통신부(215)에서는, 클럭 편차 CDf를 산출한다.
클럭 편차 CDf는, 5G 시각원(111)과 네트워크 트랜슬레이터(210)의 클럭 편차이다.
스텝 S142에 있어서, 클럭 편차 산출부(214)는, 누적 클럭 편차 ACDc와 클럭 편차 CDf를 이용하여, 클럭 편차 CDg를 산출한다.
클럭 편차 CDg는, TSN 마스터(101)와 5G 시각원(111)의 클럭 편차이다.
클럭 편차 CDg는, 이하의 식(g)을 계산하는 것에 의해 산출된다.
CDg = ACDc×CDf (g)
스텝 S143에 있어서, 구간내 통신부(215)는, 추가 메시지 Follow_Up를 생성한다.
구체적으로는, 구간내 통신부(215)는 이하와 같이 동작한다.
구간내 통신부(215)는, 추가 메시지 Follow_Up의 TLV2 필드에, 스텝 S132(도 8을 참조)에서 취득된 동기 수신 시각 TSi을 설정한다.
구간내 통신부(215)는, 추가 메시지 Follow_Up의 TLV1 필드에, 스텝 S142에서 산출된 클럭 편차 CDg를 설정한다.
구간내 통신부(215)는, 추가 메시지 Follow_Up의 정정 필드에, 스텝 S137(도 8을 참조)에서 산출된 적산 지연 ADd를 설정한다.
스텝 S144에 있어서, 구간내 통신부(215)는, 추가 메시지 Follow_Up를 디바이스 트랜슬레이터(220)에 송신한다.
도 10 및 도 11에 근거하여, 추가 메시지 송신(TSN)을 설명한다.
추가 메시지 송신(TSN)은, 디바이스 트랜슬레이터(220)로부터 TSN에 추가 메시지 Follow_Up를 송신하는 처리이며, 디바이스 트랜슬레이터(220)에 의해 실행된다.
스텝 S201에 있어서, 구간내 통신부(221)는 네트워크 트랜슬레이터(210)로부터 송신된 동기 메시지 Sync를 수신한다.
스텝 S202에 있어서, 구간내 통신부(221)는 네트워크 트랜슬레이터(210)로부터 송신되는 추가 메시지 Follow_Up를 기다려, 추가 메시지 Follow_Up를 수신한다.
스텝 S202 후에, 처리는 스텝 S203 및 스텝 S211에 진행된다.
스텝 S203에 있어서, 구간내 통신부(221)는 추가 메시지 Follow_Up로부터 정보를 추출한다.
스텝 S203 후에, 처리는 스텝 S221에 진행된다.
구체적으로는, 구간내 통신부(221)는 이하와 같이 동작한다.
구간내 통신부(221)는 추가 메시지 Follow_Up의 TLV2 필드로부터, 동기 수신 시각 TSi을 추출한다.
구간내 통신부(221)는 추가 메시지 Follow_Up의 TLV1 필드로부터, 클럭 편차 CDg를 추출한다.
구간내 통신부(221)는 추가 메시지 Follow_Up의 정정 필드로부터, 적산 지연 ADd를 추출한다.
스텝 S211에 있어서, 구간외 통신부(224)는, 동기 메시지 Sync를 TSN에 송신한다. 즉, 구간외 통신부(224)는, 동기 메시지 Sync를 하류의 TSN 기기에 송신한다. 구체적으로는, 구간외 통신부(224)는, 동기 메시지 Sync를 제M 브릿지(122)에 송신한다.
스텝 S212에 있어서, 구간외 통신부(224)는, 동기 송신 시각 TSe를 취득한다.
동기 송신 시각 TSe은 동기 메시지 Sync의 송신시의 5G 시각이다.
스텝 S213에 있어서, 지연 측정부(222)는, 동기 송신 시각 TSe과 스텝 S203에서 추출된 동기 수신 시각 TSi를 이용하여, 내부 지연 IDh를 산출한다.
내부 지연 IDh는, 5G 네트워크(110)에서 생기는 지연이다. 구체적으로는, 내부 지연 IDh는, 동기 송신 시각 TSe과 동기 수신 시각 TSi의 차이이다.
내부 지연 IDh는, 이하의 식(h)을 계산하는 것에 의해 산출된다.
IDh = TSe-TSi (h)
스텝 S214에 있어서, 지연 측정부(222)는, 내부 지연 IDh와 스텝 S203에서 추출된 적산 지연 ADd와 스텝 S203에서 추출된 클럭 편차 CDg를 이용하여, 적산 지연 ADk를 산출한다.
적산 지연 ADk는, 디바이스 트랜슬레이터(220)와 TSN 마스터(101)의 적산 지연이다.
스텝 S214 후에, 처리는 스텝 S223에 진행된다.
적산 지연 ADk는, 이하의 식(k)을 계산하는 것에 의해 산출된다.
ADk = ADd+(IDh×CDg) (k)
스텝 S221에 있어서, 구간외 통신부(224)는, 클럭 편차 CDi를 산출한다.
클럭 편차 CDi는, 5G 시각원(111)과 디바이스 트랜슬레이터(220)의 클럭 편차이다.
스텝 S222에 있어서, 구간외 통신부(224)는, 클럭 편차 CDi와 스텝 S203에서 추출된 클럭 편차 CDg를 이용하여, 클럭 편차 CDj를 산출한다.
클럭 편차 CDj는, TSN 마스터(101)와 디바이스 트랜슬레이터(220)의 클럭 편차이다.
클럭 편차 CDj는, 이하의 식(j)을 계산하는 것에 의해 산출된다.
CDj = CDg×CDi 식(j)
스텝 S223에 있어서, 구간외 통신부(224)는, 추가 메시지 Follow_Up를 생성한다.
구체적으로는, 구간외 통신부(224)는 이하와 같이 동작한다.
구간외 통신부(224)는, 추가 메시지 Follow_Up의 TLV1 필드에, 스텝 S222에서 산출된 클럭 편차 CDj를 설정한다.
구간외 통신부(224)는, 추가 메시지 Follow_Up의 정정 필드에, 스텝 S214에서 산출된 적산 지연 ADk를 설정한다.
구간외 통신부(224)는, Follow_Up의 TLV2를 삭제한다.
스텝 S224에 있어서, 구간외 통신부(224)는, 추가 메시지 Follow_Up를 TSN으로 송신한다. 즉, 구간외 통신부(224)는, 추가 메시지 Follow_Up를 하류의 TSN 기기로 송신한다. 구체적으로는, 구간외 통신부(224)는, 추가 메시지 Follow_Up를 제M 브릿지(122)로 송신한다.
도 12에, 네트워크 트랜슬레이터(210)로부터 디바이스 트랜슬레이터(220)로의 추가 메시지 Follow_Up의 프레임 포맷을 나타낸다.
헤더는, 정정 필드를 포함한다.
정정 필드에는, 적산 지연 ADd가 설정된다.
TLV1 필드에는, 클럭 편차 CDg가 설정된다.
TLV2 필드에는, 동기 수신 시각 TSi가 설정된다.
도 13에, 디바이스 트랜슬레이터(220)로부터 TSN으로의 추가 메시지 Follow_Up의 프레임 포맷을 나타낸다.
헤더는, 정정 필드를 포함한다.
정정 필드에는, 적산 지연 ADk가 설정된다.
TLV1 필드에는, 클럭 편차 CDj가 설정된다.
***실시의 형태 1의 특징***
도 14에 근거하여, 실시의 형태 1의 특징에 대해 설명한다.
화살표가 붙은 경사진 선은, PTP 메시지의 흐름을 나타내고 있다. 구체적인 PTP 메시지는, 추가 메시지 Follow_Up이다.
시각 TM은, GM에 있어서의 PTP 메시지의 송신 시각이다.
시각 TS1은, S1이 GM에 동기한 시각이다.
시각 TNW는, NW-TT가 GM에 동기한 시각이다.
시각 TDS는, DS-TT가 GM에 동기한 시각이다.
시각 TSN은, SN이 GM에 동기한 시각이다.
지연 D1은, 시각 TM으로부터 시각 TS1까지의 시간에 상당한다. 지연 D5G는, 시각 TM으로부터 시각 TDS까지의 시간에 상당한다. 지연 DN은, 시각 TM으로부터 시각 TSN까지의 시간에 상당한다.
각 PTP 메시지에는, GM 시각 외에, 클럭 편차 R가 설정된다.
GM으로부터 S1로의 PTP 메시지에는, 종래와 동일한 클럭 편차 RGM(=1)이 설정된다. 클럭 편차 RGM은 「1」이다.
S1로부터 NW-TT로의 PTP 메시지에는, 종래와 동일한 클럭 편차 RS1_GM가 설정된다. 클럭 편차 RS1_GM은, GM과 S1의 클럭 편차이다.
NW-TT로부터 DS-TT로의 PTP 메시지에는, 종래와 다른 클럭 편차 R5G_GM가 설정된다. 종래는, GM과 NW-TT의 클럭 편차 RNW_GM가 설정되어 있었다. 클럭 편차 RNW_GM은, 누적 클럭 편차 ACDc(스텝 S135를 참조)에 상당한다.
클럭 편차 R5G_GM은, GM과 5G-TS의 클럭 편차이며, 클럭 편차 CDg(스텝 S142를 참조)에 상당한다.
클럭 편차 R5G_GM은, 클럭 편차 RNW_GM과 클럭 편차 R5G_NW를 이용하여, 이하와 같이 표현된다. 클럭 편차 R5G_NW는, 5G-TS와 NW-TT의 클럭 편차이며, 클럭 편차 CDf(스텝 S141을 참조)에 상당한다.
R5G_GM = R5G_NWRNW_GM
DS-TT로부터 SM으로의 PTP 메시지에는, 종래와 다른 클럭 편차 RDS_GM가 설정된다. 종래는, 클럭 편차 RNW_GM가 설정되어 있었다.
클럭 편차 RDS_GM은, GM과 DS-TT의 클럭 편차이며, 클럭 편차 CDj(스텝 S222를 참조)에 상당한다.
클럭 편차 RDS_GM은, 클럭 편차 R5G_GM과 클럭 편차 RDS_5G를 이용하여, 이하와 같이 표현된다. 클럭 편차 RDS_5G는, 5G-TS와 DS-TT의 클럭 편차이며, 클럭 편차 CDi(스텝 S221을 참조)에 상당한다.
RDS_GM = RDS_5GR5G_GM
즉, NW-TT와 DS-TT는, 이하와 같이 동작한다.
NW-TT는, 5G-TS와의 클럭 편차 R5G_NW를 산출하고, 클럭 편차 RNW_5G를 이용하여 클럭 편차 R5G_GM를 산출한다. 그리고, NW-TT는, 클럭 편차 RNW_GM 대신에 클럭 편차 R5G_GM를 DS-TT에 보낸다.
DS-TT는, 5G-TS와의 클럭 편차 RDS_5G를 산출하고, 클럭 편차 RDS_5G와 클럭 편차 R5G_GM를 이용하여 클럭 편차 RDS_GM를 산출한다. 그리고, DS-TT는, 클럭 편차 RNW_GM 대신에 클럭 편차 RDS_GM를 SN에 보낸다.
3GPP23.501에 의한 종래의 방법에서는, 5G_TS와 NW-TT의 클럭 편차 및 NW-TT와 DS-TT의 클럭 편차가 0이라고 상정되고 있었다. 그 때문에, 최종의 시각 동기 정밀도가 나쁘다.
실시의 형태 1의 방법에서는, 5G_TS와 NW-TT의 클럭 편차 및 NW-TT와 DS-TT의 클럭 편차가 고려된다.
***실시의 형태 1의 효과***
실시의 형태 1에 의해, 본래는 TSN 네트워크에 존재하지 않는 5G 네트워크가 TSN 네트워크에 가입하는 것에 의해 생기는 시각 오차, 즉, 네트워크 디바이스간의 클럭 편차에 의해 생기는 시각 오차를 해소할 수 있다.
구체적으로는, 네트워크 트랜슬레이터(210)와 디바이스 트랜슬레이터(220)의 각각이, 5G 시각원(111)과의 클럭 편차(CDf, CDi)를 이용하여, 네트워크 트랜슬레이터(210)와 디바이스 트랜슬레이터(220) 사이의 클럭 편차를 간접적으로 산출한다. 이것에 의해, TSN 슬레이브(121)의 동기 시각 오차를 해소하는 것이 가능해진다.
실시의 형태 1은 기존의 시각 동기 메시지를 변경하는 것에 의해 제어 메시지의 추가가 불필요해지기 때문에, 비용면에서 우위성이 있다.
***실시의 형태의 보충***
도 15에 근거하여, 트랜슬레이터(300)의 하드웨어 구성을 보충한다.
트랜슬레이터(300)는 처리 회로(309)를 구비한다.
처리 회로(309)는, 네트워크 트랜슬레이터(210) 또는 디바이스 트랜슬레이터(220)의 기능 구성의 요소를 실현하는 하드웨어이다.
처리 회로(309)는, 전용 하드웨어라도 좋고, 메모리에 저장되는 프로그램을 실행하는 프로세서(311)라도 좋다.
처리 회로(309)가 전용 하드웨어인 경우, 처리 회로(309)는, 예를 들면, 단일 회로, 복합 회로, 프로그램화한 프로세서, 병렬 프로그램화한 프로세서, ASIC, FPGA 또는 이러한 조합이다.
ASIC는, Application Specific Integrated Circuit의 약칭이다.
FPGA는, Field Programmable Gate Array의 약칭이다.
트랜슬레이터(300)는 처리 회로(309)를 대체하는 복수의 처리 회로를 구비해도 좋다.
처리 회로(309)에 있어서, 일부의 기능이 전용 하드웨어로 실현되고, 나머지의 기능이 소프트웨어 또는 펌웨어로 실현되어도 좋다.
이와 같이, 트랜슬레이터(300)의 기능은 하드웨어, 소프트웨어, 펌웨어 또는 이들 조합으로 실현될 수 있다.
각 실시의 형태는, 바람직한 형태의 예시이며, 본 개시의 기술적 범위를 제한하는 것을 의도하는 것은 아니다. 각 실시의 형태는, 부분적으로 실시해도 좋고, 다른 형태와 조합하여 실시해도 좋다. 흐름도 등을 이용하여 설명한 순서는, 적당히 변경해도 좋다.
네트워크 트랜슬레이터(210) 또는 디바이스 트랜슬레이터(220)의 요소인 「부」는, 「처리」, 「공정」, 「회로」 또는 「회로망(circuitry)」으로 바꾸어 읽어도 좋다.
100 시각 동기 네트워크 시스템, 101 TSN 마스터, 102 제1 브릿지, 110 5G 네트워크, 111 5G 시각원, 121 TSN 슬레이브, 122 제M 브릿지, 210 네트워크 트랜슬레이터, 211 구간외 통신부, 212 지연 측정부, 213 시각 동기 제어부, 214 클럭 편차 산출부, 215 구간내 통신부, 220 디바이스 트랜슬레이터, 221 구간내 통신부, 222 지연 측정부, 223 클럭 편차 산출부, 224 구간외 통신부, 300 트랜슬레이터, 301 컴퓨터, 309 처리 회로, 310 메인보드, 311 프로세서, 312 시리얼 통신 디바이스, 313 트랜슬레이터 회로, 320 확장 카드, 321 포트, 322 포트.

Claims (6)

  1. 시각 동기 네트워크 시스템의 상류와 상기 시각 동기 네트워크 시스템의 하류 사이에 마련되는 이동 통신 시스템에서 사용되는 네트워크 트랜슬레이터로서,
    상기 시각 동기 네트워크 시스템의 상류는, 상기 시각 동기 네트워크 시스템의 시각원으로 되는 기기인 마스터를 갖고,
    상기 이동 통신 시스템은, 상기 이동 통신 시스템의 시각원으로 되는 타임 서버와, 디바이스 트랜슬레이터를 갖고,
    상기 디바이스 트랜슬레이터는, 상기 마스터와 상기 타임 서버의 클럭 편차와, 상기 타임 서버와 상기 디바이스 트랜슬레이터의 클럭 편차를 이용하여, 상기 마스터와 상기 디바이스 트랜슬레이터의 클럭 편차를 산출하고, 산출한 상기 클럭 편차를 설정하여 메시지를 생성하고, 생성한 메시지를 상기 시각 동기 네트워크 시스템의 하류로 송신하는 트랜슬레이터이며,
    상기 네트워크 트랜슬레이터는,
    상기 마스터와 상기 타임 서버의 상기 클럭 편차를 산출하는 클럭 편차 산출부와,
    상기 마스터와 상기 타임 서버의 상기 클럭 편차를 설정하여 메시지를 생성하고, 생성한 메시지를 상기 디바이스 트랜슬레이터로 송신하는 구간내 통신부
    를 구비하는 네트워크 트랜슬레이터.
  2. 제1항에 있어서,
    상기 네트워크 트랜슬레이터는,
    상기 마스터와 상기 네트워크 트랜슬레이터의 클럭 편차를 산출하는 지연 측정부와,
    상기 네트워크 트랜슬레이터와 상기 타임 서버의 클럭 편차를 산출하는 구간내 통신부를 구비하고,
    상기 클럭 편차 산출부는, 상기 마스터와 상기 네트워크 트랜슬레이터의 상기 클럭 편차와, 상기 네트워크 트랜슬레이터와 상기 타임 서버의 상기 클럭 편차를 이용하여, 상기 마스터와 상기 타임 서버의 상기 클럭 편차를 산출하는
    네트워크 트랜슬레이터.
  3. 제1항 또는 제2항에 있어서,
    상기 네트워크 트랜슬레이터로부터 상기 디바이스 트랜슬레이터로의 상기 메시지와 상기 디바이스 트랜슬레이터로부터 상기 시각 동기 네트워크 시스템의 하류로의 상기 메시지의 각각이, PTP(Precision Time Protocol)의 추가 메시지인
    네트워크 트랜슬레이터.
  4. 시각 동기 네트워크 시스템의 상류와 상기 시각 동기 네트워크 시스템의 하류 사이에 마련되는 이동 통신 시스템에서 사용되는 디바이스 트랜슬레이터로서,
    상기 시각 동기 네트워크 시스템의 상류는, 상기 시각 동기 네트워크 시스템의 시각원으로 되는 기기인 마스터를 갖고,
    상기 이동 통신 시스템은, 상기 이동 통신 시스템의 시각원으로 되는 타임 서버와, 네트워크 트랜슬레이터를 갖고,
    상기 네트워크 트랜슬레이터는, 상기 마스터와 상기 네트워크 트랜슬레이터의 클럭 편차와, 상기 네트워크 트랜슬레이터와 상기 타임 서버의 클럭 편차를 이용하여, 상기 마스터와 상기 타임 서버의 클럭 편차를 산출하고, 산출한 클럭 편차를 설정하여 메시지를 생성하고, 생성한 메시지를 송신하는 트랜슬레이터이며,
    상기 디바이스 트랜슬레이터는,
    상기 네트워크 트랜슬레이터로부터의 상기 메시지를 수신하고, 수신한 상기 메시지로부터 상기 마스터와 상기 타임 서버의 상기 클럭 편차를 추출하는 구간내 통신부와,
    상기 마스터와 상기 타임 서버의 상기 클럭 편차를 이용하여, 상기 마스터와 상기 디바이스 트랜슬레이터의 클럭 편차를 산출하고, 상기 마스터와 상기 디바이스 트랜슬레이터의 상기 클럭 편차를 설정하여 메시지를 생성하고, 생성한 메시지를 상기 시각 동기 네트워크 시스템의 하류로 송신하는 구간외 통신부
    를 구비하는 디바이스 트랜슬레이터.
  5. 제4항에 있어서,
    상기 구간외 통신부는, 상기 타임 서버와 상기 디바이스 트랜슬레이터의 클럭 편차를 산출하고, 상기 마스터와 상기 타임 서버의 상기 클럭 편차와, 상기 타임 서버와 상기 디바이스 트랜슬레이터의 상기 클럭 편차를 이용하여, 상기 마스터와 상기 디바이스 트랜슬레이터의 상기 클럭 편차를 산출하는
    디바이스 트랜슬레이터.
  6. 제4항 또는 제5항에 있어서,
    상기 네트워크 트랜슬레이터로부터 상기 디바이스 트랜슬레이터로의 상기 메시지와 상기 디바이스 트랜슬레이터로부터 상기 시각 동기 네트워크 시스템의 하류로의 상기 메시지의 각각이, PTP(Precision Time Protocol)의 추가 메시지인
    디바이스 트랜슬레이터.
KR1020237026915A 2021-02-16 2021-02-16 네트워크 트랜슬레이터 및 디바이스 트랜슬레이터 KR102628183B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2021/005744 WO2022176026A1 (ja) 2021-02-16 2021-02-16 ネットワークトランスレータおよびデバイストランスレータ

Publications (2)

Publication Number Publication Date
KR20230121934A KR20230121934A (ko) 2023-08-21
KR102628183B1 true KR102628183B1 (ko) 2024-01-23

Family

ID=82931236

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020237026915A KR102628183B1 (ko) 2021-02-16 2021-02-16 네트워크 트랜슬레이터 및 디바이스 트랜슬레이터

Country Status (4)

Country Link
JP (1) JP7258261B2 (ko)
KR (1) KR102628183B1 (ko)
TW (1) TW202234920A (ko)
WO (1) WO2022176026A1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020165979A1 (ja) 2019-02-13 2020-08-20 株式会社Nttドコモ 無線基地局及びユーザ装置
WO2020222197A1 (en) 2019-05-02 2020-11-05 Telefonaktiebolaget Lm Ericsson (Publ) 5g system signaling methods to convey tsn synchronization information

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200104217A (ko) * 2019-02-26 2020-09-03 한국전자통신연구원 이동통신망에서 패킷 처리 방법 및 이를 수행하는 네트워크 엘리먼트

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020165979A1 (ja) 2019-02-13 2020-08-20 株式会社Nttドコモ 無線基地局及びユーザ装置
WO2020222197A1 (en) 2019-05-02 2020-11-05 Telefonaktiebolaget Lm Ericsson (Publ) 5g system signaling methods to convey tsn synchronization information

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
3GPP TS 23.501 V16.4.0

Also Published As

Publication number Publication date
WO2022176026A1 (ja) 2022-08-25
KR20230121934A (ko) 2023-08-21
JPWO2022176026A1 (ko) 2022-08-25
TW202234920A (zh) 2022-09-01
JP7258261B2 (ja) 2023-04-14

Similar Documents

Publication Publication Date Title
US9252903B2 (en) System and method for accounting for time that a packet spends in transit through a transparent clock
US8081663B2 (en) Time synchronization method and relay apparatus
RU2404448C2 (ru) Аппаратные временные метки сетевых пакетов: улучшенная синхронизация сетевых часов
EP2448168A1 (en) Method and system for bearing time synchronization protocol in optical transport network
JP5127482B2 (ja) タイミング同期方法、同期装置、同期システム及び同期プログラム
US11099599B2 (en) Communication device, cascaded network and internal synchronization method
CN108667547A (zh) 一种网络时间协议转换方法及系统
JP2015506626A (ja) 時間認識デバイス間で時間情報を通信する方法および装置
CN108599888A (zh) 一种分布式网络时钟同步系统
US8861668B2 (en) Transmission device, transmission method and computer program
CN110719135A (zh) 时间校准方法、系统及电子装置
US20220360350A1 (en) Method and apparatus for acquiring timestamp of data stream, storage medium, and electronic apparatus
CN104054298A (zh) 基于包的时序测量
CN102377558A (zh) 通信网络中用于时间同步的系统和方法
CN110800246A (zh) 通信系统、主装置及从装置
CN114172604A (zh) 时延补偿方法、装置、设备及计算机可读存储介质
BR102019026425A2 (pt) Método e sistema para sincronizar um relógio local com um relógio mestre, e, rede de dispositivos distribuídos
WO2015125439A1 (ja) 通信システム、無線通信装置及び無線通信方法
JP2014216669A (ja) 通信システム、同期システム、通信方法
KR102628183B1 (ko) 네트워크 트랜슬레이터 및 디바이스 트랜슬레이터
WO2021129755A1 (zh) 时钟时间同步方法、装置、设备和存储介质
TWI618432B (zh) 頻率校正裝置及方法
TWM605565U (zh) 分散式同步系統
WO2021103806A1 (zh) 一种时间同步方法、装置、系统及存储介质
CN115347966A (zh) 报文传输方法、装置、设备及存储介质

Legal Events

Date Code Title Description
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant