KR102304385B1 - 신호 송신 방법, 관련 장치 및 시스템 - Google Patents

신호 송신 방법, 관련 장치 및 시스템 Download PDF

Info

Publication number
KR102304385B1
KR102304385B1 KR1020207009815A KR20207009815A KR102304385B1 KR 102304385 B1 KR102304385 B1 KR 102304385B1 KR 1020207009815 A KR1020207009815 A KR 1020207009815A KR 20207009815 A KR20207009815 A KR 20207009815A KR 102304385 B1 KR102304385 B1 KR 102304385B1
Authority
KR
South Korea
Prior art keywords
configuration
bit sequence
value
bit
configurations
Prior art date
Application number
KR1020207009815A
Other languages
English (en)
Other versions
KR20200044959A (ko
Inventor
지아펭 샤오
사 마
Original Assignee
후아웨이 테크놀러지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후아웨이 테크놀러지 컴퍼니 리미티드 filed Critical 후아웨이 테크놀러지 컴퍼니 리미티드
Publication of KR20200044959A publication Critical patent/KR20200044959A/ko
Application granted granted Critical
Publication of KR102304385B1 publication Critical patent/KR102304385B1/ko

Links

Images

Classifications

    • H04W72/1284
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/12Wireless traffic scheduling
    • H04W72/1263Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
    • H04W72/1268Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows of uplink data flows
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0026Transmission of channel quality indication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1671Details of the supervisory signal the supervisory signal being transmitted together with control information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1806Go-back-N protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • H04L1/1819Hybrid protocols; Hybrid automatic repeat request [HARQ] with retransmission of additional or different redundancy
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • H04L5/0046Determination of how many bits are transmitted on different sub-channels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/21Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1861Physical mapping arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 출원은 신호 송신 방법을 개시한다. 상기 신호 송신 방법은, 단말기가 제1 비트(들)를 생성하는 단계 - 상기 제1 비트(들)는 제1 스케줄링 요청 구성과 연관된 스케줄링 요청을 지시하는 데 사용되고, 상기 제1 스케줄링 요청 구성은 복수의 스케줄링 요청 구성 중 적어도 하나임 -; 상기 단말기가 하이브리드 자동 반복 요청 비트(들)를 생성하는 단계; 및 상기 단말기가 상기 하이브리드 자동 반복 요청 비트(들) 및 상기 제1 비트(들)를 하나의 시간 유닛에서 전송하는 단계를 포함할 수 있다. 전술한 방안에서는, 복수의 스케줄링 요청 구성을 지원할 수 있어, 미래 통신 시스템에서의 멀티 서비스 시나리오에 적합하다.

Description

신호 송신 방법, 관련 장치 및 시스템
본 출원은 무선 통신 기술의 분야에 관한 것으로, 특히 신호 송신 방법, 관련 장치 및 시스템에 관한 것이다.
LTE-A 시스템에서, 도 1에 도시된 바와 같이, 단말 기기가 스케줄링될 자원이 없는 시간부터 단말 기기가 업링크 채널을 전송하는 시간까지의 프로세스는 다음을 포함할 수 있다: UE는 스케줄링 요청(scheduling request, SR)을 전송하기 위한 시간을 대기하고, SR을 전송하며; eNB는 SR을 수신하고 스케줄링 그랜트(scheduling grant)를 생성하고, 스케줄링 그랜트를 전송하며; UE는 스케줄링 그랜트를 수신하고 업링크 채널을 전송하며; UE의 데이터 볼륨이 완전히 전송되지 않으면, UE는 다음 스케줄링 그랜트를 추가로 기다려야 한다.
LTE-A 시스템에서, 도 2에 도시된 바와 같이, 단말 기기에 의해 사용되는 PUCCH 포맷 3/PUCCH 포맷 4/PUCCH 포맷 5의 하이브리드 자동 반복 요청(Hybrid Automatic Repeat reQuest, HARQ) 서브프레임과 상위 계층에 의해 단말기에 대해 구성되는 SR 서브프레임이 동일한 서브프레임이면, 하나의 스케줄링 요청 비트가 있다. 그렇지 않고, 그것들이 동일한 서브프레임이 아니면, 스케줄링 요청 비트가 없다. 하나의 스케줄링 요청 비트는 연속적인 HARQ 비트 뒤에 추가된다. 구체적으로, 비트의 비트 상태가 1인 경우, 이는 긍정의 스케줄링 요청(positive SR)을 지시하고, 긍정의 스케줄링 요청은 현재 단말기에 업링크 데이터가 있거나, 네트워크 기기가 현재 송신에 사용되는 자원을 단말기에 할당할 필요가 있음을 지시한다. 비트의 비트 상태가 0인 경우, 이는 부정의 스케줄링 요청(negative SR)을 지시하고, 부정의 스케줄링 요청은 현재 단말기에 업링크 데이터가 없거나, 단말기에 현재 송수신에 사용되는 자원을 단말기에 할당할 필요가 없음을 지시한다.
5세대 이동 무선 기술(mobile radio technology)(NR) 시스템에는 복수의 서비스 유형이 있으며, 복수의 서비스 유형은 상이한 서비스 요건에 대응한다. 예를 들어, uRLLC는 짧은 대기 시간과 높은 신뢰성, 구체적으로 1ms 이내의 성공적 송신을 요구하고; eMBB는 높은 스펙트럼 효율을 요구하지만 대기 시간 요건은 없으며; mMTC는 저전력으로 주기적 전송을 요구한다. 상이한 서비스에 대해, 단말 기기는 상이한 서비스의 서비스 요건을 충족시키기 위해 상이한 속성의 자원(Numerology/TTI)을 요청할 필요가 있다.
그러나 LTE-A에서 하나의 스케줄링 요청 비트는 미래 5G에서의 다중 서비스 시나리오를 지원하지 않으며, 이 문제는 현재 시급히 해결될 필요가 있다.
본 출원은 신호 송신 방법, 관련 장치 및 시스템을 제공하여, 복수의 스케줄링 요청 구성이 지원될 수 있으므로, 미래의 통신 시스템에서 다중 서비스 시나리오에 적응할 수 있다.
제1 측면에 따르면, 본 출원은 단말기 기기 측에 적용되는 신호 송신 방법을 제공한다. 상기 신호 송신 방법은, 단말 기기가, 제1 비트(들) 및 하이브리드 자동 반복 요청 비트(들)를 생성하는 단계; 및 상기 하이브리드 자동 반복 요청 비트(들) 및 상기 제1 비트(들)를 하나의 시간 유닛에서 전송하는 단계를 포함하며, 상기 제1 비트(들)는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 지시하는 데 사용되고, 상기 제1 스케줄링 요청 구성(들)은 복수의 스케줄링 요청 구성 중 적어도 하나이다.
제2 측면에 따르면, 본 출원 네트워크 기기 측에 적용되는 신호 송신 방법을 제공한다. 상기 신호 송신 방법은, 네트워크 기기가, 하나의 시간 유닛에서 단말 기기로부터 하이브리드 자동 반복 요청 비트(들) 및 제1 비트(들)를 수신하는 단계; 및 상기 네트워크 기기가 상기 제1 비트(들)에 기초하여, 상기 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 결정하는 단계를 포함하고, 상기 제1 비트(들)는 상기 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 지시하는 데 사용되고, 상기 제1 스케줄링 요청 구성(들)은 복수의 스케줄링 요청 구성 중 적어도 하나이다.
제1 측면 및 제2 측면에 기술된 방법을 구현함으로써 복수의 스케줄링 요청 구성을 지원할 수 있어, 미래 통신 시스템에서의 멀티 서비스 시나리오에 적합하다.
제1 측면 및 제2 측면에 기술된 방법에서, 제1 비트(들)는 SR 비트(들)이다. 스케줄링 요청 구성은 이하에서 간단히 SR 구성(즉, SR configuration)으로 지칭된다.
제1 측면 또는 제2 측면을 참조하여, 이하에서는 먼저 복수의 SR 구성의 수량을 정의하는 몇 가지 방식을 설명한다.
(1) 방식 1에서, 복수의 SR 구성의 수량은 모든 SR 구성의 수량과 동일하다. 구체적으로, 복수의 SR 구성은 네트워크 기기에 의해 단말기에 대해 동적으로 구성된 모든 SR 구성일 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 단말기에 대해 구성된 모든 SR 구성일 수 있거나, 다른 단말 기기에 의해 단말기에 대해 구성된 모든 SR 구성일 수 있다 .
방식 1에서, 단말 기기가 모든 SR 구성과 연관된 SR 구성을 보고하는 효율을 향상시킬 수 있다.
(2) 방식 2에서, 복수의 SR 구성의 수량은 시간 유닛에서의 SR 구성의 수량과 같다. 구체적으로, 복수의 SR 구성은, 네트워크 기기에 의해 단말기에 대해 동적으로 구성되는 시간 유닛에서의 SR 구성일 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 단말기에 대해 구성되는 시간 유닛에서의 SR 구성일 수 있거나, 다른 단말기에 의해 단말기에 대해 구성되는 시간 유닛에서의 SR 구성일 수 있다.
방식 2에서는, 시간 유닛에서의 단말기에 대해 실제로 구성된 SR 구성과 연관된 SR만이 보고되어, SR 비트 오버헤드를 감소시킬 수 있다.
(3) 방식 3에서, 복수의 SR 구성의 수량은 복수의 시간 유닛에서의 SR 구성의 수량과 같다. 구체적으로, 복수의 SR 구성은, 네트워크 기기에 의해 단말기에 대해 동적으로 구성되는 SR 구성으로서 복수의 시간 유닛에서의 SR 구성일 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 단말기에 대해 구성되는 SR 구성으로서 복수의 시간 유닛에서의 SR 구성일 수 있거나, 다른 단말기에 의해 단말기에 대해 구성되는 SR 구성으로서 복수의 시간 유닛에서의 SR 구성일 수 있다. 복수의 시간 유닛은 단말기가 하이브리드 자동 반복 요청 비트(들) 및 제1 비트(들)을 전송하는 하나의 시간 유닛을 포함한다.
방식 3에서, 실제로 단말기에 대해 구성되는, 복수의 시간 유닛에서의 SR 구성과 연관된 SR만이 보고되어, SR 비트 오버헤드를 감소시킬 수 있다.
(4) 방식 4에서, 복수의 SR 구성의 수량은, 동일한 업링크 제어 채널 속성과 연관된 SR 구성의 수량으로서 하나 이상의 시간 유닛에서의 SR 구성의 수량과 동일하다. 구체적으로, 복수의 SR 구성은, 네트워크 기기에 의해 단말기에 대해 동적으로 구성되는 SR 구성으로서 하나 이상의 시간 유닛에서의, 동일한 업링크 제어 채널 속성과 연관된 SR 구성일 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 단말기에 대해 구성되는 SR 구성으로서 하나 이상의 시간 유닛에서의, 동일한 업링크 제어 채널 속성과 연관된 SR 구성일 수 있거나, 다른 단말기에 의해 단말기에 대해 구성되는 SR 구성으로서 하나 이상의 시간 유닛에서의, 동일한 업링크 제어 채널 속성와 연관된 SR 구성일 수 있다.
방식 4에서, 상이한 업링크 제어 채널 속성과 연관된 SR 구성은 더 높은 유연성으로, 구별하여 보고될 수 있다. 상이한 업링크 제어 채널 속성에 대해 SR 구성이 보고되어, SR 비트 오버헤드를 감소시킬 수 있다.
제1 측면 또는 제2 측면을 참조하여, 다음은 본 출원에서 제공되는 SR 비트 설계 방안을 설명한다.
방안 1: SR 비트(들) 중의 하나의 비트(즉, 제1 비트(들))는 하나 이상의 SR 구성(즉, 제1 SR 구성(들)) 중의 하나의 SR 구성과 연관된 스케줄링 요청을 지시하는 데 사용된다. 제1 SR 구성(들)은 SR 비트(들) 중의 비트에 대응하는 것으로 이해될 수 있다. 구체적으로, 하나의 SR 구성은 SR 비트 중의 하나의 비트에 대응한다. 이 경우, SR 비트의 수량 OSR은 단말기에 대해 구성된 복수의 SR 구성(즉, 전술한 본 발명의 원리에서 언급한 복수의 SR 구성)의 수량과 동일하다. 이는 SR 비트의 수량 OSR이 복수의 SR 구성의 수량과 관련되는 방식이다.
구체적으로, SR 구성과 SR 비트(들) 중의 비트 사이의 대응은 네트워크 기기에 의해 동적으로 구성될 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 구성될 수 있다. 대응관계는 B SR 구성(들) 및 B SR 구성(들)에 각각 대응하는 B 비트(들)를 포함할 수 있다. 이러한 방식으로, 단말 기기는 대응관계에 기초하여, SR 비트 중의, 하나 이상의 SR 구성(즉, 제1 SR 구성(들))의 각각의 SR 구성에 대응하는 각각의 비트를 결정할 수 있다. 여기서 B는 양의 정수이다. 본 출원에서, 네트워크 기기에 의해 구성되거나 상위 계층 시그널링을 사용하여 구성되는 대응관계는 제1 대응관계로 지칭될 수 있다.
본 출원은 하나의 SR 구성이 SR 비트(들) 중의 하나의 비트에 대응하는 것으로 한정되지 않는다. 방안 1에서, 하나의 SR 구성은 대안적으로 SR 비트 중의 복수의 비트에 대응할 수 있다. 다시 말해, 복수의 비트가 하나의 SR 구성과 연관된 SR을 지시하는 데 사용될 수 있다. 이 경우, SR 비트의 수량 OSR은 네트워크 기기에 의해 단말기에 대해 구성된 SR 구성(즉, 전술한 발명 원리에서 언급한 복수의 SR 구성)의 수량의 정수배와 같다. 이는 SR 비트(들)의 수량 OSR이 네트워크 기기에 의해 단말기에 대해 구성된 SR 구성(들)의 수량과 관련되는 다른 방식이다.
방안 1의 기술적 효과는 다음과 같다: 복수의 SR이 보고될 수 있고, 상이한 SR 구성과 연관된 복수의 SR이 유연하게 구현될 수 있다.
방안 2: SR 비트(들)의 비트 상태(즉, 제1 비트(들))는 하나 이상의 SR 구성(즉, 제1 SR 구성(들))과 연관된 스케줄링 요청(들)을 지시하는 데 사용된다. 제1 SR 구성(들)과 연관된 SR(긍정의 SR 또는 부정의 SR)은 SR 비트(들)의 상태(들)에 대응한다.
선택적으로, SR 비트(들)의 제1 상태는 제1 SR 구성(들)과 연관된 SR(들)이 부정의 SR(들)임을 지시하는 데 사용된다. 선택적으로, 제1 상태 이외의 SR 비트(들)의 하나 이상의 상태는 제1 SR 구성(들)과 연관된 SR(들)이 긍정의 SR임을 지시하는 데 사용된다. 선택적으로, 제1 상태 이외의 SR 비트(들)의 상태는 제1 SR 구성(들)과 연관된 임의의 SR(들)이 부정의 SR임을 지시하는 데 사용되지 않는다.
구체적으로, SR과 SR 비트의 상태 사이의 대응관계는 네트워크 기기에 의해 구성되거나 상위 계층 시그널링을 사용하여 구성될 수 있다. 네트워크 기기에 의해 구성되거나 상위 계층 시그널링을 사용하여 구성되는 대응관계는 P개의 SR 구성과 연관된 SR 및 P개의 SR 구성과 연관된 SR에 대응하는 Q 상태를 포함할 수 있다. 이러한 방식으로, 단말기는 대응관계에 기초하여, 하나 이상의 SR 구성(즉, 제1 SR 구성(들))과 연관된 SR에 대응하는 상태를 결정할 수 있다. 여기서 Q≥3이고, Q는 양의 정수이며, P≥2이고, P는 양의 정수이다. 본 출원에서, 네트워크 기기에 의해 구성되거나 상위 계층 시그널링을 사용하여 구성되는 대응관계는 제2 대응관계로 지칭될 수 있다.
방안 2에서, SR 비트의 수량 OSR은 OSR=ceil(log2(1+Nconfiguration))일 수 있으며, 여기서 Nconfiguration은 SR 구성(즉, 전술한 발명 원리에서 언급한 SR 복수의 SR 구성)의 수량을 나타내고, ceil은 다음 정수로 올림하는 것을 나타낸다. 이는 SR 비트의 수량 OSR이 단말기에 대한 네트워크 기기에 의해 구성된 SR 구성의 수량과 관련되는 다른 방식이다.
선택적으로, 하나의 긍정의 SR과 관련된 SR 구성의 색인이 최대치로 사용될 수 있고, 색인이 최대치보다 작은 SR 구성과 연관된 SR은 모두 긍정의 SR이다. 이러한 방식으로, 단말 기기는 이 긍정의 SR에 대응하는 SR 비트의 상태에만 기초하여, 복수의 SR 구성과 연관된 긍정의 SR을 지시할 수 있다.
예를 들어, SR configuration #3과 연관된 긍정의 SR을 지시하는 데 사용되는, SR 비트의 상태는 "100"인 것으로 가정한다. 이 경우 SR configuration #3의 색인 "3"이 최대치로 사용되고, 색인이 "3"보다 작은 SR configuration #2, SR configuration #1 및 SR configuration #0과 각각 연관된 SR은 긍정의 SR이다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며 어떠한 한정으로도 해석되어서는 안 된다.
선택적으로, 하나의 긍정의 SR과 연관된 SR 구성의 색인이 최소치로 사용될 수 있고, 색인이 최소치보다 큰 SR 구성과 연관된 SR은 모두 긍정의 SR이다. 이러한 방식으로, 단말 기기는 이 긍정의 SR에 대응하는 SR 비트의 상태에만 기초하여, 복수의 SR 구성과 연관된 긍정의 SR을 지시할 수 있다.
예를 들어, SR configuration #1과 연관된 긍정의 SR을 지시하는 데 사용되는, SR 비트의 상태는 "001"인 것으로 가정한다. 이 경우, SR configuration #1의 색인 "1"이 최소치로 사용되며 색인이 "1"보다 큰 SR configuration #2 및 SR configuration #3과 각각 연관된 SR은 모두 긍정의 SR이다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며 어떠한 제한으로 해석되어서는 안 된다.
방안 2의 기술적 효과는 다음과 같다: 하나 이상의 SR 구성(즉, 제1 SR 구성(들))의 각각의 SR 구성과 연관된 각각의 SR은 비교적 소량의 비트를 사용하여 지시되어서, 업링크 제어 채널상에서 실려 전달되는 정보의 양을 감소시킬 수 있으며, 이에 의해 업링크 제어 채널의 송신 성공률을 증가시킬 수 있다.
전술한 제1 측면 또는 제2 측면을 참조하여, 일부 선택적 구현예에서, SR 비트(들)와 함께 전송되는 HARQ 비트의 수량은 X 이상이고, X≥2며, X는 양의 정수이다. 이는 소량의 HARQ 비트에 대해 송신 성공률에 영향을 주지 않는다. 이는 HARQ 비트의 수량이 증가함에 따라 HARQ 전송 설계의 신뢰성이 증가하기 때문이다. 다시 말해, HARQ 비트의 수량이 비교적 적은 경우, HARQ 비트 뒤에 복수의 SR 비트를 부가하는 것은 적합하지 않다.
전술한 제1 측면 또는 제2 측면을 참조하여, 일부 선택적 구현예에서, 현재 시간 유닛의 길이는 Y개 심볼 이상이고, Y≥1이며, Y는 양의 정수이다. 이는 짧은 길이의 시간 유닛에서의 업링크 제어 채널의 송신 성공률에 영향을 주지 않는다. 현재 시간 영역 자원의 시간 길이가 증가함에 따라 현재 시간 유닛에서의 업링크 제어 채널의 송신 전력이 증가하여, 신뢰성이 더 높아지기 때문이다. 다시 말해, 현재 시간 유닛의 시간 길이가 상대적으로 비교적 작은 경우, 현재 시간 유닛에서의 업링크 제어 채널이 복수의 SR 비트를 실어 전달하는 것은 적합하지 않다.
제3 측면에 따르면, 본 출원은 단말 기기를 제공한다. 상기 단말 기기는 제1 측면에서 제공되는 방법 또는 제1 측면의 가능한 구현예 중 어느 하나에서 제공되는 방법을 수행하도록 구성된 복수의 기능 모듈을 포함할 수 있다.
제4 측면에 따르면, 본 출원은 네트워크 기기를 제공한다. 상기 네트워크 기기는 제2 측면에서 제공되는 방법 또는 제2 측면의 가능한 구현예 중 어느 하나에서 제공되는 방법을 수행하도록 구성된 복수의 기능 모듈을 포함할 수 있다.
제5 측면에 따르면, 본 출원은 제1 측면에 기술된 신호 송신 방법을 수행하도록 구성된 단말 기기를 제공한다. 상기 단말기는 메모리, 및 상기 메모리에 연결된 프로세서 및 송수신기를 포함할 수 있으며, 상기 송수신기는 다른 통신 기기(예를 들어, 네트워크 기기)와 통신하도록 구성된다. 상기 메모리는 제1 측면에 기술된 신호 송신 방법을 구현하기 위한 코드를 저장하도록 구성된다. 상기 프로세서는 상기 메모리에 저장된 프로그램 코드를 실행하도록, 다시 말해, 제1 측면에서 제공되는 방법 또는 제1 측면의 가능한 구현예 중 어느 하나에서 제공되는 방법을 수행하도록 구성된다.
제6 측면에 따르면, 본 출원은 제2 측면에 기술된 신호 송신 방법을 수행하도록 구성된 네트워크 기기를 제공한다. 상기 네트워크 기기는 메모리, 및 상기 메모리에 연결된 프로세서 및 송수신기를 포함할 수 있으며, 상기 송수신기는 다른 통신 기기(예를 들어, 단말기)와 통신하도록 구성된다. 상기 메모리는 제2 측면에서 기술되는 신호 송신 방법을 구현하기 위한 코드를 저장하도록 구성된다. 상기 프로세서는 상기 메모리에 저장된 프로그램 코드를 실행하도록, 다시 말해, 제2 측면에서 제공되는 방법 또는 제2 측면의 가능한 구현예 중 어느 하나에서 제공되는 방법을 수행하도록 구성된다.
제7 측면에 따르면, 본 출원은 칩을 제공한다. 상기 칩은 입력 인터페이스, 출력 인터페이스, 하나 이상의 프로세서 및 하나 이상의 메모리를 포함할 수 있다. 상기 하나 이상의 메모리는 코드를 저장하도록 구성된다. 상기 하나 이상의 프로세서는 상기 메모리 내의 코드를 실행하도록 구성된다. 상기 코드가 실행될 때, 상기 칩은 제1 측면에서 제공되는 방법 또는 제1 측면의 가능한 구현예 중 어느 하나에서 제공되는 방법을 구현한다.
제8 측면에 따르면, 본 출원은 칩을 제공한다. 상기 칩은 입력 인터페이스, 출력 인터페이스, 하나 이상의 프로세서 및 하나 이상의 메모리를 포함할 수 있다. 상기 하나 이상의 메모리는 코드를 저장하도록 구성된다. 상기 하나 이상의 프로세서는 상기 메모리 내의 코드를 실행하도록 구성된다. 상기 코드가 실행될 때, 상기 칩은 제2 측면에서 제공되는 방법 또는 제2 측면의 가능한 구현예 중 어느 하나에서 제공되는 방법을 구현한다.
제9 측면에 따르면, 본 출원은 장치를 제공한다. 상기 장치는 프로세서, 및 상기 프로세서에 연결된 하나 이상의 인터페이스를 포함할 수 있다. 상기 프로세서는 제1 비트(들) 및 하이브리드 자동 반복 요청 비트(들)를 생성하도록 구성되며, 상기 제1 비트(들)는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 지시하는 데 사용되고, 상기 제1 스케줄링 요청 구성(들)은 복수의 스케줄링 요청 구성 중 적어도 하나이다. 상기 인터페이스는 상기 프로세서에 의해 생성되는 하이브리드 자동 반복 요청 비트(들) 및 제1 비트(들)를 출력하도록 구성된다.
구체적으로, 상기 프로세서는 제1 측면에서 제공되는 신호 송신 방법을 구현하기 위한 프로그램, 또는 제1 측면의 가능한 구현예 중 어느 하나에서 제공되는 신호 송신 방법을 메모리로부터 호출하고, 상기 프로그램에 포함된 명령어를 실행하도록 구성될 수 있고; 상기 인터페이스는 상기 프로세서의 처리 결과를 출력하도록 구성될 수 있다.
제10 측면에 따르면, 본 출원은 장치를 제공한다. 상기 장치는 프로세서, 및 상기 프로세서에 연결된 하나 이상의 인터페이스를 포함할 수 있다. 상기 프로세서는 단말 기기로부터의 제1 비트(들)에 기초하여, 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 결정하도록 구성되며, 상기 제1 비트(들)는 하나의 시간 유닛에서의 단말 기기로부터의 하이브리드 자동 반복 요청 비트(들)의 수신 중에 수신되고, 상기 제1 스케줄링 요청 구성(들)은 복수의 스케줄링 요청 구성 중 적어도 하나이고, 상기 제1 비트(들)는 상기 제1 스케줄링 요청 구성과 연관된 스케줄링 요청을 지시하는 데 사용된다. 상기 인터페이스는 프로세서에 의해 결정되고 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청을 출력하도록 구성된다.
구체적으로, 상기 프로세서는 상기 메모리로부터, 제2 측면에서 제공되는 신호 송신 방법을 구현하기 위한 프로그램, 또는 제2 측면의 가능한 구현예 중 어느 하나에서 제공되는 신호 송신 방법을 호출하고, 상기 프로그램에 포함된 명령어를 실행하도록 구성될 수 있고; 상기 인터페이스는 상기 프로세서의 처리 결과를 출력하도록 구성될 수 있다.
제11 측면에 따르면, 본 출원은 단말 기기 및 네트워크 기기를 포함하는 무선 통신 시스템을 제공한다. 상기 단말기는 제1 측면에서 제공되는 신호 송신 방법, 또는 제1 측면의 가능한 구현예 중 어느 하나에서 제공되는 신호 송신 방법을 수행하도록 구성될 수 있다. 상기 네트워크 기기는 제2 측면에서 제공되는 신호 송신 방법, 또는 제2 측면의 가능한 구현예 중 어느 하나에서 제공되는 신호 송신 방법을 수행하도록 구성될 수 있다.
구체적으로, 상기 단말 기기는 제3 측면 또는 제5 측면에 기술된 단말 기기일 수 있고, 상기 네트워크 기기는 제4 측면 또는 제6 측면에 기술된 네트워크 기기일 수 있다.
제12 측면에서, 컴퓨터로 판독 가능한 저장 매체가 제공된다. 상기 판독 가능한 저장 매체는 제1 측면에서 제공되는 신호 송신 방법 또는 제1 측면의 가능한 구현예 중 어느 하나에서 제공되는 신호 송신 방법을 구현하기 위한 프로그램 코드를 저장한다. 상기 프로그램 코드는 제1 측면에서 제공되는 신호 송신 방법 또는 제1 측면의 가능한 구현예 중 어느 하나에서 제공된 신호 송신 방법을 수행하기 위한 명령어를 포함한다.
제13 측면에 따르면, 컴퓨터로 판독 가능한 저장 매체가 제공된다. 상기 판독 가능한 저장 매체는 제2 측면에서 제공되는 신호 송신 방법 또는 제2 측면의 가능한 구현예 중 어느 하나에서 제공되는 신호 송신 방법을 구현하기 위한 프로그램 코드를 저장한다. 상기 프로그램 코드는 제2 측면에서 제공되는 신호 송신 방법 또는 제2 측면의 가능한 구현예 중 어느 하나에서 제공된 신호 송신 방법을 수행하기 위한 명령어를 포함한다.
본 출원의 실시예 또는 배경기술에서의 기술적 방안을 보다 명확하게 설명하기 위해, 이하에서는 본 출원의 실시예 또는 배경기술을 설명하는 데 필요한 첨부 도면을 설명한다.
도 1은 LTE에서의 업링크 스케줄링 프로세스의 개략 흐름도이다.
도 2는 LTE에서의 상이한 PUCCH 포맷으로 함께 송신되는 HARQ 비트(들) 및 SR 비트(들)의 개략도이다.
도 3은 본 출원에 따른 무선 통신 시스템의 개략 구성도이다.
도 4는 본 출원의 실시예에 따른 단말기의 개략적인 하드웨어 구성도이다.
도 5는 본 출원의 실시예에 따른 네트워크 기기의 개략적인 하드웨어 구성도이다.
도 6은 본 출원에 따른 복수의 SR 구성의 개략도이다.
도 7은 본 출원에 따른 신호 송신 방법의 개략 흐름도이다.
도 8은 본 출원의 일 실시예에 따른 네트워크 기기에 의해 단말 기기에 대해 구성되는 복수의 SR 구성의 개략도이다.
도 9는 본 출원의 다른 실시예에 따른 네트워크 기기에 의해 단말 기기에 대해 구성되는 복수의 SR 구성의 개략도이다.
도 10은 본 출원의 또 다른 실시예에 따른 네트워크 기기에 의해 단말 기기에 대해 구성되는 복수의 SR 구성의 개략도이다.
도 11은 본 출원의 또 다른 실시예에 따른 네트워크 기기에 의해 단말 기기에 대해 구성되는 복수의 SR 구성의 개략도이다.
도 12는 본 출원의 또 다른 실시예에 따른 네트워크 기기에 의해 단말 기기에 대해 구성되는 복수의 SR 구성의 개략도이다.
도 13a 내지 도 13e는 본 출원에 따른 HARQ 비트(들)와 SR 비트(들) 사이의 몇몇 위치 관계의 개략도이다.
도 14a 및 도 14b는 본 출원에 따른 SR 비트와 SR 구성 사이의 두 대응 관계의 개략도이다.
도 15는 본 출원에 따른 무선 통신 시스템, 단말 기기 및 네트워크 기기의 기능 블록도이다.
도 16은 본 출원에 따른 장치의 개략 구성도이다. 과
도 17은 본 출원에 따른 다른 장치의 개략 구성도이다.
본 출원의 실시예에서 사용된 용어는 본 출원의 구체적인 실시예를 설명하기위한 것일 뿐, 본 출원을 한정하려는 것은 아니다.
도 3은 본 출원에서의 무선 통신 시스템을 도시한다. 무선 통신 시스템은 글로벌 이동 통신(Global System of Mobile communication, GSM) 시스템, 코드 분할 다중 액세스(Code Division Multiple Access, CDMA) 시스템, 광대역 코드 분할 다중 액세스(Wideband Code Division Multiple Access, WCDMA) 시스템, 범용 패킷 무선 서비스(General Packet Radio Service, GPRS) 시스템, 범용 이동 통신 시스템(Universal Mobile Telecommunications System, UMTS) 또는 롱텀 에볼루션(Long Term Evolution, LTE) 시스템일 수 있거나; 미래의 진화된 5세대 이동 통신(5th Generation, 5G) 시스템, 새로운 무선(new radio, NR) 시스템, 기계간(Machine to Machine, M2M) 통신 시스템 등일 수 있다. 도 3에 도시된 바와 같이, 무선 통신 시스템(100)은 하나 이상의 네트워크 기기(101), 하나 이상의 단말 기기(103) 및 코어 네트워크(115)를 포함할 수 있다.
단말 기기(103)는 사용자 장비(User Equipment, UE), 액세스 단말기, 가입자 유닛, 가입자국, 이동국, 원격국, 원격 단말기, 모바일 기기, 사용자 단말기, 단말기, 무선 통신 기기, 사용자 에이전트 또는 사용자 장치라고도 지칭될 수 있다. 단말 기기(103)는 무선 근거리 통신망(Wireless Local Area Network, WLAN)에서의 국(STATION, ST), 셀룰러 폰, 무선 전화기, 세션 개시 프로토콜(Session Initiation Protocol, SIP) 전화기, 무선 로컬 루프(Wireless Local Loop, WLL) 국, 개인 디지털 보조(Personal Digital Assistant, PDA) 기기, 핸드헬드형 기기 또는 무선 통신 기능을 갖는 컴퓨팅 기기, 무선 모뎀에 연결된 다른 처리 기기, 차량 탑재형 기기, 웨어러블 기기, 5세대(fifth-generation, 5G) 통신 네트워크와 같은 차세대 통신 시스템에서의 단말 기기(103), 미래 진화된 PLMN(Public Land Mobile Network) 네트워크에서의 단말 기기(103), 새로운 무선(New Radio, NR) 통신 시스템의 단말 기기(103) 등일 수 있다.
한정이 아닌 예로서, 본 발명의 본 실시예에서, 단말 기기(103)는 웨어러블 기기일 수 있다. 웨어러블 기기는 또한 웨어러블 지능형 기기로 지칭될 수 있다. 웨어러블 지능형 기기는 안경, 장갑, 시계, 옷 및 신발과 같은 웨어러블 기기의 총칭으로, 웨어러블 기술을 사용하여 일상적인 웨어러블에 대해 지능적인 디자인 및 개발을 수행하여 획득된다. 웨어러블 기기는 인체에 직접 착용되거나 사용자의 옷 또는 장식품에 통합된 휴대형 기기이다. 웨어러블 기기는 하드웨어 기기일 뿐만 아니라 소프트웨어 지원, 데이터 교환 및 클라우드 기반 상호작용을 통해 강력한 기능을 추가로 구현한다. 넓은 의미에서, 웨어러블 지능형 기기는, 완전한 기능을 제공하고, 크기가 크고, 스마트폰에 의존하지 않고 모든 또는 일부 기능을 구현할 수 있는, 예를 들어 스마트 워치 또는 스마트 안경 등의 기기를 포함하고; 특정 유형의 애플리케이션에만 초점을 맞추고 스마트폰과 같은 다른 기기와 조합하여 사용될 필요가 있는, 예를 들어 활력 징후 모니터링(vital sign monitoring)에 사용되는 다양한 스마트 밴드 및 스마트 쥬얼리 등의 기기를 포함한다.
또한, 네트워크 기기(101)는 네트워크에서, 이동 기기와 통신하도록 구성된 기기일 수 있다. 네트워크 기기(101)는 WLAN에서의 액세스 포인트(Access Point, AP), GSM 또는 CDMA 시스템에서 송수신기 기지국(Base Transceiver Station, BTS), WCDMA 시스템에서의 노드B(NodeB, NB), LTE 시스템에서의 진화된 노드B(Evolutional NodeB, eNB 또는 eNodeB), 중계국 또는 액세스 포인트, 차량 장착형 기기, 웨어러블 기기, 미래의 5G 네트워크에서의 네트워크 기기(101), 미래의 진화된 PLMN 네트워크에서의 네트워크 기기(101), NR 시스템에서의 신세대 노드B(new generation NodeB, gNodeB) 등일 수 있다.
또한, 본 발명의 본 실시예에서, 네트워크 기기(101)는 셀에 서비스를 제공하고, 단말 기기(103)는 셀에 의해 사용되는 송신 자원(예: 주파수 영역 자원, 또는 주파수 스펙트럼 자원으로 지칭됨)을 사용하여 네트워크 기기(101)와 통신한다. 셀은 매크로 기지국, 또는 소형 셀(small cell)에 대응하는 기지국에 속할 수 있다. 여기서 소형 셀은 메트로 셀(Metro cell), 마이크로 셀(Micro cell), 피코 셀(Pico cell), 펨토 셀(Femto cell) 등을 포함할 수 있다. 이들 소형 셀은 작은 커버리지 영역과 낮은 송신 전력을 특징으로 하며, 고속 데이터 송신 서비스를 제공하기에 적합하다.
또한, LTE 시스템 또는 NR 시스템에서, 복수의 셀은 캐리어상에서 동일한 주파수로 동시에 동작할 수 있으며, "캐리어"의 개념은 일부 특수한 시나리오에서는 "셀"의 개념과 동등한 것으로 간주될 수 있다. 예를 들어, 캐리어 집성(Carrier Aggregation, CA) 시나리오에서, 보조 캐리어가 UE에 대해 구성되는 경우, 구성 정보는 보조 캐리어의 캐리어 색인 및 보조 캐리어 상에서 동작하는 보조 셀의 셀 식별자(Cell Identity, Cell ID)를 모두 실어 전달한다. 이 경우, "캐리어"의 개념은 "셀"의 개념과 동등한 것으로 간주될 수 있다. 예를 들어, 캐리어에 대한 UE의 액세스는 셀에 대한 UE의 액세스와 동등하다.
본 발명의 본 실시예에서, 네트워크 기기(101)(또는 단말기(103))는 허가된 주파수 대역 또는 허가 면제된(license-free) 주파수 대역에서 동작할 수 있다.
도 3에 도시된 무선 통신 시스템(100)은 본 출원의 기술적 방안을 보다 명확하게 설명하기 위한 것일 뿐, 본 출원에 대한 어떠한 한정으로도 해석되어서는 안 된다 것에 유의해야 한다. 당업자라면 네트워크 아키텍처의 진화와 새로운 서비스 시나리오의 출현으로, 본 출원에서 제공되는 기술적 방안이 유사한 기술 문제에도 적용 가능하다는 것을 알 수 있을 것이다.
도 4는 본 출원의 일부 실시예에 따른 단말 기기(200)를 도시한다. 도 4에 도시된 바와 같이, 단말 기기(200)는 하나 이상의 단말기 프로세서(201), 메모리(202), 통신 인터페이스(203), 수신기(205), 송신기(206), 결합기(207), 안테나(208), 사용자 인터페이스(209) 및 입출력 모듈(오디오 입출력 모듈(210), 버튼 입력 모듈(211), 디스플레이(212) 등을 포함함)을 포함할 수 있다. 이들 구성요소는 버스(204)를 사용하여 또는 다른 방식으로 연결될 수 있고, 예를 들어 도 4의 버스를 사용하여 연결된다.
통신 인터페이스(203)는 다른 통신 기기, 예를 들어 네트워크 기기와 통신하기 위해 단말 기기(200)에 의해 사용될 수 있다. 구체적으로, 네트워크 기기는 도 5에 도시된 네트워크 기기(300)일 수 있다. 구체적으로, 통신 인터페이스(203)는 롱텀 에볼루션(LTE)(4G) 통신 인터페이스일 수 있거나, 5G 통신 인터페이스 또는 미래의 새로운 무선 통신 인터페이스일 수 있다. 통신 인터페이스(203)는 무선 통신 인터페이스로 한정되지 않는다. 단말 기기(200)는 유선 통신 인터페이스(203), 예를 들어, 로컬 액세스 네트워크(Local Access Network, LAN) 인터페이스를 더 구비할 수 있다.
송신기(206)는 단말기 프로세서(201)에 의해 출력되는 신호에 대해 송신 처리, 예를 들어 신호 변조를 수행하도록 구성될 수 있다. 수신기(205)는 안테나(208)에 의해 수신되는 이동 통신 신호에 대해 수신 처리, 예를 들어 신호 복조를 수행하도록 구성될 수 있다. 본 출원의 일부 실시예에서, 송신기(206) 및 수신기(205)는 무선 모뎀으로서 간주될 수 있다. 단말 기기(200)에는 하나 이상의 송신기(206) 및 하나 이상의 수신기(205)가 있을 수 있다. 안테나(208)는 송신 선로의 전자기 에너지를 자유 공간의 전자기파로 변환하거나 자유 전자기파를 변환하거나, 자유 공간의 전자기파를 송신 선로의 전자기 에너지로 변환하도록 구성될 수 있다. 결합기(207)는 안테나(208)에 의해 수신되는 이동 통신 신호를 복수의 신호로 분할하고, 신호를 복수의 수신기(205)에 할당하도록 구성된다.
단말 기기(200)는 도 5에 도시된 송신기(206) 및 수신기 외에 GPS 모듈, 블루투스(Bluetooth) 모듈, 및 무선 충실도(Wireless Fidelity, Wi-Fi) 모듈과 같은 다른 통신 구성요소를 더 포함할 수 있다. 단말 기기(200)는 전술한 무선 통신 신호 외에 위성 신호 및 단파 신호와 같은 다른 무선 통신 신호를 더 지원할 수 있다. 단말 기기(200)는 무선 통신 외에 유선 통신을 지원하기 위한 유선 네트워크 인터페이스(예: LAN 인터페이스)를 더 구비할 수 있다.
입출력 모듈은 단말 기기(200)와 사용자/외부 환경 간의 상호작용을 구현하도록 구성될 수 있으며, 주로 오디오 입출력 모듈(210), 버튼 입력 모듈(211), 디스플레이(212) 등을 포함할 수 있다. 구적으로, 입출력 모듈은 카메라, 터치 스크린, 센서 등을 더 포함할 수 있다. 입출력 모듈은 사용자 인터페이스(209)를 사용하는 것만으로 단말기 프로세서(201)와 통신한다.
메모리(202)는 단말기 프로세서(201)에 연결되고, 다양한 소프트웨어 프로그램 및/또는 복수의 명령어 세트를 저장하도록 구성된다. 구체적으로, 메모리(202)는 고속 랜덤 액세스 메모리를 포함할 수 있고, 예를 들어 하나 이상의 디스크 저장 기기, 플래시 메모리와 같은 비일시적인 메모리, 또는 비일시적인 고상 저장 기기(solid state storage device)를 포함할 수도 있다. 메모리(202)는 운영(operating system)(이하, 간단히 시스템으로 지칭함), 예를 들어 안드로이드, IoS, Windows 또는 Linux와 같은 내장형 운영체제를 저장할 수 있다. 메모리(202)는 네트워크 통신 프로그램을 더 저장할 수 있다. 네트워크 통신 프로그램은 하나 이상의 추가적인 기기, 하나 이상의 단말 기기 및 하나 이상의 네트워크 기기와 통신하는 데 사용될 수 있다. 메모리(202)는 사용자 인터페이스 프로그램을 더 저장할 수 있다. 사용자 인터페이스 프로그램은 그래픽 조작 인터페이스(graphical operation interface)를 사용하여 애플리케이션 프로그램의 내용을 생생하게 표시할 수 있으며; 메뉴, 대화 상자 및 버튼과 같은 입력 제어를 사용하여, 애플리케이션 프로그램상에서 사용자에 의해 수행되는 제어 조작을 수신한다.
본 출원의 일부 실시예에서, 메모리(202)는 단말 기기(200) 측에서, 본 출원의 하나 이상의 실시예에서 제공되는 신호 송신 방법을 구현하기 위한 프로그램을 저장하도록 구성될 수 있다. 본 출원의 하나 이상의 실시예에서 제공되는 신호 송신 방법의 구현에 대해서는 후속 실시예를 참조한다.
단말기 프로세서(201)는 컴퓨터로 판독한 가능 명령어를 판독 및 실행하도록 구성될 수 있다. 구체적으로, 단말기 프로세서(201)는 메모리(202)에 저장된 프로그램, 예를 들어, 단말 기기(200) 측에서 본 출원의 하나 이상의 실시예에서 제공되는 신호 송신 방법을 구현하기 위한 프로그램을 호출하고, 이 프로그램을 실행하도록 구성될 수 있다.
단말 기기(200)는 도 3에 도시된 무선 통신 시스템(100)에서의 단말기(103)일 수 있고, 이동 기기, 이동국(mobile station), 이동 유닛(mobile unit), 무선 유닛(radio unit), 원격 유닛, 사용자 에이전트, 이동 클라이언트 등으로 구현될 수 있음을 이해할 수 있을 것이다.
도 4에 도시된 단말 기기(200)는 본 출원의 실시예의 구현일 뿐임에 유의해야 한다. 실제 적용 시에, 단말 기기(200)는 또한 더 많거나 더 적은 구성요소를 포함할 수 있으며, 이는 여기에 한정되지 않는다.
도 5는 본 출원의 일부 실시예에 따른 네트워크 기기(300)를 도시한다. 도 5에 도시된 바와 같이, 네트워크 기기(300)는 하나 이상의 네트워크 기기 프로세서(301), 하나 이상의 메모리(302), 하나 이상의 통신 인터페이스(303), 하나 이상의 송신기(305), 하나 이상의 수신기(306), 하나 이상의 결합기(307) 및 하나 이상의 안테나(308)를 포함할 수 있다. 이들 구성요소는 버스(304)를 사용하여 연결되거나 다른 방식으로 연결될 수 있다. 도 5는 버스를 사용한 예이다.
통신 인터페이스(303)는 다른 통신 장치, 예를 들어 단말 기기 또는 다른 네트워크 기기와 통신하기 위해 네트워크 기기(300)에 의해 사용될 수 있다. 구체적으로, 단말 기기는 도 4에 도시된 단말 기기(200)일 수 있다. 구체적으로, 통신 인터페이스(303)는 롱텀 에볼루션(LTE)(4G) 통신 인터페이스일 수 있거나, 5G 통신 인터페이스 또는 미래의 새로운 무선 통신 인터페이스일 수 있다. 통신 인터페이스(303)는 무선 통신 인터페이스로 한정되지 않는다. 네트워크 기기(300)는 유선 통신을 지원하기 위한 유선 통신 인터페이스(303)를 더 구비할 수 있다. 예를 들어, 하나의 네트워크 기기(300)와 다른 네트워크 기기(300) 사이의 백홀 링크는 유선 통신 연결일 수 있다.
송신기(305)는 네트워크 기기 프로세서(301)에 의해 출력되는 신호에 대해 송신 처리, 예를 들어 신호 변조를 수행하도록 구성될 수 있다. 수신기(306)는 안테나(308)에 의해 수신되는 이동 통신 신호에 대해 수신 처리, 예를 들어 신호 복조를 수행하도록 구성될 수 있다. 본 출원의 일부 실시예에서, 송신기(305) 및 수신기(306)는 무선 모뎀으로 간주될 수 있다. 네트워크 기기(300)에는 하나 이상의 송신기(305) 및 하나 이상의 수신기(306)가 있을 수 있다. 안테나(308)는 송신 서로의 전자기 에너지를 자유 공간의 전자기파로 변환하거나, 자유 공간의 전자기파를 송신 선로의 전자기 에너지로 변환하도록 구성될 수 있다. 결합기(307)는 이동 통신 신호를 복수의 신호로 분할하고, 그 신호를 복수의 수신기(306)에 할당하도록 구성될 수 있다.
메모리(302)는 네트워크 기기 프로세서(301)에 연결되고, 다양한 소프트웨어 프로그램 및/또는 복수의 명령어 세트를 저장하도록 구성된다. 구체적으로, 메모리(302)는 고속 랜덤 액세스 메모리를 포함할 수 있고, 비일시적 메모리, 예를 들어 하나 이상의 디스크 저장 장치, 플래시 메모리 또는 다른 비일시적 고상 저장 장치를 포함할 수도 있다. 메모리(302)는 운영(operating system)(이하, 간단히 시스템으로 지칭함), 예를 들어 안드로이드, IoS, Windows 또는 Linux와 같은 내장형 운영체제를 저장할 수 있다. 메모리(302)는 네트워크 통신 프로그램을 더 저장할 수 있다. 네트워크 통신 프로그램은 하나 이상의 추가적인 기기, 하나 이상의 단말 기기 및 하나 이상의 네트워크 기기와 통신하는 데 사용될 수 있다.
네트워크 기기 프로세서(301)는 무선 채널 관리를 수행하고, 호(call) 또는 통신 링크의 확립 및 연결해제를 구현하고, 현재 제어 영역 내의 사용자에게 셀 핸드 오버 제어 등을 제공하도록 구성될 수 있다. 구체적으로, 네트워크 기기 프로세서(301)는 관리 모듈/통신 모듈(Administration Module/Communication Module, AM/CM)(음성 채널 전환 및 정보 교환을 수행하도록 구성된 센터), 기본 모듈(Basic Module, BM)(호출 처리, 시그널링 처리, 무선 자원 관리, 무선 링크 관리 및 회로 유지 보수 기능을 구현하도록 구성됨), 트랜스 코더 및 서브멀티플렉서(Transcoder and SubMultiplexer, TCSM) 유닛(멀티플렉싱, 디멀티플렉싱 및 트랜스코딩 기능을 구현하도록 구성됨) 등을 포함할 수 있다.
본 출원의 본 실시예에서, 네트워크 기기 프로세서(301)는 컴퓨터로 판독 가능한 명령어를 판독 및 실행하도록 구성될 수 있다. 구체적으로, 네트워크 기기 프로세서(301)는 메모리(302)에 저장된 프로그램, 예를 들어, 네트워크 기기(300) 측에서, 본 출원의 하나 이상의 실시예에서 제공되는 신호 송신 방법을 구현하기 위한 프로그램을 호출하고, 이 프로그램에 포함된 명령어를 실행하도록 구성될 수 있다.
네트워크 기기(300)는 도 3에 도시된 무선 통신 시스템(100)에서의 기지국(101)일 수 있고, 송수신기 기지국, 무선 송수신기, 기본 서비스 세트(Basic Service Set, BSS), 확장된 서비스 세트(Extended Service Set, ESS), NodeB, eNodeB, 액세스 포인트 또는 TRP 등으로 구현될 수 있음을 이해할 수 있다.
도 5에 도시된 네트워크 기기(300)는 본 출원의 일 실시예의 구현일 뿐임에 유의해야 한다. 실제 적용 시에, 네트워크 기기(300)는 또한 더 많거나 적은 구성 요소를 포함할 수 있으며, 이는 여기서 한정지 않는다.
전술한 무선 통신 시스템(100), 단말 기기(200) 및 네트워크 기기(300)에 각각 대응하는 실시예에 기초하여, 본 출원은 아래에 상세히 설명되는 바와 같이, 신호 송신 방법을 제공한다.
먼저, 본 출원의 이해를 돕기 위해, 이하에서는 본 출원의 기본 개념을 설명한다.
(1) 스케줄링 요청 구성((scheduling request configuration, 간략하게 이하 SR 구성이라고 함)
SR 구성은 네트워크 기기에 의해 단말기에 대해 동적으로 구성될 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 단말기에 대해 구성될 수 있다. 상위 계층 시그널링은 상위 프로토콜 계층에 의해 전송되는 시그널링일 수 있다. 상위 프로토콜 계층은 물리 계층 위의 모든 프로토콜 계층 중의 하나 이상의 프로토콜 계층이다. 구체적으로, 상위 프로토콜 계층은 다음의 프로토콜 계층 중 적어도 하나일 수 있다: 매체 액세스 제어(Medium Access Control, MAC) 계층, 무선 링크 제어(Radio Link Control, RLC) 계층, 패킷 데이터 수렴 프로토콜(Packet Data Convergence Protocol, PDCP) 계층, 무선 자원 제어(Radio Resource Control, RRC) 계층, NAS(Non-Access Stratum) 계층 등.
SR 구성은 다음 방식 중 하나 이상의 방식에서의 제1 스케줄링 요청(들)과 연관되는 것으로 이해될 수 있다.
1. SR 구성은 제1 스케줄링 요청(들)의 시간 영역 위치 및/또는 주파수 영역 위치를 지시하는 데 사용될 수 있다. 예를 들어, SR 구성은 제1 스케줄링 요청(들)이 전송될 수 있는 시간 주기, 다시 말해, 시간 주기에 대응하는 시간 영역 위치는 제1 스케줄링 요청(들)이 전송될 수 있는 시간 영역 위치이다. SR 구성은 제1 스케줄링 요청(들)이 전송될 수 있는 서브캐리어 간격을 지시하며, 다시 말해, 서브캐리어 간격에 대응하는 서브캐리어 크기는 제1 스케줄링 요청(들)이 전송될 수 있는 서브캐리어이다.
표 1-1, 표 1-2 및 표 1-3은 3개의 SR 구성의 예를 보여준다.
[표 1-1]
Figure 112020035124595-pct00001
[표 1-2]
Figure 112020035124595-pct00002
[표 1-3]
Figure 112020035124595-pct00003
복수의 SR 구성이 동일한 시간 영역 위치를 지시할 수 있거나, 상이한 시간 영역 위치를 지시할 수 있음을 알 수 있고; 복수의 SR 구성이 동일한 주파수 영역 위치를 지시할 수 있거나, 상이한 주파수 영역 위치를 지시할 수 있음을 알 수 있다.
2. SR 구성이 제1 스케줄링 요청(들)을 실어 전달하는 업링크 제어 채널에 의해 점유되는 시간 유닛의 길이 및/또는 제1 스케줄링 요청(들)을 실어 전달하는 업링크 제어 채널에 의해 점유되는 서브캐리어 간격의 크기를 지시하는 데 사용될 수 있다. 예를 들어, SR 구성은 제1 스케줄링 요청(들)을 실어 전달하는 업링크 제어 채널에 의해 점유되는 시간 유닛의 길이가 2개의 심볼임을 지시하며, 다시 말해, 제1 스케줄링 요청(들)은 2개의 심볼 업링크 제어 채널상에서 전송될 수 있다.
표 2-1, 표 2-2 및 표 2-3은 3개의 SR 구성의 예를 보여준다.
[표 2-1]
Figure 112020035124595-pct00004
[표 2-2]
Figure 112020035124595-pct00005
[표 2-3]
Figure 112020035124595-pct00006
복수의 SR 구성이 업링크 제어 채널에 의해 점유되는 동일한 길이의 시간 유닛을 지시할 수 있거나, 업링크 제어 채널에 의해 점유되는 상이한 길이의 시간 유닛을 지시할 수 있음 알 수 있고; 복수의 SR 구성이 업링크 제어 채널에 의해 점유되는 동일한 크기의 서브캐리어 간격을 지시할 수 있거나, 업링크 제어 채널에 의해 점유되는 상이한 크기의 서브캐리어 간격을 지시할 수 있음을 알 수 있다.
3. SR 구성은 제1 스케줄링 요청(들)에서 요청된 자원의 속성(Numerology/TTI/논리 채널)을 지시하는 데 사용될 수 있다. 자원 속성에 대한 요건은 상이한 서비스에 따라 다르기 때문에, 서비스마다 SR 구성이 다르다. 구체적으로, 제1 스케줄링 요청(들)에서 요청된 주파수 영역 자원의 속성은 제1 numerology(예: 제1 서브캐리어 간격(subcarrier spacing, SCS))이고, 및/또는 제1 스케줄링 요청(들)에서 요청된 시간 영역 자원의 속성은 제1 시간 유닛이고, 및/또는 제1 스케줄링 요청(들)에서 요청된 논리 채널은 제1 논리 채널이고, 및/또는 제1 스케줄링 요청(들)에서 요청된 논리 채널의 우선순위는 요청은 제2 우선순위이다.
표 3-1, 표 3-2, 표 3-3 및 표 3-4는 3 가지 SR 구성의 예를 도시한다.
[표 3-1]
Figure 112020035124595-pct00007
[표 3-2]
Figure 112020035124595-pct00008
[표 3-3]
Figure 112020035124595-pct00009
[표 3-4]
Figure 112020035124595-pct00010
복수의 SR 구성은 요청된 시간 도메인 자원의 동일한 속성을 지시할 수 있거나, 요청된 시간 도메인 자원의 상이한 속성을 지시할 수 있음을 알 수 있다고; 복수의 SR 구성은 요청된 주파수 영역 자원의 동일한 속성을 지시할 수 있거나, 요청된 주파수 영역 자원의 상이한 속성을 지시할 수 있다.
전술한 3개의 SR 구성은 각각 상이한 서비스에 대한 요건에 대응한다는 점에 유의해야 한다. 서비스가 비교적 짧은 시간을 요구하면, 요청된 시간 유닛이 비교적 작은 SR 구성이 단말기에 대해 구성될 수 있거나; 또는 서비스가 비교적 긴 시간을 요구하면, 요청된 시간 유닛이 비교적 큰 SR 구성이 단말기에 대해 구성될 수 있음을 알 수 있다.
전술한 실시예는 본 출원의 본 발명의 원리를 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되지 않아야 한다.
(2) 스케줄링 요청 비트(스케줄링 요청 비트, 간단히 SR 비트(들)로 지칭 됨)
SR 비트(들)는 단말 기기에 의해 보고되는 SR(들)을 지시하는 데 사용되고, 구체적으로 특정 SR 구성(들)과 연관된 SR(들)을 지시하고, SR 구성(들)과 연관된 보고된 SR(들)이 긍정의 SR(들) 또는 부정의 SR(들)인지를 지시하는 데 사용된다. 하나 이상의 SR 비트가 있을 수 있다. 본 출원에서, SR 비트의 수량은 2 이상이다. SR 비트의 수량은 SR 구성의 수량과 관련될 수 있다.
선택적으로, 본 출원에서, SR 비트(들) 및 HARQ 비트(들)는 동일한 업링크 제어 채널상에 실려 전달된다.
구체적으로, 단말기는 SR 구성의 수량에 기초하여 SR 비트의 수량을 결정할 수 있다. 선택적으로, SR 비트의 수량은 SR 구성의 수량과 같을 수 있다. 선택적으로 SR 비트의 수량은 ceil(log2(1+ Nconfiguration))과 같을 수 있으며, 여기서 Nconfiguration은 SR 구성의 수량을 나타내고, ceil은 다음 정수로 올림하는 것을 나타낸다. SR 비트의 수량과 SR 구성의 수량 사이의 상관관계에 대해서는, 후속 실시예 1 및 실시예 2를 참조한다. 세부 사항은 여기서 다시 설명하지 않는다.
예를 들어, 표 3-4에서의 SR configuration #0 및 SR configuration #1은 슬롯 #0에서의 SR 구성으로 가정한다.
슬롯 #0이 도착한 경우, 단말기는 2비트를 사용하여, 단말기에 대해 구성되는 슬롯 #0에서의 SR 구성과 연관된 SR을 지시할 수 있다. SR configuration #0과 연관된 SR이 긍정의(positive) SR인지 부정의(negative) SR인지를 지시하는 데 1 비트(예: 최상위 비트)가 사용된다. 다른 비트(예: 최하위 비트)는 SR configuration #1과 연관된 SR이 긍정의 SR인지 부정의 SR인지를 지시하는 사용된다. 다시 말해, 2비트가 SR 비트이고, 1비트는 하나의 SR 구성에 해당한다.
슬롯 #0이 도착한 경우, 단말기는 여전히 2비트를 사용하여, 단말기에 대해 구성되는 슬롯 #0에서의 SR 구성과 연관된 SR을 지시할 수 있다. 2비트가 "01"일 때, 이는 단말 기기가 슬롯 #0에서 SR configuration #1과 연관된 긍정의 SR만을 보고하고 SR configuration #0과 연관된 SR을 보고하지 않는다는 것을 지시하거나; 또는 2비트가 "10"일 때, 이는 단말 기기가 슬롯 #0에서 SR configuration #0과 연관된 긍정의 SR만을 보고하고 SR configuration #1과 관련된 SR을 보고하지 않음을 지시하거나; 또는 2비트가 "00"일 때, 이는 단말 기기가 슬롯 #0에서, SR configuration #0과 연관된 부정의 SR 및 SR configuration #1과 연관된 부정의 SR을 모두 보고한다는 것을 지시한다.
(3) 시간 유닛
본 출원에서, 하나의 시간 유닛의 길이는 임의의 값으로 설정될 수 있으며, 여기서는 한정되지 않는다.
예를 들어, 하나의 시간 유닛은 하나 이상의 서브프레임을 포함할 수 있다.
대안적으로, 하나의 시간 유닛은 하나 이상의 슬롯을 포함할 수 있다.
대안적으로, 하나의 시간 유닛은 하나 이상의 미니 슬롯을 포함할 수 있다.
대안적으로, 하나의 시간 유닛은 하나 이상의 심볼을 포함할 수 있다.
대안적으로, 하나의 시간 유닛은 하나 이상의 송신 시간 간격(Transmission Time Interval, TTI)을 포함할 수 있다.
대안적으로, 하나의 시간 유닛은 하나 이상의 짧은 송신 시간 간격(short Transmission Time Interval, sTTI)을 포함할 수 있다.
대안적으로, 하나의 시간 유닛은 시간 모드에 대응할 수 있다. 예를 들어, 제1 시간 모드는 2개 심볼 또는 3개 심볼의 송신 시간 간격이고, 제2 시간 모드는 7개 심볼 송신 시간 간격이다.
미니 슬롯은 하나 이상의 심볼을 포함하며, 슬롯보다 작거나 같다. 여기서, 미니 슬롯은 60kHz 서브캐리어 간격을 갖는 시스템에서의 미니 슬롯일 수 있거나, 15kHz 서브캐리어 간격을 갖는 시스템에서의 미니 슬롯일 수 있으며, 이는 본 출원의 실시예에서 한정되지 않는다.
슬롯은 하나 이상의 심볼을 포함한다. 여기서, 슬롯은 60kHz 서브캐리어 간격을 갖는 시스템에서의 슬롯일 수 있거나, 15kHz 서브캐리어 간격을 갖는 시스템에서의 슬롯일 수 있으며, 이는 본 발명의 실시예에서 한정되지 않는다.
TTI는 현재의 통신 시스템(예:, LTE 시스템)에서 공통으로 사용되는 파라미터이며, 무선 링크상의 데이터 송신 스케줄링에 사용되는 스케줄링 유닛이다. 종래 기술에서,일반적으로 1 TTI = 1ms인 것으로 간주된다. 다시 말해, 하나의 TTI는 하나의 서브프레임(subframe) 또는 슬롯(slot) 2개의 크기이다. TTI는 무선 자원 관리(예: 스케줄링)에서 관리되는 기본 시간 유닛이다.
(4) 하이브리드 자동 반복 요청(Hybrid Automatic Repeat reQuest, HARQ) 비트, 이하 간단히 HARQ 비트로 지칭된다.
HARQ 비트는 단말기에 의해 하나 이상의 다운링크 데이터 블록을 디코딩한 결과를 피드백하는 데 사용되며, 긍정의 확인응답(positive acknowledgment, ACK) 또는 부정의 확인응답(negative acknowledgment, NACK)일 수 있다. ACK는 단말기가 디코딩을 올바르게 수행했음을 지시한다. NACK은 단말기에 의한 디코딩 동안 에러가 발생했음을 지시한다. 구체적으로, 단말기는 HARQ 비트를 네트워크 기기에 피드백할 수 있거나, 또는 단말기는 HARQ 비트를 다른 단말기에 피드백할 수 있다. 또한, 단말이 부정 확인응답을 피드백하면, HARQ 비트를 수신하는 장치는 단말기에 의한 디코딩 동안에 에러가 발생한 데이터를 전신송하여, 단말기가 다운링크 데이터를 정확하게 수신하도록 한다.
전술한 예는 본 출원을 설명하는 데 사용될 뿐이며, 어떠한 한정으로도 해석되어서는 안된다. SR 비트의 수량과 단말기에 대해 구성된 SR 구성의 수량 사이의 상관관계는 후속 실시예에서 상세하게 설명되며, 세부사항은 여기서 다시 설명하지 않는다.
둘째, 본 출원의 주요 발명 원리는, 단말 기가 복수의 SR 구성으로부터 하나 이상의 SR 구성을 선택하고; 그 후 단말 기기가 하이브리드 자동 반복 요청 비트(들) 및 SR 비트(들)를 하나의 시간 유닛에서 전송하는 것을 포함하며, 여기서 SR 비트(들)는 하나 이상의 구성 중 각각의 SR 구성과 연관된 각각의 SR(들)을 지시하는 데 사용된다. 이에 상응하여, 네트워크 기기는 단말기로부터 HARQ 비트(들) 및 SR 비트(들)를 수신하고, SR 비트(들)에 기초하여, 단말기에 의해 보고되는 SR을 결정할 수 있다. 이러한 방식으로, 단말 기기는 단말 기기에 의해 보고되는 어느 SR 구성이 긍정의 SR과 연관되고/있거나 단말 기기에 의해 보고되는 어느 SR 구성이 부정의 SR과 연관되어 있는지 지시할 수 있다. 본 출원에서는 복수의 SR 구성이 지원될 수 있어, 미래의 5G에서의 멀티서비스 시나리오에 적합하다.
본 출원에서, SR 비트(들)는 제1 비트(들)로 지칭될 수 있고, 전술한 하나 이상의 SR 구성은 제1 SR 구성(들)으로 지칭될 수 있다. 전술한 하나 이상의 SR 구성은 현재의 시간 유닛(즉, 하나의 시간 유닛)에서, 네트워크 기기에 의해 단말 기기에 대해 구성되는 SR 구성(들)일 수 있다. 여기서, 현재의 시간 유닛은 단말 기기가 HARQ 비트 및 SR 비트를 전송할 준비가 된 시간 유닛일 수 있다. 본 출원에서, 긍정의 SR은 단말 기기에, 현재 단말기에 대한 업링크 데이터가 존재하거나, 네트워크 기기가 현재 단말기에 송신에 사용되는 자원을 할당할 필요가 있음을 지시한다. 송신에 사용되는 자원은 네트워크 기기에 의해 스케줄링되거나 미리 정의될 수 있다. 부정의 SR은 단말 기기에, 현재 단말 기기에 대한 업링크 데이터가 없거나, 현재 단말기로의 송신에 사용되는 자원을 할당할 필요가 없음을 지시한다. 수신 기기가 SR 구성과 연관된 긍정의 SR만을 수신하면, 수신 기기는 하나 이상의 SR 구성 중의 이 SR 구성 이외의 SR 구성이 모두 부정의 SR인 것으로 간주할 수 있다. 수신 기기는 네트워크 기기 또는 단말기일 수 있다.
본 출원에서, 네트워크 기기는 복수의 SR 구성이 위치하는 시간 유닛을 추가로 구성할 수 있다. 여기서, SR 구성이 위치하는 시간 유닛은 단말 기기가 SR 구성과 연관된 SR을 보고할 수 있는 시간 유닛이다. 다시 말해, SR 구성이 하나의 시간 유닛에 존재하면, 이는 단말 기기가 이 시간 유닛에서, SR 구성과 연관된 SR을 보고할 수 있음을 지시한다. 단말기에 대해 구성된 SR 구성은 시간 유닛을 지시할 수 있음을 이해할 수 있다.
도 6은 네트워크 기기에 의해 구성된 3개의 SR 구성(SR configuration #0, SR configuration #1 및 SR configuration #2)이 위치한 시간 유닛의 일례를 도시한다. 도 6에 도시된 바와 같이, SR configuration #0이 위치한 시간 유닛은 심볼 #0, 심볼 #2, 심볼 #4 및 심볼 #6이다. 이는 단말 기기가 이 4개의 심볼상에서 SR configuration #0과 연관된 SR을 전송할 수 있음을 지시한다. 이 예는 단지 본 출원의 실시예들을 설명하기 위해 사용될 뿐이며, 어떠한 한정으로도 해석되어서는 안 된다.
단말 기기가 SR을 보고하는 시간 유닛은 네트워크 기기에 의해 구성되거나, 상위 계층 시그널링을 사용하여 구성되거나, 또는 단말 기기에 의해 구성되지만, SR을 생성하는 것은 단말 기기의 행위이고; 따라서, 네트워크 기기는 특정 SR 구성과 연관된 SR이 특정 시간 유닛에 존재할 수 있다는 것을 알고 있지만, SR 구성과 연관된 어떤 SR이 실제로 이 특정 시간 유닛에서 단말 기기에 의해 보고되는지는 모른다. 어떤 SR이 실제로 이 특정 시간 유닛에서 단말 기기에 의해 보고되는지를 네트워크 기기가 알게 하려면, 단말 기기가 SR 비트를 네트워크 기기에 전송해야 한다.
예를 들어, 도 6에 도시된 예에서, 단말 기기는 실제 요건에 따라, 심볼 #0에서, SR configuration #0과 연관된 SR만을 보고하기로 하고, SR configuration #1과 연관된 SR을 보고하지 않기로 결정할 수 있다. 단말 기기는 2개의 SR 비트 "10"을 네트워크 기기에 전송하여, 네트워크 기기가 2개의 SR 비트 "10"에 기초하여, 단말 기기가 실제로 심볼 #0상에서, SR configuration #0과 연관된 SR만을 보고하고, SR configuration #1과 연관된 SR을 보고하지 않는다는 것을 알 수 있도록 한다.
예를 들어, 도 6에 도시된 예에서, 단말 기기는 실제 요건에 따라 SR configuration #0과 연관된 SR 및 SR configuration #1과 연관된 SR을 심볼 #0상에서 보고하기로 결정할 수 있다. SR configuration #0과 연관된 SR이 긍정의 SR인지 부정의 SR인지를 지시하는 데 최상위 비트 "1"이 사용되고, SR configuration #1과 연관된 SR이 긍정의 SR인지 부정의 SR인지를 지시하는 데 최하위 비트 "0"이 사용된다. 이러한 방식으로, 네트워크 기기는 2개의 SR 비트 "10"에 기초하여, 단말 기기가 실제로 SR configuration #0과 연관된 SR 및 SR configuration #1과 연관된 SR을 심볼 #0상에서 보고한다는 것을 알 수 있다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며 어떠한 한정으도로 해석되어서는 안 된다.
본 출원에서, 네트워크 기기에 의해 단말 기기에 대해 구성되는 SR 비트의 수량과 복수의 SR 구성의 수량 사이에는 상관관계가 있을 수 있다. 이 상관관계는 후속 실시예에서 구체적으로 설명되며, 세부 사항은 여기서 다시 설명하지 않는다. 선택적으로, 복수의 SR 구성의 수량은 2 이상이다. 먼저, 이하에서는 복수의 SR 구성의 수량이 정의되는 몇 가지 방식을 설명한다.
(1) 방식 1에서, 복수의 SR 구성의 수량은 모든 SR 구성의 수량과 동일하다. 다시 말해, 복수의 SR 구성은 네트워크 기기에 의해 단말기에 대해 동적으로 구성되는 모든 SR 구성일 수 있거나, 상위 계층 시그널링을 사용하여 네트워크 기기에 의해 단말기에 의해 구성되는 모든 SR 구성일 수 있거나, 또는 다른 단말 기기에 의해 단말기에 대해 구성되는 모든 SR 구성일 수 있다.
예를 들어, 도 8에 도시된 바와 같이, 네트워크 기기에 의해 단말 기기에 대해 구성되는 모든 SR 구성은, SR configuration #0, SR configuration #1 및 SR configuration #2이다. 다시 말해, 네트워크 기기에 의해 단말기에 대해 구성되는 모든 SR 구성의 수량은 3이다. 도 8로부터, 모든 SR 구성 중의 일부 SR 구성은 각각의 시간 유닛(심볼)에서 개별적으로 사용될 수 있음을 알 수 있다. 제1 비트(들)는 모든 SR 구성 중의 하나 이상의 SR 구성과 연관된 SR(들)을 지시하는 데 사용된다. 예를 들어, SR configuration #0 및 SR configuration #1은 심볼 #0상에서 사용되며, 제1 비트(들)는 모든 SR 구성 중의 SR configuration #0 및/또는 SR configuration #1과 연관된 SR을 지시하는 데 사용되고; SR configuration #2는 심볼 #1상에서 사용되며, 제1 비트(들)는 모든 SR 구성 중의 SR configuration #2와 연관된 SR을 지시하는 데 사용된다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
방식 1에서, 모든 SR 구성과 연관된 SR을 단말 기기에 의해 보고하는 효율이 향상될 수 있다. 예를 들어, 도 8에 도시된 바와 같이, SR configuration #2에 대응하는 시간 유닛이 심볼 #1상에 있고 심볼 #0상에 없더라도, 심볼 #1까지, SR configuration #2와 연관된 SR을 네트워크 기기에 통지하는 대신에, 단말 기기는 심볼 #0상에서, SR configuration #2와 연관된 SR을 네트워크 기기에 통지할 수 있어, 효율성을 향상시킨다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
(2) 방식 2에서, 복수의 SR 구성의 수량은 시간 유닛에서의 SR 구성의 수량과 같다. 구체적으로, 복수의 SR 구성은 네트워크 기기에 의해 단말기에 대해 동적으로 구성되는 시간 유닛에서의 SR 구성일 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 단말기에 대해 구성되는 시간 유닛에서의 SR 구성일 수 있거나, 또는 다른 단말기에 의해 단말기에 대해 구성되는 시간 유닛의 SR 구성일 수 있다.
예를 들어, 도 9에 도시된 바와 같이, 네트워크 기기에 의해 단말 기기에 대해 구성되는 심볼 #0상의 SR 구성은 SR configuration #0 및 SR configuration #1이다. 다시 말해, 네트워크 기기에 의해 단말기에 대해 구성되는 심볼 #0상의 SR 구성의 수량은 2이고, 제1 비트(들)가 SR configuration #0 및 SR configuration #1 중의 하나 이상의 SR 구성과 연관된 SR(들)을 지시하는 데 사용된다. 다른 예를 들어, 도 9에 도시된 바와 같이, 네트워크 기기에 의해 단말 기기에 대해 구성되고 심볼 #1상에 있는 SR 구성은 SR configuration #2이다. 다시 말해, 네트워크 기기에 의해 단말기에 대해 구성되는 심볼 #1상의 SR 구성의 수량은 1이고, 제1 비트(들)가 SR configuration #2와 연관된 SR(들)을 지시하는 데 사용된다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
방식 2에서, 단말기에 대해 구성되는 하나의 시간 유닛에서의 SR 구성은 상이한 업링크 제어 채널 속성과 연관련 SR 구성을 포함할 수 있다. SR 구성과 연관된 업링크 제어 채널 속성에 관한 세부사항은 후속하는 방식 4의 설명을 참조하고, 여기서는 설명하지 않는다.
방식 2에서, 실제로 단말기에 대해 구성되는 시간 유닛에서의 SR 구성과 연관된 SR만이 보고되어, SR 비트 오버헤드를 감소시킨다. 예를 들어, 도 8에 도시된 바와 같이, 심볼 #0상에 SR configuration #0 및 SR configuration #1이 있으며, 단말 기기는 2비트만을 사용하여, SR configuration #0과 연관된 SR 및 SR configuration #1과 연관된 SR을 통지할 수 있고; 심볼 #1상에는 SR configuration #2만이 있고, 단말 기기는 SR configuration #2와 연관된 SR을 1비트만을 사용하여 통지할 수 있다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
(3) 방식 3에서, 복수의 SR 구성의 수량은 복수의 시간 유닛에서의 SR 구성의 수량과 같다. 다시 말해, 복수의 SR 구성은 네트워크 기기에 의해 단말기에 대해 동적으로 구성되는, 복수의 시간 유닛에서의 SR 구성일 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 단말기에 대해 구성되는, 복수의 시간 유닛에서의 SR 구성일 수 있거나, 또는 다른 단말기에 의해 단말기에 대해 구성되는, 복수의 시간 유닛에서의 SR 구성일 수 있다. 복수의 시간 유닛은 단말기가 하이브리드 자동 반복 요청 비트(들) 및 제1 비트(들)를 전송하는 하나의 시간 유닛을 포함한다.
예를 들어, 도 10에 도시된 바와 같이, 네트워크 기기에 의해 단말 기기에 대해 구성되는 심볼 #0상의 SR 구성은 SR configuration #0 및 SR configuration #1이고; 네트워크 기기에 의해 단말 기기에 대해 구성되는 심볼 #1상의 SR 구성은 SR configuration #2이다. 다시 말해, 네트워크 기기에 의해 단말기에 대해 구성되는, 심볼 #0 및 심볼 #1상의 총 SR 구성은 SR configuration #0, SR configuration #1 및 SR configuration #2이다. 네트워크 기기에 의해 단말기에 대해 구성되는, 심볼 #0 및 심볼 #1상의 SR 구성의 수량은 3이고, 제1 비트(들)가 SR configuration #0, SR configuration #1 및 SR configuration #2 중의 하나 이상의 SR 구성을 지시하는 데 사용된다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
도 10에 도시된 예에서, 복수의 시간 유닛은 연속적이다. 본 출원은 이에 한정되지 않으며, 복수의 시간 유닛은 대안적으로 비연속적일 수 있다. 예를 들어, 도 11에 도시된 바와 같이, 네트워크 기기에 의해 단말 기기에 대해 구성되는 심볼 #0상의 SR 구성은 SR configuration #0 및 SR configuration #1이고; 네트워크 기기에 의해 단말 기기에 대해 구성되는, 심볼 #2상의 SR 구성은 SR configuration #0이다. 다시 말해, 네트워크 기기에 의해 단말기에 대해 심볼 #0 및 심볼 #2에 구성되는 총 SR 구성은 SR configuration #0 및 SR configuration #1이다. 네트워크 기기에 의해 단말기에 구성되는, 심볼 #0 및 심볼 #2상의 SR 구성의 수량은 2이고, 제1 비트(들)가 SR configuration #0 및 SR configuration #1 중의 하나 이상의 SR과 연관된 SR을 지시하는 데 사용된다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
방식 3에서, 단말기에 대해 구성되는, 복수의 시간 유닛에서의 SR 구성은 상이한 업링크 제어 채널 속성과 연관된 SR 구성을 포함할 수 있다. SR 구성과 연관된 업링크 제어 채널 속성에 대한 자세한 내용은 후속하는 방식 4의 설명을 참조하고, 여기서는 설명하지 않는다.
방식 2와 유사한 방식 3에서, 실제로 단말기에 대해 구성되고 복수의 시간 유닛에 있는 SR 구성과 연관된 SR만이 보고되어, SR 비트 오버헤드를 감소시킨다.
(4) 방식 4에서, 복수의 SR 구성의 수량은 동일한 업링크 제어 채널 속성과 관련되고 하나 이상의 시간 유닛에 있는 SR 구성의 수량과 같다. 구체적으로, 복수의 SR 구성은 네트워크 기기에 의해 단말기에 대해 동적으로 구성되는 SR 구성으로서 하나 이상의 시간 유닛에 있고 동일한 업링크 제어 채널 속성과 연관된 SR 구성일 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 단말기에 대해 구성되는 SR 구성으로서 하나 이상의 시간 유닛에 있고 동일한 업링크 제어 채널 속성과 연괸되는 SR 구성일 수 있거나, 또는 다른 단말기에 의해 단말기에 대해 구성되는 SR 구성으로서 하나 이상의 시간 유닛에 있고 동일한 업링크 제어 채널 속성과 연괸되는 SR 구성일 수 있다.
여기서, SR 구성과 연관된 업링크 제어 채널 속성은 SR을 실어 전달하는 업링크 제어 채널의 속성이다. 업링크 제어 채널의 속성은 다음 중 적어도 하나를 포함할 수 있다: 업링크 제어 채널에 의해 점유되는 시간 유닛의 길이, 또는 업링크 제어 채널에 의해 점유되는 시간 유닛의 수량, 또는 업링크 제어 채널의 포맷, 또는 업링크 제어 채널에 의해 실려 전달되는 비트의 최소량 또는 최대량.
먼저, 단일 시간 유닛(예: 하나의 시간 유닛은 하나의 심볼)가 예로서 사용된다.
예를 들어, 도 12에 도시된 바와 같이, 네트워크 기기에 의해 단말 기기에 대해 구성되는 심볼 #0상의 SR 구성은 SR configuration #0, SR configuration #1 및 SR configuration #3이다. SR configuration #0 및 SR configuration #1은 동일한 업링크 제어 채널 속성과 연관되어 있으며, 동일한 업링크 제어 채널 속성은 하나의 심볼이다. 다시 말해, SR configuration #0과 연관된 SR을 실어 전달하는 시간 유닛의 길이는 하나의 심볼이고, SR configuration #1과 연관된 SR을 실어 전달하는 시간 유닛의 길이 또한 하나의 심볼이다. SR configuration #3과 연관된 업링크 제어 채널 속성은 하나의 미니 슬롯(mini-slot)(즉, 4개의 심볼)이다. 다시 말해, SR configuration #3과 연관된 SR을 실어 전달하는 시간 유닛의 길이는 4개의 심볼 또는 하나의 미니 슬롯이다.
도 12에 도시된 예에서, 하나의 심볼의 업링크 제어 채널 속성의 관점에서, 네트워크 기기에 의해 단말 기기에 대해 구성되는 심볼 #0상의 SR 구성은 SR configuration #0 및 SR configuration #1이며, SR configuration #3을 포함하지 않는다. 다시 말해, 네트워크 기기에 의해 단말기에 대해 구성되는 SR 구성으로서 심볼 #0상에 있고 하나의 심볼 업링크 제어 채널 속성과 연관된 SR 구성의 수량은 2이며, 이 경우 제1 비트(들)가 SR configuration #0 및 SR configuration #1에서의 하나 이상의 SR 구성과 연관된 SR(들)을 지시하는 데 사용된다.
도 12에 도시된 예에서, 하나의 미니 슬롯의 업링크 제어 채널 속성의 관점에서, 네트워크 기기에 의해 단말 기기에 대해 구성되고 심볼 #0상에 있는 SR 구성은 SR configuration #3이며, SR configuration #0 또는 SR configuration #1을 포함하지 않는다. 다시 말해, 네트워크 기기에 의해 단말기에 대해 구성되고 하나의 미니 슬롯의 업링크 채널 속성과 연관되는 심볼 #0상의 SR 구성 수량은 1이고, 이 경우, 제1 비트(들)가 SR configuration #3과 연관된 SR(들)을 지시하는 데 사용된다.
전술한 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
둘째, 복수의 시간 유닛(예: 하나의 시간 유닛은 하나의 심볼)가 예로서 사용된다.
다른 예를 들어, 도 12에 도시된 바와 같이, 네트워크 기기에 의해 단말 기기에 대해 구성되고 심볼 #0 내지 심볼 #3상에 있는 SR 구성은 SR configuration #0, SR configuration #1, SR configuration #2 및 SR configuration #3이다. SR configuration #0, SR configuration #1 및 SR configuration #2는 동일한 업링크 제어 채널 속성과 연관되어 있으며, 동일한 업링크 제어 채널 속성은 하나의 심볼이다. SR configuration #3과 연관된 업링크 제어 채널 속성은 하나의 미니 슬롯(mini-slot)(즉, 4개의 심볼)이다.
도 12에 도시된 예에서, 1개의 심볼의 업링크 제어 채널 속성의 관점에서, 네트워크 기기에 의해 단말 기기에 대해 구성되고 심볼 #0 내지 심볼 #3상에 있는 SR 구성은 SR configuration #0, SR configuration #1 및 SR configuration #2이고, SR configuration #3을 포함하지 않는다. 다시 말해, 네트워크 기기에 의해 단말기 대해 구성되는 SR 구성으로서 심볼 #0 내지 심볼 #3상에 있고 하나의 심볼의 업링크 제어 채널 속성과 연관된 SR 구성의 수량은 3이며, 이 경우, 제1 비트(들)가 SR configuration #0, SR configuration #1 및 SR configuration #2 중의 하나 이상의 SR 구성과 연관된 SR을 지시하는 데 사용된다.
도 12에 도시된 예에서, 하나의 미니 슬롯의 업링크 제어 채널 속성의 관점에서, 네트워크 기기에 의해 단말 기기에 대해 구성되고 심볼 #0상에 있는 SR 구성은 SR configuration #3이고, SR configuration #0, SR configuration #1 및 SR configuration #2를 포함하지 않는다. 다시 말해, 네트워크 기기에 의해 단말기에 대해 구성되는 SR 구성으로서 심볼 #0 내지 심볼 #4상에 있고 하나의 미니 슬롯의 업링크 제어 채널 속성과 연관된 SR 구성의 수량은 1이며, 이 경우, 제1 비트(들)가 SR configuration #3과 연관된 SR(들)을 지시하는 데 사용된다.
전술한 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다. 방식 4에서, 복수의 시간 유닛은 연속적이거나 비연속적일 수 있다.
방법 4는 단지 업링크 제어 채널 속성이 업링크 제어 채널에 의해 점유되는 시간 유닛의 길이인 예를 사용하여 설명되었다. 다른 업링크 제어 채널 속성에 대해서도 유사한 처리가 적용된다.
업링크 제어 채널에 의해 점유되는 시간 유닛의 수량이 다른 업링크 제어 채널에 의해 점유되는 시간 유닛의 수량과 동일하면, 예를 들어 둘 모두가 2개의 시간 유닛이면, 업링크 제어 채널의 속성이 동일한 것으로 간주된다. 그렇지 않으면 속성이 상이하다.
업링크 제어 채널의 포맷이 다른 업링크 제어 채널의 포맷과 동일하면, 예를 들어, 둘 모두가 제1 포맷의 업링크 제어 채널이면, 업링크 제어 채널의 속성이 동일한 것으로 간주된다. 그렇지 않으면 속성이 상이하다.
업링크 제어 채널에 의해 실려 전달될 수 있는 최소 비트 수가 다른 업링크 제어 채널에 의해 수행될 수 있는 최소 비트 수와 동일하면, 예를 들어 둘 모두가 2비트이면, 업링크 제어 채널의 속성은 동일한 것으로 간주된다. 그렇지 않으면 속성이 상이하다.
업링크 제어 채널에 의해 실려 전달될 수 있는 최대 비트 수가 다른 업링크 제어 채널에 의해 수행될 수 있는 최대 비트 수와 동일하면, 예를 들어 둘 모두가 2비트이면, 업링크 제어 채널의 속성은 동일한 것으로 간주된다. 그렇지 않으면 속성이 상이하다.
속성이 동일하거나 상이할 때 적용 가능한 동작 방식은 업링크 제어 채널에 의해 점유되는 시간 유닛의 길이에 대한 방식과 유사하다. 다시 말해, 수량의 SR 구성은 동일한 속성과 연관된 SR 구성의 수량이다. 따라서, 세부 사항은 여기서 다시 설명하지 않는다.
방식 4에서, 상이한 업링크 제어 채널 속성과 연관된 SR 구성은 더 높은 유연성으로, 구별하여 보고될 수 있다.
본 출원에서, 비트 시퀀스에서 SR 비트(들)와 HARQ 비트(들) 사이의 위치 관계는 다음을 포함할 수 있지만 이에 한정되지 않는다:
(1) 제1 위치 관계: 도 13a에 도시된 바와 같이, SR 비트(들)는 HARQ 비트(들)에 인접하고, SR 비트(들)는 HARQ 비트(들) 뒤에 부가된다.
(2) 제2 위치 관계: 도 13b에 도시된 바와 같이, SR 비트(들)는 HARQ 비트(들)에 인접하고, HARQ 비트(들)는 SR 비트(들) 뒤에 부가된다. 업링크 제어 채널의 용량이 한정되기 때문에, 송신될 총 정보량이 최대 용량보다 클 때, 테일(tail)의 정보는 폐기되어야 하므로, 먼저 배열된 정보가 보호될 수 있다. 따라서, SR 비트(들)가 더 중요한 경우, SR 비트(들)를 보호하기 위해 SR 비트(들)가 먼저 배열된다.
(3) 제3 위치 관계: 도 13c에 도시된 바와 같이, SR 비트(들)와 HARQ 비트(들) 사이에 다른 비트가 존재하고, SR 비트(들)는 HARQ 비트(들) 뒤에 부가된다.일부 정보의 중요도가 HARQ 비트(들)의 중요도보다 높지만 SR 비트(들)의 중요도보다 낮거나 같을 때, 그 정보가 이곳에 배열될 수 있다. 배열의 유리한 효과는 (2)와 동일하며, 중요한 정보가 먼저 배열된다.
(4) 제4 위치 관계 : 도 13d에 도시된 바와 같이, SR 비트(들)와 HARQ 비트(들) 사이에 다른 비트가 있으며, HARQ 비트(들)는 SR 비트(들) 다음에 부가된다. 일부 정보의 중요도가 HARQ 비트(들)의 중요도보다 높지만 SR 비트(들)의 중요도보가 낮거나 같은 경우, 그 정보가 이곳에 배치될 수 있다. 배열의 유리한 효과는 (2)와 동일하며, 중요한 정보가 먼저 배열된다.
(5) 제5 위치 관계: 도 13e에 도시된 바와 같이, SR 비트(들)는 HARQ 비트의 제1 부분 뒤에 부가되고, HARQ 비트의 제2 부분은 SR 비트(들) 뒤에 부가된다. 이러한 방식의 이점은 다음과 같다: HARQ 비트 및 SR 비트가 실려 전달되는 업링크 제어 채널에 의해 점유되는 주파수 영역 자원의 변경이 허용되는 경우, 예를 들어, 제1 심볼상의 업링크 제어 채널이 제1 주파수 영역 자원상에 있고 제2 심볼상의 업링크 제어 채널이 제2 주파수 영역 자원상에 있는 경우, 일부 HARQ 비트 및 일부 SR 비트는 주파수 영역 자원 중 하나에 배치되고, 나머지 HARQ 비트 및 나머지 SR 비트가 다른 주파수 영역 자원에 배치되어, 부분 정보를 수신하는 정확도를 향상시킨다.
도 13a 내지 도 13e는 코딩 이전의 원시(original) 비트 시퀀스 중의 SR 비트(들)와 HARQ 비트(들) 사이의 연결 관계(concatenation relationship)만을 도시한다. 여기서, 본 출원은 코딩 이전의 임의의 다른 비트일 수 있는 (3) 및 (4)의 다른 비트에 대해 어떠한 특별한 제한도 부과하지 않는다.
본 출원에서, 시간 유닛은 심볼(symbol), 슬롯(slot), 미니 슬롯(mini-slot) 또는 서브프레임(subframe)일 수 있다. 이러한 시간 유닛의 정의에 대해서는 LTE 표준을 참조한다. 그러나 이들 시간 유닛의 정의는 LTE 표준으로 한정되지 않는다. 미래의 통신 표준에서 이러한 시간 유닛의 정의는 다를 수 있다.
전술한 주요 발명 원리에 기초하여, 이하에서는 본 출원에서 제공되는 신호 송신 방법의 전체 프로시저를 설명한다. 도 7에 도시된 바와 같이, 본 출원에서 제공되는 신호 송신 방법은 다음 단계를 포함할 수 있다.
S101. 단말 기기가 제1 비트를 생성한다. 여기서, 제1 비트(들)는 전술한 SR 비트(들)이며, 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 지시하는 데 사용될 수 있다. 제1 스케줄링 요청 구성(들)은 네트워크 기기에 의해 단말 기기에 대해 구성되는 복수의 스케줄링 요청 구성 중 적어도 하나일 수 있다.
구체적으로, 단말 기기가 제1 비트를 생성하는 것은 다음 동작 중 적어도 하나를 포함할 수 있다: (1) 제1 비트(들)의 수량을 결정하고, 제1 비트(들)에 대해 채널 코딩을 수행하는 것; 및 (2) 제1 비트(들)의 비트 상태를 결정하고, 요청될 필요가 있는 자원의 속성에 기초하여 제1 비트(들)를 결정하는 것.
복수의 스케줄링 요청 구성 중의 하나 이상의 스케줄링 요청 구성은 네트워크 기기에 의해 동적으로 구성되거나, 상위 계층 시그널링을 사용하여 네트워크 기기에 의해 구성될 수 있다. 여기서, 상위 계층 시그널링은 미디어 액세스 제어(Media Access Control, MAC) 계층 시그널링 또는 무선 자원 제어(Radio Resource Control, RRC) 계층 시그널링일 수 있다. 하나 이상의 스케줄링 요청 구성은 네트워크 기기에 의해 단말 기기에 대해 동적으로 구성되는 복수의 스케줄링 요청 구성 중 적어도 하나일 수 있거나, 또는 하나 이상의 스케줄링 요청 구성은 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 단말기에 대해 구성되는 복수의 스케줄링 요청 구성 중 적어도 하나일 수 있다.
하나 이상의 스케줄링 요청 구성 및 복수의 스케줄링 요청 구성의 설명에 대해서는 본 발명 원리에 관한 전술한 섹션을 참조한다. 세부 사항은 여기서 다시 설명하지 않는다.
S102. 단말 기기가 하이브리드 자동 반복 요청 비트(들)를 생성한다. 하이브리드 자동 반복 요청 비트(들)는 단말 기기에 의한 하나 이상의 다운링크 데이터 블록의 디코딩 결과를 피드백하는 데 사용되며, 그 결과는 긍정의 확인응답 ACK 또는 부정의 확인응답 ACK일 수 있다. ACK는 단말기가 디코딩을 올바르게 수행했음을 지시한다. NACK은 단말기에 의한 디코딩 동안 에러가 발생했음을 지시한다. 단말기가 부정의 확인응답을 피드백하면, 네트워크 기기는 단말기에 의한 디코딩 동안 에러가 발생한 데이터를 재송신하는 것으로 이해될 수 있다.
구체적으로, 단말 기기가 HARQ 비트를 생성하는 것은 다음 동작 중 적어도 하나를 포함할 수 있다: HARQ 비트(들)의 수량을 결정하고, HARQ 비트(들)에 대해 채널 코딩을 수행하는 것; 및 HARQ 비트(들)의 비트 상태를 결정하고, 다운링크 데이터 수신 상태에 기초하여 HARQ 비트(들)를 결정하는 것.
S103. 단말 기기가 하이브리드 자동 반복 요청 비트(들) 및 제1 비트(들)를 하나의 시간 유닛에서 전송한다. 이에 상응하여, 네트워크 기기는 그 시간 유닛에서 단말 기기로부터 하이브리드 자동 반복 요청 비트(들) 및 제1 비트(들)를 수신할 수 있다.
S104. 네트워크 기기가 제1 비트(들)에 기초하여, 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 결정할 수 있다.
일 구현예에서, 후속하는 실시예 1에서 제공되는 SR 비트(들) 설계 방안을 참조하여, 네트워크 기기는 제1 비트(들) 중의 각각의 비트의 상태에 기초하여, 각각의 비트에 대응하는 SR 구성과 연관된 SR(긍정의 SR 또는 부정의 SR)을 결정할 수 있다.
예를 들어, 제1 비트(들) 중의 각각의 비트의 가능한 상태 및 각각의 비트에 대응하는 가능한 SR 구성이 표 5에 나타나 있다고 가정한다. 실제로 송신된 제1 비트가 "0XXX"이면, 네트워크 기기는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청이 SR configuration #0과 연관된 부정의 SR인 것으로 결정할 수 있다. 실제로 송신된 제1 비트가 "X1XX"이면, 네트워크 기기는 제1 스케줄링 요청 구성과 연관된 스케줄링 요청이 SR configuration #1과 연관된 긍정의 SR인 것으로 결정할 수 있다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
다른 구현예에서, 후속 실시예 1에서 제공되는 SR 비트 설계 방안을 참조하면, 네트워크 기기는 제1 비트(들)의 상태에 기초하여, 그 상태에 대응하는 SR(긍정의 SR 또는 부정의 SR)을 결정할 수 있다.
예를 들어, 제1 비트(들) 중의 각각의 비트의 가능한 상태 및 각각의 비트에 대응하는 가능한 SR 구성은 표 6-1에 나타나 있다고 가정한다. 실제로 송신된 제1 비트가 "001"이면, 네트워크 기기는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청이 SR configuration #0과 연관된 긍정의 SR인 것으로 결정할 수 있다. 실제로 송신된 제1 비트가 "000"이면, 네트워크 기기는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청이 SR configuration #0, #1, #2 및 #3과 연관된 부정의 SR인 것으로 결정할 수 있다. 다시 말해, 모든 SR 구성과 연관된 SR이 부정의 SR이다.
도 7에 도시된 경우에 한정되지 않으며, S101 및 S102의 다른 시간 시퀀스가 있을 수 있다. 예를 들어, S102는 S101 전에 수행된다. 본 출원에서는 이를 한정하지 않는다.
이하에서는 복수의 실시예를 참조하여 SR 비트(들)를 설계하는 방법을 상세히 설명한다.
(1) 실시예 1
본 실시예에서, SR 비트(들) 중의 하나의 비트(즉, 제1 비트(들))는 하나 이상의 SR 구성(즉, 제1 SR 구성(들)) 중의 하나의 SR 구성과 연관된 스케줄링 요청(들)을 지시하는 데 사용된다. 제1 SR 구성(들)은 SR 비트(들) 중의 비트(들)에 대응하는 것으로 이해될 수 있다. 구체적으로, 하나의 SR 구성은 SR 비트(들) 중의 하나의 비트에 대응한다. 이 경우, SR 비트의 수량 OSR은 단말기에 대해 구성된 복수의 SR 구성(즉, 전술한 본 발명의 원리에서 언급한 복수의 SR 구성)의 수량과 같다. 이는 SR 비트의 수량 OSR이 복수의 SR 구성의 수량과 관련되는 방식이다. 전술한 본 발명의 원리에서 언급한 복수의 SR 구성의 수량의 정의에 대해서는 본 발명의 원리에 관한 전술한 섹션을 참조한다. 세부 사항은 여기서 다시 설명하지 않는다.
SR 비트(들) 중의 하나의 비트는 제1 SR 구성(들) 중의 하나의 SR 구성과 연관된 SR이 긍정의 SR인지 부정의 SR인지를 지시하는 데 사용된다. 구체적으로, SR 비트(들) 중의 하나의 비트는 그 비트에 대응하는 하나의 SR 구성과 연관된 SR이 긍정의 SR인지 부정의 SR인지를 지시하는 데 사용된다. 예를 들어, SR 비트 중의 하나의 비트가 SR configuration #0에 대응한다고 가정한다. 표 4는 비트와 비트가 지시하는 의미를 보여준다.
[표 4]
Figure 112020035124595-pct00011
표 4의 왼쪽 열은 비트의 상태( "0" 또는 "1")를 나타내고, 표 4의 오른쪽 열은 비트에 의해 지시되는 SR을 나타낸다. 비트 상태가 "0"인 경우, 이는 그 비트에 의해 지시되는 SR이 SR configuration #0과 연관된 부정의 SR임을 지시한다. 또는 비트 상태가 "1"인 경우, 이는 그 비트에 의해 지시되는 SR이 SR configuration #0과 연관된 긍정의 SR임을 지시한다. 표 4는 단지 본 출원을 설명하기 위한 것이다. 실제 적용 시에, 비트의 상태와 비트에 의해 지시되는 SR 사이의 대응관계는 표 4에 도시된 것과 상반될 수 있으며, 여기서는 이를 한정하지 않는다.
이하, 4개의 SR 비트(OSR=4)가 있는 예를 이용하여 실시예 1을 상세히 설명한다.
4개의 SR 비트는 각각 상이한 구성: SR configuration #3, SR configuration #2, SR configuration #1 및 SR configuration #0에 대응하는 것으로 가정한다.
선택적으로, 도 14a에 도시된 바와 같이, 4개의 SR 비트는 각각, 최상위 비트에서 최하위 비트로의 순서로 SR configuration #3, SR configuration #2, SR configuration #1 및 SR configuration #0에 대응할 수 있다. 선택적으로, 도 14b에 도시된 바와 같이, 4개의 SR 비트는 각각, 최하위 비트에서 최상위 비트로의 순서로 SR configuration #3, SR configuration #2, SR configuration #1 및 SR configuration #0에 대응할 수 있다.
도 14a 및 도 14b에 도시된 방식에 한정되지 않으며, 4개의 SR 비트는 다른 방식으로 4개의 상이한 SR 구성에 대응할 수 있으며, 여기서는 이를 한정하지 않는다.
구체적으로, 도 14a 또는 도 14b에 도시된, SR 구성과 SR 비트 중의 비트 사이의 대응관계와 유사한 대응관계가 네트워크 기기에 의해 동적으로 구성될 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 구성될 수 있다. 대응관계는 B개 SR 구성, 및 B개의 SR 구성에 각각 대응하는 B개의 비트를 포함할 수 있다. 이러한 방식으로, 단말 기기는 대응관계에 기초하여, SR 비트에서 하나 이상의 SR 구성(즉, 제1 SR 구성(들))의 각각의 SR 구성에 대응하는 각각의 비트를 결정할 수 있다. 여기서 B는 양의 정수이다. 본 출원에서, 네트워크 기기에 의해 구성되거나, 상위 계층 시그널링을 사용하여 구성되는 대응관계는 제1 대응관례로 지칭될 수 있다.
도 14a에 도시된 대응관계는 4개의 SR 비트 및 4개의 SR 구성에 사용된다고 가정한다. 표 5는 SR 비트 중의 각각의 비트의 지시 의미의 예를 보여준다.
[표 5]
Figure 112020035408264-pct00037
표 5에서, 행 1 및 행 2는 SR 비트의 제1 최상위 비트 및 그 비트의 의미를 나타낸다. 비트의 상태가 "0"인 경우, 이는 비트에 의해 지시되는 SR이 SR configuration #0과 연관된 부정의 SR, 다시 말해, 단말기에 의해 보고되는 SR configuration #0과 연관된 SR이 부정의 스케줄링 요청임을 지시한다. 또는 비트의 상태가 "1"인 경우, 이는 비트에 의해 지시되는 SR이 SR configuration #0과 연관된 긍정의 SR, 다시 말해, 단말기에 의해 보고되는 SR configuration #0과 연관된 SR이 긍정의 스케줄링 요청임을 지시한다. 이 경우, 행 1과 행 2에서의 "X"는 다른 비트의 상태가 0인지 또는 1인지가 제1 비트와 SR configuration #0 간의 대응관계에 영향을 미치지 않으며, 제1 비트에 의해, SR configuration #0과 연관된 SR이 긍정의 SR인지 부정의 SR인지의 지시에 영향을 미치지 않는다는 것을 의미한다. 유사하게, 표 5의 나머지 행의 2행마다 SR 비트 중의 비트 및 비트의 지시 의미를 나타내며, 세부 사항은 여기서 다시 설명하지 않는다.
표 5에 도시된 예에서, SR 비트의 비트 상태가 "0011"이면, 이는 지시된 SR이 SR configuration #0과 연관된 부정의 SR, SR configuration #1과 연관된 부정의 SR, SR configuration #2과 연관된 긍정의 SR, 및 SR configuration #3과 연관된 긍정의 SR임을 지시한다. 다시 말해, 단말 기기는 실제로 2개의 긍정의 SR: SR configuration #2와 연관된 긍정의 SR 및 SR configuration #3과 연관된 긍정의 SR을 보고한다. 유사하게, SR 비트 중의 복수의 다른 비트의 값이 "1"인 경우, 이는 단말 기기가 복수의 다른 SR 구성과 연관된 긍정의 SR을 실제로 보고한다는 것을 지시한다. 특히, SR 비트의 비트 상태가 "1111"인 경우, 이는 SR 비트가 단말 기기에게 최대 4개의 상이한 SR 구성과 연관된 긍정의 SR을 동시에 보고할 수 있음을 지시한다.
본 출원은 하나의 SR 구성이 SR 비트 중의 하나의 비트에 대응하는 것으로 한정되지 않는다. 실시예 1에서, 하나의 SR 구성은 대안적으로 SR 비트 중의 복수의 비트에 대응할 수 있다. 다시 말해, 복수의 비트가 하나의 SR 구성과 연관된 SR을 지시하는 데 사용될 수 있다. 이 경우, SR 비트의 수량 OSR은 네트워크 기기에 의해 단말기에 대해 구성되는 SR 구성(즉, 전술한 본 발명의 원리에서 언급된 복수의 SR 구성)의 수량의 정수배와 같다. 이는 SR 비트의 수량 OSR이 네트워크 기기에 의해 단말기에 대해 구성된 SR 구성의 수량과 관련되는 다른 방식이다. 전술한 본 발명의 원리에서 언급된 복수의 SR 구성의 수량의 정의에 대해서는 본 발명의 원리에 관한 전술한 섹션을 참조한다. 세부 사항은 여기서 다시 설명하지 않는다.
예를 들어, 표 5에 도시된 예에서, SR 비트 중 최상위 2비트가 SR configuration #0과 연관된 SR을 지시하는 데 사용된다. 2비트의 상태가 "00"인 경우, 이는 2비트에 의해 지시되는 SR이 SR configuration #0과 연관된 부정의 SR임을 지시한다. 또는 2비트의 상태가 0이 아닌 상태( "01"또는 "10" 또는 "11")인 경우, 이는 2비트에 의해 지시되는 SR이 SR configuration #0과 연관된 긍정의 SR임을 지시한다. 이 예는 단지 본 출원에서 제공되는 구현일 뿐이며, 어떠한 한정으로도 해석되어서는 안 되며, 이 구현은 실제 적용 시에 달라질 수 있다. 이러한 방식으로, 복수의 속성 중에서 하나의 속성을 선택하도록 네트워크 기기에 명령하기 위해, 복수의 0이 아닌 상태가 SR을 실어 전달하는 업링크 제어 채널의 복수의 가용 속성(예: TTI)을 지시하는 데 사용될 수 있어, SR 관리에 있어 복수의 업링크 제어 채널 속성의 시나리오에 적합하다.
전술한 설명으로부터, 실시예 1에서 제공되는 SR 비트 설계 방안에서, 복수의 SR이 보고될 수 있고, 복수의 상이한 SR 구성과 연관된 SR이 유연하게 보고될 수 있다는 것을 알 수 있다.
(2) 실시예 2
본 실시예에서, SR 비트(들)의 비트 상태(즉, 제1 비트(들))는 하나 이상의 SR 구성(즉, 제1 SR 구성(들))과 연관된 스케줄링 요청(들)을 지시하는 데 사용된다. 제1 SR 구성(들)과 연관된 SR(긍정의 SR 또는 부정의 SR)은 SR 비트의 상태에 대응한다.
선택적으로, SR 비트(들)의 제1 상태는 제1 SR 구성(들)과 연관된 SR(들)이 부정의 SR(들)임을 지시하는 데 사용된다.
선택적으로, SR 비트(들)의 제1 상태 이외의 하나 이상의 상태는 제1 SR 구성(들)과 연관된 SR(들)이 긍정의 SR(들)임을 지시하는 데 사용된다.
선택적으로, SR 비트(들)의 제1 상태 이외의 어떠한 상태도 제1 SR 구성(들)과 연관된 SR(들) 중 어느 하나가 부정의 SR임을 나타내는 데 사용되지 않는다.
구체적으로, SR 비트의 복수의 상태에서, 단 하나의 상태(예: 0의 상태)만이 제1 SR 구성(들)과 연관된 부정의 SR에 대응한다. 다시 말해, 단 하나의 상태만이 제1 SR 구성(들)과 연관된 SR이 모두 부정의 SR임을 지시하는 데 사용된다. 단 하나의 상태 이외의 하나 이상의 상태는 제1 SR 구성(들)과 연관된 SR 중 어느 하나가 부정의 SR임을 지시하는 데 사용되지 않는 것으로 이해될 수 있다. 단 하나의 상태 이외의 하나 이상의 상태는 제1 SR 구성(들) 중의 하나 이상의 SR 구성과 연관된 긍정의 SR(들)에 대응한다. 다시 말해, 단 하나의 상태 이외의 하나 이상의 상태는 하나 이상의 SR 구성과 연관된 긍정의 SR(들)을 지시하는 데 사용된다. 본 출원에서, 유일한 상태는 제1 상태로 지칭될 수 있다.
SR 비트는 3개의 비트를 가지며, 3개의 비트의 상태는 4개의 상이한 SR 구성과 연관된 SR을 지시하는 데 사용된다고 가정한다. 표 6-1 및 표 6-2는 SR 비트의 각각의 상태의 지시 의미의 예를 보여준다.
[표 6-1]
Figure 112020035124595-pct00013
[표 6-2]
Figure 112020035124595-pct00014
SR 비트의 상태가 "000"인 경우, 이는 SR configuration #0, #1, #2 및 #3과 연관된 SR이 모두 부정의 SR임을 지시한다. SR 비트의 다른 상태에서, 하나 이상의 상태는 하나 이상의 SR 구성과 연관된 긍정의 SR을 나타낸다. 자세한 내용은 표 6-1 및 표 6-2를 참조한다.
전술한 설명으로부터, 실시예 2에서 제공되는 SR 비트 설계 방안에서, 업링크 제어 채널에 의해 실려 전달되는 정보의 양이 비교적 소량의 비트를 사용하여 하나 이상의 SR 구성(즉, 제1 SR 구성(들))과 연관된 각각의 SR을 지시함으로써 감소될 수 있어, 업링크 제어 채널의 전송 성공률을 향상시킬 수 있음을 알 수 있다.
구체적으로, 표 6-1 또는 표 6-2에 나타낸, SR과 SR 비트의 상태 사이의 대응관계와 유사한 대응관계는 네트워크 기기에 의해 동적으로 구성될 수 있거나, 네트워크 기기에 의해 상위 계층 시그널링을 사용하여 될 수 있다. 대응관계는 P개의 SR 구성과 연관된 SR 및 P개의 SR 구성과 연관된 SR에 대응하는 Q개의 상태를 포함할 수 있다. 이러한 방식으로, 단말기는 대응관계에 기초하여, 하나 이상의 SR 구성(즉, 제1 SR 구성(들))과 연관된 SR에 대응하는 상태를 결정할 수 있다. 여기서 Q≥3이고, Q는 양의 정수이며, P≥2이고, P는 양의 정수이다. 본 출원에서, 이 대응관계는 제2 대응관계로 지칭될 수 있다.
실시예 2에서, SR 비트의 수량 OSR은 OSR=ceil(log2(1+Nconfiguration))일 수 있으며, 여기서 Nconfiguration은 단말기에 대해 구성된 SR 구성의 수량(즉, 전술한 발명의 원리에서 언급된 복수의 SR 구성)을 나타내며, ceil은 다음 정수로의 올림을 나타낸다. 이는 SR 비트의 수량 OSR이 네트워크 기기에 의해 단말기에 대해 구성된 SR 구성의 수량과 관련되는 다른 방식이다. 전술한 본 발명의 원리에서 언급된 복수의 SR 구성의 수량의 정의에 대해서는 본 발명의 원리에 관한 전술한 섹션을 참조한다. 세부 사항은 여기서 다시 설명하지 않는다.
실시예 2에서, SR 비트의 상태는 대안적으로 복수의 SR 구성과 연관된 SR을 지시하는 데 사용될 수 있다.
예를 들어, 표 6-2에서의 상태 "101"은 SR configuration #0과 연관된 긍정의 SR 및 SR configuration #1과 관련된 긍정의 SR을 지시하는 데 사용된다. 다시 말해, SR 비트가 "101"인 경우, 단말 기기는 SR configuration #0과 연관된 긍정의 SR 및 SR configuration #1과 관련된 긍정의 SR을 보고한다. 이 경우, 이는 SR configuration #2와 연관된 부정의 SR 및 SR configuration #3과 연관된 부정의 SR을 보고하는 것과 동등하다는 것을 이해할 수 있다. 유사하게, 표 6-2에서의 상태 "110"은 SR configuration #3과 연관된 긍정의 SR 및 SR configuration #2와 연관된 긍정의 SR을 지시하는 데 사용될 수 있고; 표 6-2에서의 상태 "111"은 SR configuration #3과 연관된 긍정의 SR, SR configuration #2와 연관된 긍정의 SR, SR configuration #1과 연관련 긍정의 SR, 및 SR configuration #0과 연관된 긍정의 SR을 지시하는 데 사용될 수 있다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
선택적으로, 하나의 긍정의 SR과 연관된 SR 구성의 색인이 최대치로 사용될 수 있고, 색인이 최대치보다 작은 SR 구성과 연관된 SR은 모두 긍정의 SR이다. 이러한 방식으로, 단말 기기는 이 긍정의 SR에 대응하는 SR 비트의 상태에 기초하여 복수의 SR 구성과 연관된 긍정의 SR을 지시할 수 있다.
예를 들어, SR 비트의 상태는 SR configuration #3과 연관된 긍정의 SR을 지시하는 데 사용되는 "100"인 것으로 가정한다. 이 경우 SR configuration #3의 색인 "3"이 최대치로 사용되고, 색인이 "3"보다 작은 SR configuration #2, SR configuration #1 및 SR configuration #0과 각각 연관된 SR은 모두 긍정의 SR이다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
선택적으로, 하나의 긍정의 SR과 연관된 SR 구성의 색인이 최소치로 사용될 수 있고, 색인이 최소치보다 큰 SR 구성과 연관된 SR은 모두 긍정의 SR이다. 이러한 방식으로, 단말 기기는 긍정의 SR에 대응하는 SR 비트의 상태에만 기초하여, 복수의 SR 구성과 연관된 긍정의 SR을 지시할 수 있다.
예를 들어, SR 비트의 상태는 SR configuration #1과 연관된 긍정의 SR을 지시하는 데 사용되는 "001"인 것으로 가정한다. 이 경우 SR configuration #1의 색인 "1"이 최소치로 사용되고, 색인이 "1"보다 큰 SR configuration #2 및 SR configuration #3과 각각 연관된 SR은 모두 긍정의 SR이다. 이 예는 단지 본 출원을 설명하기 위해 사용된 것이며, 어떠한 한정으로도 해석되어서는 안 된다.
실시예 1 또는 실시예 2를 참조하면, 일부 선택적 구현예에서, SR 비트(들)와 함께 전송되는 HARQ 비트의 수량은 X 이상이고, X≥2이며, X는 양의 정수이다. 이것은 소량의 HARQ 비트에 대한 송신 성공률에 영향을 미치지 않도록 한다. 이는 HARQ 비트의 양이 증가함에 따라 HARQ 송신 설계의 신뢰성이 증가하기 때문이다. 다시 말해, HARQ 비트의 수량이 비교적 적은 경우, HARQ 비트 뒤에 복수의 SR 비트를 부가하는 것은 적합하지 않다.
실시예 1 또는 실시예 2를 참조하면, 일부 선택적 구현예에서, 현재 시간 유닛의 길이는 Y개 심볼 이상이고, Y≥1이며, Y는 양의 정수이다. 이것은 짧은 길이의 시간 유닛에서 업링크 제어 채널의 송신 성공률에 영향을 미치지 않도록 한다. 현재 시간 유닛에서의 업링크 제어 채널의 송신 전력은 현재 시간 영역 자원의 시간 길이가 증가할수록 증가하여, 신뢰성이 높아지기 때문이다. 다시 말해, 현재 시간 유닛의 시간 길이가 비교적 짧은 경우, 현재 시간 유닛에서의 업링크 제어 채널이 복수의 SR 비트를 실어 전달하는 것은 적합하지 않다.
도 15는 본 출원에 따른 무선 통신 시스템, 단말기 및 네트워크 기기를 도시한다. 무선 통신 시스템(10)은 단말기(400) 및 네트워크 기기(500)를 포함한다. 이하에 개별적으로 설명되는 바와 같이, 단말기(400)는 도 4의 실시예에서의 단말기(200)일 수 있고, 네트워크 기기(500)는도 5의 실시예에서의 네트워크 기기(300)일 수 있으며, 무선 통신 시스템(10)은 도 3에 기술된 무선 통신 시스템(100)일 수 있다.
도 15에 도시된 바와 같이, 단말기(400)는 생성 유닛(401) 및 전송 유닛(403)을 포함할 수 있다.
생성 유닛(401)은 제1 비트(들)를 생성하도록 구성될 수 있다. 제1 비트(들)는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 지시하는 데 사용될 수 있고, 제1 스케줄링 요청 구성(들)은 복수의 스케줄링 요청 구성 중 적어도 하나일 수 있다.
생성 유닛(401)은 추가로, 하이브리드 자동 반복 요청 비트(들)를 생성하도록 구성될 수 있다.
전송 유닛(403)은 하이브리드 자동 반복 요청 비트(들) 및 제1 비트(들)를 하나의 시간 유닛에서 송신하도록 구성될 수 있다.
본 출원에서, 복수의 스케줄링 요청 구성의 수량은 시간 유닛에서의 스케줄링 요청 구성의 수량과 같을 수 있거나, 또는 복수의 스케줄링 요청 구성의 수량은 모든 스케줄링 요청 구성의 수량과 같을 수 있다.
구체적으로, 제1 비트(들)는 다음 방식으로, 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 지시할 수 있다 :
제1 방식에서, 제1 비트(들) 중의 하나의 비트가 제1 스케줄링 요청 구성(들) 중의 하나의 스케줄링 요청 구성과 연관된 스케줄링 요청(들)을 지시하는 데 사용될 수 있다.
제1 방식에 관한 세부사항은 실시예 1을 참조하고, 여기서는 세부사항을 다시 설명하지 않는다.
제2 방식에서, 제1 비트(들)의 제1 상태는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)이 부정의 스케줄링 요청(들)임을 지시하는 데 사용될 수 있다. 제1 비트(들)의 제1 상태 이외의 하나 이상의 상태는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)이 긍정의 스케줄링 요청(들)임을 지시하는 데 사용될 수 있고, 제1 비트(들)의 제1 상태 이외의 어떠한 상태도 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들) 중 어느 하나가 부정의 스케줄링 요청임을 지시하는 데 사용되지 않는다.
제2 방식에 대한 세부 사항에 대해서는 실시예 2를 참조한다. 세부 사항은 본 명세서에서 다시 설명되지 않는다.
구체적으로, 제1 비트(들)의 수량은 구체적으로 다음 방식으로 복수의 스케줄링 요청 구성의 수량과 관련될 수 있다:
상관 방식에서, 실시예 1에서의 설계 방안이 SR 비트에 사용되는 경우, SR 비트의 수량 OSR은 복수의 스케줄링 요청 구성의 수량과 같을 수 있다.
다른 상관 방식에서, 실시예 2의 설계 방안이 SR 비트에 사용되는 경우, SR 비트의 수량 OSR은 OSR=ceil(log2(1+Nconfiguration))일 수 있으며, 여기서 Nconfiguration은 단말기에 대해 구성된 SR 구성(즉, 전술한 발명 원리에서 언급된 복수의 SR 구성)을 나타내고, ceil은 다음 정수로 올림하는 것을 나타낸다.
제1 비트(들)의 수량과 복수의 스케줄링 요청 구성의 수량 사이의 상관의 기술적 이점은 다음과 같다: 이러한 미리 정의된 방식에서, 네트워크 기기 및 단말 기기는 제1 비트(들)가 전송되기 전에 제1 비트(들)의 수량을 결정할 수 있어, 단말 기기는 제1 비트의 수량에 대해 다른 이해를 갖지 않으므로, 다른 이해로 인해 제1 비트(들)의 수신에 실패하는 경우를 회피할 수 있다.
일부 선택적인 구현예에서, SR 비트(들)와 함께 전송되는 HARQ 비트의 수량은 X 이상이고, X≥2이며, X는 양의 정수이다. 이는 소량의 HARQ 비트에 대한 송 신 성공률에 영향을 미치지 않도록 한다. 이는 HARQ 비트의 수량이 증가함에 따라 HARQ 송신 설계의 신뢰성이 증가하기 때문이다. 다시 말해, HARQ 비트의 수량이 비교적 적은 경우, HARQ 비트 뒤에 복수의 SR 비트를 부가하는 것은 적합하지 않다.
일부 선택적 구현예에서, 현재 시간 유닛의 길이는 Y개 심볼 이상이고, Y≥1이며, Y는 양의 정수이다. 이것은 짧은 길이의 시간 유닛에서 업링크 제어 채널의 송신 성공률에 영향을 미치지 않도록 한다. 이는 현재 시간 유닛에서의 업링크 제어 채널의 송신 전력은 현재 시간 영역 자원의 시간 길이가 증가할수록 증가하여, 신뢰성이 높아지기 때문이다. 다시 말해, 현재 시간 유닛의 시간 길이가 비교적 짧은 경우, 현재 시간 유닛에서의 업링크 제어 채널이 복수의 SR 비트를 실어 전달하는 것은 적합하지 않다.
단말기(400)에 포함된 각각의 기능 유닛의 구체적인 구현에 대해서는 전술한 실시예를 참조하는 것으로 이해될 수 있다. 세부 사항은 여기서 다시 설명하지 않는다.
도 15에 도시된 바와 같이, 네트워크 기기(500)는 수신 유닛(501) 및 결정 유닛(503)를 포함할 수 있다.
수신 유닛(501)은 하나의 시간 유닛에서, 단말 기기에 의해 전송되는 하이브리드 자동 반복 요청 비트(들) 및 제1 비트(들)를 신하도록 구성될 수 있다. 제1 비트(들)는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 지시하는 데 사용될 수 있고, 제1 스케줄링 요청 구성(들)은 복수의 스케줄링 요청 구성 중 적어도 하나일 수 있다.
결정 유닛(503)은 제1 비트(들)에 기초하여, 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 결정하도록 구성될 수 있다.
본 출원에서, 복수의 스케줄링 요청 구성의 수량은 시간 유닛에서의 스케줄링 요청 구성의 수량과 같을 수 있거나, 또는 복수의 스케줄링 요청 구성의 수량은 모든 스케줄링 요청 구성의 수량과 같을 수 있다.
구체적으로, 제1 비트(들)는 다음 방식으로, 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청을 지시할 수 있다:
제1 방식에서, 제1 비트(들) 중의 하나의 비트는 제1 스케줄링 요청 구성(들) 중의 하나의 스케줄링 요청 구성과 연관된 스케줄링 요청(들)을 지시하는 데 사용될 수 있다. 이러한 방식으로, 결정 유닛(503)은 제1 비트(들) 중의 각각의 비트의 상태에 기초하여, 각각의 비트에 대응하는 SR 구성과 연관된 SR(긍정의 SR 또는 부정의 SR)을 결정하도록 구성될 수 있다.
제1 방식에 관한 세부 사항은 실시예 1을 참조한다. 여기서는 세부 사항을 다시 설명하지 않는다.
제2 방식에서, 제1 비트(들)의 제1 상태는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)이 부정의 스케줄링 요청(들)임을 지시하는 데 사용될 수 있고, 제1 비트(들)의 제1 상태 이외의 하나 이상의 상태는 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)이 긍정의 스케줄링 요청(들)임을 지시하는 데 사용될 수 있고, 제1 비트(들)의 제1 상태 이외의 어떠한 상태도 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들) 중 어느 하나가 부정의 스케줄링 요청임을 지시하는 데 사용되지 않는다. 이러한 방식으로, 결정 유닛(503)은 제1 비트(들)의 상태에 기초하여, 상태에 대응하는 SR(긍정의 SR 또는 부정의 SR)을 결정하도록 구성될 수 있다.
제2 방식에 관한 세부 사항은 실시예 2를 참조한다. 여기서는 세부 사항을 다시 설명되지 않는다.
구체적으로, 제1 비트의 수량은 구체적으로 다음 방식으로 복수의 스케줄링 요청 구성의 수량과 관련될 수 있다:
상관 방식에서, 실시예 1에서의 설계 방안이 SR 비트에 사용되는 경우, SR 비트의 수량 OSR은 복수의 SR 구성의 수량과 같을 수 있다.
다른 상관 방식에서, 실시예 2의 설계 방안이 SR 비트에 사용되는 경우, SR 비트의 수량 OSR은 OSR=ceil(log2(1+Nconfiguration))일 수 있으며, 여기서 Nconfiguration은 단말기에 대해 구성된 SR 구성(즉, 전술한 발명 원리에서 언급된 복수의 SR 구성)을 나타내고, ceil은 다음 정수로 올림하는 것을 나타낸다.
일부 선택적인 구현예에서, SR 비트(들)와 함께 전송되는 HARQ 비트의 수량은 X 이상이고, X≥2이며, X는 양의 정수이다. 이는 소량의 HARQ 비트에 대한 송 신 성공률에 영향을 미치지 않도록 한다. 이는 HARQ 비트의 수량이 증가함에 따라 HARQ 송신 설계의 신뢰성이 증가하기 때문이다. 다시 말해, HARQ 비트의 수량이 비교적 적은 경우, HARQ 비트 뒤에 복수의 SR 비트를 부가하는 것은 적합하지 않다.
일부 선택적 구현예에서, 시간 유닛의 길이는 Y개 심볼 이상이고, Y≥1이며, Y는 양의 정수이다. 이는 짧은 길이의 시간 유닛에서 업링크 제어 채널의 송신 성공률에 영향을 미치지 않도록 한다. 이는 현재 시간 유닛에서의 업링크 제어 채널의 송신 전력은 현재 시간 영역 자원의 시간 길이가 증가할수록 증가하여, 신뢰성이 높아지기 때문이다. 다시 말해, 현재 시간 유닛의 시간 길이가 비교적 짧은 경우, 현재 시간 유닛에서의 업링크 제어 채널이 복수의 SR 비트를 실어 전달하는 것은 적합하지 않다.
네트워크 기기(500)에 포함된 각각의 기능 유닛의 구체적인 구현에 대해서는 전술한 실시예를 참조하는 것으로 이해될 수 있다. 세부 사항은 여기서 다시 설명하지 않는다.
도 16은 본 출원에 따른 장치의 개략 구성도이다. 도 16에 도시된 바와 같이, 장치(50)는 프로세서(501), 및 프로세서(501)에 연결된 하나 이상의 인터페이스(502)를 포함할 수 있다. 선택적으로, 장치(50)는 메모리(503)를 더 포함할 수 있다. 선택적으로, 장치(50)는 칩일 수 있다.
프로세서(501)는 컴퓨터로 판독 가능한 명령어를 판독 및 실행하도록 구성될 수 있다. 구체적으로, 프로세서(501)는 주로 제어기, 연산 유닛 및 레지스터를 포함할 수 있다. 제어기는 주로 명령어를 디코딩하고, 명령어에 대응하는 조작을 위한 제어 신호의 전송을 담당한다. 산술 유닛은 주로 고정 소수점 또는 부동 소수점 산술 연산, 시프트 연산, 논리 연산 등의 수행을 담당하고; 주소 계산 및 변환을 수행할 수도 있다. 레지스터는 주로 레지스터 피연산자 및 명령어를 실행하는 과정에서 일시적으로 저장되는 중간 연산 결과의 저장을 담당한다. 구체적인 구현 시에, 프로세서(501)의 하드웨어 아키텍처는 ASIC(Application-Specific Integrated Circuit) 아키텍처, MIPS 아키텍처, ARM 아키텍처, NP 아키텍처 등일 수 있다. 프로세서(501)는 단일 코어 프로세서일 수 있거나, 다중 코어 프로세서일 수 있다.
메모리(503)는 컴퓨터로 액세스 가능한 명령어를 포함하는 프로그램 코드를 저장하도록 구성될 수 있고, 추가로 프로세서(501)의 입출력 데이터를 저장하도록 구성될 수 있다.
입출력 인터페이스(502)는 처리될 데이터를 프로세서(501)에 입력하도록 구성될 수 있고, 프로세서(501)의 처리 결과를 출력할 수 있다. 구체적인 구현 시에, 인터페이스(502)는 범용 입출력(General Purpose Input/Output, GPIO) 인터페이스일 수 있으며, 복수의 주변 기기(예: 디스플레이(LCD), 카메라 및 무선 주파수 모듈)에 연결될 수 있다. 인터페이스(502)는 상이한 주변 기기와 프로세서(501) 사이의 통신을 각각 담당하는 복수의 독립적인 인터페이스, 예를 들어 이더넷 인터페이스, LCD 인터페이스 및 카메라 인터페이스를 더 포함할 수 있다.
이 출원에서, 프로세서(501)는 메모리로부터, 단말기 측에서, 본 출원의 하나 이상의 실시예에서 제공되는 신호 송신 방법을 구현하기 위한 프로그램을 호출하고, 프로그램에 포함된 명령어를 실행하도록 구성될 수 있다. 인터페이스(502)는 프로세서(501)의 실행 결과를 출력하도록 구성될 수 있다. 본 출원에서, 인터페이스(502)는 구체적으로 프로세서(501)의 처리 결과를 출력하도록 구성될 수 있다. 구체적으로, 프로세서(501)는 제1 비트(들) 및 하이브리드 자동 반복 요청 비트(들)를 생성하도록 구성될 수 있고, 인터페이스(502)는 제1 비트(들) 및 하이브리드 자동 반복 요청 비트(들)를 출력하도록 구성될 수 있다. 제1 비트(들)에 관한 설명에 대해서는 전술한 실시예를 참조한다. 세부 사항은 여기서 다시 설명하지 않는다. 본 출원의 하나 이상의 실시예에서 제공되는 신호 송신 방법에 대해서는 전술한 실시예를 참조한다. 세부 사항은 여기서 다시 설명하지 않는다.
프로세서(501) 및 인터페이스(502)에 각각 대응하는 기능들은 하드웨어 설계를 사용하여 구현될 수 있거나, 소프트웨어 설계를 사용하여 구현될 수 있거나, 또는 소프트웨어와 하드웨어를 결합하여 구현될 수 있으며, 여기서는 이를 한정하지 않는다.
도 17은 본 출원에 따른 장치의 개략 구성도이다. 도 17에 도시된 바와 같이, 장치(60)는 프로세서(601), 및 프로세서(601)에 연결된 하나 이상의 인터페이스(602)를 포함할 수 있다. 선택적으로, 장치(60)는 메모리(603)를 더 포함할 수 있다. 선택적으로, 장치(60)는 칩일 수 있다.
프로세서(601)는 컴퓨터로 판독 가능한 명령어를 판독 및 실행하도록 구성될 수 있다. 구체적으로, 프로세서(601)는 주로 제어기, 연산 유닛 및 레지스터를 포함할 수 있다. 제어기는 주로 명령어를 디코딩하고, 명령어에 대응하는 조작을 위한 제어 신호의 전송을 담당한다. 산술 유닛은 주로 고정 소수점 또는 부동 소수점 산술 연산, 시프트 연산, 논리 연산 등의 수행을 담당하고; 주소 계산 및 변환을 수행할 수도 있다. 레지스터는 주로 레지스터 피연산자 및 명령어를 실행하는 과정에서 일시적으로 저장되는 중간 연산 결과의 저장을 담당한다. 구체적인 구현 시에, 프로세서(601)의 하드웨어 아키텍처는 ASIC(Application-Specific Integrated Circuit) 아키텍처 등일 수 있다. 프로세서(601)는 단일 코어 프로세서일 수 있거나, 다중 코어 프로세서일 수 있다.
메모리(603)는 컴퓨터로 액세스 가능한 명령어를 포함하는 프로그램 코드를 저장하도록 구성될 수 있고, 추가로 프로세서(601)의 입출력 데이터를 저장하도록 구성될 수 있다.
입출력 인터페이스(602)는 처리될 데이터를 프로세서(601)에 입력하도록 구성될 수 있고, 프로세서(601)의 처리 결과를 출력할 수 있다.
본 출원에서, 프로세서(601)는 메모리로부터, 네트워크 기기 측에서, 본 출원의 하나 이상의 실시예에서 제공되는 신호 송신 방법을 구현하기 위한 프로그램을 호출하고, 프로그램에 포함된 명령어를 실행하도록 구성될 수 있다. 인터페이스(602)는 프로세서(601)의 실행 결과를 출력하도록 구성될 수 있다. 구체적으로, 프로세서(601)는 단말 기기로부터의 제1 비트(들)에 기초하여, 제1 스케줄링 요청(들)과 연관된 스케줄링 요청(들)을 결정하도록 구성될 수 있고, 인터페이스(602)는, 프로세서(601)에 의해 결정되고 제1 스케줄링 요청 구성(들)과 연관된 스케줄링 요청(들)을 출력하도록 구성될 수 있다. 제1 비트(들), 제1 스케줄링 요청 구성(들) 등에 관한 설명에 대해서는 전술한 실시예를 참조한다. 세부 사항은 여기서 다시 설명하지 않는다. 본 출원의 하나 이상의 실시예에서 제공되는 신호 송신 방법에 대해서는 전술한 실시예를 참조한다. 세부 사항은 여기서 다시 설명하지 않는다.
프로세서(601) 및 인터페이스(602)에 각각 대응하는 기능들은 하드웨어 설계를 사용하여 구현될 수 있거나, 소프트웨어 설계를 사용하여 구현될 수 있거나, 또는 소프트웨어와 하드웨어를 결합하여 구현될 수 있으며, 여기서는 이를 한정하지 않는다.
요약하자면, 본 출원에 제공되는 전술한 방안을 구현함으로써 복수의 스케줄링 요청 구성이 지원될 수 있어, 미래의 통신 시스템에서 다중 서비스 시나리오에 적합하다.
당업자라면 전술한 실시예에서의 방법의 프로세스의 전부 또는 일부가 관련 하드웨어에 명령하는 컴퓨터 프로그램에 의해 구현될 수 있음을 이해할 수 있을 ㄱ것이다. 프로그램은 컴퓨터로 판독 가능한 저장 매체에 저장될 수 있다. 프로그램이 실행될 때, 전술한 실시예에서의 방법의 프로세스가 수행된다. 전술한 저장 매체는 ROM, 랜덤 액세스 메모리(random access memory, RAM), 자기 디스크 또는 광 디스크와 같은, 프로그램 코드를 저장할 수 있는 임의의 매체를 포함한다.

Claims (39)

  1. 신호 송신 방법으로서,
    장치가 제1 비트 시퀀스를 생성하는 단계 - 상기 제1 비트 시퀀스의 비트의 수량이 ceil(log2(1+N))과 동일하고, ceil은 다음 정수로 올림하는 연산을 나타내며, N은 복수의 스케줄링 요청(scheduling request, SR) 구성의 수량이며, N은 2 이상이고, 상기 제1 비트 시퀀스의 값은 하나의 세트에 속하고, 상기 세트는 1+N개의 값을 포함하며,
    여기서, 상기 1+N개의 값 중의 제1 값은 복수의 SR 중의 각각의 SR이 부정의 SR임을 나타내고, 상기 1+N개의 값 중 나머지 값 각각은 긍정의 SR을 나타내며, 상기 1+N개의 값 중 제2 값은 제1 SR이 긍정의 SR임을 나타내고,
    여기서, 상기 제1 SR은 상기 복수의 SR 중의 하나의 SR이고, 상기 복수의 SR 중의 제1 SR은 제1 SR 구성과 연관되어 있으며, 상기 제1 SR 구성은 상기 복수의 SR 구성 중의 하나임 - ;
    상기 장치가, 하이브리드 자동 반복 요청(hybrid automatic repeat request, HARQ) 비트 시퀀스를 생성하는 단계; 및
    상기 장치가, 업링크 제어 채널을 통해 제2 비트 시퀀스를 전송하는 단계 - 상기 제2 비트 시퀀스는 상기 HARQ 비트 시퀀스 및 상기 제1 비트 시퀀스를 포함함 -
    를 포함하는 신호 송신 방법.
  2. 제1항에 있어서,
    상기 제2 비트 시퀀스는 채널 상태 정보(channel state information, CSI) 비트 시퀀스를 더 포함하고,
    상기 CSI 비트 시퀀스는 상기 제1 비트 시퀀스의 끝에 부가되고, 상기 제1 비트 시퀀스는 상기 HARQ 비트 시퀀스의 끝에 부가되는, 신호 송신 방법.
  3. 제1항에 있어서,
    상기 제1 값은 상기 제1 비트 시퀀스의 모든 비트에 대해 모두 0인 값인, 신호 송신 방법.
  4. 제3항에 있어서,
    상기 제1 비트 시퀀스의 제2 값은 '001'이고, 상기 제1 비트 시퀀스의 제3 값은 '010'이고, 상기 제1 비트 시퀀스의 제4 값은 '011'이고, 상기 비트 시퀀스의 제5 값은 '100'이며,
    상기 제3 값은 제2 SR 구성과 연관된 제2 SR이 긍정의 SR임을 지시하고, 상기 제4 값은 제3 SR 구성과 연관된 제3 SR이 긍정의 SR임을 지시하고, 상기 제5 값은 제4 SR 구성과 연관된 제4 SR이 긍정의 SR임을 지시하고, 상기 제2 SR 구성, 상기 제3 SR 구성 및 상기 제4 SR 구성은 상기 복수의 SR 구성 중 3개의 SR 구성이며,
    상기 제1 SR 구성, 상기 제2 SR 구성, 상기 제3 SR 구성 및 상기 제4 SR 구성의 색인 번호는 오름차순인, 신호 송신 방법.
  5. 신호 송신 방법으로서,
    장치가, 업링크 제어 채널을 통해 제2 비트 시퀀스를 수신하는 단계 - 상기 제2 비트 시퀀스는 하이브리드 자동 반복 요청(HARQ) 비트 시퀀스 및 제1 비트 시퀀스를 포함하고, 상기 제1 비트 시퀀스의 비트의 수량이 ceil(log2(1+N))과 동일하고, ceil은 다음 정수로 올림하는 연산을 나타내며, N은 복수의 스케줄링 요청(scheduling request, SR) 구성의 수량이며, N은 2 이상이고, 상기 제1 비트 시퀀스의 값은 하나의 세트에 속하고, 상기 세트는 1+N개의 값을 포함하며,
    여기서, 상기 1+N개의 값 중의 제1 값은 복수의 SR 중의 각각의 SR이 부정의 SR임을 나타내고, 상기 1+N개의 값 중 나머지 값 각각은 긍정의 SR을 나타내며, 상기 1+N개의 값 중 제2 값은 제1 SR이 긍정의 SR임을 나타내고,
    여기서, 상기 제1 SR은 상기 복수의 SR 중의 하나의 SR이고, 상기 복수의 SR 중의 제1 SR은 제1 SR 구성과 연관되어 있으며, 상기 제1 SR 구성은 상기 복수의 SR 구성 중의 하나임 - ; 및
    상기 장치가 상기 제1 비트 시퀀스에 기초하여, 상기 제1 SR이 상기 긍정의 SR인 것 또는 상기 복수의 SR 중의 각각의 SR이 부정의 SR인 것으로 결정하는 단계
    를 포함하는 신호 송신 방법.
  6. 제5항에 있어서,
    상기 제2 비트 시퀀스는 채널 상태 정보(channel state information, CSI) 비트 시퀀스를 더 포함하고,
    상기 CSI 비트 시퀀스는 상기 제1 비트 시퀀스의 끝에 부가되고, 상기 제1 비트 시퀀스는 상기 HARQ 비트 시퀀스의 끝에 부가되는, 신호 송신 방법.
  7. 제5항에 있어서,
    상기 제1 값은 상기 제1 비트 시퀀스의 모든 비트에 대해 모두 0인 값인, 신호 송신 방법.
  8. 제7항에 있어서,
    상기 제1 비트 시퀀스의 제2 값은 '001'이고, 상기 제1 비트 시퀀스의 제3 값은 '010'이고, 상기 제1 비트 시퀀스의 제4 값은 '011'이고, 상기 비트 시퀀스의 제5 값은 '100'이며,
    상기 제3 값은 제2 SR 구성과 연관된 제2 SR이 긍정의 SR임을 지시하고, 상기 제4 값은 제3 SR 구성과 연관된 제3 SR이 긍정의 SR임을 지시하고, 상기 제5 값은 제4 SR 구성과 연관된 제4 SR이 긍정의 SR임을 지시하고, 상기 제2 SR 구성, 상기 제3 SR 구성 및 상기 제4 SR 구성은 상기 복수의 SR 구성 중 3개의 SR 구성이며,
    상기 제1 SR 구성, 상기 제2 SR 구성, 상기 제3 SR 구성 및 상기 제4 SR 구성의 색인 번호는 오름차순인, 신호 송신 방법.
  9. 통신 장치로서,
    프로세서와 송수신기를 포함하고,
    상기 프로세서는,
    제1 비트 시퀀스를 생성하고 - 상기 제1 비트 시퀀스의 비트의 수량이 ceil(log2(1+N))과 동일하고, ceil은 다음 정수로 올림하는 연산을 나타내며, N은 복수의 스케줄링 요청(scheduling request, SR) 구성의 수량이며, N은 2 이상이고, 상기 제1 비트 시퀀스의 값은 하나의 세트에 속하고, 상기 세트는 1+N개의 값을 포함하며,
    여기서, 상기 1+N개의 값 중의 제1 값은 복수의 SR 중의 각각의 SR이 부정의 SR임을 나타내고, 상기 1+N개의 값 중 나머지 값 각각은 긍정의 SR을 나타내며, 상기 1+N개의 값 중 제2 값은 제1 SR이 긍정의 SR임을 나타내고,
    여기서, 상기 제1 SR은 상기 복수의 SR 중의 하나의 SR이고, 상기 복수의 SR 중의 제1 SR은 제1 SR 구성과 연관되어 있으며, 상기 제1 SR 구성은 상기 복수의 SR 구성 중의 하나임 - ,
    하이브리드 자동 반복 요청(hybrid automatic repeat request, HARQ) 비트 시퀀스를 생성하도록 구성되고,
    상기 송수신기는,
    업링크 제어 채널을 통해 제2 비트 시퀀스를 전송하도록 구성되는 - 상기 제2 비트 시퀀스는 상기 HARQ 비트 시퀀스 및 상기 제1 비트 시퀀스를 포함함 - , 통신 장치.
  10. 제9항에 있어서,
    상기 제2 비트 시퀀스는 채널 상태 정보(channel state information, CSI) 비트 시퀀스를 더 포함하고,
    상기 CSI 비트 시퀀스는 상기 제1 비트 시퀀스의 끝에 부가되고, 상기 제1 비트 시퀀스는 상기 HARQ 비트 시퀀스의 끝에 부가되는, 통신 장치.
  11. 제9항에 있어서,
    상기 제1 값은 상기 제1 비트 시퀀스의 모든 비트에 대해 모두 0인 값인, 통신 장치.
  12. 제11항에 있어서,
    상기 제1 비트 시퀀스의 제2 값은 '001'이고, 상기 제1 비트 시퀀스의 제3 값은 '010'이고, 상기 제1 비트 시퀀스의 제4 값은 '011'이고, 상기 비트 시퀀스의 제5 값은 '100'이며,
    상기 제3 값은 제2 SR 구성과 연관된 제2 SR이 긍정의 SR임을 지시하고, 상기 제4 값은 제3 SR 구성과 연관된 제3 SR이 긍정의 SR임을 지시하고, 상기 제5 값은 제4 SR 구성과 연관된 제4 SR이 긍정의 SR임을 지시하고, 상기 제2 SR 구성, 상기 제3 SR 구성 및 상기 제4 SR 구성은 상기 복수의 SR 구성 중 3개의 SR 구성이며,
    상기 제1 SR 구성, 상기 제2 SR 구성, 상기 제3 SR 구성 및 상기 제4 SR 구성의 색인 번호는 오름차순인, 통신 장치.
  13. 통신 장치로서,
    송수신기와 프로세서를 포함하고,
    상기 송수신기는,
    업링크 제어 채널을 통해 제2 비트 시퀀스를 수신하도록 구성되고 - 상기 제2 비트 시퀀스는 하이브리드 자동 반복 요청(HARQ) 비트 시퀀스 및 제1 비트 시퀀스를 포함하고, 상기 제1 비트 시퀀스의 비트의 수량이 ceil(log2(1+N))과 동일하고, ceil은 다음 정수로 올림하는 연산을 나타내며, N은 복수의 스케줄링 요청(scheduling request, SR) 구성의 수량이며, N은 2 이상이고, 상기 제1 비트 시퀀스의 값은 하나의 세트에 속하고, 상기 세트는 1+N개의 값을 포함하며,
    여기서, 상기 1+N개의 값 중의 제1 값은 복수의 SR 중의 각각의 SR이 부정의 SR임을 나타내고, 상기 1+N개의 값 중 나머지 값 각각은 긍정의 SR을 나타내며, 상기 1+N개의 값 중 제2 값은 제1 SR이 긍정의 SR임을 나타내고,
    여기서, 상기 제1 SR은 상기 복수의 SR 중의 하나의 SR이고, 상기 복수의 SR 중의 제1 SR은 제1 SR 구성과 연관되어 있으며, 상기 제1 SR 구성은 상기 복수의 SR 구성 중의 하나임 - ;
    상기 프로세서는,
    상기 제1 비트 시퀀스에 기초하여, 상기 제1 SR이 상기 긍정의 SR인 것 또는 상기 복수의 SR 중의 각각의 SR이 부정의 SR인 것으로 결정하도록 구성되는, 통신 장치.
  14. 제13항에 있어서,
    상기 제2 비트 시퀀스는 채널 상태 정보(channel state information, CSI) 비트 시퀀스를 더 포함하고,
    상기 CSI 비트 시퀀스는 상기 제1 비트 시퀀스의 끝에 부가되고, 상기 제1 비트 시퀀스는 상기 HARQ 비트 시퀀스의 끝에 부가되는, 통신 장치.
  15. 제13항에 있어서,
    상기 제1 값은 상기 제1 비트 시퀀스의 모든 비트에 대해 모두 0인 값인, 통신 장치.
  16. 제15항에 있어서,
    상기 제1 비트 시퀀스의 제2 값은 '001'이고, 상기 제1 비트 시퀀스의 제3 값은 '010'이고, 상기 제1 비트 시퀀스의 제4 값은 '011'이고, 상기 비트 시퀀스의 제5 값은 '100'이며,
    상기 제3 값은 제2 SR 구성과 연관된 제2 SR이 긍정의 SR임을 지시하고, 상기 제4 값은 제3 SR 구성과 연관된 제3 SR이 긍정의 SR임을 지시하고, 상기 제5 값은 제4 SR 구성과 연관된 제4 SR이 긍정의 SR임을 지시하고, 상기 제2 SR 구성, 상기 제3 SR 구성 및 상기 제4 SR 구성은 상기 복수의 SR 구성 중 3개의 SR 구성이며,
    상기 제1 SR 구성, 상기 제2 SR 구성, 상기 제3 SR 구성 및 상기 제4 SR 구성의 색인 번호는 오름차순인, 통신 장치.
  17. 입력 인터페이스, 출력 인터페이스, 하나 이상의 프로세서 및 하나 이상의 메모리를 포함하는 칩으로서,
    상기 하나 이상의 메모리는 코드를 저장하도록 구성되고;
    상기 하나 이상의 프로세서는 상기 메모리 내의 상기 코드를 실행하도록 구성되고, 상기 코드가 실행될 때, 제1항 내지 제8항 중 어느 한 항에 따른 방법이 구현되는,
    칩.
  18. 소프트웨어 프로그램을 저장하는, 컴퓨터로 판독 가능한 저장 매체로서,
    하나 이상의 프로세서에 의해 판독 및 실행될 때, 제1항 내지 제8항 중 어느 한 항에 따른 방법이 구현되는,
    컴퓨터로 판독 가능한 저장 매체.
  19. 컴퓨터로 판독 가능한 저장 매체에 저장된 컴퓨터 프로그램으로서,
    상기 컴퓨터 프로그램이 컴퓨터에서 실행될 때, 제1항 내지 제8항 중 어느 한 항에 따른 방법이 구현되는,
    컴퓨터 프로그램.
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
  27. 삭제
  28. 삭제
  29. 삭제
  30. 삭제
  31. 삭제
  32. 삭제
  33. 삭제
  34. 삭제
  35. 삭제
  36. 삭제
  37. 삭제
  38. 삭제
  39. 삭제
KR1020207009815A 2017-09-08 2017-09-08 신호 송신 방법, 관련 장치 및 시스템 KR102304385B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2017/101146 WO2019047193A1 (zh) 2017-09-08 2017-09-08 信号传输方法、相关装置及系统

Publications (2)

Publication Number Publication Date
KR20200044959A KR20200044959A (ko) 2020-04-29
KR102304385B1 true KR102304385B1 (ko) 2021-09-17

Family

ID=65634688

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020207009815A KR102304385B1 (ko) 2017-09-08 2017-09-08 신호 송신 방법, 관련 장치 및 시스템

Country Status (10)

Country Link
US (1) US11006438B2 (ko)
EP (1) EP3675573B1 (ko)
JP (1) JP7189207B2 (ko)
KR (1) KR102304385B1 (ko)
CN (2) CN110868277B (ko)
AU (1) AU2017430542B2 (ko)
BR (1) BR112020004360A2 (ko)
ES (1) ES2914273T3 (ko)
RU (1) RU2744508C1 (ko)
WO (1) WO2019047193A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109067512B (zh) * 2017-09-08 2019-09-13 华为技术有限公司 信号传输方法、相关装置及系统
BR112020004360A2 (pt) 2017-09-08 2020-09-08 Huawei Technologies Co., Ltd. método de transmissão de sinal, aparelho relacionado, e sistema
WO2019066478A1 (en) * 2017-09-28 2019-04-04 Samsung Electronics Co., Ltd. METHOD AND NETWORK NODE FOR PERFORMING DATA TRANSMISSION AND MEASUREMENTS ON MULTIPLE BANDWIDTH PARTS
CN110831219B (zh) * 2018-08-10 2021-08-24 北京紫光展锐通信技术有限公司 业务冲突处理方法、用户终端及计算机可读存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110274062A1 (en) * 2010-05-06 2011-11-10 Jung-Fu Cheng System and method for signaling control information in a mobile communication network
US20120084618A1 (en) * 2010-10-01 2012-04-05 Sharp Laboratories Of America, Inc. Jointly encoding a scheduling request indicator and acknowledgments/negative acknowledgments
US20120113967A1 (en) * 2010-10-01 2012-05-10 Jack Anthony Smith Frequency-Hopping Method for LTE Aperiodic Sounding Reference Signals
US20140003452A1 (en) * 2012-07-02 2014-01-02 Seunghee Han Multiplexing of channel state information and hybrid automatic repeat request - acknowledgement information
US20160345352A1 (en) * 2015-05-19 2016-11-24 Telefonaktiebolaget L M Ericsson (Publ) Methods assigning resources for dedicated scheduling requests using mac messages and related wireless terminals and base stations

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101376838B1 (ko) * 2008-01-04 2014-03-20 엘지전자 주식회사 상향링크 제어신호 전송 방법
PT3352407T (pt) * 2008-03-31 2019-10-28 Ericsson Telefon Ab L M Métodos e arquiteturas num sistema de telecomunicações
KR101715938B1 (ko) * 2009-03-03 2017-03-14 엘지전자 주식회사 다중 안테나 시스템에서 harq ack/nack 신호 전송 방법 및 장치
CN102484869B (zh) * 2009-06-19 2015-09-16 交互数字专利控股公司 在lte-a中用信号发送上行链路控制信息
US8327214B2 (en) 2009-08-26 2012-12-04 Ntt Docomo, Inc. Method and apparatus for the joint design and operation of ARQ protocols with user scheduling for use with multiuser MIMO in the downlink of wireless systems
KR101328213B1 (ko) * 2010-02-12 2013-11-14 엘지전자 주식회사 무선 통신 시스템에서 데이터 전송 방법 및 장치
US8553671B2 (en) * 2010-03-10 2013-10-08 Lg Electronics Inc. Method and apparatus for transmitting uplink control information in a wireless communication system
WO2012015216A2 (ko) * 2010-07-26 2012-02-02 엘지전자 주식회사 제어 정보를 전송하는 방법 및 이를 위한 장치
JP4927209B1 (ja) * 2010-11-05 2012-05-09 シャープ株式会社 無線通信システム、移動局装置、基地局装置、無線通信方法および集積回路
KR20120119176A (ko) * 2011-04-20 2012-10-30 주식회사 팬택 통신 시스템에서 제어신호 송수신 장치 및 방법
EP3346658B1 (en) * 2011-09-23 2021-02-17 LG Electronics Inc. Method and apparatus for transmitting uplink control information in wireless communication system
CN103095398B (zh) * 2011-11-04 2017-04-12 华为技术有限公司 传输控制信息的方法、用户设备和基站
US20130121258A1 (en) * 2011-11-14 2013-05-16 Research In Motion Limited Method and system for requesting a service utilizing a sequence of codes
CN103313368B (zh) * 2012-03-16 2018-12-04 中兴通讯股份有限公司 物理上行控制信道的功率控制方法及用户设备
JP2015514344A (ja) * 2012-03-19 2015-05-18 アルカテル−ルーセント 複数のスケジューリング要求トリガを構成するための方法および装置
EP2689623B1 (en) * 2012-03-23 2018-10-24 MediaTek Inc. Methods and apparatus of allocating scheduling request resources in mobile communication networks
US9544801B2 (en) * 2012-08-03 2017-01-10 Intel Corporation Periodic channel state information reporting for coordinated multipoint (coMP) systems
US9509475B2 (en) * 2012-09-09 2016-11-29 Lg Electronics Inc. Method and apparatus for transmitting and receiving data
US20160119940A1 (en) * 2013-05-15 2016-04-28 Telefonaktiebolaget L M Ericsson (Publ) Method and bs for identifying ue transmits sr, and method and ue for transmitting sr to bs
WO2015056947A1 (ko) * 2013-10-14 2015-04-23 엘지전자 주식회사 무선 통신 시스템에서의 커버리지 개선 방법 및 이를 위한 장치
US10764912B2 (en) 2014-10-13 2020-09-01 Qualcomm Incorporated Scheduling request modes for enhanced component carriers
CA2990574A1 (en) 2015-07-08 2017-01-12 Sharp Kabushiki Kaisha Terminal device, base station device, communication method, and integrated circuit
EP3879741B1 (en) * 2016-01-06 2022-09-07 Apple Inc. Ul (uplink) control design for unlicensed spectrum
EP3420657A4 (en) * 2016-02-24 2019-10-02 Intel IP Corporation PHYSICAL UPLINK CONTROL CHANNEL FORMATS FOR 5G
CN106793105B (zh) 2016-08-26 2018-08-10 北京展讯高科通信技术有限公司 上行控制信息的传输方法、装置和用户终端
EP3471489B1 (en) * 2017-05-03 2023-03-29 LG Electronics Inc. Method for transmitting and receiving scheduling request between terminal and base station in wireless communication system and device for supporting same
US11251923B2 (en) * 2017-07-31 2022-02-15 Qualcomm Incorporated Uplink ACK/NACK and SR in short durations
BR112020004360A2 (pt) 2017-09-08 2020-09-08 Huawei Technologies Co., Ltd. método de transmissão de sinal, aparelho relacionado, e sistema
CN109067512B (zh) * 2017-09-08 2019-09-13 华为技术有限公司 信号传输方法、相关装置及系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110274062A1 (en) * 2010-05-06 2011-11-10 Jung-Fu Cheng System and method for signaling control information in a mobile communication network
US20120084618A1 (en) * 2010-10-01 2012-04-05 Sharp Laboratories Of America, Inc. Jointly encoding a scheduling request indicator and acknowledgments/negative acknowledgments
US20120113967A1 (en) * 2010-10-01 2012-05-10 Jack Anthony Smith Frequency-Hopping Method for LTE Aperiodic Sounding Reference Signals
US20140003452A1 (en) * 2012-07-02 2014-01-02 Seunghee Han Multiplexing of channel state information and hybrid automatic repeat request - acknowledgement information
US20160345352A1 (en) * 2015-05-19 2016-11-24 Telefonaktiebolaget L M Ericsson (Publ) Methods assigning resources for dedicated scheduling requests using mac messages and related wireless terminals and base stations

Also Published As

Publication number Publication date
WO2019047193A1 (zh) 2019-03-14
AU2017430542A1 (en) 2020-04-02
BR112020004360A2 (pt) 2020-09-08
CN110868277A (zh) 2020-03-06
JP7189207B2 (ja) 2022-12-13
US20200137781A1 (en) 2020-04-30
EP3675573B1 (en) 2022-03-30
JP2020533863A (ja) 2020-11-19
ES2914273T3 (es) 2022-06-08
EP3675573A4 (en) 2020-09-09
EP3675573A1 (en) 2020-07-01
CN109757131B (zh) 2021-07-16
KR20200044959A (ko) 2020-04-29
RU2744508C1 (ru) 2021-03-11
US11006438B2 (en) 2021-05-11
CN110868277B (zh) 2020-10-27
CN109757131A (zh) 2019-05-14
AU2017430542B2 (en) 2021-04-22

Similar Documents

Publication Publication Date Title
US10952207B2 (en) Method for transmitting data, terminal device and network device
US11528637B2 (en) Method and apparatus for wireless communication
US10798699B2 (en) Physical downlink control channel transmission method, base station device, and user equipment
AU2020277444B2 (en) Communication method and communication apparatus
US11006438B2 (en) Signal transmission method, related apparatus, and system
CN111602445B (zh) 通信的方法、网络设备和终端设备
JP2020508016A (ja) 通信方法、ネットワーク装置及び端末
KR20190073357A (ko) 통신 방법, 단말기 및 네트워크 기기
WO2017113077A1 (zh) 一种上行紧急业务传输方法、基站、用户设备及系统
US20200396728A1 (en) Communication Method And Communications Apparatus
WO2019137299A1 (zh) 通信的方法和通信设备
CN115002907A (zh) 一种资源调度的方法及通信装置
JP2023542690A (ja) ユーザ装置及びユーザ装置の方法
CN107197527B (zh) 处理在非执照频带中的传送的装置及方法
WO2019159079A1 (en) Apparatus and method for physical layer transmission of paging and broadcasted system information
KR20230092917A (ko) 피드백 구성을 위한 방법들, 단말 디바이스, 네트워크 디바이스, 및 컴퓨터 판독가능 매체들
WO2022193252A1 (en) Communication methods, terminal device, network device and computer-readable medium
WO2024093129A1 (en) Configuration for sidelink transmissions
CN117616710A (zh) 通信方法、设备和计算机存储介质
CN116803182A (zh) 无线通信方法和设备

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant