KR101609597B1 - 회로기판 및 이를 갖는 표시패널 어셈블리 - Google Patents

회로기판 및 이를 갖는 표시패널 어셈블리 Download PDF

Info

Publication number
KR101609597B1
KR101609597B1 KR1020090012222A KR20090012222A KR101609597B1 KR 101609597 B1 KR101609597 B1 KR 101609597B1 KR 1020090012222 A KR1020090012222 A KR 1020090012222A KR 20090012222 A KR20090012222 A KR 20090012222A KR 101609597 B1 KR101609597 B1 KR 101609597B1
Authority
KR
South Korea
Prior art keywords
holes
insulating layer
capacitor
display panel
circuit board
Prior art date
Application number
KR1020090012222A
Other languages
English (en)
Other versions
KR20100093165A (ko
Inventor
박기용
최영수
권혁태
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020090012222A priority Critical patent/KR101609597B1/ko
Priority to US12/622,491 priority patent/US8711069B2/en
Publication of KR20100093165A publication Critical patent/KR20100093165A/ko
Application granted granted Critical
Publication of KR101609597B1 publication Critical patent/KR101609597B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • H05K1/0224Patterned shielding planes, ground planes or power planes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/023Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
    • H05K1/0231Capacitors or dielectric substances
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/025Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance
    • H05K1/0253Impedance adaptations of transmission lines by special lay-out of power planes, e.g. providing openings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09063Holes or slots in insulating substrate not used for electrical connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/0929Conductive planes
    • H05K2201/09309Core having two or more power planes; Capacitive laminate of two power planes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09681Mesh conductors, e.g. as a ground plane
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10636Leadless chip, e.g. chip capacitor or resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/20Details of printed circuits not provided for in H05K2201/01 - H05K2201/10
    • H05K2201/2045Protection against vibrations
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Abstract

회로기판 및 표시패널 어셈블리에서, 회로기판은 캐패시터 및 배선기판을 포함한다. 배선기판의 제1 절연층 위에 캐패시터가 실장되어 있고, 제1 도전층은 제1 절연층 제2 절연층의 사이에 위치한다. 제1 도전층에는 캐패시터로 인한 진동의 전파를 감소시키는 그물(mesh) 패턴의 제1 홀들이 형성되어 있다. 제1 홀들에는 제3 절연층은 채워져 있고, 제3 절연층은 제1 절연층과 동일 물질로 형성될 수 있다. 회로기판은 표시패널의 구동기판일 수 있다. 회로기판에는 표시패널 구동신호를 제공하는 DC/DC 컨버터, 타이밍 콘트롤부를 포함할 수 있다. 표시패널에는 게이트 구동부가 형성되어 있을 수 있다. 진동으로 인한 소음이 감소된다.
회로기판, 캐패시터, 진동, 소음, 그물(mesh)

Description

회로기판 및 이를 갖는 표시패널 어셈블리{CIRCUIT BOARD AND DISPLAY PANEL ASSEMBLY HAVING THE SAME}
본 발명은 회로기판 및 이를 갖는 표시패널 어셈블리에 관한 것이다. 보다 상세하게는 구동소자들을 갖는 회로기판 및 이를 갖는 표시패널 어셈블리에 관한 것이다.
일반적으로, 평판 표시장치로 널리 사용되는 액정표시장치는 CRT(Cathode-Ray Tube) 나 PDP(Plasma Display Panel)와 달리 영상표시를 위해 별도의 광원을 필요로 하는 수광형 디스플레이 소자이다. 상기 액정표시장치는 백라이트 광원에서 제공된 광을 액정표시패널에서 표시신호에 따라 선택적으로 투과시킴으로써 영상정보를 표시한다.
여러 구동소자를 갖는 인쇄회로기판은 상기 액정표시패널에 상기 표시신호를 제공한다. 상기 구동소자는 타이밍 콘트롤러, 컨버터, 캐패시터 등을 포함할 수 있다. 상기 액정표시패널의 사이즈가 증가하는 추세에 부응하고 원가를 절감하기 위해 게이트 구동부가 상기 액정표시패널 상에 직접 배치되거나 집적되는 기술이 개시되어 있다.
패널의 대형화됨에 따라 상기 액정표시패널에 소요되는 소비 전류량은 증가하게 되었고 이로 인해 상기 구동소자에 부담을 주는 문제점들이 있었다. 예를 들어, 최근에는 상기 인쇄회로기판에서 발생되는 소음이 큰 문제가 되고 있다. 특히, 상기 캐패시터에서는 구동시 진동이 발생되어 소음이 유발되는 문제점이 있었다.
이에 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하는 것으로, 본 발명의 실시예들은 진동으로 인한 소음이 감소된 회로기판을 제공한다.
또한, 본 발명의 실시예들은 상기 회로기판을 갖는 표시패널 어셈블리를 제공한다.
상기한 본 발명의 기술적 과제를 해결하기 위하여, 본 발명의 일 특징에 따른 회로기판은 캐패시터 및 배선기판을 포함한다. 상기 배선기판은 상기 캐패시터가 실장되는 제1 절연층과, 상기 제1 절연층과 대향하는 제2 절연층과, 상기 제1 및 제2 절연층들 사이에 개재된 제1 도전층과, 제3 절연층을 포함한다. 상기 제1 도전층에는 상기 캐패시터로 인한 진동의 전파를 감소시키는 그물(mesh) 패턴의 제1 홀들이 형성되어 있다. 상기 제3 절연층은 상기 제1 홀들에 채워진다.
본 발명의 실시예에서, 상기 제1 절연층에는 상기 제1 홀에 대응하는 제2 홀들이 형성될 수 있다. 상기 제1 절연층 및 상기 제3 절연층은 동일한 물질로 형성될 수 있다.
상기한 본 발명의 기술적 과제를 해결하기 위하여, 본 발명의 다른 특징에 따른 표시패널 어셈블리는 표시패널, 인쇄회로필름 및 회로기판을 포함한다. 상기 인쇄회로필름은 상기 표시패널의 일측 가장자리에 연결된다. 상기 회로기판은 DC/DC 컨버터, 캐패시터 및 배선기판을 포함한다. 상기 DC/DC 컨버터는 상기 인쇄회로필름을 통해 상기 표시패널에 구동 신호를 전달한다. 상기 캐패시터는 상기 구동신호의 노이즈를 감소시킨다. 상기 배선기판은 상기 인쇄회로필름에 연결되며, 제1 절연층, 제2 절연층, 제1 도전층 및 제3 절연층을 갖는다. 상기 제1 절연층 위에는 상기 DC/DC 컨버터 및 상기 캐패시터가 실장된다. 상기 제2 절연층은 상기 제1 절연층과 대향하게 배치된다. 상기 제1 도전층은 상기 제1 절연층 및 상기 제2 절연층들 사이에 개재된다. 상기 제1 도전층에는 상기 캐패시터로 인한 진동의 전파를 감소시키는 그물(mesh) 패턴의 제1 홀들이 형성되어 있다. 상기 제3 절연층은 상기 제1 홀들에 채워진다.
본 발명의 실시예에서, 상기 표시패널 어셈블리는 게이트 구동부, 데이터 구동부 및 타이밍 콘트롤부를 더 포함할 수 있다. 상기 게이트 구동부는 상기 표시패널의 타측 가장자리에 형성되어 있다. 상기 데이터 구동부는 상기 인쇄회로필름 위에 실장되어 있다. 상기 타이밍 콘트롤부는 상기 제1 절연층 위에 실장되어 상기 구동신호를 제어한다. 상기 제1 절연층에는 상기 제1 홀에 대응하는 제2 홀들이 형성되고, 상기 제1 절연층 및 상기 제3 절연층은 동일한 물질로 형성될 수 있다.
상기한 회로기판 및 표시패널 어셈블리에 의하면, 그물 패턴으로 형성된 홀 들로 인해 캐패시터의 진동이 전파되는 정도가 감소된다. 따라서 표시패널 어셈블리가 채용된 표시장치의 품질이 향상된다.
이하, 첨부한 도면들을 참조하여 본 발명의 예시적인 실시예들을 상세히 설명한다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 고안의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특 징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
또한, 다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
도 1은 실시예 1에 따른 표시패널 어셈블리를 갖는 표시장치의 분해 사시도이다. 도 2는 도 1에 도시된 표시장치를 I-I' 선을 따라 절단한 단면도이다.
도 1 및 도 2를 참조하면, 표시장치(100)는 표시패널 어셈블리(170) 및 백라이트 어셈블리(105)를 포함한다. 본 실시예의 표시패널 어셈블리(170)는 상기 백라이트 어셈블리(105)의 상부에 배치되며 상기 백라이트 어셈블리(105)가 출사한 광을 기초로 영상을 표시한다. 상기 표시패널 어셈블리(170)는 표시패널(172), 회로기판(175) 및 인쇄회로필름(177)을 포함한다.
상기 표시패널(172)은 상기 백라이트 어셈블리(105)로부터 출사된 광, 후술될 상기 회로기판(175)에 의해 생성된 주사신호 및 데이터 신호를 기초로 표시영역에 상기 영상을 표시한다.
상기 표시패널(172)은 외부의 상기 회로기판(175)에 의해 구동되는 평판형 표시패널(172)이면 어떤 것이든 무방하다. 상기 표시패널(172)은, 예를 들어, 액정표시패널(172)일 수 있다. 상기 표시패널(172)은 서로 마주보게 배치된 하부 기판(171) 및 상부 기판(173)과, 상기 하부 기판(171) 및 상부 기판(173)의 사이에 개재된 액정층을 포함한다.
상기 액정층은 상기 하부 기판(171)에 형성된 화소 전극과 상기 상부 기판(173)에 형성된 공통 전극 사이의 전위차에 의해 배열각이 변화된다. 이에 따라 상기 액정층의 광투과율이 변경되어 상기 표시영역에 영상이 표시된다.
상기 하부 기판(171)은 하부 베이스 기판, 게이트선, 데이터선, 스위칭 소자, 화소 전극 및 스토리지 전극을 포함할 수 있다. 상기 게이트선은 상기 하부 베이스 기판 상에 형성되어 주사 신호를 전달한다. 상기 데이터선은 상기 게이트선과 절연되며 데이터 신호를 전달한다. 상기 스위칭 소자는 상기 게이트선 및 상기 데이터선에 연결되며 상기 주사신호에 따라 상기 화소 전극에 상기 데이터신호를 출력한다. 상기 상부 기판(173)은 각 상기 화소 전극에 대향하는 적색, 녹색 및 청색 컬러필터와 상기 컬러필터를 덮고, 상기 화소 전극과 함께 상기 액정층에 인가되는 전기장을 형성하는 공통전극을 포함할 수 있다.
본 실시예에서, 상기 표시패널은 게이트 구동부를 더 포함할 수 있다. 상기 게이트 구동부는 상기 게이트선들에 상기 주사신호를 인가한다. 상기 게이트 구동부는 상기 하부 기판(171)의 단변측 가장자리에 배치되어 상기 게이트선들에 전기적으로 연결될 수 있다. 상기 게이트 구동부는 구동IC 형태로 상기 하부 기판(171) 위에 실장되거나, 상기 하부 기판(171)에 직접 집적될 수 있다. 또는 도면에 도시되지 않았지만, 상기 게이트 구동부는 구동 IC가 인쇄회로필름 상에 실장되어, 상기 하부 기판(171)의 단변측 가장자리에 부착될 수 있다.
상기 회로기판(175)은 상기 인쇄회로필름(177)을 통해 상기 주사신호 및 상기 데이터 신호를 상기 표시패널(172)에 인가한다.
상기 표시패널 어셈블리(170)는 데이터 구동부(179)를 더 포함할 수 있다. 상기 데이터 구동부(179)는 상기 인쇄회로필름(177)에 실장되어 상기 데이터선들에 상기 데이터 신호를 출력한다. 상기 인쇄회로필름(177)은 상기 하부 기판(171)의 장변측 에지에 형성된 데이터 패드부에 본딩되어 상기 데이터선들에 전기적으로 연결될 수 있다.
상기 백라이트 어셈블리(105)는 수납용기(110), 램프(131)들, 램프소켓(134), 사이드 몰드(141), 반사판(121), 광학시트(150) 및 미들 몰드(153)를 포함할 수 있다.
상기 반사판(121)은 상기 수납용기(110)의 바닥판(112)에 배치된다. 상기 램프(131)들은 상기 반사판(121)과 이격되게 상기 수납용기(110)에 수납된다. 상기 램프 소켓(134)은 상기 램프(131)의 단부에 결합되며, 상기 수납용기(110)의 바닥판(112)에 형성된 홀을 통해 배면으로 노출될 수 있다. 상기 램프 소켓(134)은 상기 바닥판(112)의 배면에 배치된 인버터(도시되지 않음)로부터 구동전원을 전달받을 수 있다.
상기 사이드 몰드(141)는 상기 램프 소켓(134)들을 커버하여 보호한다.
상기 광학시트(150)는 확산판(151), 확산시트(152) 및 집광시트(153)를 포함할 수 있다. 상기 광학시트(150)는 상기 사이드 몰드(141)에 의해 지지될 수 있다.
상기 미들 몰드(153)는 상기 광학시트(150)의 가장자리를 누르며 상기 수납용기(110)와 결합될 수 있다.
상기 표시패널은 상기 미들 몰드(153)에 형성된 단턱부에 의해 지지될 수 있다.
상기 인쇄회로필름(177)은, 도 2에 도시된 것과 같이, 상기 수납용기(110)의 측벽(115)을 따라 절곡되며, 상기 회로기판(175)은 상기 바닥판(112)의 배면에 배치될 수 있다.
상기 표시장치(100)는 상기 표시패널의 상기 표시영역을 노출시키며 상기 수납용기(110)와 결합되는 탑샤시(192)를 더 포함할 수 있다.
도 3은 도 1에 도시된 표시패널 어셈블리(170)의 일부의 평면도이다. 도 4는 도 3에 도시된 제1 영역(A01)을 확대한 확대도이다.
도 3 및 도 4를 참조하면, 본 실시예의 회로기판(175)은 상기 회로기판(175)은 타이밍 콘트롤부(20), DC/DC 컨버터(40), 캐패시터(30) 및 배선기판(10)을 포함할 수 있다.
상기 타이밍 콘트롤부(20)는 상기 주사신호 및 상기 데이터 신호의 인가타이밍을 제어하는 제어신호를 출력한다.
상기 DC/DC 컨버터(40)는 상기 타이밍 제어부에 의해 제어되며, 외부로부터 입력된 직류전원을 상기 데이터 구동부(179) 및/또는 상기 게이트 구동부에 인가되 는 구동전원으로 변환한다. 상기 데이터 구동부(179) 및/또는 상기 게이트 구동부는 상기 제어신호에 따라 상기 구동전원을 이용하여 상기 데이터 신호 및/또는 상기 주사신호를 생성 및 출력할 수 있다.
도 5는 도 4에 도시된 캐패시터(30)의 사시도이다. 도 6은 도 5에 도시된 캐패시터(30)의 전극판(32, 33) 및 세라믹판(34)의 배열을 도시한 사시도이다.
도 5 및 도 6을 참조하면, 상기 캐패시터(30)는 상기 구동전원의 안정성을 향상시키고, 상기 구동전원에 포함된 노이즈를 감소시킬 수 있다. 상기 캐패시터(30)는 상기 DC/DC 컨버터(40)와 상기 인쇄회로필름(177) 사이에 전기적으로 병렬 연결될 수 있다. 상기 인쇄회로필름(177)은 상기 데이터 구동부(179) 및/또는 상기 게이트 구동부에 전기적으로 연결될 수 있다.
상기 캐패시터(30)는 평행판 축전기의 일종일 수 있다. 상기 캐패시터(30)는, 예를 들어, 하우징(36), 세라믹판(34)들, 전극판(32, 33)들, 제1 전원 단자(37) 및 제2 전원 단자(39)를 포함할 수 있다.
상기 하우징(36)은 후술될 상기 배선기판(10)에 접촉될 수 있다. 이와 다르게 상기 하우징(36)은 상기 배선기판(10)으로부터 약 1mm 이상 이격될 수 있다. 상기 세라믹판(34)들 및 상기 전극판(32, 33)들은 상기 하우징(36)에 수납되어 있다. 상기 세라믹판(34)들 및 상기 전극판(32, 33)들은 상기 배선기판(10)과 나란하게 배치되어 있다. 상기 복수의 세라믹판(34)들은 적층되어 있고, 상기 전극판(32, 33)들은 상기 세라믹판(34)들의 사이에 개재되어 있다.
상기 제1 전원 단자(37)는 상기 하우징(36)의 일 측면에 결합되며, 상기 제1 전원 단자(37)는 홀수 번째 전극판(32, 33)들의 일측에 일체로 연결될 수 있다. 상기 제2 전원 단자(39)는 상기 하우징(36)의 타 측면에 결합되며, 짝수 번째 전극판(32, 33)들의 타측에 일체로 연결될 수 있다. 상기 제1 전원 단자(37) 및 상기 제2 전원 단자(39)는 상기 배선기판(10)에 형성된 제1 전원 패드 및 제2 전원 패드에 각각 솔더링될 수 있다. 복수의 상기 캐패시터(30)들은 상기 DC/DC 컨버터(40)와 상기 인쇄회로필름(177)을 연결하는 연결 배선에 전기적으로 병렬 연결될 수 있다. 예를 들어, 복수의 상기 캐패시터(30)들이 연결된 상기 제1 전원패드들이 상기 연결배선에 연결될 수 있다. 상기 제2 전원 패드는 그라운드될 수 있다.
도 7a 및 도 7b는 도 4에 도시된 DC/DC 컨버터(40)의 동작을 설명하는 신호의 파형도들이다.
도 7a에서 가로축은 시간을 표시하고, 세로축은 전압을 표시한다. 도 7a에 도시된 그래프는 외부 전원으로부터 제공되는 교류 전원의 파형을 나타낸다. 상기 외부 전원은 외부 컨버터에 의해 직류 전원으로 변환되어 전술한 것과 같이 상기 DC/DC 컨버터(40)에 인가될 수 있다. 상기 DC/DC 컨버터(40)는 전술한 것과 같이 상기 데이터 구동부(179) 및 게이트 구동부에 인가되는 구동전원을 출력한다.
도 7b에서 가로축은 시간을 표시하고, 세로축은 전압을 표시한다. 도 7b에 도시된 그래프는 상기 캐패시터(30)에 인가되는 전압의 파형을 나타낸다. 상기 캐패시터(30)에 인가되는 전압에는 불필요한 노이즈가 포함될 수 있으며, 그 결과, 상기 캐패시터(30)에는 도 7b에 도시된 것과 같이 불규칙한 파형(ripple)을 갖는 전원이 인가될 수 잇다.
도 8a 및 도 8b는 통상적인 캐패시터(230)의 진동에 의한 소음의 발생을 설명하는 단면도들이다.
도 8a 및 도 8b를 참조하면, 상기 캐패시터(230)에 인가되는 상기 구동전원의 변동되면 상기 세라믹판 및 상기 전극판 사이의 간격이 시간에 따라 불규칙하게 변동된다. 그 결과 상기 캐패시터(230)는 상기 세라믹판과 상기 전극판의 법선 방향, 즉 인쇄회로기판(275)에 직교하는 방향으로, 도 8a 및 도 8b에 도시된 것과 같이 약 D1의 진폭으로 수축 및 팽창을 반복한다.
도 8a 및 도 8b에 도시된 기판은 본 실시예의 상기 배선기판(10)과 다른 통상적인 인쇄회로기판(275)이다. 상기 통상적인 캐패시터(230)의 수축시, 도 8a에 도시된 것과 같이, 상기 인쇄회로기판(275)은 약 D2만큼 위로 볼록하게 변형된다. 또한, 상기 캐패시터(230)의 팽창시, 도 8b에 도시된 것과 같이, 상기 인쇄회로기판(275)은 약 D3만큼 아래로 오목하게 변형된다.
즉 상기 인쇄회로기판(275)은 상기 캐패시터(230)와 함께 진동하며, 이러한 진동 에너지는 상기 인쇄회로기판(275)의 내부에 포함된 도전층을 따라 상기 인쇄회로기판(275) 전체로 용이하게 전파된다. 상기 캐패시터(230) 및 상기 인쇄회로기판(275)이 진동으로 인해 주변 공기가 압축 및 팽창되고 소음이 발생된다. 이러한 소음은 표시장치(100)의 사용자에게 불편감을 주면, 상기 진동이 커지면 상기 캐패시터(230)와 상기 인쇄회로기판(275)의 연결이 불량해질 수도 있다.
도 9는 도 4에 도시된 회로기판(175)의 배면을 도시하는 평면도이다. 도 10은 도 4에 도시된 회로기판(175)을 II-II' 선을 따라 절단한 단면도이다. 도 11은 도 4에 도시된 회로기판(175)을 III-III' 선을 따라 절단한 단면도이다. 도 12는 도 4에 도시된 회로기판(175)의 제1 절연층(16)에 형성된 홀을 도시하는 평면도이다.
도 4, 도 9, 도 10, 도 11 및 도 12를 참조하면, 본 실시예에서 상기 배선기판(10)은 제1 절연층(16), 제2 절연층(14), 제1 도전층(17) 및 제3 절연층(15)을 포함한다.
상기 타이밍 콘트롤부(20), 상기 DC/DC 컨버터(40) 및 상기 캐패시터(30)는 상기 제1 절연층(16) 위에 실장된다. 상기 제1 도전층(17)은 상기 제1 절연층(16)과 상기 제2 절연층(14)의 사이에 배치된다. 상기 제1 도전층(17)의 일부는, 도 9에 도시된 것과 같이, 회로배선으로 패터닝되어 있다.
상기 제1 도전층(17)에는 그물(mesh) 패턴으로 제1 홀들이 형성되어 있다. 상기 제1 홀들은 상기 회로배선(11)이 형성된 영역을 회피하여, 도 4 및 도 10에 도시된 것과 같이, 상기 캐패시터(30)의 하부 및 상기 캐패시터(30)의 인근에 집중적으로 형성되어 있다.
상기 제3 절연층(15)은 제1 홀에 채워져 있다. 상기 제3 절연층(15)은 상기 제1 절연층(16)과 동일한 물질로 이루어질 수 있다. 즉 실질적으로 상기 제1 절연층(16)이 상기 제1 홀에 연장되어 형성된 것이 상기 제3 절연층(15)일 수 있다.
상기 제1 절연층(16)에는, 도 10 및 도 12에 도시된 것과 같이, 상기 제1 홀들에 대응하여 제2 홀(13)들이 형성되어 있다. 상기 제1 홀 및 상기 제2 홀(13)의 형상은 사각형 및 삼각형 등 다양하게 변경될 수 있다.
상기 그물 패턴으로 상기 제1 홀 및 상기 제2 홀(13)이 형성되어 있어서 상기 캐패시터(30)의 진동이 완충된다. 즉 상기 캐패시터(30)의 진동이 전파되는 강도가 감소되어 소음이 감소된다.
상기 배선기판(10)은 제2 도전층(19), 제4 절연층(18)을 더 포함할 수 있다. 상기 제2 도전층(19)은 상기 제2 절연층(14)을 사이에 두고 상기 제1 도전층(17)과 대향하게 배치되어 있다. 상기 제4 절연층(18)은 상기 제2 도전층(19)을 사이에 두고 상기 제2 절연층(14)과 대향하게 배치되어 있다. 상기 제2 도전층(19)에는 상기 제1 홀들에 대응하며 상기 제4 절연층(18)이 연장되어 채워지는 상기 제3 홀들이 형성되고, 상기 제4 절연층(18)에는 상기 제3 홀들에 대응하는 제4 홀(12)들이 형성될 수 있다.
도 13은 도 8a 및 도 8b에 설명된 인쇄회로기판(275)에서 발생된 소음을 측정한 그래프이다. 도 14는 도 10에 도시된 회로기판(175)에서 발생된 소음을 측정한 그래프이다.
도 13 및 도 14에서 가로축은 상기 캐패시터(30)에 인가되는 상기 구동전원의 주파수를 표시하며, 세로축은 통상적인 상기 인쇄회로기판(275) 및 본 실시예의 회로기판(175)에서 발생된 소음의 크기를 표시한다.
도 13 및 도 14를 참조하면, 약 800 헤르쯔(hz) 내지 약 1600 헤르쯔의 주파수에서, 상기 인쇄회로기판(275)의 소음은 약 15 데시벨 이상인 것이 다수 측정되었다. 반면, 본 실시예의 회로기판(175)은 대체로 15 데시벨 이하의 소음이 관측되어 소음이 크게 감소된 것을 알 수 있다. 다수의 샘플들을 테스트한 결과, 본 실시 예의 회로기판(175)은 통상적인 상기 인쇄회로기판(275)보다 약 5.65 데시벨, 약 17.3 퍼센트 정도 소음이 감소된 것을 알 수 있었다.
따라서, 본 실시예에 의하면 표시장치(100)의 소음이 감소되어 품질이 향상된다.
도 15는 실시예 2에 따른 회로기판(575)의 단면도이다.
도 15를 참조하면, 본 실시예의 회로기판(575) 및 표시패널 어셈블리는 캐패시터(430)와 배선기판(410)을 연결하는 리드선(421, 423)들을 더 포함하는 것을 제외하고는 도 1 내지 도 14에서 설명된 회로기판(175) 및 표시패널 어셈블리(170)와 실질적으로 동일하다. 따라서 대응하는 요소에 대해서는 대응하는 참조번호를 부여하고, 중복된 설명은 생략한다.
본 실시예에서, 상기 캐패시터(430)의 제1 전원 단자(437)는 제1 리드선(421)에 의해 상기 배선기판(410)에 형성된 제1 전원 패드(441)에 연결된다. 상기 캐패시터(430)의 제2 전원 단자(439)는 제2 리드선(423)에 의해 상기 배선기판(410)에 형성된 제2 전원 패드(443)에 연결된다. 상기 제1 리드선(421) 및 상기 제2 리드선(423)으로 인해 상기 캐패시터(430)는 상기 배선기판(410)으로부터 약 5mm 이상 이격될 수 있다. 따라서 상기 캐패시터(430)의 진동이 직접 상기 배선기판(410)으로 전달되는 것이 차단된다. 상기 제1 리드선(421) 및 상기 제2 리드선(423)에 의한 진동의 전달은 무시할 수 있다. 따라서 본 실시예에 의하면, 상기 캐패시터(430)에 의한 소음의 발생을 크게 감소시킬 수 있다.
도 16은 실시예 3에 따른 회로기판(875)의 단면도이다.
도 16을 참조하면, 본 실시예의 회로기판(875) 및 표시패널 어셈블리는 캐패시터(730)가 배선기판(710)에 수직으로 배치된 것과, 리드선(743)을 더 포함하는 것을 제외하고는 도 1 내지 도 14에서 설명된 회로기판(175) 및 표시패널 어셈블리(170)와 실질적으로 동일하다. 따라서 대응하는 요소에는 대응하는 참조번호를 부여하고, 중복된 설명은 생략한다.
본 실시예에서, 상기 캐패시터(730)는 세라믹판 및 전극판이 상기 배선기판(710)에 직교하도록 배치된다. 따라서, 제1 전원 단자(737)는 상기 배선기판(710)에 형성된 제1 전원 패드(741)에 직접 접촉되며 상기 제1 전원 패드(741)에 솔더링될 수 있다. 상기 캐패시터(730)의 제2 전원 단자(739)는 리드선(743)에 의해 상기 배선기판(710)에 형성된 제2 전원 패드(743)에 연결된다.
상기 캐패시터(730)가 전술한 것과 같이 수직으로 배치되므로 상기 캐패시터(730)의 진동방향은 상기 배선기판(710)과 나란한 방향이된다. 따라서 상기 배선기판(710)의 수직으로 진동은 거의 없어진다. 따라서, 본 실시예에 의하면, 상기 캐패시터(730)에 의한 소음의 발생을 크게 감소시킬 수 있다.
본 발명에 따른 회로기판 및 이를 갖는 표시패널 어셈블리에 의하면, 캐패시터와 같은 구동소자의 진동으로 인한 소음의 발생을 크게 감소시킬 수 있다. 따라서 본 발명은 표시장치 등 캐패시터를 사용하는 장치에 광범위하게 적용될 수 있다.
앞서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 실시예 1에 따른 표시패널 어셈블리를 갖는 표시장치의 분해 사시도이다.
도 2는 도 1에 도시된 표시장치를 I-I' 선을 따라 절단한 단면도이다.
도 3은 도 1에 도시된 표시패널 어셈블리의 일부의 평면도이다.
도 4는 도 3에 도시된 제1 영역을 확대한 확대도이다.
도 5는 도 4에 도시된 캐패시터의 사시도이다.
도 6은 도 5에 도시된 캐패시터의 전극판 및 세라믹판의 배열을 도시한 사시도이다.
도 7a 및 도 7b는 도 4에 도시된 DC/DC 컨버터의 동작을 설명하는 신호의 파형도들이다.
도 8a 및 도 8b는 캐패시터의 진동에 의한 소음의 발생을 설명하는 단면도들이다.
도 9는 도 4에 도시된 회로기판의 배면을 도시하는 단면도이다.
도 10은 도 4에 도시된 회로기판을 II-II' 선을 따라 절단한 단면도이다.
도 11은 도 4에 도시된 회로기판을 III-III' 선을 따라 절단한 단면도이다.
도 12는 도 4에 도시된 회로기판의 제1 절연층에 형성된 홀을 도시하는 평면도이다.
도 13은 도 8a 및 도 8b에 설명된 인쇄회로기판에서 발생된 소음을 측정한 그래프이다.
도 14는 도 10에 도시된 회로기판에서 발생된 소음을 측정한 그래프이다.
도 15는 실시예 2에 따른 회로기판의 단면도이다.
도 16은 실시예 3에 따른 회로기판의 단면도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 배선기판 11 : 회로배선
14, 15, 16, 18 : 절연층 17, 19 : 도전층
12, 13 : 홀 20 : 타이밍 콘트롤부
30 : 캐패시터 40 : DC/DC 컨버터
100 : 표시장치 110 : 수납용기
170 : 표시패널 어셈블리 171 : 하부 기판
173 : 상부 기판 175 : 회로기판
177 : 인쇄회로필름 179 : 데이터 구동부

Claims (20)

  1. 캐패시터; 및
    상기 캐패시터가 실장되고 제2 홀들이 형성되어 있는 제1 절연층과, 상기 제1 절연층과 대향하는 제2 절연층과, 상기 제1 및 제2 절연층들 사이에 개재되며 상기 캐패시터로 인한 진동의 전파를 감소시키는 그물(mesh) 패턴의 제1 홀들이 형성되어 있는 제1 도전층과, 상기 제1 홀들에 채워진 제3 절연층을 갖는 배선기판을 포함하고,
    상기 제1 홀들은 상기 제2 홀들에 대응되도록 배치되며, 상기 제3 절연층은 상기 제2 홀들과 중첩하는 것을 특징으로 하는 회로기판.
  2. 제1항에 있어서, 상기 제1 절연층에는 상기 제1 홀에 대응하는 제2 홀들이 형성된 것을 특징으로 하는 회로기판.
  3. 제2항에 있어서, 상기 제1 절연층 및 상기 제3 절연층은 동일한 물질로 형성된 것을 특징으로 하는 회로기판.
  4. 제2항에 있어서, 상기 제1 도전층의 일부는 회로배선으로 패터닝되어 있고, 상기 제1 홀들은 상기 회로배선이 형성된 영역을 피하여 형성되어 있는 것을 특징으로 하는 회로기판.
  5. 제2항에 있어서, 상기 배선기판은
    상기 제2 절연층을 사이에 두고 상기 제1 도전층과 대향하는 제2 도전층; 및
    상기 제2 도전층을 사이에 두고 상기 제2 절연층과 대향하는 제4 절연층을 더 포함하는 것을 특징으로 하는 회로기판.
  6. 제5항에 있어서, 상기 제2 도전층에는 상기 제1 홀들에 대응하며 상기 제2 절연층이 연장되어 채워지는 제3 홀들이 형성되고, 상기 제4 절연층에는 상기 제3 홀들에 대응하는 제4 홀들이 형성된 것을 특징으로 하는 회로기판.
  7. 제2항에 있어서, 상기 캐패시터는
    적층된 복수의 세라믹판들;
    상기 세라믹판들의 사이에 개재된 전극판들;
    홀수 번째 전극판들의 일측에 연결된 제1 전원 단자; 및
    짝수 번째 전극판들의 타측에 연결된 제2 전원 단자를 포함하는 것을 특징으로 하는 회로기판.
  8. 제7항에 있어서, 상기 세라믹판 및 상기 전극판은 상기 배선기판과 나란하게 배치된 것을 특징으로 하는 회로기판.
  9. 제8항에 있어서, 상기 제1 전원 단자 및 상기 제2 전원 단자는 상기 배선기판에 형성된 제1 전원 패드 및 제2 전원 패드에 각각 솔더링된 것을 특징으로 하는 회로기판.
  10. 제8항에 있어서, 상기 캐패시터는 상기 제1 전원 단자 및 상기 제2 전원 단자를 상기 배선기판에 형성된 제1 전원 패드 및 제2 전원 패드에 각각 연결시키는 제1 리드선 및 제2 리드선을 더 포함하여, 상기 캐패시터는 상기 배선기판으로부터 이격된 것을 특징으로 하는 회로기판.
  11. 제7항에 있어서, 상기 세라믹판 및 상기 전극판이 상기 배선기판과 직교하도록 배치되고, 상기 제1 전원 단자의 상측에 배치된 상기 제2 전원 단자로부터 연장된 리드선은 상기 배선기판에 형성된 전원 패드에 연결된 것을 특징으로 하는 회로기판.
  12. 제2항에 있어서, 상기 제1 절연층 위에 실장되며 표시패널의 구동신호를 제어하는 타이밍 콘트롤부를 더 포함하며, 상기 캐패시터는 상기 표시패널의 구동 드라이브IC에 공급되는 구동 전원 노이즈를 감소시키는 것을 특징으로 하는 회로기판.
  13. 표시패널;
    상기 표시패널의 일측 가장자리에 연결된 인쇄회로필름; 및
    상기 인쇄회로필름을 통해 상기 표시패널에 구동 신호를 전달하는 DC/DC 컨버터;
    상기 구동신호의 노이즈를 감소시키는 캐패시터; 및
    상기 DC/DC 컨버터 및 상기 캐패시터가 실장되고, 제2 홀들이 형성되어 있는 제1 절연층과, 상기 제1 절연층과 대향하는 제2 절연층과, 상기 제1 및 제2 절연층들 사이에 개재되며 상기 캐패시터로 인한 진동의 전파를 감소시키는 그물(mesh) 패턴의 제1 홀들이 형성되어 있는 제1 도전층과, 상기 제1 홀들에 채워진 제3 절연층을 갖고 상기 인쇄회로필름에 연결된 배선기판을 포함하고 상기 제1 홀들은 상기 제2 홀들에 대응되도록 배치되며 상기 제3 절연층은 상기 제2 홀들과 중첩하는 것을 특징으로 하는 회로기판을 포함하는 표시패널 어셈블리.
  14. 제13항에 있어서, 상기 표시패널의 타측 가장자리에 형성된 게이트 구동부;
    상기 인쇄회로필름 위에 실장된 데이터 구동부; 및
    상기 제1 절연층 위에 실장되어 상기 구동신호를 제어하는 타이밍 콘트롤부를 더 포함하는 것을 특징으로 하는 표시패널 어셈블리.
  15. 제14항에 있어서, 상기 제1 절연층에는 상기 제1 홀에 대응하는 제2 홀들이 형성되고, 상기 제1 절연층 및 상기 제3 절연층은 동일한 물질로 형성된 것을 특징으로 하는 표시패널 어셈블리.
  16. 제14항에 있어서, 상기 배선기판은
    상기 제2 절연층을 사이에 두고 상기 제1 도전층과 대향하며, 상기 제1 홀들에 대응하며 상기 제2 절연층이 연장되어 채워지는 제3 홀들이 형성된 제2 도전층; 및
    상기 제2 도전층을 사이에 두고 상기 제2 절연층과 대향하며, 상기 제3 홀들에 대응하는 제4 홀들이 형성된 제4 절연층을 더 포함하는 것을 특징으로 하는 표시패널 어셈블리.
  17. 제14항에 있어서, 상기 캐패시터는
    적층된 복수의 세라믹판들;
    상기 세라믹판들의 사이에 개재된 전극판들;
    홀수 번째 전극판들의 일측에 연결된 제1 전원 단자; 및
    짝수 번째 전극판들의 타측에 연결된 제2 전원 단자를 포함하는 것을 특징으로 하는 표시패널 어셈블리.
  18. 제17항에 있어서, 상기 세라믹판 및 상기 전극판은 상기 배선기판과 나란하게 배치된 것을 특징으로 하는 표시패널 어셈블리.
  19. 제17항에 있어서, 상기 캐패시터는 상기 제1 전원 단자 및 상기 제2 전원 단자를 상기 배선기판에 형성된 제1 전원 패드 및 제2 전원 패드에 각각 연결시키는 제1 리드선 및 제2 리드선을 더 포함하여, 상기 캐패시터는 상기 배선기판으로부터 이격된 것을 특징으로 하는 표시패널 어셈블리.
  20. 제17항에 있어서, 상기 세라믹판 및 상기 전극판이 상기 배선기판과 직교하도록 배치되고, 상기 제1 전원 단자의 상측에 배치된 상기 제2 전원 단자로부터 연장된 리드선은 상기 배선기판에 형성된 전원 패드에 연결된 것을 특징으로 하는 표시패널 어셈블리.
KR1020090012222A 2009-02-16 2009-02-16 회로기판 및 이를 갖는 표시패널 어셈블리 KR101609597B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020090012222A KR101609597B1 (ko) 2009-02-16 2009-02-16 회로기판 및 이를 갖는 표시패널 어셈블리
US12/622,491 US8711069B2 (en) 2009-02-16 2009-11-20 Circuit board and display panel assembly having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090012222A KR101609597B1 (ko) 2009-02-16 2009-02-16 회로기판 및 이를 갖는 표시패널 어셈블리

Publications (2)

Publication Number Publication Date
KR20100093165A KR20100093165A (ko) 2010-08-25
KR101609597B1 true KR101609597B1 (ko) 2016-04-07

Family

ID=42559433

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090012222A KR101609597B1 (ko) 2009-02-16 2009-02-16 회로기판 및 이를 갖는 표시패널 어셈블리

Country Status (2)

Country Link
US (1) US8711069B2 (ko)
KR (1) KR101609597B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101293551B1 (ko) * 2008-02-20 2013-08-06 엘지디스플레이 주식회사 액정표시장치 모듈
US9241400B2 (en) * 2013-08-23 2016-01-19 Seagate Technology Llc Windowed reference planes for embedded conductors
KR20220021083A (ko) * 2020-08-12 2022-02-22 삼성디스플레이 주식회사 표시 장치
CN113905555B (zh) * 2021-09-22 2023-03-21 天津七六四通信导航技术有限公司 一种线路板保护箱

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040092124A1 (en) * 1999-04-30 2004-05-13 Kazuhisa Suzuki Method of manufacturing a semiconductor integrated circuit device having a plurality of wiring layers and mask-pattern generation method
US20050263884A1 (en) 2004-05-27 2005-12-01 Canon Kabushiki Kaisha Multilayer printed wiring board and multilayer printed circuit board
US20050276002A1 (en) * 2004-06-09 2005-12-15 Ferro Corporation Copper termination inks containing lead free and cadmium free glasses for capacitors
US20070144770A1 (en) 2005-12-26 2007-06-28 Fujitsu Limited Printed wiring board including power supply layer and ground layer

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5410107A (en) * 1993-03-01 1995-04-25 The Board Of Trustees Of The University Of Arkansas Multichip module
CN1098023C (zh) * 1996-01-11 2003-01-01 揖斐电株式会社 印制布线板及其制造方法
JPH10303344A (ja) 1997-04-23 1998-11-13 Oki Electric Ind Co Ltd チップ形コンデンサの実装ソケット基板
JP3055136B2 (ja) * 1998-03-16 2000-06-26 日本電気株式会社 プリント回路基板
CN1318274A (zh) * 1998-09-17 2001-10-17 伊比登株式会社 多层叠合电路板
US6724638B1 (en) * 1999-09-02 2004-04-20 Ibiden Co., Ltd. Printed wiring board and method of producing the same
JP4138211B2 (ja) * 2000-07-06 2008-08-27 株式会社村田製作所 電子部品およびその製造方法、集合電子部品、電子部品の実装構造、ならびに電子装置
US6937480B2 (en) * 2001-05-14 2005-08-30 Fuji Xerox Co., Ltd. Printed wiring board
JP3881248B2 (ja) * 2002-01-17 2007-02-14 株式会社日立製作所 液晶表示装置および画像表示装置
US7485812B2 (en) * 2002-06-27 2009-02-03 Ppg Industries Ohio, Inc. Single or multi-layer printed circuit board with improved via design
JP4228677B2 (ja) * 2002-12-06 2009-02-25 パナソニック株式会社 回路基板
WO2005032226A1 (ja) * 2003-09-29 2005-04-07 Tamura Corporation 多層積層回路基板
US7319599B2 (en) * 2003-10-01 2008-01-15 Matsushita Electric Industrial Co., Ltd. Module incorporating a capacitor, method for manufacturing the same, and capacitor used therefor
KR100567087B1 (ko) * 2003-10-20 2006-03-31 삼성전기주식회사 층간 전기 접속이 향상된 병렬적 다층 인쇄회로기판 제조방법
KR100619367B1 (ko) * 2004-08-26 2006-09-08 삼성전기주식회사 고유전율을 갖는 커패시터를 내장한 인쇄회로기판 및 그제조 방법
TW200746940A (en) * 2005-10-14 2007-12-16 Ibiden Co Ltd Printed wiring board
KR20070076064A (ko) 2006-01-17 2007-07-24 삼성전자주식회사 액정 표시 장치 구동 방법과 이를 이용한 액정 표시 장치
KR20070099881A (ko) * 2006-04-06 2007-10-10 삼성전자주식회사 표시장치용 커버부재 및 이를 갖는 표시장치
KR101319592B1 (ko) * 2006-07-31 2013-10-16 삼성디스플레이 주식회사 다층 연성필름 패키지 및 이를 포함하는 액정 표시 장치
KR101338111B1 (ko) 2007-03-05 2013-12-06 엘지디스플레이 주식회사 액정표시장치
US8120162B2 (en) * 2007-09-28 2012-02-21 Integrated Device Technology, Inc. Package with improved connection of a decoupling capacitor
US8294240B2 (en) * 2009-06-08 2012-10-23 Qualcomm Incorporated Through silicon via with embedded decoupling capacitor
JP5120426B2 (ja) * 2010-08-11 2013-01-16 Tdk株式会社 積層型貫通コンデンサ及び積層型貫通コンデンサの実装構造

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040092124A1 (en) * 1999-04-30 2004-05-13 Kazuhisa Suzuki Method of manufacturing a semiconductor integrated circuit device having a plurality of wiring layers and mask-pattern generation method
US20050263884A1 (en) 2004-05-27 2005-12-01 Canon Kabushiki Kaisha Multilayer printed wiring board and multilayer printed circuit board
US20050276002A1 (en) * 2004-06-09 2005-12-15 Ferro Corporation Copper termination inks containing lead free and cadmium free glasses for capacitors
US20070144770A1 (en) 2005-12-26 2007-06-28 Fujitsu Limited Printed wiring board including power supply layer and ground layer

Also Published As

Publication number Publication date
KR20100093165A (ko) 2010-08-25
US20100207855A1 (en) 2010-08-19
US8711069B2 (en) 2014-04-29

Similar Documents

Publication Publication Date Title
US7674006B2 (en) Backlight unit and liquid crystal display device having same
US8157430B2 (en) Backlight device and planar display device using the same
CN101500373B (zh) 印刷电路板、背光单元和液晶显示装置
TW200302948A (en) Backlight lighting unit
KR100965594B1 (ko) 액정표시장치의 램프 구동장치
CN102667598B (zh) 散热印刷电路板和具有该散热印刷电路板的底盘组件
KR20100033726A (ko) 광원 모듈 및 이를 갖는 표시장치
WO2010146920A1 (ja) 照明装置、表示装置、及びテレビ受信装置
KR101609597B1 (ko) 회로기판 및 이를 갖는 표시패널 어셈블리
KR20070119872A (ko) 백라이트 어셈블리 및 이를 포함한 액정표시장치
KR20090079494A (ko) 액정 표시 장치
JP2009238751A (ja) バックライトアッセンブリおよびこれを含む液晶表示装置
KR102039363B1 (ko) 액정표시소자
US20080303973A1 (en) Backlight unit and liquid crystal display using the same
US8531622B2 (en) Liquid crystal display
KR101350972B1 (ko) 백라이트 유닛과 이를 포함하는 액정표시장치모듈
EP1881566B1 (en) Backlight unit and liquid crystal display device having same
CN219916133U (zh) 背光模组及液晶显示器
KR100433803B1 (ko) 엘시디용 백라이트 유닛
CN101510025B (zh) 液晶显示设备
KR20110070529A (ko) 발광소자기판과 연성회로기판의 연결구조 및 이를 포함하는 액정표시소자
JP2007108488A (ja) プラズマディスプレイ装置
KR100983523B1 (ko) 연성 인쇄 회로 기판과 이를 갖는 평판 표시 장치
CN117499520A (zh) 显示装置
KR20070058182A (ko) 백라이트 유닛 및 이를 포함한 액정 표시 장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
FPAY Annual fee payment

Payment date: 20190304

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20200227

Year of fee payment: 5