KR101484994B1 - 전력 소모를 줄이기 위한 수신기, 및 상기 수신기를 포함하는 디지털 방송 수신 시스템 - Google Patents

전력 소모를 줄이기 위한 수신기, 및 상기 수신기를 포함하는 디지털 방송 수신 시스템 Download PDF

Info

Publication number
KR101484994B1
KR101484994B1 KR20080082715A KR20080082715A KR101484994B1 KR 101484994 B1 KR101484994 B1 KR 101484994B1 KR 20080082715 A KR20080082715 A KR 20080082715A KR 20080082715 A KR20080082715 A KR 20080082715A KR 101484994 B1 KR101484994 B1 KR 101484994B1
Authority
KR
South Korea
Prior art keywords
error
mpe
packets
packet
section
Prior art date
Application number
KR20080082715A
Other languages
English (en)
Other versions
KR20100024044A (ko
Inventor
김동완
지드코프
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR20080082715A priority Critical patent/KR101484994B1/ko
Priority to US12/544,458 priority patent/US8756483B2/en
Publication of KR20100024044A publication Critical patent/KR20100024044A/ko
Application granted granted Critical
Publication of KR101484994B1 publication Critical patent/KR101484994B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/1515Reed-Solomon codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/2707Simple row-column interleaver, i.e. pure block interleaving
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0052Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables
    • H04L1/0053Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables specially adapted for power saving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/442Monitoring of processes or resources, e.g. detecting the failure of a recording device, monitoring the downstream bandwidth, the number of times a movie has been viewed, the storage space available from the internal hard disk
    • H04N21/4425Monitoring of client processing errors or hardware failure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/23Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using convolutional codes, e.g. unit memory codes

Abstract

전력 소모를 줄일 수 있는 수신기는 프레임 경계 검출부와 링크 컨트롤러를 포함한다. 상기 프레임 경계 검출부는 다수의 트랜스포트 스트림 패킷들을 수신하고, 수신된 다수의 TS 패킷들을 기초하여 수신기에서 소모되는 전력을 줄이기 위한 제어신호를 생성한다. 상기 링크 컨트롤러는 상기 제어 신호에 응답하여 상기 프레임 경계 검출부의 동작을 제어할 수 있다. 따라서, 상기 수신기는 상기 다수의 TS 패킷들에 기초하여 프레임 종료 시점을 추정하여 상기 수신기의 전원을 턴오프함으로써 전력 소모를 줄일 수 있는 효과가 있다.
DVB-H(Digital Video Broadcasting-Handheld), TS 패킷, 타임 슬라이싱(time slicing)

Description

전력 소모를 줄이기 위한 수신기, 및 상기 수신기를 포함하는 디지털 방송 수신 시스템{Receiver for reducing power consumption, and digital broadcasting receive system having the same}
본 발명의 실시 예는 수신기에 관한 것으로, 보다 상세하게는 전력 소모를 줄일 수 있는 수신기, 및 상기 수신기를 포함하는 디지털 방송 수신 시스템에 관한 것이다.
디지털 비디오 방송(Digital Video Broadcasting; DVB)이란 TV, 오디오, 및 데이터를 디지털 방송하기 위한 국제 표준 규격으로서, 특히 휴대 기기를 이용한 모바일 환경에서 TV 등의 IP 데이터를 수신할 수 있는 휴대용 이동 방송 기술 표준(Digital Video Broadcasting-Handheld; DVB-H)이 부상하고 있다.
휴대 방송을 위한 모바일 서비스는 그 특성상 휴대 장치 예컨대, 휴대 전화, PMP, PDA 등을 통해 서비스를 수신하게 되므로, 제한된 배터리 용량에 따른 여러가지 제약 사항을 갖는다.
DVB-H를 사용하는 수신기는 타임 슬라이싱(time slicing)을 사용하여 전력 소모를 줄일 수 있으며, 이는 정확한 타이밍에 수신기의 전원을 턴 온/오프하는 것 이 중요하다.
따라서, 수신기의 전원 모드를 제어함으로써 전력 소모를 줄일 수 있는 수신기가 필요하다.
본 발명이 해결하고자 하는 과제는 TS 패킷의 에러 유무에 상관없이 수신된 TS 패킷에 기초하여 프레임의 종료 시점을 추정할 수 있는 수신기를 제공하는 것이다.
본 발명이 해결하고자 하는 과제는 TS 패킷의 프레임의 종료 시점을 추정하여 정확한 타이밍에 수신기를 턴오프할 수 있는 디지털 방송 수신 시스템을 제공하는 것이다.
본 발명의 실시 예에 따른 수신기는 프레임 경계 검출부와 링크 컨트롤러를 포함한다. 상기 프레임 경계 검출부는 다수의 트랜스포트 스트림(Transport Stream; TS) 패킷들을 수신하고, 수신된 다수의 TS 패킷들에 기초하여 수신기에서 소모되는 전력을 줄이기 위한 제어신호를 생성한다. 상기 링크 컨트롤러는 상기 제어 신호에 응답하여 상기 프레임 경계 검출부의 동작을 제어한다. 상기 TS 패킷들 각각은 MPE 섹션 또는 MPE-FEC 섹션일 수 있다.
상기 프레임 경계 검출부는 에러 검출부와 패킷 제어부를 포함한다. 상기 에러 검출부는 상기 다수의 TS 패킷들 각각의 헤더 정보에 기초하여 상기 TS 패킷들 각각의 에러 유무를 판단하고, 판단 결과에 따라 상기 MPE 섹션에 대한 제1에러정보와 상기 MPE-FEC 섹션에 대한 제2에러정보를 생성한다. 상기 패킷 제어부는 상기 에러 검출부로부터 출력되는 상기 다수의 TS 패킷들 각각을 분석하고, 분석 결과에 기초하여 상기 제어신호를 생성한다.
상기 프레임 경계 검출부는 상기 에러 검출부에 의하여 분석된, 상기 MPE 섹션에 대한 상기 제1에러 정보와 상기 MPE-FEC 섹션에 대한 상기 제2에러 정보를 수신하여 저장하기 위한 프레임 맵과, 상기 제1에러 정보와 상기 제2에러 정보에 기초하여 에러 발생 코드를 생성하는 에러 코드 생성기를 더 포함한다.
상기 패킷 제어부는 상기 에러 검출부로부터 출력되는 상기 다수의 TS 패킷들을 분석하고, 분석 결과에 따라 상기 에러 발생 코드를 수신하고, 수신된 에러 발생 코드에 상응하는 에러 개수만큼 상기 MPE-FEC 섹션들을 수신한 후에 상기 제어신호를 생성한다.
상기 패킷 제어부는 상기 분석 결과에 따라 상기 다수의 TS 패킷들 중에서 적어도 어느 하나가 테이블 경계값을 포함하는 경우, 상기 테이블 경계값에 기초하여 상기 에러 발생 코드를 수신하고, 상기 분석 결과에 따라 상기 다수의 TS 패킷들 각각이 상기 테이블 경계값을 포함하지 않는 경우, 상기 MPE-FEC 섹션들 중에서 적어도 어느 하나가 수신될 때 상기 에러 발생 코드를 수신한다.
상기 링크 컨트롤러는 상기 제어 신호에 응답하여 상기 에러 검출부, 상기 패킷 제어부, 상기 프레임 맵, 및 상기 에러 코드 생성기 중에서 적어도 어느 하나의 인에이블 또는 디스에이블을 제어할 수 있다.
상기 수신기는 타임 슬라이싱(time slicing) 방법을 사용한다.
본 발명의 실시 예에 따른 디지털 방송 수신 시스템은 RF 신호를 디지털 신호로 변환하기 위한 RF 회로와, 상기 디지털 신호를 다수의 트랜스포트 스트림(transport stream; TS) 패킷들로 변환하는 물리계층과, 상기 다수의 TS 패킷들을 수신하고, 수신된 다수의 TS 패킷들을 기초하여 수신기에서 소모되는 전력을 줄이기 위한 제어신호를 생성하는 프레임 경계 검출부와, 상기 제어 신호에 응답하여 상기 RF 회로, 상기 물리계층, 및 상기 프레임 경계 검출부 중에서 적어도 어느 하나의 전원을 제어하기 위한 전원제어신호를 생성하는 링크 컨트롤러를 포함한다. 여기서, 상기 TS 패킷들 각각은 상기 MPE 섹션 또는 상기 MPE-FEC 섹션이다.
상기 프레임 경계 검출부는 상기 다수의 TS 패킷들 각각의 헤더 정보에 기초하여 상기 TS 패킷들 각각의 에러 유무를 판단하고, 판단 결과에 따라 상기 MPE 섹션에 대한 제1에러정보와 상기 MPE-FEC 섹션에 대한 제2에러정보를 생성하는 에러 검출부와, 상기 에러 검출부로부터 출력되는 상기 TS 패킷들 각각을 분석하고, 분석 결과에 기초하여 상기 제어신호를 생성하는 패킷 제어부를 포함한다.
상기 프레임 경계 검출부는 상기 에러 검출부에 의하여 분석된, 상기 MPE 섹션에 대한 상기 제1에러 정보와 상기 MPE-FEC 섹션에 대한 상기 제2에러 정보를 수신하여 저장하기 위한 프레임 맵과, 상기 제1에러 정보와 상기 제2에러 정보에 기초하여 에러 발생 코드를 생성하는 에러 코드 생성기를 더 포함한다.
상기 패킷 제어부는 상기 에러 검출부로부터 출력되는 상기 다수의 TS 패킷들 각각을 분석하고, 분석 결과에 따라 상기 에러 발생 코드를 수신하고, 수신된 에러 발생 코드에 상응하는 에러 개수만큼 상기 MPE-FEC 섹션들을 수신한 후에 상기 제어신호를 생성한다.
본 발명의 실시 예에 따른 디지털 방송 수신 시스템은 수신된 데이터에 기초하여 프레임의 종료 시점을 추정하여 정확한 타이밍에 수신기를 턴 오프함으로써 불필요한 전력 소모를 최소화할 수 있는 효과가 있다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시 예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시 예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 1은 일반적인 디지털 방송 수신 시스템에서 TS 패킷의 데이터 구조를 나타낸 블럭도이다.
디지털 방송 수신 시스템은 휴대용 이동 방송 기술 표준(Digital Video Broadcasting-Handheld; DVB-H)을 사용하는 휴대 전화, PMP(portable multimedia player), PDA와 같은 개인 단말기(terminal), 네비게이터 장치 (navigator device) 등일 수 있다.
디지털 방송 수신 시스템에서 방송 데이터는 IP 데이터그램(IP Datagram)으 로 생성되고, 상기 IP 데이터그램은 상기 방송 데이터가 전송되는 주소 정보 예컨대, 각기 서로 다른 방송 데이터를 구분하기 위한 ID정보가 저장된 헤더(header)와 상기 방송 데이터가 실리는 페이로드(payload)를 포함한다. 예컨대, 상기 IP 데이터그램은 20바이트(byte)에서 최대 4080바이트로 구성될 수 있다.
또한, IP 데이터그램은 리드-솔로몬(Reed-Solomon; R-S) 방식으로 인코딩되어 MPE-FEC 프레임을 형성하고, 상기 MPE-FEC 프레임은 IP 데이터그램이 실리는 MPE 섹션 및/또는 R-S 인코딩에 따른 패리티 데이터가 실리는 MPE-FEC 섹션을 포함한다.
MPE 섹션과 MPE-FEC 섹션 각각은 헤더와 페이로드로 구성되며, 상기 헤더는 페이로드에 들어있는 데이터가 MPE 섹션인지 MPE-FEC 섹션인지 여부를 판별할 수 있는 정보를 포함한다. 또한, 헤더는 델타-T(delta-T) 정보, 테이블 경계값(table_boundary), 및 프레임 경계값(frame_boundary)을 포함한다. 상기 델타-T 정보는 다음 MPE-FEC 프레임이 전송되는 즉, 다음 버스트 구간이 시작될 때까지의 시간을 나타낸다. 그리고 상기 프레임 경계값은 상기 MPE 섹션이 상기 MPE-FEC 프레임에 대한 어플리케이션 데이터 영역(도 2의 11)의 마지막 MPE 섹션인지 또는 상기 MPE-FEC 섹션이 MPE-FEC 프레임에 대한 R-S 데이터 영역(도 2의 12)의 마지막 MPE-FEC 섹션인지 여부를 나타낸다. 또한, 프레임 경계값은 상기 MPE 섹션 또는 MPE-FEC 섹션이 MPE-FEC 프레임의 마지막 섹션인지 여부를 나타낸다.
여기서, 상기 테이블 경계값은 MPE-FEC 프레임에 대한 어플리케이션 데이터 영역(11)의 마지막 MPE 섹션 또는 R-S 데이터 영역(12)의 마지막 MPE-FEC 섹션에서 만 "1"로 설정되고, 상기 프레임 경계값은 MPE-FEC 프레임에 대한 전체 영역 즉, 어플리케이션 데이터 영역(11)과 R-S 데이터 영역(12) 중에서 마지막 섹션에서만 "1"로 설정된다.
예컨대, 하나의 MPE 섹션 또는 하나의 MPE-FEC 섹션은 16바이트에서 최대 4096바이트로 구성될 수 있다.
트랜스포트 스트림(Transport Stream; TS) 패킷은 헤더와 페이로드로 구성되고, 상기 페이로드에는 MPE 섹션 및/또는 MPE-FEC 섹션이 포함된다. 여기서, 하나의 TS 패킷은 다수의 MPE 섹션 또는 다수의 MPE-FEC 섹션을 포함하거나, 하나의 MPE 섹션 또는 하나의 MPE-FEC 섹션이 다수의 TS 패킷들을 통해 전송될 수 있다. 예컨대, 하나의 TS 패킷은 헤더 4바이트와 페이로드 184바이트 즉, 전체 188바이트로 구성될 수 있다.
물리계층으로부터 전송된 TS 패킷은 TS 버퍼(도 4의 23)에 저장되고, 저장된 TS 패킷은 링크 계층(LINK LAYER, 20)에 의해 독출된다.
도 2는 본 발명의 실시 예에 따른 디지털 방송 수신 시스템에서 방송 데이터를 복호하기 위해 수신한 MPE 섹션들과 MPE-FEC 섹션들을 프레임 메모리에 저장하는 개념을 보여주기 위한 도면이다.
프레임 메모리(도 4의 43)는 물리 계층(도 4의 15)으로부터 전송된 MPE 섹션들 및 MPE-FEC 섹션들로 구성된 MPE-FEC 프레임을 저장하기 위한 메모리이다. 프레임 메모리(43)는 MPE 섹션들을 어플리케이션 데이터 영역(Application data table; 11)에 저장하고, MPE-FEC 섹션들을 R-S 데이터 영역(R-S data table; 12)에 저장한 다.
MPE-FEC 프레임은 좌측 영역에 배치되는 어플리케이션 데이터 영역(11)과 우측 영역에 배치되는 R-S 데이터 영역(12)을 포함한다. 예컨대, 상기 MPE-FEC 프레임은 255 바이트의 컬럼(column)과 최대 1024 바이트의 로우(row)로 구성될 수 있다.
상기 어플리케이션 데이터 영역(11)에는 방송 데이터 즉, MPE 섹션 내에 저장된 IP 데이터그램들이 저장되고, 어플리케이션 데이터 영역(11)의 가로 길이는 a(예컨대, a는 자연수, a=191)바이트이다. 또한, R-S 데이터 영역(12)에는 상기 어플리케이션 데이터 영역(11)에 저장된 방송 데이터를 R-S 인코딩한 결과 발생한 R-S 데이터 또는 패리티(parity) 데이터가 저장되고, R-S 데이터 영역(12)의 가로 길이는 b(예컨대, b는 자연수, b=64)바이트이다. 여기서, 로우(row)는 버스트 사이즈(burst size)에 따라 가변적이며, 길이는 최대 1024행까지 될 수 있다.
어플리케이션 데이터 영역(11)에는 다수의 IP 데이터그램(IP Datagram(1) 내지 IP Datagram(n))이 수직 방향(vertical)으로 저장되며, 상기 다수의 IP 데이터그램들이 채워지고 남는 나머지 영역은 제로 패딩(Zero-Padding)을 수행하여 모두"0"으로 채워지게 된다.
또한, R-S 데이터 영역(12)에는 어플리케이션 데이터 영역(11)에 저장된 IP 데이터그램마다 생성된 페리티 데이터가 수직방향으로 채워진다.
다시 말해, IP 데이터그램과 패리티 데이터 각각은 어플리케이션 데이터 영역(11)과 R-S 데이터 영역(12)에 수직방향으로 저장되고, 어플리케이션 영역(11)과 R-S 데이터 영역(12)에 저장된 데이터는 수평방향으로 로우(row)별로 독출된다. 독출된 패리티 데이터는 최대 64바이트로 전송되므로 한개의 FEC-코드워드(CORDWORD)당 최대 64바이트의 에러 정정이 가능하다.
R-S 데이터 영역(12)에는 미리 정해진 펀치드(PUNCTURED) 값에 기초하여 패리티 데이터가 저장되고, 그 외의 영역에는 제로 패딩(Zero-Padding)을 수행하여 "0"으로 채워진다.
이와 같이 생성된 MPE-FEC 프레임은 상기 프레임 메모리(43)에 저장된다. 즉, 상기 다수의 IP 데이터그램들 각각은 어플리케이션 데이터 영역(11)에 수직방향으로 순차적으로 채워지고, 다수의 패리티 데이터들 각각도 R-S 데이터 영역(12)에 수직방향으로 순차적으로 채워진다.
상술한 바와 같이 프레임 메모리(43)에 로우(row)별로 저장된 데이터 각각은 하나의 FEC-코드워드(CODEWORD)를 구성하고, 상기 FEC-코드워드는 MPE-FEC 디코딩 동작 수행시 독출되는 데이터의 기본 단위가 된다.
도 3는 본 발명의 실시예에 따른 프레임 경계 검출부를 포함하는 수신기의 개략적인 블럭도를 나타낸다.
또한, 본 발명의 실시예에 따른 수신기(13)는 타임 슬라이싱(time slicing) 방법을 사용한다. 상기 타임 슬라이싱 방법은 전체 서비스의 데이터가 수신되는 시간을 다수의 유닛으로 나눠서 각각의 서비스의 데이터를 일정량의 유닛에 할당하여 전송하는 것으로서, 수신기(13)는 원하는 서비스의 데이터가 수신되는 시간에만 동작하고 그 이외의 시간에는 전원을 차단함으로써 전체적인 전력 소모를 줄일 수 있 다. 따라서, 수신기(13)는 데이터가 수신되는 정확한 타이밍에 따라 RF 회로(14), 물리계층(15), 및 링크계층(20)의 전원을 턴온 또는 턴오프 하는 것이 전력 소모에 있어서 중요하다.
도 3를 참조하면, 링크 계층(20)은 링크 컨트롤러(25), 프레임 경계 검출부(frame bondary detecter, 30), 및 TS 프로세서(40)를 포함한다.
프레임 경계 검출부(30)는 에러 검출부(33), 프레임 맵(37), 에러 코드 생성기(39), 및 패킷 제어부(35)를 포함한다.
에러 검출부(33)는 TS 패킷들(TS PACKET) 각각의 헤더 정보, 예컨대 트랜스포트 에러값(transport error indicator)에 기초하여 상기 TS 패킷들(TS PACKET)의 에러 유무와 수신된 TS 패킷들(TS PACKET)이 MPE 섹션인지 MPE-FEC 섹션인지를 판단하고, 판단 결과에 따라 TS 패킷들(TS PACKET) 각각에 대한 에러 정보를 생성한다. 즉, 에러 검출부(33)는 TS 패킷들(TS PACKET) 각각을 분석하고, 분석결과에 따라 MPE 섹션들에 대한 제1에러정보(EI1)와 MPE-FEC 섹션들에 대한 제2에러정보(EI2)를 생성한다.
여기서, 제1에러 정보(EI1)는 MPE 섹션에 포함된 데이터 대한 에러 정보들을 포함하고, 제2에러정보(EI2)는 MPE-FEC 섹션에 포함된 데이터 대한 에러 정보들을 포함한다.
분석 결과, MPE 섹션 또는 MPE-FEC 섹션에 포함된 데이터가 에러를 포함하지 않는 경우, 에러 검출부(33)는 제1레벨(예컨대, 로우레벨)을 갖는 에러 정보를 생성한다.
분석 결과, MPE 섹션 또는 MPE-FEC 섹션에 포함된 데이터가 에러를 포함하는 경우, 에러 검출부(33)는 제2레벨(예컨대, 하이레벨)로 에러 정보를 생성한다.
예컨대, TS 패킷(TS PACKET)의 트랜스포트 에러값이 "0"으로 설정되어 있는 경우, 에러 검출부(33)는 상기 TS 패킷(TS PACKET)이 에러를 포함하지 않는다고 판단하고, 판단 결과에 따라 제1레벨(예컨대, 로우레벨)을 갖는 에러정보를 포함하는 제1에러 정보(EI1)와 제1레벨(예컨대, 로우레벨)을 갖는 에러정보를 포함하는 제2에러정보(EI2)를 생성한다.
또한, TS 패킷(TS PACKET)들의 트랜스포트 에러값이 "1"로 설정되어 있는 경우, 에러 검출부(33)는 상기 TS 패킷들(TS PACKET)이 에러를 포함한다고 판단하고, 판단 결과에 따라 제1에러정보(E11)와 제2에러정보(E12)를 생성한다. 이때, 제1에러 정보(EI1)와 제2에러정보(EI2) 중에서 적어도 하나는 제2레벨(예컨대, 하이레벨)을 갖는 에러 정보를 포함한다.
프레임 맵(37)은 에러 검출부(33)에 의하여 분석된, MPE 섹션들에 대한 제1에러 정보(EI1)와 MPE-FEC 섹션들에 대한 제2에러 정보(EI2)를 수신하여 저장한다.
패킷 제어부(35)는 에러 검출부(33)로부터 출력되는 TS 패킷들(TS PACKET) 을 순차적으로 수신하고, 수신된 TS 패킷들(TS PACKET) 각각을 분석하고, 분석 결과에 따라 코드 요청 신호(REQ1)를 생성한다.
즉, 패킷 제어부(35)는 TS 패킷들(TS PACKET) 각각의 헤더 정보 예컨대, 테이블 경계값과 프레임 경계값 중에서 적어도 어느 하나에 기초하여 MPE 섹션들이 모두 수신되었는지 수신 여부를 판단하고, 판단 결과에 따라 코드 요청 신호(REQ1) 를 에러 코드 생성기(39)로 출력한다.
이때, 패킷 제어부(35)는 MPE 섹션 및 MPE-FEC 섹션의 헤더 정보에 기초하여 페이로드에 들어있는 데이터가 MPE 섹션인지 MPE-FEC 섹션인지 여부를 판별할 수 있다.
예컨대, 수신된 TS 패킷(TS PACKET)의 테이블 경계값이 "1"로 설정된 경우, 상기 패킷 제어부(35)는 수신된 TS 패킷(TS PACKET)이 MPE 섹션들 중에서 마지막 MPE 섹션이라고 판단하고, 판단 결과에 따라 코드 요청 신호(REQ1)를 생성한다.
또한, TS 패킷들(TS PACKET) 각각이 테이블 경계값을 포함하지 않는 경우, 즉 마지막 MPE 섹션의 수신 여부를 판단할 수 없는 경우, 패킷 제어부(35)는 MPE-FEC 섹션들 중에서 적어도 어느 하나가 수신될 때 MPE 섹션들이 모두 수신되었다고 판단하고, 판단 결과에 따라 코드 요청 신호(REQ1)를 신호를 생성한다.
에러 코드 생성기(39)는 코드 요청 신호(REQ1)에 응답하여 인에이블되고, 프레임 맵(37)에 저장된 TS 패킷(TS PACKET)의 MPE 섹션에 대한 제1에러 정보(EI1)와 상기 TS 패킷(TS PACKET)의 MPE-FEC 섹션에 대한 제2에러 정보(EI2)를 수신한다.
에러 코드 생성기(39)는 제1에러 정보(EI1)와 제2에러 정보(EI2)에 기초하여 MPE-FEC 프레임을 구성하는 각각의 FEC-코드워드에 포함된 최대 에러 개수를 산출하고, 산출 결과에 따라 에러 발생 코드(EC1)를 생성한다.
예컨대, 에러 코드 생성기(39)는 상기 FEC-코드워드에?포함된 에러 개수에 따라 "0000"으로 초기 설정된 에러 발생 코드(EC1)를 "0001", "0010", ... , 또는 "1111"과 같이 설정할 수 있다. 패킷 제어부(35)는 에러 발생 코드(EC1)에 상응하 는 에러 개수만큼 MPE-FEC 섹션들을 에러 검출부(33)로부터 수신하고, 에러 발생 코드(EC1)에 상응하는 MPE-FEC 섹션들이 모두 수신된 후에 수신기(13)의 전력을 줄이기 위한 제어신호(CTRL1)를 생성한다. 이와 같이, 패킷 제어부(35)는 에러 발생 코드(EC1)에 기초하여 프레임 종료 시점을 결정할 수 있다.
링크 컨트롤러(25)는 제어 신호(CTRL1)에 응답하여 에러 검출부(33), 패킷 카운터(35), 프레임 맵(37), 및 에러 코드 생성기(39) 중에서 적어도 어느 하나를 디스에이블시킨다. 예컨대, 에러 검출부(33)는 링크 컨트롤러(25)로부터 출력된 제어 신호(CTRL1)에 응답하여 디스에이블 될 수 있다.
도 4는 도 3의 수신기를 포함하는 디지털 방송 수신 시스템의 개략적인 블럭도를 나타낸다.
도 4을 참조하면, 디지털 방송 수신 시스템(10)은 수신기(13) 및 어플리케이션 프로세서(application processor)를 포함하는 호스트(17)를 포함한다.
수신기(13)는 RF 회로(14), RF 회로(14)으로부터 전송된 디지털 신호(DS1)를 TS 패킷들(TS PACKET)로 변환하기 위한 물리계층(PHY, 15), 및 상기 TS 패킷(TS PACKET)을 상위 계층으로 전송하기 위한 링크계층(LINK LAYER, 20)을 포함한다.
여기서, RF 회로(14)와 호스트(17) 각각은 별도의 칩으로 구성될 수 있다.RF 회로(14)는 안테나를 통하여 송신기(미도시)로부터 수신되는 방송 데이터가 포함된 RF 신호(DVB-H SIGNAL)를 수신하고, 수신된 RF신호를 필터링하여 디지털 신호(DS1)로 변환한다.
물리계층(15)은 디지털 신호(DS1)에 기초하여 헤더와 페이로드 데이터를 포 함하는 TS 패킷(TS PACKET)을 생성하고, 생성된 TS 패킷(TS PACKET)을 링크계층(LINK LAYER, 20)으로 출력한다.
링크 계층(LINK LAYER, 20)은 물리 계층 또는 상위 계층으로부터 전송된 데이터 즉, TS 패킷들(TS PACKET)의 흐름을 제어하기 위한 프로토콜 계층이다. 본 발명의 실시예에서, 링크 계층은 물리계층으로부터 전송된 TS 패킷들(TS PACKET)을 수신하고, 수신된 TS 패킷들(TS PACKET)에 대한 에러 정정을 수행함으로써 MPE-프레임 내의 데이터를 검증한다.
링크계층(20)은 상기 수신기(13)의 전체 시스템 동작을 제어할 수 있는 링크 컨트롤러(25)와 프레임 경계 검출부(30)를 포함한다. 또한, 링크계층(20)은 TS 버퍼(23), TS 프로세서(40), 프레임 메모리(43), MPE-FEC 블럭(45), 및 인터페이스부(47) 중에서 적어도 어느 하나를 더 포함할 수 있다.
TS 버퍼(23)는 물리 계층(15)으로부터 전송되는 하나의 TS 패킷(TS PACKET)을 일시적으로 저장한다.
링크 컨트롤러(25)는 물리 계층(15) 또는 TS 버퍼(23)로부터 출력되는 TS 패킷들(TS PACKET)을 수신하고, 프레임 경계 검출부(30)을 통해 출력되는 TS 패킷들(TS PACKET)에 기초하여 MPE-FEC 프레임을 구성하도록 TS 프로세서(40)의 동작을 제어한다. 또한, 링크 컨트롤러(25)는 RF 회로(14), 물리계층(15), TS 버퍼(23), 링크 컨트롤러(25), 프레임 경계 검출부(30), 및 인터페이스부(47) 중에서 적어도 어느 하나의 동작을 제어할 수 있다.
프레임 경계 검출부(30)는 TS 패킷들(TS PACKET)의 헤더 정보에 기초하여 상 기 TS 패킷들(TS PACKET)의 에러 유무를 판단하고, 판단 결과에 따라 MPE 섹션들에 대한 제1에러정보(EI1)와 MPE-FEC 섹션들에 대한 제2에러정보(EI2)를 생성한다. 또한, 프레임 경계 검출부(30)는 제1에러정보(EI1)와 제2에러정보(EI2)에 기초하여 MPE-FEC 프레임의 각 FEC-코드워드에 대한 오류 정정 수행시 필요한 MPE-FEC 섹션의 개수를 추정한다. 또한, 프레임 경계 검출부(30)는 수신된 TS 패킷들(TS PACKET)을 분석하여, 분석 결과에 따라 TS 패킷들(TS PACKET)의 프레임 경계를 검출한 후 제어신호(CTRL1)을 생성한다.
TS 프로세서(40)는 프레임 경계 검출부(30)를 통해 출력된 TS 패킷들(TS PACKET)을 수신하고, 수신된 TS 패킷들(TS PACKET)을 분석하고, 분석 결과에 따라 MPE-FEC 프레임을 구성하여 프레임 메모리(43)에 저장한다.
다시말해, TS 프로세서(40)는 프레임 경계 검출부(30)로부터 수신된 TS 패킷들(TS PACKET)의 페이로드 예컨대, MPE 섹션들과 MPE-FEC 섹션들 각각을 어플리케이션 데이터 영역(11)과 R-S 데이터 영역(12)으로 구분하여 프레임 메모리(43)에 저장한다.
프레임 메모리(43)는 TS 프로세서(40)의 제어하에 프레임 경계 검출부(30)로부터 출력되는 TS 패킷들(TS PACKET) 예컨대, MPE 섹션들 또는 MPE 섹션들과 적어도 어느 하나의 MPE-FEC 섹션으로 구성된 IP 패킷들을 저장한다.
MPE-FEC 블럭(45)은 리드-솔로몬 알고리즘에 따라 프레임 메모리(43)에 저장된 IP 패킷들의 에러 정정을 수행하고, 에러 정정된 IP 패킷들을 프레임 메모리(43)에 저장한다.
인터페이스부(External I/F, 47)는 링크 컨트롤러(25)의 제어하에 호스트(47)와 데이터 통신을 수행한다.
호스트(17)는 휴대 전화, PMP(portable multimedia player), PDA와 같은 개인 단말기(terminal), 디지털 카메라, 및 네비게이터 장치 (navigator device) 등의 메인 프로세서일 수 있다.
링크 컨트롤러(25)는 제어 신호(CTRL1)에 응답하여 전원 모드 제어 신호(PW_CTRL)를 생성하고, 에러 검출부(33), 및 MPE-FEC 블럭(45)의 인에이블 또는 디스에이블을 제어한다. RF 회로(14), 물리계층(15), 및 TS 버퍼(23) 중에서 적어도 어느 하나는 링크 컨트롤러(25)로부터 출력되는 전원 모드 제어 신호(PW_CTRL)에 응답하여 파워 오프 모드로 진입한다.
예컨대, TS 패킷(TS PACKET)이 에러를 포함하지 않는 경우, 링크 컨트롤러(25)는 제어 신호(CTRL1)에 응답하여 에러 검출부(33), 및 MPE-FEC 블럭(45) 각각을 디스에이블되고, RF 회로(14), 물리계층(15), 및 TS 버퍼(23) 각각은 전원 모드 제어 신호(PW_CTRL)에 응답하여 파워 오프 모드로 진입한다. 동시에, 링크 컨트롤러(25)는 프레임 메모리(43)에 저장된 IP 패킷을 인터페이스부(47)를 통해 호스트(17)로 전송한다.
IP 패킷의 전송이 완료된 후, 링크 컨트롤러(25)는 프레임 메모리(43)와 인터페이스부(47)을 디스에이블시키고, 다음 버스트가 수신되는 시점까지 대기하게 된다.
TS 패킷(TS PACKET)이 에러를 포함하는 경우, 링크 컨트롤러(25)는 제어신 호(CTRL1)에 응답하여 에러 검출부(33)를 디스에이블하고, MPE-FEC 블럭(45)을 인에이블 시킨다. 또한, RF 회로(14), 물리계층(15), 및 TS 버퍼(23) 각각은 전원 모드 제어 신호(PW_CTRL)에 응답하여 파워 오프 모드로 진입한다.
이 경우, MPE-FEC 블럭(45)은 프레임 메모리(43)에 저장된 MPE-FEC 프레임에 대한 각각의 FEC-코드워드를 수신하고, 리드-솔로몬 알고리즘에 따라 수신된 FEC-코드워드의 오류 정정을 수행하고, 정정된 FEC-코드워드를 프레임 메모리(43)에 저장한다.
링크 컨트롤러(25)는 프레임 메모리(43)에 저장된 IP 패킷을 인터페이스부(47)를 통해 호스트(17)로 전송한다. 오류 정정이 완료된 후, 링크 컨트롤러(25)는 프레임 메모리(43)의 전원을 차단하고, 다음 버스트가 수신되는 시점까지 대기하게 된다.
IP 패킷의 전송이 완료된 후, 링크 컨트롤러(25)는 프레임 메모리(43), MPE-FEC 블럭(45), 및 인터페이스부(47)을 디스에이블시키고, 다음 버스트가 수신되는 시점까지 대기하게 된다.
상술한 바와 같이 디지털 방송 수신 시스템(10)은 수신되는 신호 즉, TS 패킷(TS PACKET)의 품질에 따라 유동적으로 동작 시간 즉, 수신기의 턴오프시간을 조절함으로써 전력 소모를 줄일 수 있는 효과가 있다.
또한, 종래의 디지털 방송 수신 시스템은 채널 환경이 양호한 상황에서도 마지막 MPE 섹션에서 에러가 발생하는 경우, 최대 버스트 구간이 정하는 시간까지 수신기가 턴온 상태를 유지해야 한다.
그러나, 본 발명의 실시예에 따른 디지털 방송 수신 시스템(10)은 특정 데이터 즉, 마지막 MPE 섹션에 의존하지 않으므로 수신 환경에 따라 수신기(13)의 전원을 안정적으로 제어할수 있는 효과가 있다.
또한, 본 발명의 실시 예에서는 송신기(미도시)에서 리드-솔로몬(Reed-Solomon) 부호화 방식으로 인코딩된 TS 패킷(TS PACKET)을 수신하고, 수신된 TS 패킷(TS PACKET)을 리드-솔로몬 알고리즘에 따라 에러 정정을 수행하나, 에러 정정을 수행하는 알고리즘이 이에 한정되는 것은 아니다.
예컨대, 송신기(미도시)가 콘볼루션(Convolutional) 부호화 방식으로 TS 패킷을 인코딩하는 경우, 본 발명의 실시 예에 따른 수신기(13)는 연판정 비터비 복호 알고리즘에 따라 상기 TS 패킷(TS PACKET)에 대한 에러 정정을 수행할 수 있다.
도 5는 본 발명의 실시 예에 따른 수신기에서 프레임 경계의 검출 유무에 따라 턴오프 되는 시간이 결정되는 것을 설명하기 위한 블럭도를 나타낸다.
타임 슬라이싱 방법을 사용하는 송신기(미도시)는 전체 데이터를 전체 버스트 시간(Burst Cycle; B)동안 나누어 전송하지 않고, 주어진 시간내에 필요한 데이터를 전송하기 위해 높은 데이터 전송 속도(date rate)로 버스트 구간(Burst duration) 동안에만 전송한다. 따라서 전체 버스트 시간(burst cycle)은 데이터가 전송되는 버스트 구간과 데이터가 전송되지 않는 오프 구간을 포함한다. 여기서, 한 개의 버스트 구간에서는 한 개의 MPE-FEC 프레임이 전송된다.
종래의 수신기는 테이블 경계값과 프레임 경계값에 기초하여 TS 패킷(TS PACKECT)의 MPE 섹션들 또는 MPE-FEC 섹션들의 프레임 경계를 검출하고, 검출 결과 에 따라 프레임 종료 시점 즉, 턴-오프 시점을 추정한다. 이 경우, 수신기는 버스트 구간(Dnormal) 동안 TS 패킷들(TS PACKET) 즉, MPE 섹션들과 MPE-FEC 섹션들을 모두 수신한 후, 다음 버스트를 수신할 때까지 즉, 제1오프 시간(O1) 동안 턴오프된다.
또한, TS 패킷들(TS PACKET) 즉, MPE 섹션들과 MPE-FEC 섹션들이 모두 정상적으로 수신되더라도 마지막 MPE-FEC 섹션에서 에러가 발생하는 경우, 수신기는 TS 패킷들(TS PACKET)의 프레임 종료 시점을 검출할 수 없다. 이 경우, 수신기는 MPE 섹션들과 MPE-FEC 섹션들을 모두 수신한 시점에서 턴오프하지 못하고 최대 버스트 구간(Dworst)까지 기다린 후, 다음 버스트를 수신할 때까지 즉, 제2오프시간(O2) 동안 턴오프된다.
PSI/SI에 실려진 최대 버스트 구간(Dworst)은 데이터가 MPE-FEC 프레임 전체에 포함되어 전송되는 경우의 구간을 가리키므로, 실제로 전송되는 TS 패킷(TS PACKET)의 데이터량이 이에 미치지 않는 경우 프레임 경계를 검출하여 수신기가 턴오프된 시간과 상당한 차이가 발생한다.
그러나 본 발명의 실시 예에 따른 수신기(13)는 TS 패킷(TS PACKET)의 에러 유무와 상관없이, 수신된 TS 패킷(TS PACKET)에 기초하여 프레임 경계를 검출할 수 있다.
TS 패킷들(TS PACKET)이 에러를 포함하지 않는 경우, 수신기(13)는 MPE 섹션들이 수신되는 제1구간(Dideal) 동안만 턴온 상태를 유지하고, 다음 버스트를 수신할 때까지 즉, 제3오프시간(O3)동안 턴오프된다.
TS 패킷들(TS PACKET)이 에러를 포함하는 경우, 수신기(13)는 MPE 섹션들과 에러 정정에 필요한 적어도 어느 하나의 MPE-FEC 섹션을 수신하는 제2구간(Dopt) 동안만 턴온 상태를 유지하고, 다음 버스트를 수신할 때까지 즉, 제4오프 시간(O4) 동안 턴오프된다.
즉, 본 발명의 실시 예에 따른 수신기(13)는 수신된 TS 패킷들(TS PACKET)에 기초하여 가변적으로 프레임의 종료 시점을 추정하여 정확한 타이밍에 수신기(13)의 전원을 턴오프함으로써 전력 소모를 최소화할 수 있다.
도 6는 본 발명의 실시 예에 따른 디지털 방송 수신 시스템의 데이터 에러 처리 방법을 설명하기 위한 흐름도를 나타낸다.
도 3내지 도 6을 참조하면, 수신기(13)는 이전에 수신된 TS 패킷들(TS PACKET)의 헤더 정보 예컨대, 다음 버스트 구간이 시작되는 시간을 나타내는 델타-T 정보에 기초하여 턴-온된다 (S100).
링크 컨트롤러(25)는 헤더 정보와 페이로드 데이터를 포함하는 TS 패킷들(TS PACKET)을 수신하고, 프레임 경계 검출부(30)를 통해 출력되는 TS 패킷들(TS PACKEKT)을 프레임 메모리(43)에 어플리케이션 데이터 영역(11)과 R-S 데이터 영역(12)으로 구분하여 저장하도록 TS 프로세서(40)를 제어한다(S102).
에러 검출부(33)는 상기 TS 패킷들(TS PACKET) 각각의 헤더 정보 예컨대, 트랜스포트 에러값(transport error indicator)에 기초하여 상기 TS 패킷들(TS PACKET) 각각의 에러 유무를 판단하고, 판단 결과에 따라 생성된 제1에러정보(EI1)와 제2에러정보(EI2)를 프레임 맵(37)에 저장 한다.
에러 코드 생성부(39)는 프레임 맵(37)에 저장된 제1에러 정보(EI1)와 제2에러 정보(EI2)에 기초하여 MPE-FEC 프레임 중에서 어느 하나의 FEC-코드워드에 포함된 최대 에러 개수를 검출하고, 검출 결과에 따라 에러 발생 코드(EC1)를 생성한다(S106).
패킷 제어부(35)는 에러 검출부(33)로부터 출력되는 TS 패킷들(TS PACKET) 각각을 순차적으로 수신하고, 수신된 TS 패킷들(TS PACKET) 각각을 분석하고, 분석 결과에 따라 MPE 섹션들이 모두 수신되는 시점을 판단한다(S108).
테이블 경계값이 "1"로 설정된 TS 패킷(TS PACKET)을 수신하는 경우, 패킷 제어부(35)는 상기 TS 패킷(TS PACKET)이 MPE 섹션들 중에서 마지막 섹션임을 인지하고, MPE 섹션들이 모두 수신되었다고 판단한다.
테이블 경계값이 "1"이 아닌 TS 패킷들(TS PACKET)만이 수신되는 경우, 패킷 제어부(35)는 수신된 TS 패킷들(TS PACKET) 각각의 헤더 정보를 분석하고, 분석 결과에 따라 적어도 어느 하나의 MPE-FEC 섹션이 수신될 때 MPE 섹션들이 모두 수신되었다고 판단한다.
MPE 섹션들이 모두 수신되었다고 판단되는 경우, 패킷 제어부(35)는 에러 코드 생성부(39)로부터 출력되는 에러 발생 코드(EC1)를 수신하고, 수신된 에러 발생 코드(EC1)에 기초하여 상기 FEC 코드워드에 포함된 최대 에러 개수를 판별한다(S110).
예컨대, 에러 발생 코드(EC1)가 "0000"인 경우, 패킷 제어부(35)는 상기 FEC 코드워드가 에러를 포함하지 않는다고 판단한다(a). 이 경우, TS 프로세서(40) 는 프레임 경계 검출부(30)로부터 출력된 TS 패킷들(TS PACKET)을 기초하여 MPE-FEC 프레임을 생성하여 프레임 메모리(43)에 저장하고, 에러 정정을 수행할 필요없이 프레임 메모리(43)에 저장된 IP 패킷(IP PACKET)을 출력한 후, 파워 오프 모드로 진입한다.
또한, 에러 발생 코드(EC1)가 "0000"이 아닌 경우, 패킷 제어부(35)는 상기 FEC-코드워드가 에러를 포함한다고 판단한다.
예컨대, 에러 발생 코드(EC1)가 "0001"인 경우, 패킷 제어부(35)는 FEC 코드워드가 한 개의 에러를 포함한다고 판단하고, 에러 발생 코드(EC1)가 "0010"인 경우, 패킷 제어부(35)는 상기 FEC-코드워드가 두 개의 에러를 포함한다고 판단할 수 있다.
이 경우, 패킷 제어부(35)는 에러 발생 코드(EC1)에 상응하는 에러 개수만큼 MPE-FEC 섹션들을 수신한다(S112).
패킷 제어부(35)는 에러 발생 코드(EC1)에 상응하는 에러 개수만큼 MPE-FEC 섹션들을 수신하고(b), TS 프로세서(40)은 패킷 제어부(35)로부터 출력되는 MPE 섹션들과 MPE-FEC 섹션들을 프레임 메모리(43)에 저장한다. MPE-FEC 블럭(45)은 프레임 메모리(43)에 저장된 MPE-FEC 프레임의 각 FEC-코드워드 별로 리드-솔로몬 알고리즘에 따라 에러 정정을 수행한다(S118).
수신기(13)는 프레임 메모리(43)에 저장된 IP 패킷을 출력한 후, 파워 오프 모드로 진입한다(S120).
종래의 디지털 방송 수신 시스템은 MPE-FEC 프레임을 TS 패킷들(TS PACKET) 즉, MPE 섹션들과 MPE-FEC 섹션들을 모두 수신하여 IP 패킷을 생성한 후(c), 생성된 IP 패킷에 대해 리드-솔로몬 알고리즘을 실행함으로써 에러 정정을 수행한다(S118).
또한, 종래의 디지털 방송 수신 시스템은 MPE-FEC 섹션들 중에서 마지막 MPE-FEC 섹션에서 에러가 발생하는 경우에는 최대 버스트 구간까지 기다린후(d), FEC 오류 정정을 수행한다(S118).
상술한 바와 같이, 본 발명의 실시예에 따른 디지털 방송 수신 시스템(10)은 에러 유무에 상관없이 수신된 TS 패킷들(TS PACKET)에 기초하여 프레임의 종료 시점을 추정하여 정확한 타이밍에 수신기(13)를 턴오프할 수 있다.
따라서, 본 발명의 실시 예에 따른 디지털 방송 수신 시스템(10)은 불필요한 전력 소모를 최소화할 수 있다.
본 발명은 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 일반적인 디지털 방송 수신 시스템에서 TS 패킷의 데이터 구조를 나타낸 블럭도이다.
도 2는 일반적인 디지털 방송 수신 시스템에서 방송 데이터를 복호하기 위해 수신한 MPE 섹션과 MPE-FEC 섹션들을 프레임 메모리에 저장하는 개념을 보여주기 위한 도면이다.
도 3는 본 발명의 실시예에 따른 프레임 경계 검출부를 포함하는 수신기의 개략적인 블럭도를 나타낸다.
도 4은 도 3의 수신기를 포함하는 디지털 방송 수신 시스템의 개략적인 블럭도를 나타낸다.
도 5는 본 발명의 실시 예에 따른 수신기에서 프레임 경계의 검출 유무에 따라 턴오프 되는 시간이 결정되는 것을 설명하기 위한 블럭도를 나타낸다.
도 6는 본 발명의 실시 예에 따른 디지털 방송 수신 시스템의 데이터 에러 처리 방법을 설명하기 위한 흐름도를 나타낸다.

Claims (9)

  1. 다수의 트랜스포트 스트림(Transport Stream; TS) 패킷들을 수신하고, 수신된 다수의 TS 패킷들에 기초하여 수신기에서 소모되는 전력을 줄이기 위한 제어신호를 생성하는 프레임 경계 검출부; 및
    상기 제어 신호에 응답하여 상기 프레임 경계 검출부의 동작을 제어하기 위한 링크 컨트롤러를 포함하며,
    상기 다수의 TS 패킷들 각각은 MPE 섹션 또는 MPE-FEC 섹션이고,
    상기 프레임 경계 검출부는 상기 다수의 TS 패킷들 각각의 헤더 정보에 기초하여 상기 다수의 TS 패킷들 각각의 에러 유무를 판단하고, 판단 결과에 따라 상기 MPE 섹션에 대한 제1에러정보와 상기 MPE-FEC 섹션에 대한 제2에러정보를 생성하는 에러 검출부를 포함하고,
    상기 프레임 경계 검출부는 에러 발생 코드에 상응하는 상기 제어신호를 생성하고, 상기 에러 발생 코드는 상기 다수의 TS 패킷들 중에서 적어도 어느 하나가 테이블 경계값을 포함하는 경우 또는 상기 MPE-FEC 섹션 중에서 적어도 어느 하나가 수신되고 상기 다수의 TS 패킷들 각각이 상기 테이블 경계값을 포함하지 않는 경우에 생성되는 수신기.
  2. 제1항에 있어서, 상기 프레임 경계 검출부는,
    상기 제1에러 정보와 상기 제2에러 정보에 기초하여 상기 에러 발생 코드를 생성하는 에러 코드 생성기; 및
    상기 에러 검출부로부터 출력되는 상기 다수의 TS 패킷들 각각을 분석하고, 분석 결과에 따라 상기 에러 발생 코드를 수신하고, 수신된 에러 발생 코드에 상응하는 에러 개수만큼 상기 MPE-FEC 섹션을 수신한 후에 상기 제어신호를 생성하는 패킷 제어부를 더 포함하는 수신기.
  3. 제2항에 있어서, 상기 프레임 경계 검출부는,
    상기 에러 검출부에 의하여 분석된 상기 MPE 섹션에 대한 상기 제1에러 정보와 상기 MPE-FEC 섹션에 대한 상기 제2에러 정보를 수신하여 저장하기 위한 프레임 맵을 더 포함하는 수신기.
  4. 삭제
  5. 제3항에 있어서, 상기 링크 컨트롤러는,
    상기 제어 신호에 응답하여 상기 에러 검출부, 상기 패킷 제어부, 상기 프레임 맵, 및 상기 에러 코드 생성기 중에서 적어도 어느 하나의 인에이블 또는 디스에이블을 제어하는 수신기.
  6. 제1항에 있어서, 상기 수신기는 타임 슬라이싱(time slicing) 방법을 사용하는 수신기.
  7. RF 신호를 디지털 신호로 변환하기 위한 RF 회로;
    상기 디지털 신호를 다수의 트랜스포트 스트림(transport stream; TS) 패킷들로 변환하기 위한 물리계층;
    상기 다수의 TS 패킷들을 수신하고, 수신된 다수의 TS 패킷들을 기초하여 수신기에서 소모되는 전력을 줄이기 위한 제어신호를 생성하는 프레임 경계 검출부; 및
    상기 제어 신호에 응답하여 상기 프레임 경계 검출부의 전원을 제어하기 위한 전원제어신호를 생성하는 링크 컨트롤러를 포함하며,
    상기 다수의 TS 패킷들 각각은 MPE 섹션 또는 MPE-FEC 섹션이고,
    상기 프레임 경계 검출부는 에러 발생 코드에 상응하는 상기 제어신호를 생성하고, 상기 에러 발생 코드는 상기 다수의 TS 패킷들 중에서 적어도 어느 하나가 테이블 경계값을 포함하는 경우 또는 상기 MPE-FEC 섹션 중에서 적어도 어느 하나가 수신되고 상기 다수의 TS 패킷들 각각이 상기 테이블 경계값을 포함하지 않는 경우에 생성되는 디지털 방송 수신 시스템.
  8. 제7항에 있어서, 상기 프레임 경계 검출부는,
    상기 다수의 TS 패킷들 각각의 헤더 정보에 기초하여 상기 다수의 TS 패킷들 각각의 에러 유무를 판단하고, 판단 결과에 따라 상기 MPE 섹션에 대한 제1에러정보와 상기 MPE-FEC 섹션에 대한 제2에러정보를 생성하는 에러 검출부; 및
    상기 에러 검출부로부터 출력되는 상기 다수의 TS 패킷들 각각을 분석하고, 분석 결과에 기초하여 상기 제어신호를 생성하는 패킷 제어부를 포함하는 디지털 방송 수신 시스템.
  9. 제8항에 있어서, 상기 프레임 경계 검출부는,
    상기 에러 검출부에 의하여 분석된, 상기 MPE 섹션에 대한 상기 제1에러 정보와 상기 MPE-FEC 섹션에 대한 상기 제2에러 정보를 수신하여 저장하기 위한 프레임 맵; 및
    상기 제1에러 정보와 상기 제2에러 정보에 기초하여 상기 에러 발생 코드를 생성하는 에러 코드 생성기를 더 포함하며,
    상기 패킷 제어부는,
    상기 에러 검출부로부터 출력되는 상기 다수의 TS 패킷들 각각을 분석하고, 분석 결과에 따라 상기 에러 발생 코드를 수신하고, 수신된 에러 발생 코드에 상응하는 에러 개수만큼 상기 MPE-FEC 섹션을 수신한 후에 상기 제어신호를 생성하는 디지털 방송 수신 시스템.
KR20080082715A 2008-08-25 2008-08-25 전력 소모를 줄이기 위한 수신기, 및 상기 수신기를 포함하는 디지털 방송 수신 시스템 KR101484994B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR20080082715A KR101484994B1 (ko) 2008-08-25 2008-08-25 전력 소모를 줄이기 위한 수신기, 및 상기 수신기를 포함하는 디지털 방송 수신 시스템
US12/544,458 US8756483B2 (en) 2008-08-25 2009-08-20 Receiver for reducing power consumption and digital broadcast receiving system including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20080082715A KR101484994B1 (ko) 2008-08-25 2008-08-25 전력 소모를 줄이기 위한 수신기, 및 상기 수신기를 포함하는 디지털 방송 수신 시스템

Publications (2)

Publication Number Publication Date
KR20100024044A KR20100024044A (ko) 2010-03-05
KR101484994B1 true KR101484994B1 (ko) 2015-01-26

Family

ID=41697451

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20080082715A KR101484994B1 (ko) 2008-08-25 2008-08-25 전력 소모를 줄이기 위한 수신기, 및 상기 수신기를 포함하는 디지털 방송 수신 시스템

Country Status (2)

Country Link
US (1) US8756483B2 (ko)
KR (1) KR101484994B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8514761B2 (en) * 2010-09-21 2013-08-20 Qualcomm Incorporated Method and apparatus for saving power in ATSC-M/H mobile devices
CN103190107B (zh) * 2011-10-31 2015-09-23 华为技术有限公司 数据发送器、数据接收器和帧同步方法
EP3618326A1 (en) * 2014-07-22 2020-03-04 Huawei Technologies Co., Ltd. Method and apparatus for determining forward error correction frame boundary, and decoding system
US10332613B1 (en) * 2015-05-18 2019-06-25 Microsemi Solutions (Us), Inc. Nonvolatile memory system with retention monitor
WO2019053853A1 (ja) * 2017-09-14 2019-03-21 株式会社メディアリンクス 映像切替システム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007031114A1 (en) 2005-09-12 2007-03-22 Freescale Semiconductor, Inc. Power saving in signal processing in receivers
US20070186143A1 (en) 2006-01-17 2007-08-09 Rajugopal Gubbi Error Resilience Methods for Multi-Protocol Encapsulation Forward Error Correction Implementations
US20080092203A1 (en) 2006-10-13 2008-04-17 Nokia Corporation Approach for channel switch time reduction in IPDC over DVB-H

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6101173A (en) 1998-03-16 2000-08-08 Qualcomm Incorporated Adaptive reacquisition time in a slotted paging environment
KR100519352B1 (ko) 2003-10-06 2005-10-07 엘지전자 주식회사 디지털 방송 수신기의 락 검출 장치 및 방법
KR101041797B1 (ko) 2003-12-29 2011-06-20 엘지전자 주식회사 위성 dmb 수신기
KR100594296B1 (ko) * 2004-10-12 2006-06-30 삼성전자주식회사 디지털 텔레비전 수신 장치의 동기신호 검출기 및 그 방법
KR100698181B1 (ko) 2005-03-14 2007-03-22 엘지전자 주식회사 디지털 방송 수신기 및 포착 시간 제어 방법
FR2896653A1 (fr) * 2006-01-24 2007-07-27 Thomson Licensing Sas Methodes de diffusion ou de reception de services de video numeriques, appareils correspondants

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007031114A1 (en) 2005-09-12 2007-03-22 Freescale Semiconductor, Inc. Power saving in signal processing in receivers
US20070186143A1 (en) 2006-01-17 2007-08-09 Rajugopal Gubbi Error Resilience Methods for Multi-Protocol Encapsulation Forward Error Correction Implementations
US20080092203A1 (en) 2006-10-13 2008-04-17 Nokia Corporation Approach for channel switch time reduction in IPDC over DVB-H

Also Published As

Publication number Publication date
KR20100024044A (ko) 2010-03-05
US8756483B2 (en) 2014-06-17
US20100050056A1 (en) 2010-02-25

Similar Documents

Publication Publication Date Title
US8311096B2 (en) Method and device for continuous adaptation of coding parameters to a variable user-data rate
US8134941B2 (en) Power saving in signal processing in receivers
US7747930B2 (en) Method and system for forward error correction
US20070019578A1 (en) Method for efficient energy consumption in battery powered handheld and mobile devices
KR20070079719A (ko) 휴대 방송 단말기에서 데이터 수신 장치 및 방법
KR101484994B1 (ko) 전력 소모를 줄이기 위한 수신기, 및 상기 수신기를 포함하는 디지털 방송 수신 시스템
US20080022345A1 (en) Demodulator and demodulation method
US8230293B2 (en) Forward error correction
EP1599961A1 (en) Method and system for forward error correction
US7877663B2 (en) Forward error correction decoders
KR100724890B1 (ko) 디브이비-에이치 수신기에서 리드-솔로몬 복호를 위한프레임 경계 검출 방법 및 장치와 이를 이용한 멀티프로토콜 캡슐화-순방향 에러 정정 복호 방법
US9379843B2 (en) Transmitting apparatus and receiving apparatus and signal processing method thereof
US20090006926A1 (en) Device Providing Selective Error Correction Data Reception
KR100955814B1 (ko) 순방향 오류 정정을 포함하는 수신기를 동작시키기 위한장치 및 방법
KR20070081907A (ko) 디지털 비디오 방송 시스템에서 다중 프로토콜 캡슐화순방향 오류 정정 프레임의 복호 방법 및 장치
US20080298468A1 (en) Error tagging for decoder
KR20080047095A (ko) 디지털 방송 수신기에서 방송 데이터 수신 방법 및 장치
KR102190823B1 (ko) 송신 장치, 수신 장치 및 그 제어 방법
KR20090035187A (ko) 이동통신 시스템에서 소비 전력을 줄이기 위한 수신 장치및 방법
KR20080055207A (ko) 디지털 방송 수신기에서 방송 데이터 수신 방법 및 장치
KR20070081869A (ko) 디지털 방송 수신기 및 그의 데이터 에러 처리방법
NZ541905A (en) Method and system for forward error correction
KR20070096637A (ko) 디지털 방송 수신기의 데이터 에러 처리 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20191226

Year of fee payment: 6