KR101346741B1 - A signal control device for high-capacity optical communication and thereby driving method - Google Patents

A signal control device for high-capacity optical communication and thereby driving method Download PDF

Info

Publication number
KR101346741B1
KR101346741B1 KR1020120082322A KR20120082322A KR101346741B1 KR 101346741 B1 KR101346741 B1 KR 101346741B1 KR 1020120082322 A KR1020120082322 A KR 1020120082322A KR 20120082322 A KR20120082322 A KR 20120082322A KR 101346741 B1 KR101346741 B1 KR 101346741B1
Authority
KR
South Korea
Prior art keywords
signal
preset
shift register
output
optical communication
Prior art date
Application number
KR1020120082322A
Other languages
Korean (ko)
Inventor
김민석
Original Assignee
주식회사 라온텍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 라온텍 filed Critical 주식회사 라온텍
Priority to KR1020120082322A priority Critical patent/KR101346741B1/en
Application granted granted Critical
Publication of KR101346741B1 publication Critical patent/KR101346741B1/en

Links

Images

Abstract

A signal control device for massive optical communication given in one embodiment of the present invention includes a column driving circuit capable of operating a panel. The column driving circuit includes: an adaptive shift register unit which, when a column start signal is provided, synchronizes a clock signal with a regular frequency and a preset signal where data about a grouping line is set, generates a first or second selection signal, and outputs a latching signal where the generated first or second signal and a sequentially-inputted image signal are synchronized; a latch array unit which stores and outputs a latching signal outputted from the adaptive shift register unit while latching according to the first or second signal; a level shifter array unit which receives the latching signal outputted from the latch array unit and converts the signal into a voltage; a DAC unit which receives the voltage converted from the level shifter array unit and converts the voltage into an analog image signal; and an OP amplifier unit which receives the analog image signal from the DAC unit, amplifies the signal, and provides the amplified signal to a panel. [Reference numerals] (110,CC) Adaptive shift register unit; (130,BB) Latch array unit; (150a,DD) Level shifter & buffer; (150b,EE) Row shift register; (170,AA) DAC unit & amplifier; (190) Panel; (230) Data interface

Description

대용량 광통신용 신호제어 장치 및 그의 구동방법{A signal control device for high-capacity optical communication and thereby driving method} Large-capacity optical communication signal for controlling the device and a driving method {A signal control device for high-capacity optical communication and thereby driving method}

본 발명은 대용량 광통신용 신호제어 장치 및 그의 구동방법에 관한 것이다. The present invention relates to a control signal for the high-capacity optical communication device and a driving method. 더욱 상세하게는 동일한 값을 지니는 영상데이터 라인을 바이패스하여 라인 클럭 수를 현저하게 줄이면서 구동할 수 있는 대용량 광통신용 신호제어 장치 및 그의 구동방법에 관한 것이다. And more particularly, to a high-capacity optical communication signal control apparatus and its driving method that can be driven while it bypasses the line image data having a value equal to the number of lines remarkably clock line.

일반적인 평판 디스플레이의 드라이버 회로에서는 순차적으로 입력되는 수평 영상데이터를 라인 단위로 일시 저장하기 위해 입력 데이터와 동일한 속도의 클럭에 따라 동작하는 시프트 레지스터가 있으며, 그 출력이 순차 입력된 데이터를 레지스터가 래칭하도록 하는 선택 신호가 된다. The driver circuit of a typical flat panel display, and a shift register which operates in accordance with a clock of the same speed as the input data to store temporarily the horizontal image data inputted sequentially in a line unit, so that the output register is latching the sequentially input data the selection signal is for.

이러한 시프트 레지스터는 입력된 데이터 또는 컬럼 스테이지만큼 있으면서 한 라인 데이터를 저장할 동안 선택 신호를 시프팅시킨다. The shift register is thus shifted to the selection signal for storing the line data while the input data by columns or stages.

예를 들어, 한 라인의 컬럼 라인이 2,000개 있다면 시프트 레지스터는 2,000 스테이지가 있어야 하며, 입력되는 한 라인의 데이터를 모두 저장하기 위해서는 2,000 클럭이 필요하다. For example, if there are 2,000 columns of lines on a line shift register, and have 2,000 stages, the clock 2000 is required to store all the data of one line is input. 라인 데이터 전송과 저장을 빠르게 동작시키기 위해 데이터를 10개씩 동시에 전송한다고 하면 200 스테이지의 시프트 레지스터와 200 클럭의 시간이 필요한 것이다. Line is required when the shift register and the time of the clock 200 of the stage 200 that transmits a data transfer and store data in order to rapidly operate 10 each at the same time.

하지만 이 일반적인 방법은 동일한 수평 영상데이터가 입력되더라도 이를 반영할 방법이 없어서 동일한 클럭 수와 시간이 필요하다. However, the general method is required even if the same horizontal image data is inputted because a way to reflect that the same number of clock and time. 빠른 frame rate가 필요한 디스플레이에서는 라인데이터 저장시간을 줄이기 위해 데이터의 병렬 수를 늘리거나 clock의 frequency를 높이는 방법을 사용하였다. The display requires a faster frame rate was used as a way to increase the number of parallel data lines to reduce the data storage time, or increase the frequency of the clock.

LCoS-based WSS (Wavelength Selective Switch)와 같이 광통신에 LCoS가 사용되기 위해서는 플리커가 전혀 없는 영상을 표시할 수 있어야 한다. LCoS-based WSS (Wavelength Selective Switch) and the like in order to be used in the LCoS optical communication should be flicker-free images can be displayed at all.

하지만 각 픽셀 회로와 액정의 voltage holding ratio가 100%가 아니기 때문에 저장된 액정인가전압이 변하게 되어 플리커가 발생할 수밖에 없으며, 이를 줄이기 위해서는 높은 frame rate가 필요하다. However, the liquid crystal applied voltage stored because each pixel circuit of the liquid crystal voltage holding ratio is not 100%, the change inevitably cause flickering, a high frame rate is required to reduce it. 높은 frame rate를 얻기 위해서는 여러 채널의 데이터를 고속으로 전송해야 하는데 데이터 전송 속도에 한계가 있으며, 작은 면적에 연결용 패드를 만들 수 있는 패드 수에도 한계가 있다. In order to obtain a high frame rate, and a limit on the data transfer rate to be transferred at a high speed the data from the multiple channels, there is a limit in the number of pads that can make a pad for connection to a small area.

일반적인 디스플레이에서는 360 Hz 이상을 요구하는 경우가 드문데, 광통신에서는 완벽한 Flickerless 광응답을 위해 수 KHz의 frame rate를 요구하고 있는데 일반적인 방법으로 구현하기 어려운 문제점이 발생하였다. In a typical display for a rare case that requires more than 360 Hz, the optical communication there is a requirement of the frame rate can KHz for a complete response occurred Flickerless light is difficult to implement in the usual way problems.

상술한 문제점을 해결하기 위해 안출된 본 발명의 과제는 일정한 패턴을 지는 제품에서 수 KHz의 frame rate를 얻을 수 있는 대용량 광통신용 신호제어 장치 및 그의 구동방법을 제공하는 것이다. Object of the present invention devised to solve the above problems is to provide a large-capacity optical communication signal control apparatus and its driving method that can be obtained KHz frame rate of the product to be a certain pattern.

본 발명의 일실시 예에 따른 대용량 광통신용 신호제어 장치는 패널을 구동할 수 있는 칼럼 구동 회로부를 포함하고, 칼럼 구동 회로부는 칼럼 스타트신호가 제공되면, 일정한 주기로 동작하는 클럭신호와 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 동기화하여 제1 선택신호 또는 제2 선택신호를 생성하고, 생성된 제1 선택신호 또는 제2 선택신호와 순차적으로 입력되는 영상신호를 동기화한 래칭신호를 출력하는 어답티브 시프트 레지스터부, 어답티브 시프트 레지스터부로부터 출력되는 래칭신호를 제1 선택신호 또는 제2 선택신호에 따라 래칭하면서 라인 시간 동안 저장하고 출력하는 래치 어레이부, 래치 어레이부로부터 출력되는 래칭신호를 제공받아 소정의 전압으로 변환하는 레벨 시프터 어레이부, 레벨 시프터 어레이부에서 Large-capacity optical communication signal control apparatus according to an embodiment of the present invention, the line comprises a column drive circuit capable of driving the panel, and when column drive circuit is provided with a column start signal, grouping and a clock signal which operates at regular intervals by synchronizing the preset signal information is preset for the first select signal or the Adaptive generating a second selection signal, and outputs the latched signal synchronizing the generated first select signal or the second select signal and the video signal that is input sequentially and a latching signal outputted from the capacitive shift register unit, adaptive shift register portion latched in accordance with a first selection signal or a second selection signal stored for the line time and provides the latched signal output from the latch array part, the latch array and outputting receiving a level shifter for converting the array to a predetermined voltage, the level shifter in the array portion 환된 소정의 전압을 제공받아 아날로그 영상신호로 전환하는 DAC부 및 DAC부로부터 아날로그 영상신호를 제공받아 증폭하여 패널에 제공하는 OP앰프부를 포함한다. Receiving service hwandoen predetermined voltage provided by boosting the received analog video signal from the DAC unit and DAC unit for conversion into an analog video signal includes portions OP amplifier for providing to the panel.

또한, 어답티브 시프트 레지스터부는 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 출력하는 프리셋 레지스터부, 칼럼 스타트신호가 제공되면 클럭신호와 동기화시켜 제1 선택신호를 생성하여 출력하는 시프트 레지스터부 및 프리셋 신호에 따라 시프트 레지스터부로부터 출력되는 제1 선택신호에 대응하여 래칭신호를 출력하거나 시프트 레지스터부로부터 출력되는 제2 선택신호에 대응하여 래칭신호를 출력하는 멀티플랙서부를 포함할 수 있다. In addition, adaptive shift register unit as the information for the grouping line pre preset to set outputs a preset signal register part, a column start signal is provided to synchronize the clock signal, generating and outputting a first selection signal the shift register section and the preset in response to the first selection signal outputted from the shift register unit according to the signal and outputs the latched signal or corresponds to the second selection signal output from the shift register unit may include a multiplexer for outputting the latched signal west.

또한, 시프트 레지스터부는 프리셋 신호에 대응하여 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되거나 이전 스테이지로부터 입력되는 입력신호와 동일하도록 출력하는 것을 포함할 수 있다. Further, the shift register unit may include those corresponding to the preset signal output to be equal to the input signal which is a clock shift than the output signal output from the preceding stage or the input from the preceding stage.

또한, 시프트 레지스터부는 프리셋 신호가 하이신호이면 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되는 제1 선택신호를 출력하고, 프리셋 신호가 로우신호이면 이전 스테이지로부터 입력되는 입력신호와 동일한 신호인 제2 선택신호를 출력하는 것을 포함할 수 있다. Further, the shift register unit if the preset signal is at a high signal if one of the outputs a first selection signal clock is shifted, and the preset signal is low signals than the output signal output from the preceding stage is the same signal as the input signal inputted from the preceding stage the may include outputting a second selection signal.

또한, 어답티브 시프트 레지스터부는 프리셋 신호가 매 프레임마다 라인에 대한 정보를 업데이트할 수 있는 것을 포함할 수 있다. In addition, adaptive shift register unit may include a preset signal to update the information about the line in every frame.

또한, 어답티브 시프트 레지스터부는 프리셋 신호가 연속해서 동일한 로우신호이면, 라인이 동일한 영상 데이터를 가지는 그룹핑 라인이라고 판단하여 시프트 레지스터부를 바이패스(bypass)하는 것을 포함할 수 있다. In addition, adaptive shift register unit may include a preset signal succession is the same low signal, the line is determined to be the line grouping having the same video data shift register parts of the bypass (bypass).

또한, 본 발명의 일실시 예에 따른 패널을 구동할 수 있는 칼럼 구동 회로부를 포함하는 대용량 광통신용 신호제어 장치를 구동하는 방법은 칼럼 스타트신호가 제공되면, 일정한 주기로 동작하는 클럭신호와 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 동기화하여 제1 선택신호 또는 제2 선택신호를 생성하는 생성단계, 생성된 제1 선택신호 또는 제2 선택신호와 순차적으로 입력되는 영상신호를 동기화한 래칭신호를 출력하는 동기화단계, 래칭신호를 제1 선택신호 또는 제2 선택신호에 대응하여 래칭하면서 라인 시간 동안 저장하고 출력하는 래칭단계, 래칭신호를 제공받아 소정의 전압으로 변환하는 변환단계, 변환된 소정의 전압을 제공받아 아날로그 영상신호로 전환하는 전환단계 및 아날로그 영상신호를 제공받아 증폭하여 패널 Further, the line when the method for driving the signal control device for a large-capacity optical communications, which comprises a column drive circuit capable of driving a panel according to one embodiment of the present invention to provide a column start signal, grouping and a clock signal which operates at regular intervals by synchronizing the preset signal information is preset for the first select signal or the latched signal by synchronizing the video signal that is input to the generating step of generating the second selection signal, the generated first select signal or the second select signal and sequentially synchronization step of outputting, conversion step while latched in response to a latching signal to the first select signal or the second selection signal stored for the line time and provides a latching step, the latching signal and outputting received converted into a predetermined voltage, the converted predetermined receiving service voltage by amplifying the received service switching stage and an analog video signal to be converted into an analog video signal panel 제공하는 증폭단계를 포함한다. And a step of providing the amplification.

또한, 생성단계는 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 출력하는 설정단계, 칼럼 스타트신호가 제공되면 클럭신호와 동기화시켜 제1 선택신호를 생성하여 출력하는 선택단계 및 프리셋 신호에 따라 제1 선택신호에 대응하여 래칭신호를 출력하거나 제2 선택신호에 대응하여 래칭신호를 출력하는 제어단계를 포함할 수 있다. In addition, the generating step according to the selection step of the information output to synchronize with the clock signal, generating a first selection signal when the setting step for outputting a predetermined preset signal, a column start signal is provided, and a preset signal for the line to group the in response to the first selection signal and outputting the latched signal or corresponds to the second selection signal may be a control step for outputting the latched signal.

또한, 선택단계는 프리셋 신호에 대응하여 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되거나 이전 스테이지로부터 입력되는 입력신호와 동일하도록 출력하는 것을 포함할 수 있다. Further, the selection step may comprise a single shift clock in response to the preset signal than the output signal output from the preceding stage or the output to be equal to the input signal inputted from the preceding stage.

또한, 선택단계는 프리셋 신호가 하이신호이면 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되도록 제1 선택신호를 출력하고, 로우신호이면 이전 스테이지로부터 입력되는 입력신호와 동일한 신호인 제2 선택신호를 출력하는 것을 포함할 수 있다. Further, the step of selecting a second selected preset signal is at a high signal is output to the first selection signal so that a clock shift than the output signal output from the preceding stage and, when the low level signal the same signal and the input signal inputted from the preceding stage It may include outputting a signal.

또한, 생성단계는 프리셋 신호가 매 프레임마다 라인에 대한 정보를 업데이트할 수 있는 것을 포함할 수 있다. In addition, the generation step may include a preset signal to update the information about the line in every frame.

또한, 생성단계는 프리셋 신호가 연속해서 동일한 로우신호이면, 동일한 영상 데이터를 가지는 그룹핑 라인이라고 판단하여 시프트 레지스터부를 바이패스(bypass)하는 것을 포함할 수 있다. In addition, the generating step may include the preset signal is a signal the same row, it is determined that the grouping lines having the same image data, the shift register unit bypass (bypass) in succession.

본 발명의 일실시 예에 따른 대용량 광통신용 신호제어 장치 및 그의 구동방법은 프리셋 신호를 미리 설정하여 동일한 값을 지니는 라인을 바이패스하도록 할 수 있어 라인 영상 데이터를 저장하는 데에 필요한 라인 클럭 수를 현저하게 줄일 수 있는 효과가 있다. Large-capacity optical communication signal control apparatus and a driving method according to an embodiment of the present invention presets the preset signal to the number of lines the clock required for the line having the same value to store the line image data can be to the bypass there is a significant reduction in effectiveness.

또한, 본 발명의 일실시 예에 따른 대용량 광통신용 신호제어 장치 및 그의 구동방법은 라인 클럭 수를 현저하게 줄일 수 있어 일정한 패턴을 가지는 제품에서 수 KHz의 frame rate를 얻을 수 있는 효과가 있다. In addition, the large optical signal control apparatus and a driving method according to an embodiment of the present invention has the effect to obtain the frame rate of several KHz in the product having a regular pattern can significantly reduce the number of clock lines.

도 1은 본 발명의 일실시 예에 따른 대용량 광통신용 신호제어 장치를 나타낸 것이다. Figure 1 shows the signal control device for a large-capacity optical communication, according to one embodiment of the present invention.
도 2는 본 발명의 일실시 예에 따른 어답티브 시프트 레지스터부를 나타낸 것이다. Figure 2 shows parts of adaptive shift register according to one embodiment of the present invention.
도 3 내지 도 5는 본 발명의 일실시 예에 따른 대용량 광통신용 신호제어 장치의 구동방법을 나타낸 것이다. 3 to 5 show a driving method of a signal control apparatus for a high-capacity optical communication, according to one embodiment of the present invention.

기타 실시 예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다. Specific details of other embodiments are included in the following description and drawings.

본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. Methods of accomplishing the advantages and features of the present invention and reference to the embodiments that are described later in detail in conjunction with the accompanying drawings will be apparent. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. However, the invention is not limited to the embodiments set forth herein may be embodied in many different forms, but the present embodiments are to complete the disclosure of the present invention, ordinary skill in the art will to those provided to indicate that the full scope of the invention, the present invention will only be defined by the appended claims. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. Like reference numerals throughout the specification refer to like elements.

도 1은 본 발명의 일실시 예에 따른 대용량 광통신용 신호제어 장치를 나타낸 것이고, 도 2는 본 발명의 일실시 예에 따른 어답티브 시프트 레지스터부를 나타낸 것이고, 도 3 내지 도 5는 본 발명의 일실시 예에 따른 대용량 광통신용 신호제어 장치의 구동방법을 나타낸 것이다. Figure 1 illustrates a signal control apparatus for a large-capacity optical communication, according to an embodiment of the invention, Figure 2 will indicated parts adaptive shift register according to one embodiment of the invention, FIGS. 3 to 5 days of the invention embodiment shows a driving method of the signal control device for a large-capacity optical communication according to the example.

도 1 내지 5를 살펴보면, 본 발명의 일실시 예에 따른 대용량 광통신용 신호제어 장치는 패널(190)을 구동할 수 있는 칼럼 구동 회로부(100)를 포함한다. Referring to Figure 1-5, large optical signal control apparatus according to an embodiment of the present invention includes a column driver circuit portion 100 capable of driving the panel (190). 이러한 칼럼 구동 회로부(100)는 어답티브 시프트 레지스터부(110), 래치 어레이부(130), 레벨 시프터 어레이부(150), DAC부(170a) 및 OP앰프부(170b)를 포함하여 구성된다. The column driver circuit portion 100 is configured to include the adaptive shift register 110, a latch array 130, a level shifter array unit (150), DAC portion (170a) and the OP amplifier (170b).

어답티브 시프트 레지스터부(110)는 칼럼 스타트신호가 제공되면, 일정한 주기로 동작하는 클럭신호와 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 동기화하여 제1 선택신호 또는 제2 선택신호를 생성하고, 생성된 제1 선택신호 또는 제2 선택신호와 순차적으로 입력되는 영상신호를 동기화한 래칭신호를 출력한다. When the adaptive shift register unit 110 provides the column start signal, by synchronizing the preset signal information is pre-set for a given line grouping and a clock signal operating cycle and generates a first select signal or the second selection signal, and it outputs the latched signal synchronizing the image signal inputted to the generated first select signal or the second select signal and sequentially.

이러한 어답티브 시프트 레지스터부(110)는 프리셋 레지스터부(111), 시프트 레지스터부(113) 및 멀티플랙서부(115)를 포함하여 구성된다. These adaptive shift register unit 110 is configured to include the preset register 111, shift register 113 and multiplexer West 115. The

프리셋 레지스터부(111)는 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 출력한다. Preset register 111 outputs a preset signal information is previously set for the line grouping. 이러한 프리셋 레지스터부(111)는 복수 개의 라인 중 순차적으로 입력되는 영상신호에 대해 미리 그룹핑하고, 그룹핑된 라인에 대한 정보를 프리셋 신호에 저장할 수 있다. The preset register 111 may store information for a pre-grouping for the input video signal in sequence of a plurality of lines, line grouping in the preset signal. 즉, 프리셋 레지스터부(111)는 영상신호에 대한 동일한 정보를 지니는 라인과 그렇지 않은 라인에 대한 정보를 프리셋 신호에 미리 설정하여 출력할 수 있다. That is, the preset register 111 can output the information on the line that otherwise line and having the same information for the video signal to preset to a preset signal.

시프트 레지스터부(113)는 칼럼 스타트신호가 제공되면 클럭신호와 동기화시켜 제1 선택신호를 생성하여 출력한다. The shift register unit 113, and outputs the start signal when the column is provided by synchronization with the clock signal, generating a first selection signal. 이러한 시프트 레지스터부(113)는 칼럼 스타트 신호 중 하이신호가 제공된 이후부터 클럭신호를 동기화하여 제1 선택신호를 생성할 수 있다. The shift register unit 113 may generate a first selection signal to synchronize the clock signal after the start signal of the column a high signal provided. 즉, 시프트 레지스터부(113)는 칼럼 스타트 신호가 턴 온(Turn on)된 이후에 클럭신호를 동기화하여 제1 선택신호를 생성할 수 있다. That is, the shift register unit 113 may generate a first selection signal to synchronize the clock signal to the column after the start signal is turned on (Turn on).

또한, 시프트 레지스터부(113)는 프리셋 신호에 대응하여 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되거나 이전 스테이지로부터 입력되는 입력신호와 동일하도록 출력할 수 있다. Further, the shift register unit 113 may output a preset signal corresponding to the one or more clock shift output signal output from the preceding stage to be equal to the input signal inputted from the preceding stage.

다시 말해, 시프트 레지스터부(113)는 프리셋 신호가 하이(High)신호이면 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트(Shift)되는 제1 선택신호를 출력하고, 프리셋 신호가 로우(Low)신호이면 이전 스테이지로부터 입력되는 입력신호와 동일한 신호인 제2 선택신호를 출력할 수 있다. In other words, the shift register unit 113 is preset signal is at a high (High) signal is output to the first selection signal is a clock shift (Shift) than the output signal output from the preceding stage, the preset signal is at a low (Low ) if the signal can output the second selection signal is the same signal as the input signal inputted from the preceding stage.

멀티플랙서부(115)는 프리셋 신호에 따라 시프트 레지스터부(113)로부터 출력되는 제1 선택신호에 대응하여 래칭신호를 출력하거나 시프트 레지스터부(113)로부터 출력되는 제2 선택신호에 대응하여 래칭신호를 출력한다. Multiplexer West 115 by latching the signal corresponding to the second selection signal in response to the first selection signal outputted from the shift register unit 113 according to the preset signal output the latched signal or the output from the shift register unit 113 the outputs. 이러한 멀티플랙서부(115)는 제1 선택신호 또는 제2 선택신호에 대응하여 래칭신호를 달리하여 출력할 수 있으므로 시프트 레지시터부(113)의 바이 패스 여부를 결정할 수 있다. The multiplexer West 115 may determine whether or not the by-pass of the first select signal or when it can be output with different latching signal in response to the second selection signal shift register taboo 113.

또한, 어답티브 시프트 레지스터부(110)는 프리셋 신호가 매 프레임마다 라인에 대한 정보를 업데이트할 수 있다. In addition, adaptive shift register unit 110 may be a preset signal to update the information about the line in every frame. 이와 같이, 매 프레임마다 리인에 대한 정보를 업데이트함으로써, 다양한 환경에 따라 패널(190)의 조건을 다르게 셋팅할 수 있다. In this manner, by updating the information on Reinforced every frame, it is possible to set differently the conditions of the panel 190 according to a variety of environments. 예를 들어, 날씨가 상대적으로 더운 나라에 판매되는 패널(190)과 날씨가 상대적으로 추운 나라에 판매되는 패널(190)에 따라 프레임마다 라인에 대한 정보를 다르게 업데이트할 수 있어 오동작을 미연에 방지할 수 있다. For example, in the weather can have a relatively panel (190) and the weather are sold in hot countries to different information about the lines in each frame update according to the relative panel (190) is sold in cold countries prevent malfunctions from occurring can do.

또한, 어답티브 시프트 레지스터부(110)는 프리셋 신호가 연속해서 동일한 로우신호이면, 라인이 동일한 영상 데이터를 가지는 그룹핑 라인이라고 판단하여 시프트 레지스터부를 바이패스(bypass)할 수 있다. In addition, adaptive shift register unit 110 may be the same preset signal is a low signal in succession, said line (bypass), the bypass shift register unit to determine the grouping lines having the same video data. 즉, 어답티브 시프트 레지스터부(110)는 프리셋 신호가 연속해서 로우신호일 경우 동일한 영상 데이터를 가지는 그룹핑 라인이라고 판단할 수 있다. That is, adaptive shift register unit 110 may be determined to be grouped lines having the same image data when Righteous foil by a preset signal continuous. 이에 따라, 어답티브 시프트 레지스터부(110)는 해당 시프트 레지스터부(113)의 출력을 하나의 클럭만큼 시프트하지 않고 클럭신호와 동일한 시점에서 제2 선택신호를 출력할 수 있다. Accordingly, adaptive shift register unit 110 may output a second select signal at the same time as the clock signal not shifted by one clock the output of the shift register 113.

래치 어레이부(130)는 어답티브 시프트 레지스터부(110)로부터 출력되는 래칭신호를 제1 선택신호 또는 제2 선택신호에 따라 래칭하면서 라인 시간 동안 저장하고 출력한다. Latch array unit 130 stores and outputs for lines along the time while latching the latching signal outputted from the adaptive shift register unit 110, a first select signal or the second select signal.

여기서 래치 어레이부(130)는 래칭신호가 하나의 라인에 모두 입력된 후에 어답티브 시프트 레지스터부(110)로부터 래칭신호를 제공받는다. The latch array 130 is provided with a latching signal from the adaptive shift register 110 after the latch signal is input both into a single line. 또한, 래칭신호가 하나의 라인에 모두 입력되면, 어답티브 시프트 레지스터부(110)는 동일한 동작을 반복하여 다음 라인에 래칭신호를 입력할 수 있다. Also, when the latching signal are both input to a single line, adaptive shift register unit 110 may repeat the same operation to enter a latched signal to the next line.

레벨 시프터 어레이부(150)는 래치 어레이부(130)로부터 출력되는 래칭신호를 제공받아 소정의 전압으로 변환한다. A level shifter array 150 receives provide a latching signal outputted from the latch array 130 is converted to a predetermined voltage. 이러한 레벨 시프터 어레이부(150)는 레벨 시프터 & 버퍼(150a)와 로우 스프트 레지스터(150b)를 포함할 수 있다. The level shifter array 150 may include a level shifter and a buffer (150a) and a low soup bit register (150b).

DAC부(170a)는 레벨 시프터 어레이부(150)에서 변환된 소정의 전압을 제공받아 아날로그 영상신호로 전환한다. DAC portion (170a) receives a predetermined voltage to provide a conversion from the level shifter array 150 are switched to the analog picture signal.

OP앰프부(170b)는 DAC부(170a)로부터 아날로그 영상신호를 제공받아 증폭하여 패널(190)에 제공한다. OP amplifier unit (170b) is provided in panel 190 to provide amplified received analog image signal from DAC portion (170a).

또한, 본 발명의 일실시 예에 따른 패널을 구동할 수 있는 칼럼 구동 회로부(100)를 포함하는 대용량 광통신용 신호제어 장치를 구동하는 방법은 다음과 같다. Further, the method for driving the signal control device for a large-capacity optical communications, which comprises a column driver circuit portion 100 capable of driving the panel in accordance with one embodiment of the present invention is as follows.

생성단계는 칼럼 스타트신호가 제공되면, 일정한 주기로 동작하는 클럭신호와 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 동기화하여 제1 선택신호 또는 제2 선택신호를 생성한다. The generating step provides the column when the start signal, and generates a first select signal or the second selection signal by synchronizing the signal preset information is preset for a given clock signal and a line to group operating cycle.

이러한 생성단계는 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 출력하는 설정단계, 칼럼 스타트신호가 제공되면 클럭신호와 동기화시켜 제1 선택신호를 생성하여 출력하는 선택단계 및 프리셋 신호에 따라 제1 선택신호와 대응하여 래칭신호를 출력하거나 제2 선택신호에 대응하여 래칭신호를 출력하는 제어단계를 포함할 수 있다. The generating step is the first according to the selection step of the information output to synchronize with the clock signal, generating a first selection signal when the setting step for outputting a predetermined preset signal, a column start signal is provided, and a preset signal to the line grouping in correspondence with the selection signal and outputting the latched signal or corresponds to the second selection signal may be a control step for outputting the latched signal.

여기서, 선택단계는 프리셋 신호에 대응하여 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되거나 이전 스테이지로부터 입력되는 입력신호와 동일하도록 출력하는 것을 포함할 수 있다. Here, the selection step may comprise a single shift clock in response to the preset signal than the output signal output from the preceding stage or the output to be equal to the input signal inputted from the preceding stage.

이때, 선택단계는 프리셋 신호가 하이신호이면 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되도록 제1 선택신호를 출력하고, 로우신호이면 이전 스테이지로부터 입력되는 입력신호와 동일한 신호인 제2 선택신호를 출력할 수 있다. In this case, the step of selecting a second selected preset signal is at a high signal is output to the first selection signal so that a clock shift than the output signal output from the preceding stage and, when the low level signal the same signal and the input signal inputted from the preceding stage may output a signal. 예를 들어, 도 4 및 도 5에 도시된 바와 같이, 프리셋 신호가 로우신호(PS<3>=0)가 공급되면, 제2 선택신호(COL_SEL<3>,선택신호<3>)가 출력되고, 하이신호(PS<4>=1)가 공급되면, 제1 선택신호(COL_SEL<4>,선택신호<4>)가 출력된다. For example, as shown in Figs. 4 and 5, when the preset signal is at a low signal (PS <3> = 0) is supplied, a second selection signal (COL_SEL <3>, the select signal <3>), the output and, when a high signal (PS <4> = 1) is supplied, a first select signal (COL_SEL <4>, the select signal <4>) are output.

즉, 프리셋 신호가 로우신호(PS<3>=0)가 공급되면, 이전 스테이지로부터 입력되는 입력신호인 제2 선택신호(COL_SEL<2>,선택신호<2>)와 동일한 신호를 출력할 수 있다. That is, the preset signal is when a Low signal (PS <3> = 0) is supplied, the input signal inputted from the preceding stage a second selection signal (COL_SEL <2>, the select signal <2>) to output the same signal as have. 이에 따라, 이전 스테이지에서 출력되는 제2 선택신호(COL_SEL<2>,선택신호<2>)와 동일 신호인 제2 선택신호(COL_SEL<3>,선택신호<3>)를 출력할 수 있다. This makes it possible to output a second select output from the preceding stage signal (COL_SEL <2>, the select signal <2>) and a second selection signal (COL_SEL <3>, the select signal <3>), the same signal.

또한, 프리셋 신호가 하이신호(PS<4>=1)가 공급되면, 이전 스테이지에서 출력하는 출력신호인 제2 선택신호(COL_SEL<3>,선택신호<3>)보다 하나의 클럭이 시프트(Shift)되는 제1 선택신호(COL_SEL<4>,선택신호<4>)를 출력할 수 있다. In addition, the preset signal is at a high signal (PS <4> = 1) is fed, a second selection signal the output signal output from the preceding stage (COL_SEL <3>, the select signal <3>) is a clock shift than ( Shift) that can output the first selection signal (COL_SEL <4>, the select signal <4>).

또한, 생성단계는 프리셋 신호가 연속해서 동일한 로우신호이면, 동일한 영상 데이터를 가지는 그룹핑 라인이라고 판단하여 시프트 레지스터부(113)를 바이패스(bypass)할 수 있다. In addition, the generation step may be the same preset signal is continuously low signal, grouping line (bypass) by-pass the shift register unit 113 determines that image data having the same. 예를 들어, 도 4 및 도 5에 도시된 바와 같이, 프리셋 신호가 연속해서 로우신호(PS<2>=0)와 로우신호(PS<3>=0)가 공급되면, 동일한 영상 데이터를 가지는 그룹핑 라인(COL_SEL<2>, COL_SEL<3>)이라고 판단하여 시프트 레지스터부(113)를 바이패스(bypass)할 수 있다. For example, as shown in Figs. 4 and 5, when a preset signal is continuously low signal (PS <2> = 0) and a low signal (PS <3> = 0) is supplied, with the same image data, grouping the lines (COL_SEL <2>, COL_SEL <3>) determines that the shift register unit 113 may bypass (bypass).

또한, 지금까지 설명한 생성단계는 프리셋 신호가 매 프레임마다 라인에 대한 정보를 업데이트할 수 있는 것을 포함할 수 있다. In addition, the generating step described so far can include a preset signal to update the information about the line in every frame.

동기화단계는 생성된 제1 선택신호 또는 제2 선택신호와 순차적으로 입력되는 영상신호(D[1],D[2],D[3],....,D[m-2],D[m-1],D[m])를 동기화한 래칭신호(COL[1][n-1],COL[2][n-1],...,COL[n-1][n-1],COL[n][n-1])를 출력한다. D [2], D [3], ...., D [m-2], the synchronization step is input to the generated first select signal or the second select signal and the sequential video signal (D [1], D [m-1], D [m]) by a latching signal (COL [1] [n-1], the synchronization COL [2] [n-1], ..., COL [n-1] [n- 1], COL outputs a [n] [n-1]).

래칭단계는 래칭신호를 제1 선택신호 또는 제2 선택신호에 대응하여 래칭하면서 라인 시간 동안 저장하고 출력한다. Latching step is stored and output during the line time and the latched signal latched in response to a first select signal or the second select signal.

변환단계는 래칭신호를 제공받아 소정의 전압으로 변환하다. Conversion step receives provide a latching signal is converted into a predetermined voltage.

전환단계는 변환된 소정의 전압을 제공받아 아날로그 영상신호로 전환한다. Conversion step receives service of the converted predetermined voltage is converted to an analog video signal.

증폭단계는 아날로그 영상신호를 제공받아 증폭하여 패널에 제공한다. Amplification stage provides a panel which amplifies the analog image signal received service.

지금까지 설명한 본 발명의 일실시 예에 따른 대용량 광통신용 신호제어 장치 및 그의 구동방법은 패널을 구동할 수 있는 칼럼 구동 회로부(100)를 포함하고, 이러한 칼럼 구동 회로부(100)는 어답티브 시프트 레지스터부(110), 래치 어레이부(130), 레벨 시프터 어레이부(150), DAC부(170a) 및 OP앰프부(170b)를 포함하여 구성됨으로써, 프리셋 신호를 미리 설정하여 줌으로써, 동일한 영상 데이터를 가지는 라인을 바이패스하도록 할 수 있어 라인 클럭 수를 현저하게 줄일 수 있다. Signal control apparatus and a driving method for large-capacity optical communication, according to an embodiment of the invention described up to now comprises a column driver circuit portion 100 capable of driving the panel, and such a column driver circuit portion 100 is adaptive shift register 110, a latch array 130, a level shifter array unit (150), DAC portion (170a) and being configured to include an OP amplifier (170b), by giving the predetermined preset signal, the same image data, has can be to the bypass line can significantly reduce the number of clock lines.

게다가 영상신호에서 패턴이 변하는 부분과 라인의 그룹핑한 수만큼의 클럭만으로 하나의 라인에 대한 데이터를 빠르게 처리할 수 있다. In addition, it is possible to quickly process the data for one line in the video signal of only one clock of the number of patterns of changing the grouping portion and a line.

본 발명이 속하는 기술 분야의 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. One of ordinary skill in the art will appreciate that the present invention without changing departing from the scope and spirit be embodied in other specific forms. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. Thus the embodiments described above are only to be understood as illustrative and non-restrictive in every respect. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구의 범위에 의하여 나타내어지며, 특허청구의 범위의 의미 및 범위 그리고 그 균등 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다. The scope of the present invention to fall within the scope of the is represented by the claims below rather than the foregoing description, and all such modifications as derived from the meaning and range and equivalents concept of the claims of this invention It should be interpreted.

100: 대용량 광통신용 신호제어 장치 100: large-capacity optical communication signal control apparatus for
110: 어답티브 시프트레지스터부 110: Adaptive shift register;
111: 프리셋 레지스터부 113: 시프트 레지스터부 111: Preset register section 113: a shift register unit
115: 멀리플랙서부 130: 래치 어레이부 115: far western flag 130: latch array part
150: 레벨 시프터 어레이부 150a: 레벨 시프터 & 버퍼 150: level shifter array unit 150a: a level shifter and a buffer
150b: ROW 시프트 레지스터 170: DAC부 & OP앰프부 150b: ROW shift register 170: DAC & OP amplifier unit
170a: DAC부 170b: OP앰프부 170a: DAC section 170b: OP Amplifier
190: 패널 190: Panel

Claims (12)

  1. 패널(190)을 구동할 수 있는 칼럼 구동 회로부(100)를 포함하는 대용량 광통신용 신호제어 장치에 있어서, In the large-capacity optical communication signal control apparatus that includes the panel 190, the column drive circuit 100 for driving,
    상기 칼럼 구동 회로부(100)는 The column driver circuit portion 100
    칼럼 스타트신호가 제공되면, 일정한 주기로 동작하는 클럭신호와 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 동기화하여 제1 선택신호 또는 제2 선택신호를 생성하고, 생성된 상기 제1 선택신호 또는 상기 제2 선택신호와 순차적으로 입력되는 영상신호를 동기화한 래칭신호를 출력하는 어답티브 시프트 레지스터부(110); When the column start signal is provided, by synchronizing the preset signal information is pre-set for a given line grouping and a clock signal operating cycle the first select signal or said first selection generates a second selection signal, and generating signal or the the adaptive shift register 110 for outputting a latched signal synchronizing the image signal input to the second select signal and sequentially;
    상기 어답티브 시프트 레지스터부(110)로부터 출력되는 상기 래칭신호를 상기 제1 선택신호 또는 상기 제2 선택신호에 따라 래칭하면서 라인 시간 동안 저장하고 출력하는 래치 어레이부(130); Wherein said latching signal outputted from the adaptive shift register unit 110, a first select signal or the latch array 130 to the first storage for 2 and latched according to the selection signal line and the output time;
    상기 래치 어레이부(130)로부터 출력되는 상기 래칭신호를 제공받아 소정의 전압으로 변환하는 레벨 시프터 어레이부(150); A level shifter array 150 for receiving providing the latched signal output from the latch array 130 converted into a predetermined voltage;
    상기 레벨 시프터 어레이부(150)에서 변환된 상기 소정의 전압을 제공받아 아날로그 영상신호로 전환하는 DAC부(170a); DAC portion (170a) to switch to the analog image signal received to provide a predetermined voltage converted by the level shifter array 150; And
    상기 DAC부(170a)로부터 상기 아날로그 영상신호를 제공받아 증폭하여 상기 패널(190)에 제공하는 OP앰프부(170b); Amplifies received provides the analog video signal from the DAC portion (170a) OP amplifier unit (170b) provided on said panel (190);
    를 포함하는 대용량 광통신용 신호제어 장치. Large-capacity optical communication signal control device comprising a.
  2. 청구항 1에 있어서, The method according to claim 1,
    상기 어답티브 시프트 레지스터부(110)는 The adaptive shift register 110
    그룹핑하는 상기 라인에 대한 정보가 미리 설정된 프리셋 신호를 출력하는 프리셋 레지스터부(111); Preset register 111 to output the information is a preset signal for the preset line grouping;
    상기 칼럼 스타트신호가 제공되면 상기 클럭신호와 동기화시켜 상기 제1 선택신호를 생성하여 출력하는 시프트 레지스터부(113); And if the column start signal provided by the clock signal synchronized with the shift register unit 113 that generates and outputs the first selection signal; And
    상기 프리셋 신호에 따라 상기 시프트 레지스터부(113)로부터 출력되는 상기 제1 선택신호에 대응하여 상기 래칭신호를 출력하거나 상기 시프트 레지스터부(113)로부터 출력되는 상기 제2 선택신호에 대응하여 상기 래칭신호를 출력하는 멀티플랙서부(115);를 포함하는 대용량 광통신용 신호제어 장치. In response to the preset signal corresponding to the second selection signal in response to the first selection signal outputted from the shift register unit 113 that is outputting the latched signal or the output from the shift register unit 113, the latching signal large-capacity optical communication signal control apparatus for containing; multiplexing West 115 for outputting.
  3. 청구항 2에 있어서, The method according to claim 2,
    상기 시프트 레지스터부(113)는 The shift register unit 113
    상기 프리셋 신호에 대응하여 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되거나 상기 이전 스테이지로부터 입력되는 입력신호와 동일하도록 출력하는 대용량 광통신용 신호제어 장치. Large-capacity optical communication signal control apparatus for outputting the preset corresponding to a signal or a clock shift than the output signal output from the preceding stage to be equal to the input signal inputted from the preceding stage.
  4. 청구항 3에 있어서, The method according to claim 3,
    상기 시프트 레지스터부(113)는 The shift register unit 113
    상기 프리셋 신호가 하이신호이면 상기 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되는 상기 제1 선택신호를 출력하고, When the preset signal is at a high signal and outputting a first selection signal which is a clock shift than the output signal output from the preceding stage,
    상기 프리셋 신호가 로우신호이면 상기 이전 스테이지로부터 입력되는 입력신호와 동일한 신호인 상기 제2 선택신호를 출력하는 대용량 광통신용 신호제어 장치. Large-capacity optical communication signal control apparatus for outputting the same signal of the second selection signal if the preset signal is at a low signal to the input signal received from the preceding stage.
  5. 청구항 1에 있어서, The method according to claim 1,
    상기 어답티브 시프트 레지스터부(110)는 상기 프리셋 신호가 매 프레임마다 상기 라인에 대한 정보를 업데이트할 수 있는 대용량 광통신용 신호제어 장치. The adaptive shift register unit 110 includes large-capacity optical communication signal with a control device for the preset signal to update the information for the lines in each frame.
  6. 청구항 2에 있어서, The method according to claim 2,
    상기 어답티브 시프트 레지스터부(110)는 상기 프리셋 신호가 연속해서 동일한 로우신호이면, 상기 라인이 동일한 영상 데이터를 가지는 그룹핑 라인이라고 판단하여 상기 시프트 레지스터부(113)를 바이패스(bypass)하는 대용량 광통신용 신호제어 장치. The adaptive shift register 110 is the same low signal to said preset signal a continuous, large-capacity optical communication in which the lines are grouped line that bypasses (bypass) to the shift register unit 113 is determined with the same image data, signal control apparatus.
  7. 패널을 구동할 수 있는 칼럼 구동 회로부(100)를 포함하는 대용량 광통신용 신호제어 장치를 구동하는 방법에 있어서, A method for driving a signal control apparatus for a large-capacity optical communications, which comprises a column driver circuit portion 100 capable of driving the panel,
    칼럼 스타트신호가 제공되면, 일정한 주기로 동작하는 클럭신호와 그룹핑하는 라인에 대한 정보가 미리 설정된 프리셋 신호를 동기화하여 제1 선택신호 또는 제2 선택신호를 생성하는 생성단계; When the column start signal is provided, the generation step of generating first select signal or the second selection signal by synchronizing the signal preset information is preset for a given line grouping and a clock signal operating cycle;
    생성된 상기 제1 선택신호 또는 상기 제2 선택신호와 순차적으로 입력되는 영상신호를 동기화한 래칭신호를 출력하는 동기화단계; Generated the first select signal or the synchronization step of outputting a latched signal synchronizing the image signal input to the second select signal and sequentially;
    상기 래칭신호를 상기 제1 선택신호 또는 상기 제2 선택신호에 대응하여 래칭하면서 라인 시간 동안 저장하고 출력하는 래칭단계; Latching and storing for a line time, and output as a corresponding latching the latched signal to the first select signal or said second selection signal;
    상기 래칭신호를 제공받아 소정의 전압으로 변환하는 변환단계; Conversion step of receiving providing said latching signal converted to a predetermined voltage;
    변환된 상기 소정의 전압을 제공받아 아날로그 영상신호로 전환하는 전환단계; Receiving service of the converted predetermined voltage switching step of switching to an analog video signal; And
    상기 아날로그 영상신호를 제공받아 증폭하여 상기 패널에 제공하는 증폭단계;를 포함하는 대용량 광통신용 신호제어 장치의 구동방법. The driving method of the signal control device for a large-capacity optical communication comprising a; amplifies received providing the analog image signal amplification comprising: providing to the panel.
  8. 청구항 7에 있어서, The system according to claim 7,
    상기 생성단계는 Said generating step
    그룹핑하는 상기 라인에 대한 정보가 미리 설정된 프리셋 신호를 출력하는 설정단계; Setting step for outputting a preset signal information is pre-set for the line grouping;
    상기 칼럼 스타트신호가 제공되면 상기 클럭신호와 동기화시켜 상기 제1 선택신호를 생성하여 출력하는 선택단계; A selection step of generating and outputting the clock signal and synchronized to the first select signal when the start signal provides the column; And
    상기 프리셋 신호에 따라 상기 제1 선택신호에 대응하여 상기 래칭신호를 출력하거나 상기 제2 선택신호에 대응하여 상기 래칭신호를 출력하는 제어단계;를 포함하는 대용량 광통신용 신호제어 장치의 구동방법. The driving method of the signal control device for a large-capacity optical communication comprising a; and in response to the preset signal corresponding to the first select signal and outputting the latched signal or response to the second selection control signal and outputting the latched signal.
  9. 청구항 8에 있어서, The method according to claim 8,
    상기 선택단계는 상기 프리셋 신호에 대응하여 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되거나 상기 이전 스테이지로부터 입력되는 입력신호와 동일하도록 출력하는 대용량 광통신용 신호제어 장치의 구동방법. The step of selecting a drive method of a signal control apparatus for a high-capacity optical communication path corresponding to the output to be equal to the input signal one clock is shifted or received from the preceding stage than the output signal output from the preceding stage to the preset signal.
  10. 청구항 8에 있어서, The method according to claim 8,
    상기 선택단계는 상기 프리셋 신호가 The step of selecting said preset signal
    하이신호이면 이전 스테이지에서 출력하는 출력신호보다 하나의 클럭이 시프트되도록 상기 제1 선택신호를 출력하고, If the high signal, and outputs the first selection signal so that a clock shift than the output signal output from the preceding stage,
    로우신호이면 상기 이전 스테이지로부터 입력되는 입력신호와 동일한 신호인 상기 제2 선택신호를 출력하는 대용량 광통신용 신호제어 장치의 구동방법. Low signal when the driving method of the signal control device for a large-capacity optical communication and outputting the same signal of the second selection signal and the input signal inputted from the preceding stage.
  11. 청구항 7에 있어서, The system according to claim 7,
    상기 생성단계는 상기 프리셋 신호가 매 프레임마다 상기 라인에 대한 정보를 업데이트할 수 있는 대용량 광통신용 신호제어 장치의 구동방법. The step of generating a driving method of the signal control device for a large-capacity optical communication that is the preset signal to update the information for the lines in each frame.
  12. 청구항 7에 있어서, The system according to claim 7,
    상기 생성단계는 상기 프리셋 신호가 연속해서 동일한 로우신호이면, 상기 라인이 동일한 영상 데이터를 가지는 그룹핑 라인이라고 판단하여 시프트 레지스터부(113)를 바이패스(bypass)하는 대용량 광통신용 신호제어 장치의 구동방법. The step of generating a driving method of the signal control device for a large-capacity optical communication to the preset signal is continuously if the same low signal, the line is a bypass (bypass) to determines that the grouping lines having the same image data, the shift register unit 113 .
KR1020120082322A 2012-07-27 2012-07-27 A signal control device for high-capacity optical communication and thereby driving method KR101346741B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120082322A KR101346741B1 (en) 2012-07-27 2012-07-27 A signal control device for high-capacity optical communication and thereby driving method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120082322A KR101346741B1 (en) 2012-07-27 2012-07-27 A signal control device for high-capacity optical communication and thereby driving method

Publications (1)

Publication Number Publication Date
KR101346741B1 true KR101346741B1 (en) 2014-01-02

Family

ID=50144309

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120082322A KR101346741B1 (en) 2012-07-27 2012-07-27 A signal control device for high-capacity optical communication and thereby driving method

Country Status (1)

Country Link
KR (1) KR101346741B1 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020090311A (en) * 2001-05-24 2002-12-02 세이코 엡슨 가부시키가이샤 Scan-driving circuit, display device, electro-optical device, and scan-driving method
KR100595099B1 (en) 2004-11-08 2006-06-30 삼성에스디아이 주식회사 Data Integrated Circuit and Driving Method of Light Emitting Display Using the Same
KR100662985B1 (en) 2005-10-25 2006-12-21 삼성에스디아이 주식회사 Data driving circuit and driving method of organic light emitting display using the same
KR20070042636A (en) * 2005-10-19 2007-04-24 삼성전자주식회사 Liquid crystal display and driving method of the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020090311A (en) * 2001-05-24 2002-12-02 세이코 엡슨 가부시키가이샤 Scan-driving circuit, display device, electro-optical device, and scan-driving method
KR100595099B1 (en) 2004-11-08 2006-06-30 삼성에스디아이 주식회사 Data Integrated Circuit and Driving Method of Light Emitting Display Using the Same
KR20070042636A (en) * 2005-10-19 2007-04-24 삼성전자주식회사 Liquid crystal display and driving method of the same
KR100662985B1 (en) 2005-10-25 2006-12-21 삼성에스디아이 주식회사 Data driving circuit and driving method of organic light emitting display using the same

Similar Documents

Publication Publication Date Title
US8624817B2 (en) Method of synchronizing a driving device and display apparatus for performing the method
KR100379818B1 (en) A control circuitry for reducing power and electromagnetic interference in conveying video data
US20110181558A1 (en) Display driving system using transmission of single-level signal embedded with clock signal
EP1783728A2 (en) Image display device and driver circuit with resolution adjustment
KR101493276B1 (en) Timing controller, liquid crystal display comprising the same and driving method of the liquid crystal display
US7109980B2 (en) Display panel drive device, display control device, drive device, data transfer system, data transmission device, and data reception device
CN101739980B (en) Multi-panel display device and method of driving the same
JP5220578B2 (en) The gate for a liquid crystal display device driver and repair method thereof
KR20050112611A (en) The shift resistor and the liquid crystal display device using the same
KR100719086B1 (en) Drive voltage generator circuit for driving LCD panel
JP2005128546A (en) Liquid crystal display device and driving method thereof
US20040056852A1 (en) Source driver for driver-on-panel systems
KR101501481B1 (en) A display device, a backlight unit and a driving method of the display device
JP4624704B2 (en) The liquid crystal display device and a driving method thereof
KR19980067312A (en) Driving voltage supply circuit of LCD panel
KR100893966B1 (en) Display appratus
CN1164967C (en) Data transmitting method, image display, signal wire drive and active matrix substrate
KR101478667B1 (en) Display and driving method of the same
CN103871357B (en) The image display apparatus and driving method thereof
KR101542506B1 (en) A liquid crystal display device
JP2002537569A (en) Systems and methods for data planarization
RU2445717C1 (en) Display device and mobile terminal
JP2008129576A (en) Liquid crystal display device and driving method thereof
JP5119810B2 (en) Display device
KR101258900B1 (en) Liquid crystal display device and data driving circuit therof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161027

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171221

Year of fee payment: 5