KR101301500B1 - 쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이 - Google Patents

쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이 Download PDF

Info

Publication number
KR101301500B1
KR101301500B1 KR1020110111336A KR20110111336A KR101301500B1 KR 101301500 B1 KR101301500 B1 KR 101301500B1 KR 1020110111336 A KR1020110111336 A KR 1020110111336A KR 20110111336 A KR20110111336 A KR 20110111336A KR 101301500 B1 KR101301500 B1 KR 101301500B1
Authority
KR
South Korea
Prior art keywords
thin film
film transistor
input terminal
signal input
gate
Prior art date
Application number
KR1020110111336A
Other languages
English (en)
Other versions
KR20120046062A (ko
Inventor
원 탄
시아오징 치
웨이윈 후앙
Original Assignee
청두 비오이 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
보에 테크놀로지 그룹 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to CN201010532020.5 priority Critical
Priority to CN201010532020.5A priority patent/CN102467890B/zh
Application filed by 청두 비오이 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드, 보에 테크놀로지 그룹 컴퍼니 리미티드 filed Critical 청두 비오이 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Publication of KR20120046062A publication Critical patent/KR20120046062A/ko
Application granted granted Critical
Publication of KR101301500B1 publication Critical patent/KR101301500B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Abstract

본 발명은 쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이를 제공한다. 상기 쉬프트 레지스터 유닛은 5개의 박막 트랜지스터를 구비한다. 제1 박막 트랜지스터의 드레인이 제1 클럭 신호 입력단에 접속된다. 제3 박막 트랜지스터의 드레인이 제1 클럭 신호 입력단에 접속되고, 게이트가 제1 박막 트랜지스터의 게이트에 접속되고, 소스가 제2 신호 출력단에 접속된다. 제1 신호 출력단은 게이트 구동 신호를 출력하고, 제2 신호 출력단은 인접한 다음 쉬프트 레지스터 유닛에 제어 신호를 제공한다. 본 발명이 제공하는 쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이는, 게이트 구동 신호와 인접한 다음 쉬프트 레지스터 유닛을 제어하기 위한 제어 신호를 분리하기 때문에 지연 누적에 의한 게이트 구동 신호의 정확도 저하라는 과제를 해결할 수 있다.

Description

쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이{Shift register unit, gate driving device and liquid crystal display}

본 발명의 실시예는 구동 기술 분야에 관한 것으로서, 특히 쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이에 관한 것이다.

박막 트랜지스터 액정 디스플레이(Thin Film Transistor Liquid Crystal Display, TFT-LCD로 약칭)에서는, 항상 게이트 구동 장치에서 화소 영역의 각 박막 트랜지스터의 게이트에 게이트 구동 신호가 공급된다. 게이트 구동 장치는 어레이 공정에 의해 액정 디스플레이의 어레이 기판에 형성된다. 이와 같은 기술은 GOA 기술(Gate on Array, GOA로 약칭)이라고도 불린다.

GOA 기술을 채용하여 형성된 액정 디스플레이의 게이트 구동 장치는 다수의 쉬프트 레지스터 유닛을 구비한다. 하나의 쉬프트 레지스터 유닛은 하나의 게이트 구동 신호를 출력한다. 쉬프트 레지스터 유닛은 화소 영역(화소 영역이란, 액정 디스플레이의 표시 영역을 가리키고 다수의 서브 픽셀을 구비한다)의 게이트 라인에 접속된다. 화소 영역의 게이트 라인에 부하가 존재한다. 게이트 라인의 부하는 쉬프트 레지스터 유닛이 출력하는 게이트 구동 신호에 지연을 일으킨다.

종래 기술에 관한 게이트 구동 장치에서, 하나의 쉬프트 레지스터 유닛이 출력한 게이트 구동 신호는 게이트 라인을 구동할 필요가 있는 것 이외에 인접한 다음 쉬프트 레지스터 유닛의 제어 신호(예를 들면, 인접한 다음 쉬프트 레지스터 유닛의 프레임 스타트 신호)로서 인접한 다음 쉬프트 레지스터 유닛에 입력될 필요도 있다. 이와 같이 인접한 다음 쉬프트 레지스터 유닛이 생성하는 게이트 구동 신호는 더욱 긴 지연을 일으킨다. 이렇게 되면 각 쉬프트 레지스터간에 지연 누적이 생기는 만큼 게이트 구동 장치가 출력하는 게이트 구동 신호의 정확도가 낮아진다.

본 발명은, 종래 기술에서 지연 누적에 의해 게이트 구동 장치가 출력한 게이트 구동 신호의 정확도가 낮아진다는 과제를 해결하기 위해 쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이를 제공하는 것을 목적으로 한다.

본 발명의 실시예가 제공하는 쉬프트 레지스터 유닛으로서,

드레인이 제1 클럭 신호 입력단에 접속되고, 소스가 제1 신호 출력단에 접속되는 제1 박막 트랜지스터와,

드레인이 제1 신호 출력단에 접속되고, 게이트가 리셋 신호 입력단에 접속되고, 소스가 로우 레벨 신호 입력단에 접속되는 제2 박막 트랜지스터와,

드레인이 상기 제1 클럭 신호 입력단에 접속되고, 게이트가 상기 제1 박막 트랜지스터의 게이트에 접속되고, 소스가 제2 신호 출력단에 접속되는 제3 박막 트랜지스터와,

드레인이 상기 제3 박막 트랜지스터의 드레인에 접속되고, 게이트가 제2 클럭 신호 입력단에 접속되고, 소스가 로우 레벨 신호 입력단에 접속되는 제4 박막 트랜지스터와,

게이트와 드레인이 모두 스타트 신호 입력단에 접속되고, 소스가 상기 제1 박막 트랜지스터의 게이트에 접속되는 제5 박막 트랜지스터와,

양단이 각각 상기 제1 박막 트랜지스터의 게이트와 소스에 접속되는 콘덴서,를 구비하고,

상기 제1 클럭 신호 입력단이 클럭 신호를 입력하고, 상기 제2 클럭 신호 입력단이 상기 제1 클럭 신호 입력 신호와 역위상이 되는 클럭 신호를 입력하고, 상기 리셋 신호 입력단이 리셋 신호를 입력하고, 상기 스타트 신호 입력단이 스타트 신호를 입력하고, 상기 로우 레벨 신호 입력단이 로우 레벨 신호를 입력하고, 상기 제1 신호 출력단이 게이트 구동 신호를 출력하고, 상기 제2 신호 출력단이 인접한 다음 쉬프트 레지스터 유닛에 제어 신호를 제공한다.

본 발명이 더 제공하는 액정 디스플레이 게이트 구동 장치로서, 차례대로 접속하는 n개의 상기 쉬프트 레지스터 유닛을 구비하고, 단, n이 자연수이고,

1개째 쉬프트 레지스터 유닛과 n개째 쉬프트 레지스터 유닛 이외에 다른 각 쉬프트 레지스터 유닛의 제2 신호 출력단은 모두 인접한 1개 전의 쉬프트 레지스터 유닛의 리셋 신호 입력단, 및 인접한 다음 쉬프트 레지스터 유닛의 스타트 신호 입력단에 접속되고,

1개째 쉬프트 레지스터 유닛의 제2 신호 출력단이 2개째 쉬프트 레지스터 유닛의 스타트 신호 입력단에 접속되고,

최후의 쉬프트 레지스터 유닛의 제2 신호 출력단이 n-1개째 쉬프트 레지스터 유닛의 리셋 신호 입력단, 및 자신의 리셋 신호 입력단에 접속되어 있다.

본 발명이 더 제공하는 액정 디스플레이로서, 상기 액정 디스플레이 게이트 구동 장치를 구비한다.

본 발명이 제공하는 쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이는, 제1 박막 트랜지스터의 게이트와 제3 박막 트랜지스터의 게이트는 모두 제5 박막 트랜지스터의 소스에 접속되고, 제1 박막 트랜지스터의 드레인과 제3 박막 트랜지스터의 소스는 모두 제1 클럭 신호 입력단에 접속되고, 제3 박막 트랜지스터의 드레인이 제2 신호 출력단에 접속되고, 제1 박막 트랜지스터의 소스가 제1 신호 출력단에 접속되어 있다. 이와 같은 접속 방법에 의해 제1 신호 출력단이 출력하는 신호가 제2 신호 출력단이 출력하는 신호와 대체로 동일해지도록 보장할 수 있고, 또한 제2 신호 출력단이 화소 영역의 게이트 라인에 접속되지 않기 때문에 화소 영역의 부하에 의한 영향을 받지 않고, 제2 신호 출력단이 출력하는 신호는 제1 신호 출력단이 출력하는 신호에 비해 지연이 더욱 적다. 제2 신호 출력단이 출력하는 신호를, 인접한 다음 쉬프트 레지스터 유닛에서 필요한 제어 신호로 함으로써 지연 누적에 의해 초래된, 게이트 구동 장치가 출력한 게이트 구동 신호의 정확도가 낮아진다는 과제를 해결할 수 있어 게이트 구동 신호의 정확도를 향상시킨다.

본 발명의 실시예 또는 종래 기술의 기술안을 더욱 명료하게 설명하기 위해, 이하에서는 실시예 또는 종래 기술의 설명에 필요한 도면을 간단히 설명하기로 한다. 하기 도면은 명백히 본 발명의 일부 실시예에 관한 것에 불과하며, 당업자라면 이들 도면에 기초하여 다른 도면을 얻을 수 있다.
도 1은, 본 발명의 제1 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다.
도 2는, 도 1에 도시한 쉬프트 레지스터 유닛이 생성하는 게이트 구동 신호의 모식도이다.
도 3은, 본 발명의 제2 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다.
도 4는, 본 발명의 제3 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다.
도 5는, 본 발명에 관한 액정 디스플레이의 게이트 구동 장치의 구성 모식도이다.
도 6은, 도 5에 도시한 액정 디스플레이의 게이트 구동 장치가 입/출력하는 신호의 시퀀스도이다.
도 7은, 도 4에 도시한 쉬프트의 레지스터 유닛이 입/출력하는 신호의 시퀀스도이다.
도 8은, 본 발명의 제4 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다.
도 9는, 본 발명의 제5 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다.

본 발명의 실시예의 목적, 기술안 및 장점을 더욱 명료하게 하기 위해, 이하 본 발명의 실시예의 도면을 결합하여 본 발명의 실시예의 기술안을 명료하고 완전하게 설명하기로 한다. 하기 실시예는 명백히 본 발명의 일부 실시예에 불과하며 전부의 실시예에 포함되지는 않는다. 본 발명의 실시예에 기초하여 당업자가 특별한 노력 없이 얻는 다른 실시예도 본 발명이 보호하는 범위에 속한다.

도 1은, 본 발명의 제1 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다. 이 쉬프트 레지스터 유닛은, 제1 박막 트랜지스터 T1과, 제2 박막 트랜지스터 T2와, 제3 박막 트랜지스터 T3과, 제4 박막 트랜지스터 T4와, 제5 박막 트랜지스터 T5와, 콘덴서 C1을 구비한다.

제1 박막 트랜지스터 T1의 드레인이 제1 클럭 신호 입력단(CLKIN)에 접속되고, 소스가 제1 신호 출력단(OUT1)에 접속된다.

제2 박막 트랜지스터 T2의 드레인이 제1 신호 출력단(OUT1)에 접속되고, 게이트가 리셋 신호 입력단(RESETIN)에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

제3 박막 트랜지스터 T3의 드레인이 제1 클럭 신호 입력단(CLKIN)에 접속되고, 게이트가 제1 박막 트랜지스터 T1의 게이트에 접속되고, 소스가 제2 신호 출력단(OUT2)에 접속된다.

제4 박막 트랜지스터 T4의 드레인이 제3 박막 트랜지스터 T3의 소스에 접속되고, 게이트가 제2 클럭신호 입력단(CLKBIN)에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

제5 박막 트랜지스터 T5의 게이트와 드레인이 모두 스타트 신호 입력단(STVIN)에 접속되고, 소스가 제1 박막 트랜지스터 T1의 게이트에 접속된다.

콘덴서 C1의 양단이 각각 제1 박막 트랜지스터 T1의 게이트와 소스에 접속된다.

단, 제1 클럭 신호 입력단(CLKIN)은 클럭 신호를 입력한다. 제2 클럭 신호 입력단(CLKBIN)은 제1 클럭 신호의 입력 신호와 역위상이 되는 클럭 신호를 입력한다. 리셋 신호 입력단(RESETIN)은 리셋 신호를 입력한다. 스타트 신호 입력단(STVIN)은 프레임 스타트 신호를 입력한다. 로우 레벨 신호 입력단(VSSIN)은 로우 레벨 신호를 입력한다. 제1 신호 출력단(OUT1)은 게이트 구동 신호를 출력한다. 제2 신호 출력단(OUT2)는 인접한 다음 쉬프트 레지스터 유닛에 제어 신호를 제공한다.

본 발명의 제1 실시예가 제공하는 쉬프트 레지스터 유닛은 제1 신호 출력단과 제2 신호 출력단을 구비한다. 상기 제1 신호 출력단은 게이트 구동 신호를 출력한다. 즉, 제1 신호 출력단이 화소 영역의 게이트 라인에 접속된다. 제2 신호 출력단은 인접한 다음 쉬프트 레지스터 유닛에 제어 신호를 제공한다. 상기 인접한 다음 쉬프트 레지스터 유닛에 필요한 제어 신호는 리셋 신호와 프레임 스타트 신호를 구비해도 좋다. 인접한 1개 전의 쉬프트 레지스터 유닛이 출력하는 게이트 구동 신호는 인접한 다음 쉬프트 레지스터 유닛의 제어 신호로 해도 좋다.

제1 실시예에서는, 제1 박막 트랜지스터의 게이트와 제3 박막 트랜지스터의 게이트는 모두 제5 박막 트랜지스터의 소스에 접속되고, 제1 박막 트랜지스터의 드레인과 제3 박막 트랜지스터의 소스는 모두 제1 클럭 신호 입력단에 접속되고, 제3 박막 트랜지스터의 드레인은 제2 신호 출력단에 접속되고, 제1 박막 트랜지스터의 소스는 제1 신호 출력단에 접속된다. 이와 같은 접속 방법에 의해 제1 신호 출력단이 출력하는 신호는 제2 신호 출력단이 출력하는 신호와 대체로 같고, 또한 제2 신호 출력단이 화소 영역의 게이트 라인에 접속되지 않기 때문에 화소 영역의 부하에 영향을 받지 않으므로 제2 신호 출력단이 출력하는 신호는 제1 신호 출력단이 출력하는 신호에 비해 지연이 보다 적다. 제2 신호 출력단이 출력하는 신호를 인접한 다음 쉬프트 레지스터 유닛에 필요한 제어 신호로 함으로써 지연 누적에 의해 게이트 구동 장치가 출력하는 게이트 구동 신호의 정확도가 낮아진다는 과제를 해결할 수 있고, 또한 게이트 구동 신호의 정확도를 향상시킬 수 있다.

제1 실시예가 제공하는 쉬프트 레지스터 유닛은, 실제로 쉬프트 레지스터 유닛이 생성하는 제어 신호와 게이트 구동 신호를 분리하여 게이트 구동 신호가 게이트 라인을 구동할 때에만 사용되고, 인접한 다음 쉬프트 레지스터 유닛이 게이트 구동 신호를 생성하도록 제어하는 기능은 제2 신호 출력단이 출력하는 신호에 의해 실현되는데, 종래 기술과 같이 하나의 신호 출력단이 생성하는 게이트 구동 신호는 게이트 라인을 구동하기 위해서도 사용되고, 인접한 다음 쉬프트 레지스터 유닛이 게이트 구동 신호를 생성하도록 제어하기 위해서도 사용되는 것은 아니다.

도 2는 도 1에 도시한 쉬프트 레지스터 유닛이 생성하는 게이트 구동 신호의 모식도이다. 액정 디스플레이에서는, 1행의 게이트 라인을 온하도록 제어할 필요가 있을 때 이 행의 게이트 라인에 접속되는 쉬프트 레지스터 유닛이 출력하는 게이트 구동 신호는 하이 레벨이다. 이 행의 게이트 라인을 오프하도록 제어할 필요가 있을 때 이 행의 게이트 라인에 접속되는 쉬프트 레지스터 유닛이 출력하는 게이트 구동 신호는 로우 레벨이다. 액정 디스플레이가 차례대로 주사를 채용할 경우에 게이트 라인이 a행이고, 액정 디스플레이의 1프레임의 표시 시간이 T라고 하면 게이트 구동 신호가 하이 레벨로 유지된 시간은 T/a이다.

그러나 제1 신호 출력단이 출력하는 게이트 구동 신호는 로우 레벨로 유지되는 단계에서, 클럭 신호의 영향에 의해 하이 레벨이 될 가능성이 있고, 이로써 액정 디스플레이의 정상 표시에 영향을 준다. 도 1을 예로 들면, 제1 박막 트랜지스터 T1의 드레인이 제1 클럭 신호 출력단에 접속되고 게이트 구동 신호가 로우 레벨로 유지되는 단계에서, 제1 클럭 신호 입력단(CLKIN)에 입력되는 신호는 여전히 하이 레벨이 된다. 제1 클럭 신호 입력단(CLKIN)에 입력되는 신호가 하이 레벨이 되는 것은, 게이트 구동 신호도 하이 레벨이 되도록 초래하는 가능이 있다. 제2 박막 트랜지스터는 게이트 구동 신호의 레벨을 낮추는 레벨 풀다운 역할을 담당할 수 있는데, 제2 박막 트랜지스터는 리셋 신호 입력단(RESETIN)에 입력되는 리셋 신호가 하이 레벨인 경우에 비로소 레벨을 풀다운하는 역할을 담당한다. 제2 박막 트랜지스터가 오프되는 경우에 게이트 구동 신호를 로우 레벨로 확실히 유지되도록 보장할 수 없다.

도 3은 본 발명의 제2 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다. 이 실시예에서는, 제1 실시예에 더해 풀다운 모듈(11)이 추가된다. 이 풀다운 모듈은, 제1 신호 출력단(OUT1)에 접속되고 게이트 구동 신호가 로우 레벨로 유지될 필요가 있는 단계에서 구동 신호의 레벨을 로우 레벨로 풀다운하도록 제어한다.

풀다운 모듈(11)은 구동 유닛(11a)와 풀다운 유닛(11b)을 구비해도 좋다. 구동 유닛(11a)은 제1 클럭 신호 입력단(CLKIN)과 제2 클럭 신호 입력단(CLKBIN)과 제2 신호 출력단(OUT2)에 접속될 수 있고, 게이트 구동 신호가 로우 레벨로 유지될 필요가 있는 단계에서 풀다운 유닛을 동작시키도록 구동한다. 풀다운 유닛(11b)이 구동 유닛(11a)과 제1 신호 출력단(OUT1)에 접속되고, 구동 유닛(11a)의 제어에 의해 제1 신호 출력단(OUT1)이 출력하는 게이트 구동 신호를 로우 레벨로 풀다운한다.

도 4는, 본 발명의 제3 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다. 이 실시예에서, 구동 유닛(11a)은 제9 박막 트랜지스터 T9과 제10 박막 트랜지스터 T10과 제11 박막 트랜지스터 T11을 구비한다. 제9 박막 트랜지스터 T9의 드레인과 게이트가 제1 클럭 신호 입력단(CLKIN)에 접속된다. 제10 박막 트랜지스터 T10의 드레인이 제1 클럭 신호 입력단(CLKIN)에 접속되고, 게이트가 제2 클럭 신호 입력단(CLKBIN)에 접속되고, 소스가 제9 박막 트랜지스터 T9의 소스에 접속된다. 제11 박막 트랜지스터 T11의 드레인이 제9 박막 트랜지스터 T9의 소스와 제10 박막 트랜지스터 T10의 소스에 접속되고, 게이트가 제3 박막 트랜지스터 T3의 소스에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

풀다운 유닛(11b)은 제6 박막 트랜지스터 T6과 제7 박막 트랜지스터 T7과 제8 박막 트랜지스터 T8을 구비한다. 제6 박막 트랜지스터 T6의 드레인이 제5 박막 트랜지스터 T5의 소스에 접속되고, 게이트가 제9 박막 트랜지스터 T9의 소스에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다. 제7 박막 트랜지스터 T7의 드레인이 제1 신호 출력단(OUT1)에 접속되고, 게이트가 제9 박막 트랜지스터 T9의 소스에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다. 제8 박막 트랜지스터 T8의 드레인이 제1 신호 출력단(OUT1)에 접속되고, 게이트가 제2 클럭 신호 입력단(CLKBIN)에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

도 5는, 본 발명에 관한 액정 디스플레이 게이트 구동 장치의 구성 모식도이다. 이 장치는 차례대로 접속되는 n개의 상기 각 실시예에 기재된 쉬프트 레지스터 유닛을 구비한다. 단, n은 자연수이다. 각 쉬프트 레지스터 유닛은 각각 SR1,SR2,......,SRn으로 표시된다.

1개째 쉬프트 레지스터 유닛 SR1과 n개째 쉬프트 레지스터 유닛 SRn 이외에 각 쉬프트 레지스터 유닛의 제2 신호 출력단(OUT2)는 모두 인접한 1개 전의 쉬프트 레지스터 유닛의 리셋 신호 입력단(RESETIN), 및 인접한 다음 쉬프트 레지스터 유닛의 스타트 신호 입력단(STVIN)에 접속된다.

1개째 쉬프트 레지스터 유닛 SR1의 제2 신호 출력단(OUT2)이 2개째 쉬프트 레지스터 유닛의 스타트 신호 입력단(STVIN)에 접속된다.

최후의 쉬프트 레지스터 유닛 SRn의 제2 신호 출력단(OUT2)이 n-1개째 쉬프트 레지스터 유닛의 리셋 신호 입력단(RESETIN), 및 자신의 리셋 신호 입력단(RESETIN)에 접속된다.

각 쉬프트 레지스터 유닛이 출력하는 게이트 구동 신호는 각각 GL1,GL2,......, GLn으로 표시된다.

도 5 및 전술한 각 쉬프트 레지스터 유닛의 실시예를 결합하여, 본 발명이 제공하는 게이트 구동 장치에서의 각 쉬프트 레지스터 유닛의 접속 관계를 명료하게 나타낸다. 이하, 단독의 쉬프트 레지스터 유닛에서 입/출력 신호간의 시퀀스 관계, 및 액정 디스플레이의 게이트 구동 장치에서 입/출력 신호간의 시퀀스 관계를 설명한다.

도 6은 도 5에 도시한 액정 디스플레이 게이트 구동 장치가 신호를 입/출력하는 시퀀스를 도시한 도면이다. STV는 프레임 스타트 신호로서, 1개째 쉬프트 레지스터 유닛 SR1의 스타트 신호 입력단(STVIN)에 입력된다. 다른 쉬프트 레지스터 유닛의 스타트 신호 입력단(STVIN)은 모두 인접한 1개 전의 쉬프트 레지스터 유닛의 제2 신호 출력단(OUT2)에 접속되고, 즉, 다른 쉬프트 레지스터 유닛의 스타트 신호 입력단(STVIN)에 입력되는 것은, 인접한 1개 전의 쉬프트 레지스터 유닛의 제2 신호 출력단(OUT2)이 출력하는 신호이다. 쉬프트 레지스터 유닛의 제2 신호 출력단(OUT2)이 출력하는 신호는 인접한 다음 쉬프트 레지스터 유닛의 프레임 스타트 신호가 된다.

각 쉬프트 레지스터 유닛의 제1 신호 출력단(OUT1)이 하나의 게이트 구동 신호를 출력하여 액정 디스플레이의 1행의 게이트 라인을 구동한다.

로우 레벨 신호(VSS)(도 6에서 VSS가 미도시됨)가 각 쉬프트 레지스터 유닛의 로우 레벨 신호 입력단(VSSIN)에 입력된다.

홀수째 쉬프트 레지스터 유닛은, 제1 클럭 신호 입력단(CLKIN)이 제1 클럭 신호(CLK)를 입력하고, 제2 클럭 신호 입력단(CLKBIN)이 제2 클럭 신호(CLKB)를 입력한다. 짝수째 쉬프트 레지스터 유닛은, 제1 클럭 신호 입력단(CLKIN)이 제2 클럭 신호(CLKB)를 입력하고, 제2 클럭 신호 입력단(CLKBIN)이 제1 클럭 신호(CLK)를 입력한다. 상기 제1 클럭 신호(CLK)와 제2 클럭 신호(CLKB)는 서로 역위상의 신호이다.

도 7은, 도 4에 도시한 쉬프트 레지스터 유닛이 입/출력하는 신호의 시퀀스도이다. 스타트 신호 입력단(STVIN)이 프레임 스타트 신호(STV)를 입력하고, 제1 클럭 신호 입력단(CLKIN)이 제1 클럭 신호(CLK)를 입력하고, 제2 클럭 신호 입력단(CLKBIN)이 제2 클럭 신호(CLKB)를 입력하고, 로우 레벨 신호 입력단(VSSIN)이 로우 레벨 신호(VSS)를 입력하고, 리셋 신호 입력단(RESETIN)이 리셋 신호(RESET)를 입력하고, 제1 신호 출력단(OUT1)이 게이트 구동 신호(GL1)을 출력하고, 제2 신호 출력단(OUT2)가 2개째 쉬프트 레지스터 유닛을 제어하기 위한 제어 신호(OUTPUT2)를 출력한다. 도 7에 로우 레벨 신호(VSS)가 도시되지 않았으나, 로우 레벨 신호(VSS)는 쭉 로우 레벨로 유지되는 신호이다.

도 4에 도시한 쉬프트 레지스터 유닛에서, 제3 박막 트랜지스터 T3의 게이트와, 제1 박막 트랜지스터 T1의 게이트와, 콘덴서 C1의 일단과, 제6 박막 트랜지스터 T6의 드레인과, 제5 박막 트랜지스터 T5의 소스를 접합하는 부분에는 P접합점이 형성된다. 제9 박막 트랜지스터 T9의 소스와, 제10 박막 트랜지스터 T10의 소스와, 제11 박막 트랜지스터 T11의 드레인과, 제6 박막 트랜지스터 T6의 게이트와, 제7 박막 트랜지스터 T7의 게이트를 접합하는 부분에는 M접합점이 형성된다. 도 7에는 M접합점과 P접합점의 시퀀스가 함께 도시되어 있다.

이하, 도 4와 도 5와 도 7을 결합하여 본 발명이 제공하는 쉬프트 레지스터 유닛의 동작 원리를 설명하기로 한다.

도 7에 도시한 시퀀스 도면의 일부를 선택하고 그 중 5개의 단계를 선택하여 A,B,C,D,E로 표시하였다.

A단계에서는, 제2 클럭 신호(CLKB)는 하이 레벨로서 제10 박막 트랜지스터 T10은 온된다. 제1 클럭 신호(CLK)는 로우 레벨이기 때문에 M접합점 레벨이 로우 레벨로 풀다운되고, 제6 박막 트랜지스터 T6과 제7 박막 트랜지스터 T7이 오프된다. 프레임 스타트 신호(STV)는 하이 레벨로서, 제5 박막 트랜지스터 T5가 온되고 P접합점 레벨이 하이 레벨로 풀업되기 때문에 제1 박막 트랜지스터 T1과 제3 박막 트랜지스터 T3이 온된다. 제2 클럭 신호(CLKB)는 하이 레벨이기 때문에 제8 박막 트랜지스터가 온된다. 그래서 제1 신호 출력단이 출력하는 신호(GL1)은 로우 레벨이 된다. 제1 클럭 신호(CLK)는 로우 레벨로서, 또한 제3 박막 트랜지스터 T3가 온되기 때문에 제2 신호 출력단이 출력하는 신호(OUTPUT2)는 로우 레벨이 된다. 콘덴서 C1의 양단의 충전 전압은 하이 레벨의 레벨치와 로우 레벨의 레벨치간의 차의 값이다.

B단계에서는, 리셋 신호(RESET)와 제2 클럭 신호(CLKB)가 로우 레벨이고, 프레임 스타트 신호(STV)가 로우 레벨이기 때문에 제2 박막 트랜지스터 T2, 제5 박막 트랜지스터 T5, 제8 박막 트랜지스터 T8 및 제10 박막 트랜지스터 T10은 오프된다. 콘덴서 C1의 전하 유지 작용에 의해 P접합점 레벨은 여전히 하이 레벨로 유지되고 제1 박막 트랜지스터 T1과 제3 박막 트랜지스터 T3는 온 상태로 유지된다. 제1 클럭 신호(CLK)가 하이 레벨이고 또한 제3 박막 트랜지스터 T3가 온되기 때문에 제2 신호 출력단이 출력하는 신호(OUTPUT2)는 하이 레벨이 되고 제11 박막 트랜지스터 T11이 온된다. 제1 클럭 신호(CLK)가 하이 레벨이기 때문에 제9 박막 트랜지스터가 온되는데, 제11 박막 트랜지스터 T11도 온되기 때문에 M접합점 레벨은 로우 레벨로 풀다운되고, 제6 박막 트랜지스터 T6과 제7 박막 트랜지스터 T7은 오프된다. 제1 클럭 신호(CLK)가 하이 레벨로서 제1 박막 트랜지스터 T1이 온되고 제2 박막 트랜지스터 T2가 오프되기 때문에 제1 신호 출력단이 출력하는 신호(GL1)는 하이 레벨이다.

또 B단계에서는, 콘덴서 C1의 결합 작용에 의해 P접합점 레벨은 하이 레벨의 레벨치의 2배와 로우 레벨의 레벨간의 차의 값으로 더욱 풀업되고, 즉, 제1 박막 트랜지스터 T1의 게이트 전압을 향상시켜 제1 박막 트랜지스터 T1의 도통 전류를 증대시킨다. 이로써 제1 신호 출력단(OUT1)이 출력하는 게이트 구동 신호(GL1)가 솟아있게 된다.

B단계에서는, 제1 박막 트랜지스터 T1과 제3 박막 트랜지스터의 게이트는 모두 P접합점에 접속되고, 제1 박막 트랜지스터 T1의 드레인과 제3 박막 트랜지스터 T3의 소스는 모두 제1 클럭 신호 입력단(CLKIN)에 접속되기 때문에 제2 신호 출력단(OUT2)이 출력하는 신호(OUTPUT2)는 제1 신호 출력단(OUT1)이 출력하는 신호(GL1)와 마찬가지로 하이 레벨이다. 이 쉬프트 레지스터 유닛이 B단계에 있는 경우에 인접한 다음 쉬프트 레지스터 유닛은 A단계에 있다. 이와 같이 하여 제2 신호 출력단이 출력하는 신호(OUTPUT2)는 마침 인접한 다음 쉬프트 레지스터 유닛의 프레임 스타트 신호로 할 수 있다.

C단계에서는, 프레임 스타트 신호(STV)가 로우 레벨로서, 제5 박막 트랜지스터 T5가 오프된다. 제2 클럭 신호(CLKB)가 하이 레벨로서, 제10 박막 트랜지스터 T10이 온된다. 제1 클럭 신호(CLK)가 로우 레벨로서, 제9 박막 트랜지스터 T9가 오프되고 M점의 레벨이 로우 레벨로 풀다운되고 제6 박막 트랜지스터 T6과 제7 박막 트랜지스터 T7이 오프된다. 제2 클럭 신호(CLKB)가 하이 레벨로서, 제8 박막 트랜지스터T8이 온되고 제1 신호 출력단(OUT1)이 출력하는 신호(GL1)은 로우 레벨이다. 제2 클럭 신호(CLKB)는 하이 레벨로서, 제4 박막 트랜지스터 T4가 온되고 제2 신호 출력단(OUT2)가 출력하는 신호(OUTPUT2)는 로우 레벨이다.

또 C단계에서는, 리셋 신호(RESET)가 하이 레벨로서, 제2 박막 트랜지스터 T2가 온되고 P접합점 레벨이 로우 레벨로 풀다운된다. 제2 박막 트랜지스터 T2가 온되는 것도, 또한 제1 신호 출력단(OUT)에서 출력하는 신호(GL1)가 로우 레벨로 확실히 풀다운되도록 보장한다. 이것은, 제1 신호 출력단(OUT1)이 어레이 기판에서의 게이트 라인에 접속되어 보다 큰 기생 용량이 생성되기 때문이다. 가령 제2 박막 트랜지스터 T2가 온되면 기생 용량의 방전을 빠르게 할 수 있고, 이로써 제1 신호 출력단(OUT1)이 출력하는 신호(GL1)를 로우 레벨로 빠르게 회복한다.

D단계에서는, 리셋 신호(RESET)가 로우 레벨로서, 제2 박막 트랜지스터 T2가 오프된다. 제2 클럭 신호(CLKB)가 로우 레벨로서, 제10 박막 트랜지스터 T10이 오프되고 제11 박막 트랜지스터 T11이 오프된다. 제1 클럭 신호(CLK)가 하이 레벨로서, 제9 박막 트랜지스터 T9가 온되고 M접합점 레벨이 하이 레벨로 풀업되고 제6 박막 트랜지스터 T6과 제7 박막 트랜지스터 T7이 온되고, P접합점과 제1 신호 출력단(OUT)이 출력하는 신호(GL1)이 로우 레벨로 풀다운된다. P접합점이 로우 레벨이기 때문에 제3 박막 트랜지스터 T3이 오프되고 제4 박막 트랜지스터 T4가 오프되고 제2 신호 출력단(OUT2)이 출력하는 신호(OUTPUT2)는 로우 레벨로 유지된다.

E단계에서는, 제1 클럭 신호(CLK)가 로우 레벨로서, 제9 박막 트랜지스터 T9가 오프된다. 제2 클럭 신호(CLKB)가 하이 레벨로서, 제2 박막 트랜지스터 T10과 제8 박막 트랜지스터 T8이 온된다. 제1 클럭 신호(CLK)가 로우 레벨이기 때문에 M접합점 레벨이 로우 레벨로 풀다운되고 제6 박막 트랜지스터 T6과 제7 박막 트랜지스터 T7은 오프된다. 제8 박막 트랜지스터 T8이 온되기 때문에 제1 신호 출력단(OUT1)이 출력하는 신호(GL1)은 로우 레벨이다. 제2 클럭 신호(CLKB)가 하이 레벨로서, 제4 박막 트랜지스터 T4가 온되고 제2 신호 출력단(OUT2)가 출력하는 신호(OUTPUT2)는 로우 레벨로 풀다운된다. 프레임 스타트 신호(STV)가 로우 레벨로서, 제5 박막 트랜지스터가 오프되어 P접합점이 로우 레벨로 유지되고, 제3 박막 트랜지스터 T3과 제4 박막 트랜지스터 T4는 오프로 유지된다.

E단계 후에 프레임 스타트 신호(STV)가 로우 레벨로 유지되고 쉬프트 레지스터 유닛이 입/출력하는 시퀀스 신호는 D단계와 E단계의 시퀀스 신호를 반복한다. 제1 클럭 신호(CLK)와 제2 클럭 신호(CLKB)는 교대로 하이 레벨이 됨에 따라 제8 박막 트랜지스터 T8과 제7 박막 트랜지스터 T7은 제1 신호 출력단(OUT1)이 출력하는 신호(GL1)을 교대로 로우 레벨로 풀다운한다.

프레임 스타트 신호(STV)의 다음 하이 레벨이 올 때 쉬프트 레지스터 유닛은 A-E단계의 시퀀스를 반복한다.

상기 A,B,C단계에서는, 쉬프트 레지스터 유닛이 하나의 게이트 구동 신호를 출력함으로써 이 쉬프트 레지스터 유닛의 제1 신호 출력단에 접속되는 게이트 라인은 1행의 TFT를 온시키도록 제어되고 액정 디스플레이의 소스 구동 전로(電路)의 데이터 신호가 화소 전극에 입력되어 화소 전극에 충전된다.

상기 동작 원리의 설명으로부터 알 수 있듯이, 도 3에서 제7 박막 트랜지스터 T7과 제8 박막 트랜지스터 T8은 게이트 구동 신호(GL1)의 레벨을 풀다운하는 역할을 주로 담당하고, 게이트 구동 신호가 로우 레벨로 유지될 필요가 있는 단계에서 게이트 구동 신호를 로우 레벨로 확실하게 유지하도록 보장할 수 있다.

도 4에 도시한 쉬프트 레지스터 유닛에서, 제7 박막 트랜지스터 T7과 제8 박막 트랜지스터 T8은 쭉 온되는 것이 아니라 제1 클럭 신호와 제2 클럭 신호가 교대로 하이 레벨이 됨에 따라 제7 박막 트랜지스터 T7과 제8 박막 트랜지스터 T8 모두 교대로 온된다(도 7을 참조, CLKB와 M점의 시퀀스가 교대로 하이 레벨이 된다). 이와 같이 하여 제7 박막 트랜지스터 T7과 제8 박막 트랜지스터 T8의 게이트는 직류적인 바이어스 전압에 영향을 받지 않고 교류적인 바이어스 전압에 영향을 받기 때문에 제7 박막 트랜지스터 T7과 제8 박막 트랜지스터 T8과의 문턱값 전압Vth에 지나치게 큰 쉬프트를 발생시키는 것을 방지할 수 있다.

도 8은 본 발명의 제4 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다. 이 실시예에서 구동 유닛의 구성은 도 3과 다르다.

도 8에 도시한 실시예에서는, 구동 유닛(11a)은 제12 박막 트랜지스터T 12, 제13 박막 트랜지스터 T13, 및 제14 박막 트랜지스터 T14를 구비한다. 제12 박막 트랜지스터 T12의 드레인이 하이 레벨 신호 입력단(VDDIN)에 접속되고, 게이트가 제1 클럭 신호 입력단(CLKIN)에 접속된다. 하이 레벨 신호 입력단(VDDIN)은 하이 레벨 신호(VDD)를 입력한다. 하이 레벨 신호(VDD)는 하이 레벨로 쭉 유지되는 신호여도 좋고, 예를 들면 +25V로 유지되는 신호여도 좋다.

제13 박막 트랜지스터 T13의 드레인이 제12 박막 트랜지스터 T12의 소스에 접속되고, 게이트가 제2 클럭 신호 입력단(CLKBIN)에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

제14 박막 트랜지스터 T14의 드레인이 제12 박막 트랜지스터 T12의 소스에 접속되고, 게이트가 제3 박막 트랜지스터 T3의 소스에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

풀다운 유닛(11b)은 제6 박막 트랜지스터 T6와 제7 박막 트랜지스터 T7과 제8 박막 트랜지스터 T8을 구비한다.

제6 박막 트랜지스터 T6의 게이트가 제12 박막 트랜지스터 T12의 소스에 접속되고, 드레인이 제5 박막 트랜지스터 T5의 소스에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

제7 박막 트랜지스터 T7의 드레인이 제1 신호 출력단(OUT1)에 접속되고, 게이트가 제12 박막 트랜지스터 T12의 소스에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

제8 박막 트랜지스터 T8의 드레인이 제1 신호 출력단(OUT1)에 접속되고, 게이트가 제2 클럭 신호 입력단(CLKBIN)에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

도 8에 도시한 실시예에서, 제12 박막 트랜지스터 T12와 제13 박막 트랜지스터 T13과 제14 박막 트랜지스터 T14가 M접합점에서 제2 클럭 신호(CLKB)와 교대로 변화되는 신호를 생성함으로써, 제7 박막 트랜지스터 T7과 제8 박막 트랜지스터 T8은 게이트 구동 신호가 로우 레벨로 유지될 필요가 있는 단계에서 게이트 구동 신호를 교대로 풀다운하여 게이트 구동 신호가 로우 레벨로 확실하게 유지되도록 보장한다. 또한 제7 박막 트랜지스터와 제8 박막 트랜지스터와의 문턱값 전압Vth에 지나치게 큰 쉬프트를 발생시키지 않는다.

도 9는, 본 발명의 제5 실시예에 관한 쉬프트 레지스터 유닛의 구성 모식도이다. 이 실시예는, 도 3에 도시한 실시예에 제15 박막 트랜지스터 T15를 추가하였다. 상기 제15 박막 트랜지스터 T15의 드레인이 제5 박막 트랜지스터 T5의 소스에 접속되고, 게이트가 리셋 신호 입력단(RESETIN)에 접속되고, 소스가 로우 레벨 신호 입력단(VSSIN)에 접속된다.

도 9에 도시한 실시예에서는, 제15 박막 트랜지스터 T15가 제5 박막 트랜지스터 T5의 소스에 접속, 즉, P접합점에 접속된다. P접합점 레벨은 콘덴서의 결합 작용에 의해 매우 큰 레벨로 풀업되고(도 7에 도시한 시퀀스를 참조), 제15 박막 트랜지스터 T15에 의해 P접합점 전하를 일찍 방전시켜 제1 신호 출력단(OUT1)이 출력하는 게이트 구동 신호(GL1)의 하강 엣지가 솟아있게 된다.

도 8에 도시한 쉬프트 레지스터 유닛에도 제15 박막 트랜지스터 T15가 추가되어도 좋다. 제15 박막 트랜지스터 T15가 다른 박막 트랜지스터 및 각 입력단과의 접속 관계가 도 9와 동일하다.

본 발명의 각 실시예에서는, 제5 박막 트랜지스터 T5의 게이트와 드레인은 모두 스타트 신호 입력단(STVIN)에 접속되고, 입력된 프레임 스타트 신호(STV)가 하이 레벨인 경우에는 제1 박막 트랜지스터 T1에 프리챠지하는 것에 상당한다.

도 9에 도시한 실시예에서는, 각 박막 트랜지스터의 길이에 대한 폭의 비(width to length ratio)는 이하와 같아도 좋다. 즉,

제1 박막 트랜지스터 T1:1800㎛/4.5㎛, 제2 박막 트랜지스터 T2:800㎛/4.5㎛, 제3 박막 트랜지스터 T3:200㎛/4.5㎛, 제4 박막 트랜지스터 T4:100㎛/4.5㎛, 제5 박막 트랜지스터 T5:100㎛/4.5㎛, 제6 박막 트랜지스터 T6:300㎛/4.5㎛, 제7 박막 트랜지스터 T7:100㎛/4.5㎛, 제8 박막 트랜지스터 T8:200㎛/4.5㎛, 제9 박막 트랜지스터 T9:50㎛/4.5㎛, 제10 박막 트랜지스터 T10:200㎛/4.5㎛, 제11 박막 트랜지스터 T11:200㎛/4.5㎛, 제12 박막 트랜지스터 T12:200㎛/4.5㎛, 제13 박막 트랜지스터 T13:50㎛/4.5㎛, 제14 박막 트랜지스터 T14:200㎛/4.5㎛, 제15 박막 트랜지스터 T15:200㎛/4.5㎛. 단, 제1 박막 트랜지스터 T1, 제2 박막 트랜지스터 T2, 제6 박막 트랜지스터 T6, 제7 박막 트랜지스터 T7, 및 제15 박막 트랜지스터 T15의 길이에 대한 폭의 비는, 이들 박막 트랜지스터의 구동 능력을 향상시키도록 필요에 따라 크게 해도 좋다.

콘덴서 C1의 용량치는 0.3피코패럿(pF)이어도 좋다.

본 발명이 제공하는 액정 디스플레이 게이트 구동 장치에서는, 쉬프트 레지스터 유닛은 본 발명의 각 실시예가 제공하는 쉬프트 레지스터 유닛을 채용할 수 있고, 예를 들면, 도 1, 도 3, 도 4, 도 8 또는 도 9에 도시한 쉬프트 레지스터 유닛을 채용할 수 있다.

본 발명은 액정 디스플레이를 더 제공한다. 상기 액정 디스플레이는 상기 각 실시예의 액정 디스플레이 게이트 구동 장치를 구비할 수 있다. 액정 디스플레이 게이트 구동 장치에서의 각 박막 트랜지스터는 화소 영역의 박막 트랜지스터와 유사한 제조 공정에 의해 어레이 기판에 퇴적되어도 좋고, 어레이 기판의 주연에 퇴적되는 것이 바람직하다.

마지막으로 이하와 같이 설명할 필요가 있다. 즉, 상기 실시형태는 본 발명의 기술안을 설명할 때 사용되는 것일 뿐 그것을 제한하지는 않는다. 바람직한 실시예를 참조하여 본 발명을 상세히 설명하였으나, 여전히 상기 각 실시예에 기재된 기술안을 보정하거나 또는 그 부분의 기술 특징을 동등하게 교체할 수 있으며, 이 보정 또는 교체가 보정 후의 기술안의 본질을 본 발명의 각 실시예의 기술안의 주요지와 범위에서 벗어나도록 하지 않는다는 것은 당업자가 이해할 수 있는 부분이다.

Claims (9)

  1. 쉬프트 레지스터 유닛으로서,
    드레인이 제1 클럭 신호 입력단에 접속되고, 소스가 게이트 구동 신호 출력단에 접속된 제1 박막 트랜지스터;
    드레인이 제1 신호 출력단에 접속되고, 게이트가 리셋 신호 입력단에 접속되고, 소스가 로우 레벨 신호 입력단에 접속되는 제2 박막 트랜지스터;
    드레인이 상기 제1 클럭 신호 입력단에 접속되고, 게이트가 상기 제1 박막 트랜지스터의 게이트에 접속되고, 소스가 제2 신호 출력단에 접속되는 제3 박막 트랜지스터;
    드레인이 상기 제3 박막 트랜지스터의 소스에 접속되고, 게이트가 제2 클럭 신호 입력단에 접속되고, 소스가 로우 레벨 신호 입력단에 접속되는 제4 박막 트랜지스터;
    게이트와 드레인이 모두 스타트 신호 입력단에 접속되고, 소스가 상기 제1 박막 트랜지스터의 게이트에 접속되는 제5 박막 트랜지스터; 및
    양단이 각각 상기 제1 박막 트랜지스터의 게이트와 소스에 접속되는 콘덴서;를 구비하고,
    상기 제1 클럭 신호 입력단이 클럭 신호를 입력하고, 상기 제2 클럭 신호 입력단이 상기 제1 클럭 신호 입력 신호와 역위상이 되는 클럭 신호를 입력하고, 상기 리셋 신호 입력단이 리셋 신호를 입력하고, 상기 스타트 신호 입력단이 스타트 신호를 입력하고, 상기 로우 레벨 신호 입력단이 로우 레벨 신호를 입력하고, 상기 제1 신호 출력단이 게이트 구동 신호를 출력하고, 상기 제2 신호 출력단이 인접한 다음 쉬프트 레지스터 유닛에 제어 신호를 제공하는 것을 특징으로 하는 쉬프트 레지스터 유닛.
  2. 제1항에 있어서,
    상기 게이트 구동 신호가 로우 레벨로 유지될 필요가 있는 단계에서, 상기 게이트 구동 신호의 레벨을 로우 레벨로 풀다운하도록 제어하는 풀다운 모듈을 더 구비한 것을 특징으로 하는 쉬프트 레지스터 유닛.
  3. 제2항에 있어서,
    상기 풀다운 모듈은 구동 유닛과 풀다운 유닛을 구비하고,
    상기 구동 유닛은 상기 풀다운 유닛을, 상기 게이트 구동 신호가 로우 레벨로 유지될 필요가 있는 단계에서 동작하도록 구동하고,
    상기 풀다운 유닛은 상기 구동 유닛의 제어에 의해 상기 게이트 구동 신호를 로우 레벨로 풀다운하는 것을 특징으로 하는 쉬프트 레지스터 유닛.
  4. 제3항에 있어서, 상기 구동 유닛은,
    드레인과 게이트가 상기 제1 클럭 신호 입력단에 접속되는 제9 박막 트랜지스터;
    드레인이 상기 제1 클럭 신호 입력단에 접속되고, 게이트가 상기 제2 클럭 신호 입력단에 접속되고, 소스가 상기 제9 박막 트랜지스터의 소스에 접속되는 제10 박막 트랜지스터;
    드레인이 상기 제9 박막 트랜지스터의 소스와 제10 박막 트랜지스터의 소스에 접속되고, 게이트가 상기 제3 박막 트랜지스터의 소스에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제11 박막 트랜지스터;를 구비하고,
    상기 풀다운 유닛은,
    드레인이 상기 제5 박막 트랜지스터의 소스에 접속되고, 게이트가 상기 제9 박막 트랜지스터의 소스에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제6 박막 트랜지스터;
    드레인이 상기 제1 신호 출력단에 접속되고, 게이트가 상기 제9 박막 트랜지스터의 소스에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제7 박막 트랜지스터;
    드레인이 상기 제1 신호 출력단에 접속되고, 게이트가 상기 제2 클럭 신호 입력단에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제8 박막 트랜지스터;를 구비한 것을 특징으로 하는 쉬프트 레지스터 유닛.
  5. 제3항에 있어서, 상기 구동 유닛은,
    드레인이 하이 레벨 신호 입력단에 접속되고, 게이트가 상기 제1 클럭 신호 입력단에 접속되는 제12 박막 트랜지스터;
    드레인이 상기 제12 박막 트랜지스터의 소스에 접속되고, 게이트가 상기 제2 클럭 신호 입력단에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제13 박막 트랜지스터;
    드레인이 상기 제12 박막 트랜지스터의 소스에 접속되고, 게이트가 상기 제3 박막 트랜지스터의 소스에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제14 박막 트랜지스터;
    상기 풀다운 유닛은,
    게이트가 상기 제12 박막 트랜지스터의 소스에 접속되고, 드레인이 상기 제5 박막 트랜지스터의 소스에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제6 박막 트랜지스터;
    드레인이 상기 제1 신호 출력단에 접속되고, 게이트가 상기 제12 박막 트랜지스터의 소스에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제7 박막 트랜지스터;
    드레인이 상기 제1 신호 출력단에 접속되고, 게이트가 상기 제2 클럭 신호 입력단에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제8 박막 트랜지스터;를 구비하고,
    상기 하이 레벨 신호 입력단은 하이 레벨 신호를 입력하는 것을 특징으로 하는 쉬프트 레지스터 유닛.
  6. 제4항 또는 제5항에 있어서,
    드레인이 상기 제5 박막 트랜지스터의 소스에 접속되고, 게이트가 상기 리셋 신호 입력단에 접속되고, 소스가 상기 로우 레벨 신호 입력단에 접속되는 제15 박막 트랜지스터를 더 구비한 것을 특징으로 하는 쉬프트 레지스터 유닛.
  7. 액정 디스플레이 게이트 구동 장치로서,
    차례대로 접속하는 n개의 청구항 제1항 내지 제5항 중 어느 한 항에 기재된 상기 쉬프트 레지스터 유닛을 구비하고, 단, n이 자연수이고,
    1개째 쉬프트 레지스터 유닛과 n개째 쉬프트 레지스터 유닛 이외에 다른 각 쉬프트 레지스터 유닛의 제2 신호 출력단은 모두 인접한 1개 전의 쉬프트 레지스터 유닛의 리셋 신호 입력단, 및 인접한 다음 쉬프트 레지스터 유닛의 스타트 신호 입력단에 접속되고,
    1개째 쉬프트 레지스터 유닛의 제2 신호 출력단이 2개째 쉬프트 레지스터 유닛의 스타트 신호 입력단에 접속되고,
    최후의 쉬프트 레지스터 유닛의 제2 신호 출력단이 n-1개째 쉬프트 레지스터 유닛의 리셋 신호 입력단, 및 자신의 리셋 신호 입력단에 접속되는 것을 특징으로 하는 액정 디스플레이 게이트 구동 장치.
  8. 제7항에 있어서,
    홀수째 쉬프트 레지스터 유닛은, 제1 클럭 신호 입력단이 제1 클럭 신호를 입력하고, 제2 클럭 신호 입력단이 제2 클럭 신호를 입력하고,
    짝수째 쉬프트 레지스터 유닛은, 제1 클럭 신호 입력단이 제2 클럭 신호를 입력하고, 제2 클럭 신호 입력단이 제1 클럭 신호를 입력하고,
    상기 제1 클럭 신호와 제2 클럭 신호는 서로 역위상의 신호인 액정 디스플레이 게이트 구동 장치.
  9. 액정 디스플레이로서, 청구항 제8항에 기재된 상기 액정 디스플레이 게이트 구동 장치를 구비한 것을 특징으로 하는 액정 디스플레이.
KR1020110111336A 2010-10-29 2011-10-28 쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이 KR101301500B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201010532020.5 2010-10-29
CN201010532020.5A CN102467890B (zh) 2010-10-29 2010-10-29 移位寄存器单元、栅极驱动装置及液晶显示器

Publications (2)

Publication Number Publication Date
KR20120046062A KR20120046062A (ko) 2012-05-09
KR101301500B1 true KR101301500B1 (ko) 2013-08-29

Family

ID=45996154

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110111336A KR101301500B1 (ko) 2010-10-29 2011-10-28 쉬프트 레지스터 유닛, 게이트 구동 장치 및 액정 디스플레이

Country Status (4)

Country Link
US (1) US8614661B2 (ko)
JP (1) JP5859275B2 (ko)
KR (1) KR101301500B1 (ko)
CN (1) CN102467890B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9842557B2 (en) 2015-01-16 2017-12-12 Samsung Display Co., Ltd. Gate driving circuit and display device having the same

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102034553B (zh) * 2009-09-25 2013-07-24 北京京东方光电科技有限公司 移位寄存器及其栅线驱动装置
CN102467891B (zh) * 2010-10-29 2013-10-09 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置及液晶显示器
CN102629459A (zh) * 2011-10-26 2012-08-08 北京京东方光电科技有限公司 栅线驱动方法、移位寄存器及栅线驱动装置
CN102708778B (zh) 2011-11-28 2014-04-23 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置与显示装置
US9036766B2 (en) * 2012-02-29 2015-05-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9159288B2 (en) * 2012-03-09 2015-10-13 Apple Inc. Gate line driver circuit for display element array
CN102819998B (zh) * 2012-07-30 2015-01-14 京东方科技集团股份有限公司 移位寄存器和显示装置
CN104464645B (zh) * 2012-07-30 2017-04-05 京东方科技集团股份有限公司 移位寄存器和显示装置
CN202905121U (zh) 2012-09-13 2013-04-24 北京京东方光电科技有限公司 移位寄存器单元电路、移位寄存器、阵列基板及显示设备
TWI571842B (zh) * 2012-11-01 2017-02-21 友達光電股份有限公司 閘極掃描器驅動電路及其移位暫存器
CN103268749B (zh) * 2012-11-21 2015-04-15 上海天马微电子有限公司 一种反相器、amoled补偿电路和显示面板
CN103151075B (zh) * 2012-12-15 2015-09-09 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器及其扫描方法、显示器件
CN103050106B (zh) * 2012-12-26 2015-02-11 京东方科技集团股份有限公司 栅极驱动电路、显示模组和显示器
CN103761954B (zh) * 2014-02-17 2016-10-19 友达光电(厦门)有限公司 显示面板与栅极驱动器
US9501989B2 (en) * 2014-04-29 2016-11-22 Shenzhen China Star Optoelectronics Technology Co. Gate driver for narrow bezel LCD
CN103985366B (zh) * 2014-05-04 2016-03-30 合肥京东方光电科技有限公司 栅极驱动电路、阵列基板及显示装置
CN104036714B (zh) 2014-05-26 2017-02-01 京东方科技集团股份有限公司 Goa电路、显示基板及显示装置
CN104157259B (zh) * 2014-09-10 2016-06-22 深圳市华星光电技术有限公司 基于igzo制程的栅极驱动电路
CN104269137B (zh) * 2014-10-13 2016-08-24 上海天马有机发光显示技术有限公司 一种反相器、驱动电路和显示面板
CN104318888B (zh) * 2014-11-06 2017-09-15 京东方科技集团股份有限公司 阵列基板栅极驱动单元、方法、电路和显示装置
CN104464605B (zh) 2014-12-30 2017-12-08 上海中航光电子有限公司 一种移位寄存器及其驱动方法、栅极驱动电路及显示屏
CN104575437B (zh) * 2015-02-06 2017-01-25 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN104835531B (zh) * 2015-05-21 2018-06-15 京东方科技集团股份有限公司 一种移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN105427825B (zh) * 2016-01-05 2018-02-16 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法及栅极驱动电路
CN107731195B (zh) * 2017-11-22 2019-10-11 武汉华星光电技术有限公司 一种nmos型goa电路及显示面板
KR20200066482A (ko) * 2018-11-30 2020-06-10 삼성디스플레이 주식회사 주사 구동부

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070074826A (ko) * 2006-01-10 2007-07-18 삼성전자주식회사 게이트 드라이버와 이를 구비한 박막 트랜지스터 기판 및액정 표시 장치

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101157981B1 (ko) * 2005-06-30 2012-07-03 엘지디스플레이 주식회사 표시장치
JP5128102B2 (ja) * 2006-02-23 2013-01-23 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP4990034B2 (ja) * 2006-10-03 2012-08-01 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP2008140490A (ja) * 2006-12-04 2008-06-19 Seiko Epson Corp シフトレジスタ、走査線駆動回路、電気光学装置及び電子機器
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
CN101377956B (zh) 2007-08-31 2010-12-29 群康科技(深圳)有限公司 移位寄存器及液晶显示器
KR101579082B1 (ko) * 2008-12-23 2015-12-22 삼성디스플레이 주식회사 게이트 구동회로 및 이의 구동 방법
KR101544052B1 (ko) * 2009-02-11 2015-08-13 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070074826A (ko) * 2006-01-10 2007-07-18 삼성전자주식회사 게이트 드라이버와 이를 구비한 박막 트랜지스터 기판 및액정 표시 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9842557B2 (en) 2015-01-16 2017-12-12 Samsung Display Co., Ltd. Gate driving circuit and display device having the same

Also Published As

Publication number Publication date
US8614661B2 (en) 2013-12-24
KR20120046062A (ko) 2012-05-09
JP5859275B2 (ja) 2016-02-10
JP2012099212A (ja) 2012-05-24
CN102467890B (zh) 2014-05-07
CN102467890A (zh) 2012-05-23
US20120105397A1 (en) 2012-05-03

Similar Documents

Publication Publication Date Title
US9589537B2 (en) Shift register and the driving method thereof, gate driving apparatus and display device
JP6305709B2 (ja) 表示パネル
EP3051537B1 (en) Shift register unit and gate driving circuit
US9881691B2 (en) Bidirectional shift register and image display device using the same
US9824771B2 (en) Gate shift register and display device using the same
US9177666B2 (en) Shift register unit and driving method thereof, shift register and display apparatus
KR101521706B1 (ko) 게이트 구동 회로, 어레이 기판 및 디스플레이 장치
US10186221B2 (en) Shift register, driving method thereof, gate driving circuit and display device
TWI512703B (zh) 移位暫存電路及移位暫存器
US9501989B2 (en) Gate driver for narrow bezel LCD
US8483350B2 (en) Shift register of LCD devices
EP3217387A1 (en) Shift register unit, gate driving circuit and display device
US9478310B2 (en) Shift register unit, gate driving circuit and method, display apparatus
US9881688B2 (en) Shift register
US8666019B2 (en) Shift register unit and gate drive device for liquid crystal display
US8493312B2 (en) Shift register
US8982033B2 (en) Bidirectional shift register and image display device using the same
WO2017067300A1 (zh) 一种栅极驱动电路及其驱动方法、显示面板
US9201445B2 (en) Gate driving circuit for thin film transistor liquid crystal display and thin film transistor liquid crystal display
TWI445309B (zh) 閘極位移暫存器及具有該暫存器之顯示裝置
US9373414B2 (en) Shift register unit and gate drive device for liquid crystal display
US9626933B2 (en) Shift register unit and driving method, gate drive circuit and display device
WO2017020472A1 (zh) 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
US20160093264A1 (en) Shift register unit and gate drive apparatus
JP5936812B2 (ja) シフト・レジスタユニットおよび液晶ディスプレーのゲート駆動装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160720

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170720

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190819

Year of fee payment: 7