KR101131217B1 - 다결정 실리콘 박막의 제조방법 - Google Patents
다결정 실리콘 박막의 제조방법 Download PDFInfo
- Publication number
- KR101131217B1 KR101131217B1 KR1020100104248A KR20100104248A KR101131217B1 KR 101131217 B1 KR101131217 B1 KR 101131217B1 KR 1020100104248 A KR1020100104248 A KR 1020100104248A KR 20100104248 A KR20100104248 A KR 20100104248A KR 101131217 B1 KR101131217 B1 KR 101131217B1
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- metal
- metal oxide
- oxide film
- silicon
- Prior art date
Links
- 239000010409 thin film Substances 0.000 title claims abstract description 55
- 229910021420 polycrystalline silicon Inorganic materials 0.000 title claims abstract description 53
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 32
- 229910052751 metal Inorganic materials 0.000 claims abstract description 100
- 239000002184 metal Substances 0.000 claims abstract description 100
- 229910044991 metal oxide Inorganic materials 0.000 claims abstract description 80
- 150000004706 metal oxides Chemical class 0.000 claims abstract description 80
- 238000002425 crystallisation Methods 0.000 claims abstract description 47
- 238000000034 method Methods 0.000 claims abstract description 43
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 41
- 230000008025 crystallization Effects 0.000 claims abstract description 41
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 41
- 239000010703 silicon Substances 0.000 claims abstract description 41
- 229910021419 crystalline silicon Inorganic materials 0.000 claims abstract description 20
- 239000000758 substrate Substances 0.000 claims abstract description 16
- 239000010408 film Substances 0.000 claims description 89
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 29
- 230000000903 blocking effect Effects 0.000 claims description 27
- 238000010438 heat treatment Methods 0.000 claims description 27
- 230000008569 process Effects 0.000 claims description 16
- 239000003054 catalyst Substances 0.000 claims description 11
- 238000000059 patterning Methods 0.000 claims description 7
- 239000002923 metal particle Substances 0.000 claims description 5
- 239000000126 substance Substances 0.000 claims description 5
- 238000000151 deposition Methods 0.000 claims description 4
- 150000002222 fluorine compounds Chemical class 0.000 claims description 4
- 150000004767 nitrides Chemical class 0.000 claims description 4
- 238000010030 laminating Methods 0.000 claims description 3
- 238000000206 photolithography Methods 0.000 claims description 3
- 230000004888 barrier function Effects 0.000 abstract description 11
- 239000003863 metallic catalyst Substances 0.000 abstract 1
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 21
- 230000003287 optical effect Effects 0.000 description 9
- 235000012431 wafers Nutrition 0.000 description 9
- 239000011521 glass Substances 0.000 description 8
- 230000006698 induction Effects 0.000 description 7
- 229910052759 nickel Inorganic materials 0.000 description 7
- 239000010949 copper Substances 0.000 description 6
- 238000004151 rapid thermal annealing Methods 0.000 description 6
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 230000004913 activation Effects 0.000 description 4
- 239000010931 gold Substances 0.000 description 4
- 238000004544 sputter deposition Methods 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000013078 crystal Substances 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 239000012535 impurity Substances 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 238000000879 optical micrograph Methods 0.000 description 3
- 230000035939 shock Effects 0.000 description 3
- 229920001621 AMOLED Polymers 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 2
- 229910004261 CaF 2 Inorganic materials 0.000 description 2
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 2
- 229910017768 LaF 3 Inorganic materials 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 230000002411 adverse Effects 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 229910017052 cobalt Inorganic materials 0.000 description 2
- 239000010941 cobalt Substances 0.000 description 2
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 2
- 238000011109 contamination Methods 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 2
- 238000005224 laser annealing Methods 0.000 description 2
- CPLXHLVBOLITMK-UHFFFAOYSA-N magnesium oxide Inorganic materials [Mg]=O CPLXHLVBOLITMK-UHFFFAOYSA-N 0.000 description 2
- 239000007790 solid phase Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 238000001069 Raman spectroscopy Methods 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000000559 atomic spectroscopy Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910001092 metal group alloy Inorganic materials 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000010905 molecular spectroscopy Methods 0.000 description 1
- 238000004958 nuclear spectroscopy Methods 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000000053 physical method Methods 0.000 description 1
- 238000002294 plasma sputter deposition Methods 0.000 description 1
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 230000003595 spectral effect Effects 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/324—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02491—Conductive materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02494—Structure
- H01L21/02496—Layer structure
- H01L21/02505—Layer structure consisting of more than two layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Recrystallisation Techniques (AREA)
Abstract
본 발명에 따른 다결정 실리콘 박막의 제조방법은, 기판 상에 절연막을 형성하는 절연막 형성단계; 상기 절연막 형성단계에서 형성된 절연막 위에 제1금속층을 형성시키는 제1금속층 형성단계; 상기 제1금속층을 열처리하여 제1금속산화막을 형성하거나 상기 제1금속층 위에 제1금속산화막을 증착하여 제1금속산화막을 형성하는 제1금속산화막 형성단계; 상기 제1금속산화막 위에 제2금속층을 형성시키는 제2금속층 형성단계; 상기 제2금속층을 열처리하여 제2금속산화막을 형성하거나 상기 제2금속층 위에 제2금속산화막을 증착하여 제2금속산화막을 형성하는 제2금속산화막 형성단계; 상기 제2금속산화막 위에 비정질 실리콘층을 적층하여 실리콘층을 형성하는 실리콘층 형성단계; 상기 제1금속층, 상기 제2금속층, 상기 제1금속산화막 및 상기 제2금속산화막 중의 금속 입자를 촉매로 하여 상기 실리콘층에서 결정질 실리콘이 생성되도록 열처리하는 결정화 단계;를 포함하는 것을 특징으로 한다.
Description
본 발명은 태양전지 등에 사용되는 다결정 실리콘 박막을 제조하는 방법에 관한 것으로서, 더 구체적으로는 비정질 실리콘의 박막을 금속유도결정화법에 의해 효과적으로 다결정 실리콘 박막을 제조하는 방법에 관한 것이다.
일반적으로, 다결정 실리콘(poly-Si)의 제조에서 일어나는 대부분의 문제점은 고온에서 취약한 유리 기판의 사용으로 인해 공정 온도를 비정질 실리콘(a-Si) 박막이 결정화되는 온도로 충분히 올릴 수 없는 것이다.
다결정 실리콘(poly-Si)의 제조에서 고온의 열처리가 필요한 공정은 비정질 실리콘(a-Si) 박막을 결정질 실리콘 박막으로 바꾸는 결정화 열처리(Crystallization)와 도핑(Doping) 후 전기적으로 활성화시키는 활성화 열처리(Dopant Activation) 등이다.
현재, 유리 기판이 허용하는 저온의 온도에서, 빠른 시간 내에 다결정 실리콘 박막을 형성하는 다양한 공정(LTPS:Low Temperature poly-Si)이 제안되고 있다. 다결정 실리콘 박막을 형성하는 대표적인 방법은 고상결정화법(SPC, Solid Phase Crystallization), 엑시머 레이저 순간 조사법(ELA, Excimer Laser Annealing), 금속유도 결정화법(MIC, Metal Induced Crystallization) 등이다.
SPC(Solid Phase Crystallization)는, 비정질 실리콘(a-Si)으로부터 다결정 실리콘(poly-Si) 박막을 얻는 가장 직접적이고도 오래 사용된 방법이다. SPC는 비정질 실리콘 박막을 600℃ 이상의 온도에서 수십 시간 동안 열처리하여 결정립의 크기가 수 마이크로 내외인 다결정 실리콘 박막을 얻는 방법이다. 이 방법으로 얻어진 다결정 실리콘 박막은 결정립 내의 결함밀도가 높고, 열처리 온도가 높기 때문에 유리 기판을 사용하기 어려우며, 장시간의 열처리로 인해 공정시간이 긴 단점이 있다.
ELA(Excimer Laser Annealing)는 비정질 실리콘 박막에 나노초(nano-second) 동안 엑시머 레이저를 순간 조사하여, 유리 기판의 손상 없이 비정질 실리콘 박막을 용융 및 재결정시키는 방법이다.
그러나, ELA는 양산 공정에서 상당한 문제점이 있는 것으로 알려져 있다. ELA는 레이저 조사량에 따른 다결정 실리콘(poly-Si) 박막의 그레인 구조가 매우 불균일하다. ELA는 공정 범위가 좁아 균일한 결정질 실리콘 박막의 제조가 어려운 문제점이 있다. 또한, 다결정 실리콘 박막의 표면이 거칠어 소자의 특성에 나쁜 영향을 주게 된다. 이러한 문제점은 박막트랜지스터(Thin Film Transistor, TFT)의 균일도가 중요한 유기발광다이오드(Organic Light Emitting Diode, OLED)의 응용에 있어서는 더욱 심각한 것이다.
이러한 문제점을 극복하기 위해 제시된 방법이 금속유도결정화법(MIC, Metal Induced Crystallization)이다. MIC는 비정질 실리콘에 금속 촉매를 스퍼터링이나 스핀 코팅의 방법으로 도포한 후에 낮은 온도에서 열처리하여 실리콘의 결정화를 유도하는 방법이다. 금속 촉매로 니켈(Ni), 구리(Cu), 알루미늄(Al), 팔라듐(Pd) 등의 다양한 금속이 사용 가능하다. 일반적으로 MIC에는 반응 제어가 쉽고 큰 그레인이 얻어지는 니켈(Ni)이 금속 촉매로 사용되고 있다. MIC는 700℃ 미만의 낮은 온도에서 결정화가 가능하나 실제 양산공정에 적용하기에는 상당한 문제점이 있다. 이 문제점은 TFT내 활성화 영역에 확산되는 상당한 양의 금속은 전형적인 금속 오염을 일으켜 TFT 특성 중 하나인 누설전류 증가시키게 된다.
저온 다결정 실리콘(Low temperature poly-Si, LTPS)의 개발은 액정디스플레이장치에 적용할 목적으로 수행되었으나, 최근 능동형 유기발광다이오드(AMOLED : Active Matrix Organic Light Emitting Diode)와 박막형 다결정 실리콘 태양전지의 등장과 더불어 개발의 필요성이 더 높아지고 있다.
저렴하고 높은 생산성을 갖는 다결정 실리콘(poly-Si)의 제조방법은, 향후 시장에서 능동형 유기발광다이오드(AMOLED)가 많은 디스플레이 제품군에서 비정질 실리콘 박막트랜지스터 액정표시장치(a-Si TFT LCD)와 경쟁할 것이라는 점에서 중요하다. 다결정 실리콘의 제조방법은, 능동형 유기발광다이오드(AMOLED)가 태양전지(solar Cell)에서 결정질 웨이퍼(Wafer) 형태와 경쟁할 것이라는 점에서도 중요하다. 따라서, 제품의 생산 원가 및 시장 경쟁력은, 생산 기술이 안정화 단계에 접어든 비정질 실리콘 박막트랜지스터 액정표시장치(a-Si TFT LCD) 및 결정질 웨이퍼 형태의 태양전지와 비교하여 얼마나 싼 가격에 안정적으로 다결정 실리콘을 제조할 수 있느냐에 달려있다.
도 1에는 금속유도결정화법에 의해 비정질 실리콘으로부터 다결정 실리콘 박막을 얻는 제조공정이 도식적으로 도시되어 있다. 도 1을 참조하면 종래의 공정에서는 유리와 같은 기판(1)에 실리콘 산화물(SiO2)로 이루어진 완충층(2)을 형성하고 그 완충층(2)에 비정질 실리콘층(3)을 플라즈마 화학증착법(PECVD, Plasma Enhanced Chemical Vapor Deposition)으로 형성한 다음, 비정질 실리콘층(3)에 니켈(Ni)과 같은 금속을 스퍼터링(sputtering)하여 도포한 후에 약 700℃ 정도로 RTA(Rapid Thermal Annealing) 방식으로 열처리하여 비정질 실리콘층(3)으로부터 결정질 실리콘(4)이 형성되도록 한다. 그런데, 종래의 방식에 의하면 비정질 실리콘층(3)의 상부에 도포되는 금속의 양을 정밀하게 제어하기 어렵기 때문에 과잉으로 도포된 금속을 제거하여 주어야 하는 등의 불편한 문제점이 있다. 이러한 공정은 제조비용을 상승시킬 뿐 아니라 결정화된 실리콘의 품질에 나쁜 영향을 미친다.
본 발명의 목적은 상기와 같은 문제점을 해소하기 위해 안출된 것으로서, 금속유도결정화법을 사용하여 다결정 실리콘 박막을 제조하는 방법에 있어서, 촉매금속의 양을 정밀하게 제어하고 낮은 온도에서 결정화가 가능하게 함으로써 효율적인 다결정 실리콘 박막의 제조방법을 제공함에 있다.
상기의 목적을 달성하기 위해 본 발명에 따른 다결정 실리콘 박막의 제조방법은, 기판 상에 절연막을 형성하는 절연막 형성단계;
상기 절연막 형성단계에서 형성된 절연막 위에 제1금속층을 형성시키는 제1금속층 형성단계;
상기 제1금속층을 열처리하여 제1금속산화막을 형성하거나 상기 제1금속층 위에 제1금속산화막을 증착하여 제1금속산화막을 형성하는 제1금속산화막 형성단계;
상기 제1금속산화막 위에 제2금속층을 형성시키는 제2금속층 형성단계;
상기 제2금속층을 열처리하여 제2금속산화막을 형성하거나 상기 제2금속층 위에 제2금속산화막을 증착하여 제2금속산화막을 형성하는 제2금속산화막 형성단계;
상기 제2금속산화막 위에 비정질 실리콘층을 적층하여 실리콘층을 형성하는 실리콘층 형성단계;
상기 제1금속층, 상기 제2금속층, 상기 제1금속산화막 및 상기 제2금속산화막 중의 금속 입자를 촉매로 하여 상기 실리콘층에서 결정질 실리콘이 생성되도록 열처리하는 결정화 단계;를 포함하는 점에 특징이 있다.
상기 제1금속산화막 형성단계 및 상기 제2금속산화막 형성단계에서의 열처리 온도는 50℃ 내지 1000℃이며,
상기 결정화 단계에서의 열처리 온도는 300℃ 내지 1000℃인 것이 바람직하다.
상기 제1금속층과 상기 제2금속층의 두께의 합은 10Å 내지 1500Å이며,
상기 제1금속산화막 및 상기 제2금속산화막의 두께는 각각 1Å 내지 300Å인 것이 바람직하다.
상기 실리콘층 형성단계 수행 후 형성된 상기 실리콘층 위에 결정화 과정 중 외부로부터 이물질이 유입되는 것을 차단하도록 차단층을 형성하는 차단층 형성단계;
상기 차단층 형성단계 후에 상기 제1금속층, 상기 제2금속층, 상기 제1금속산화막 및 상기 제2금속산화막 중의 금속 입자를 촉매로 하여 상기 실리콘층에서 결정질 실리콘이 생성되도록 열처리하는 결정화 단계; 및
상기 결정화 단계 후에 상기 차단층을 제거하는 차단층 제거 단계;를 포함할 수 있다.
상기 제2금속산화막 형성단계 수행 후에 상기 제1금속층, 상기 제1금속산화막, 상기 제2금속층 및 상기 제2금속산화막의 일부분을 사진 식각 방법으로 제거하는 패터닝 단계;를 수행 후,
상기 실리콘층 형성단계, 상기 결정화 단계를 수행할 수 있다.
상기 절연막과 상기 차단층은 각각 산화물, 질화물, 플루오르 화합물 중 어느 하나인 것이 바람직하다.
본 발명에 따른 다결정 실리콘 박막의 제조방법은, 비정질 실리콘층에 확산되어 그 비정질 실리콘층에서 실리콘 결정화의 핵 역할을 하는 금속 촉매의 양을 정밀하게 조절하여 효과적인 다결정 실리콘 결정화 박막을 제조할 수 있는 효과가 있다. 또한, 본 발명에 따른 다결정 실리콘 박막의 제조방법은 종래의 제조방법에 비하여 낮은 온도에서 결정화가 가능한 장점이 있다.
도 1은 금속유도결정화법에 의한 종래의 다결정 실리콘 박막의 제조방법을 설명하기 위한 도면이다.
도 2는 발명의 일 실시 예에 따른 제조공정을 보여주는 도면이다.
도 3은 제2금속산화막 형성단계 후의 단면을 보여주는 도면이다.
도 4는 도 2에 도시된 실리콘층 형성단계 후의 단면을 보여주는 도면이다.
도 5는 도 2에 차단층 형성단계 후의 단면을 보여주는 도면이다.
도 6은 도 2에 도시된 결정화 단계 후에 다결정 실리콘이 기판에 형성된 모습을 도식적으로 보여주는 단면이다.
도 7은 도 2에 도시된 차단층 제거단계 후의 단면을 보여주는 도면이다.
도 8은 비정질 실리콘의 표면을 광학 현미경으로 본 사진이다.
도 9는 도 8에 도시된 비정질 실리콘의 파수를 분석한 그래프이다.
도 10은 결정질 실리콘 웨이퍼의 표면을 광학 현미경으로 본 사진이다.
도 11은 도 10에 도시된 실리콘 웨이퍼의 파수를 분석한 그래프이다.
도 12는 종래의 금속유도결정화법에 의해 제조된 다결정 실리콘 박막의 표면을 광학 현미경으로 본 사진이다.
도 13은 도 12에 도시된 다결정 실리콘 박막의 파수를 분석한 그래프이다.
도 14는 본 발명에 의해 제조된 다결정 실리콘 박막의 표면을 광학 현미경으로 본 사진이다.
도 15는 도 14에 도시된 다결정 실리콘 박막의 파수를 분석한 그래프이다.
도 2는 발명의 일 실시 예에 따른 제조공정을 보여주는 도면이다.
도 3은 제2금속산화막 형성단계 후의 단면을 보여주는 도면이다.
도 4는 도 2에 도시된 실리콘층 형성단계 후의 단면을 보여주는 도면이다.
도 5는 도 2에 차단층 형성단계 후의 단면을 보여주는 도면이다.
도 6은 도 2에 도시된 결정화 단계 후에 다결정 실리콘이 기판에 형성된 모습을 도식적으로 보여주는 단면이다.
도 7은 도 2에 도시된 차단층 제거단계 후의 단면을 보여주는 도면이다.
도 8은 비정질 실리콘의 표면을 광학 현미경으로 본 사진이다.
도 9는 도 8에 도시된 비정질 실리콘의 파수를 분석한 그래프이다.
도 10은 결정질 실리콘 웨이퍼의 표면을 광학 현미경으로 본 사진이다.
도 11은 도 10에 도시된 실리콘 웨이퍼의 파수를 분석한 그래프이다.
도 12는 종래의 금속유도결정화법에 의해 제조된 다결정 실리콘 박막의 표면을 광학 현미경으로 본 사진이다.
도 13은 도 12에 도시된 다결정 실리콘 박막의 파수를 분석한 그래프이다.
도 14는 본 발명에 의해 제조된 다결정 실리콘 박막의 표면을 광학 현미경으로 본 사진이다.
도 15는 도 14에 도시된 다결정 실리콘 박막의 파수를 분석한 그래프이다.
이하, 본 발명에 따른 일 실시 예를 첨부된 도면을 참조하여 상세히 설명한다.
도 2는 발명의 일 실시 예에 따른 제조공정을 보여주는 도면이다. 도 3은 제2금속산화막 형성단계 후의 단면을 보여주는 도면이다. 도 4는 도 2에 도시된 실리콘층 형성단계 후의 단면을 보여주는 도면이다. 도 5는 도 2에 차단층 형성단계 후의 단면을 보여주는 도면이다. 도 6은 도 2에 도시된 결정화 단계 후에 다결정 실리콘이 기판에 형성된 모습을 도식적으로 보여주는 단면이다. 도 7은 도 2에 도시된 차단층 제거단계 후의 단면을 보여주는 도면이다.
도 2 내지 도 7을 참조하면, 본 발명 바람직한 실시 예에 따른 다결정 실리콘 박막의 제조방법(이하, "제조방법"이라 함)은 절연막 형성단계(S1)와, 제1금속층 형성단계(S2)와, 제1금속산화막 형성단계(S3)와, 제2금속층 형성단계(S4)와, 제2금속산화막 형성단계(S5)와, 패터닝 단계(S6)와, 실리콘층 형성단계(S7)와, 차단층 형성단계(S8)와, 결정화 단계(S9)와, 차단층 제거단계(S10)를 포함하고 있다.
상기 절연막 형성단계(S1)에서는 예컨대 유리와 같은 소재로 이루어진 기판(10) 상에 절연막(20)을 형성한다. 상기 절연막(20)은 스퍼터링(sputtering) 또는 플라즈마 화학증착(PECVD)과 같은 알려진 방법에 의해 수행될 수 있다. 상기 절연막(20)은 예컨대 산화물(SiO2, Al2O3, MgO 등), 질화물(SiN, Si3N4 등), 플루오르 화합물(CaF2, LaF3, MgF2 등) 중 어느 하나가 선택될 수 있다. 상기 절연층(20)은 절연 기능을 하기 위해 마련된 것이다. 또한, 상기 절연층(20)은 후술하는 결정화 단계(S9)에서 상기 기판(10)으로부터 후술하는 실리콘층(60)에 불순물이 확산 되어 실리콘층(60)에 불순물이 오염되는 것을 방지하기 위해 마련된 것이다.
상기 제1금속층 형성단계(S2)에서는 상기 절연막(20) 상에 예컨대 니켈(Ni), 구리(Cu), 코발트(Co), 철(Fe), 금(Au), 알루미늄(Al), 인듐(In), 티타늄(Ti)과 같은 제1금속층(30)을 형성시킨다. 상기 제1금속층(30)은 스퍼터링(sputtering) 또는 플라즈마 화학증착(PECVD)과 같은 알려진 방법에 의해 수행될 수 있다. 상기 제1금속층(30)의 두께는 후술하는 제2금속층(40)의 두께와의 관계에서 결정되는 것이 바람직하다.
상기 제1금속산화막 형성단계(S3)에서는 상기 제1금속층(30)을 열처리하여 제1금속산화막(35)을 형성할 수 있다. 상기 제1금속산화막 형성단계(S3)에서의 열처리 온도는 50℃ 내지 1000℃인 것이 바람직하다. 상기 열처리 온도가 50℃ 미만인 경우에는 니켈(Ni)의 산화물이 잘 형성되지 않는 문제점이 있다. 한편, 상기 열처리 온도가 1000℃를 초과하는 경우에는 유리(glass)로 된 상기 기판(10)이 열 충격에 의해 변형 또는 파손되는 문제점이 있다. 상기 제1금속산화막 형성단계(S3)의 열처리 방법은 고온 공정(furnace), 금속 열처리(RTA), 자외선(UV) 가열법 등을 사용할 수 있다. 상기 제1금속산화막(35)은 후술하는 결정화 단계(S9)에서 결정질 실리콘(70)을 형성하는 과정에서 촉매 금속의 확산시 활성화 에너지를 낮추어 주는 작용을 한다. 한편, 상기 제1금속산화막 형성단계(S3)에서는 상기 제1금속층(30) 위에 제1금속산화막(35)을 증착하여 제1금속산화막(35)을 형성할 수도 있다. 상기 제1금속산화막(35)의 두께는 1Å 내지 300Å 인 것이 바람직하다. 상기 제1금속산화막(35)의 두께가 1Å 미만인 경우에는 공정을 구현하기 어렵고 전체적인 두께 균일성(uniformity)가 좋지 않은 문제점이 있다. 상기 제1금속산화막(35)의 두께가 300Å을 초과하는 경우에는 두꺼운 산화막으로 인해 후술하는 결정화 단계(S9)에서 결정질 실리콘(70)을 형성하는데 필요하지 않은 화학결합이 생성되는 문제점이 있다.
상기 제2금속층 형성단계(S4)에서는 상기 제1금속산화막(35) 상에 예컨대 니켈(Ni), 구리(Cu), 코발트(Co), 철(Fe), 금(Au), 알루미늄(Al), 인듐(In), 티타늄(Ti)과 같은 제2금속층(40)을 형성시킨다. 상기 제2금속층(40)은 상기 제1금속층(30)과 동일한 금속을 적층 할 수 있으며, 상기 제1금속층(30)과 다른 금속을 적층 하여 형성할 수도 있다. 상기 제2금속층(40)은 스퍼터링(sputtering) 또는 플라즈마 화학증착(PECVD)과 같은 알려진 방법에 의해 수행될 수 있다. 상기 제2금속층(40)의 두께는 후술하는 제1금속층(30)의 두께와의 관계에서 결정되는 것이 바람직하다. 즉, 상기 제1금속층(30)과 상기 제2금속층(40)의 두께의 합은 10Å 내지 1500Å인 것이 바람직하다. 상기 제1금속층(30)과 상기 제2금속층(40)의 두께의 합이 10Å 미만인 경우에는 공정 재현성이 나빠지는 문제점과 넓은 면적에 증착시 상기 제1금속층(30) 및 상기 제2금속층(40)의 균일성(uniformity)이 나빠지는 문제점이 있다. 한편, 상기 제1금속층(30)과 상기 제2금속층(40)의 두께의 합이 1500Å을 초과하는 경우에는 후술하는 제2실리콘층(60)에 지나치게 많은 금속이 침투하여 금속의 오염문제가 발생함으로써 후술하는 결정화 단계(S9)에서 형성되는 다결정 실리콘을 포함하는 디바이스(device)의 특성을 저하시키는 문제점이 있다.
상기 제2금속산화막 형성단계(S5)에서는 상기 제2금속층(40)을 열처리하여 제2금속산화막(45)을 형성할 수 있다. 상기 제2금속산화막 형성단계(S5)에서의 열처리 온도는 50℃ 내지 1000℃인 것이 바람직하다. 상기 열처리 온도가 50℃ 미만인 경우에는 예컨대 니켈(Ni)의 산화물이 잘 형성되지 않는 문제점이 있다. 한편, 상기 열처리 온도가 1000℃를 초과하는 경우에는 유리(glass)로 된 상기 기판(10)이 열 충격에 의해 변형 또는 파손되는 문제점이 있다. 상기 제2금속산화막 형성단계(S5)의 열처리 방법은 고온 공정(furnace), 금속 열처리(RTA), 자외선(UV) 가열법 등을 사용할 수 있다. 상기 제2금속산화막(45)은 후술하는 결정질 실리콘(70)을 형성하는 과정에서 촉매 금속의 확산시 활성화 에너지를 낮추어 주는 작용을 한다. 한편, 상기 제2금속산화막 형성단계(S5)에서는 상기 제2금속층(40) 위에 제2금속산화막(45)을 증착하여 제2금속산화막(45)을 형성할 수도 있다. 상기 제2금속산화막(45)의 두께는 1Å 내지 300Å 인 것이 바람직하다. 상기 제2금속산화막(45)의 두께가 1Å 미만인 경우에는 공정을 구현하기 어렵고 전체적인 두께 균일성(uniformity)가 좋지 않은 문제점이 있다. 상기 제2금속산화막(45)의 두께가 300Å을 초과하는 경우에는 두꺼운 산화막으로 인해 후술하는 결정질 실리콘(70)을 형성하는데 필요하지 않은 화학결합이 생성되는 문제점이 있다.
상기 패터닝 단계(S6)에서는 상기 제2금속산화막 형성단계(S5) 수행 후에 상기 제1금속층(30), 상기 제1금속산화막(35), 상기 제2금속층(40) 및 상기 제2금속산화막(45)의 일부분을 사진 식각 방법으로 제거한다. 상기 패터닝 단계(S6)는 필요에 따라 생략될 수 있다. 상기 패터닝 단계(S6)를 거치는 것은 결정질 실리콘(70)의 성장핵을 균일하게 분포시키기 위한 것이다. 도 4에 도시된 단면은 상기 패터닝 단계(S6)를 수행하지 않고 후술하는 실리콘층 형성단계(S7)를 수행한 경우를 보여주고 있다.
상기 실리콘층 형성단계(S7)에서는 상기 제2금속산화막(45) 위에 비정질 실리콘층을 적층하여 실리콘층(60)을 형성한다. 상기 실리콘층(60)은 플라즈마 화학증착법과 같이 알려진 수단을 이용하여 상기 제2금속산화막(45) 위에 적층 함으로써 형성한다.
상기 차단층 형성단계(S8)에서는 상기 실리콘층(60) 위에 차단층(65)을 형성한다. 상기 차단층(65)은 상기 실리콘층(60)의 결정화 과정 중 외부로부터 상기 실리콘층(60)으로 불순물이 유입되는 것을 차단하는 역할을 한다. 상기 차단층(65)은 예컨대 산화물(SiO2, Al2O3, MgO 등), 질화물(SiN, Si3N4 등), 플루오르 화합물(CaF2, LaF3, MgF2 등) 중 어느 하나로 이루어질 수 있다. 상기 차단층(65)의 두께는 5Å 내지 20000Å인 것이 바람직하다. 상기 차단층(65)의 두께가 5Å 미만인 경우에는 두께가 너무 얇아서 공정 재현성이 나쁜 문제와 넓은 면적에 증착시 상기 차단층(65)의 균일성(unformity)이 나빠지는 문제점이 있다. 한편, 상기 차단층(65)의 두께가 20000Å을 초과하는 경우에는 공정의 시간이 길어지고 박막이 벗겨질 수 있는 문제점이 있다. 상기 차단층(65)은 필요에 따라 형성시키지 않고 후술하는 결정화 단계(S9)를 수행할 수 있다.
상기 결정화 단계(S9)에서는 상기 제1금속층(30), 상기 제1금속산화막(35), 상기 제2금속층(40) 및 상기 제2금속산화막(45) 중의 금속 입자나 금속합금의 입자를 촉매로 하여 상기 실리콘층(60)에서 결정질 실리콘(70)이 생성되도록 열처리한다. 상기 결정화 단계(S9)에서의 열처리 온도는 300℃ 내지 1000℃인 것이 바람직하다. 본 실시 예에서, 상기 결정화 단계(S9)에서의 열처리는 RTA(Rapid Thermal Annealing) 장비를 사용하여 630℃에서 수행하였다. 상기 결정화 단계(S9)의 열처리 온도가 300℃ 미만인 경우에는 결정화하기에 온도가 낮아 결정화가 잘 되지 않은 문제점이 있다. 상기 결정화 단계(S9)의 열처리 온도가 1000℃를 초과하는 경우에는 유리(glass)로 된 상기 기판(10)이 열 충격에 의해 변형 또는 파손되는 문제가 발생할 수 있다.
상기 차단층 제거단계(S10)에서는 상기 결정화 단계(S9) 후에 상기 차단층(65)을 제거한다. 상기 차단층(65)을 제거하는 방법은 에칭(etching)과 같은 화학적 방법이나 연마(grinding)와 같은 물리적 방법을 사용할 수 있다. 상기 차단층 제거단계(S10)는 상기 차단층 형성단계(S8)를 수행한 경우에만 수행되며, 상기 차단층 형성단계(S8)가 수행되지 않을 경우에는 생략될 수 있다.
이와 같은 제조방법에 의해 제조된 다결정 실리콘 박막의 결정화 상태를 분석하기 위하여 광학 현미경과 라만 분광기(Raman Spectroscopy)를 사용하여 결정립의 크기를 관찰하고 최대 강도를 가지는 파수를 분석하였다.
도 8은 비정질 실리콘의 표면을 광학 현미경으로 본 사진이다. 도 9는 도 8에 도시된 비정질 실리콘의 파수를 분석한 그래프이다. 도 10은 결정질 실리콘 웨이퍼의 표면을 광학 현미경으로 본 사진이다. 도 11은 도 10에 도시된 실리콘 웨이퍼의 파수를 분석한 그래프이다. 도 12는 종래의 금속유도결정화법에 의해 제조된 다결정 실리콘 박막의 표면을 광학 현미경으로 본 사진이다. 도 13은 도 12에 도시된 다결정 실리콘 박막의 파수를 분석한 그래프이다. 도 14는 본 발명에 의해 제조된 다결정 실리콘 박막의 표면을 광학 현미경으로 본 사진이다. 도 15는 도 14에 도시된 다결정 실리콘 박막의 파수를 분석한 그래프이다.
도 8 및 도 9를 참조하면 비정질 실리콘인 상기 제2실리콘층(60)은 파수 480cm-1에서 최대 강도(intensity)가 나타난다. 도 9에서 가로축은 파수(cm-1)를 나타내며 진동수에 대응하는 값이다. 파수(wave number)란 원자?분자?핵 분광학에서 빛의 진동수를 빛의 속도로 나누어서 단위 거리에 있는 파동의 수를 나타내는 진동수의 단위이다. 즉, 어떤 파의 진동수는 그리스 문자 ν(뉴)로 나타내는데 이는 광속 c를 파장 λ로 나눈 값과 같다. 즉 ν〓c/λ이다. 스펙트럼의 가시광선 영역에서 전형적인 스펙트럼 선은 5.8×10-5㎝의 파장이며 5.17×1014㎐의 진동수에 해당한다. 그런데 이와 같은 진동수가 너무 큰 값을 갖기 때문에 이 숫자를 광속으로 나누어서 크기를 작게 하는 것이 편리하다. 진동수를 광속으로 나누면 ν/c인데 이는 위 식에서 1/λ이다. 파장을 m단위로 재면 1/λ는 1m 내에서 발견되는 파의 수를 나타낸다. 파수는 대개 1/m, 즉 m- 1와 1/㎝, 즉 ㎝-1의 단위로 측정한다.
도 9에서 세로축은 단위 시간당 측정되는 파수의 합으로서 강도(intensity, CPS, Count Per Second)에 해당하는 값이다. 도 11, 도 13, 도 15의 가로축과 세로축의 단위는 도 9와 동일하다. 이에 반하여 정형적인 결정질 실리콘인 실리콘 웨이퍼는 도 10 및 도 11에 도시된 바와 같이 파수 520cm-1에서 최대 강도가 나타나고 있다. 도 12 및 도 13은 종래의 금속유도결정화법에 의해 제조된 다결정 실리콘 박막의 표면사진과 파수 분석 그래프를 보여주고 있다. 도 12 및 도 13을 참조하면 도 10 및 도 11에 도시된 결정질 실리콘 웨이퍼와 비교하여 유사한 파수에서 최대 강도가 나타나고 있다. 그런데, 도 12에 도시된 실리콘 박막의 표면에 대한 광학 현미경 사진은 1000배 확대된 것으로서 비교적 결정립의 크기가 작은 것을 알 수 있다.
한편, 본 발명에 의해 제조된 다결정 실리콘 박막의 광학 현미경 사진과 파수 분석 그래프가 각각 도 14와 도 15에 도시되어 있다. 도 15를 참조하면 본 발명에 의해 제조된 다결정 실리콘 박막에서 최대 강도를 나타내는 파수는 도 11에 도시된 결정질 실리콘 웨이퍼와 같이 잘 나타나고 있는 것을 알 수 있다. 또한, 도 14는 1000배 확대된 광학 현미경 사진인데, 도 14와도 12를 비교하면, 본 발명에 의해 제조된 다결정 실리콘 박막의 결정립이 종래의 방법으로 제조된 다결정 실리콘 박막의 결정립보다 훨씬 큰 것을 알 수 있다. 이와 같은 실험결과로부터 본 발명에 따른 다결정 실리콘 박막의 제조방법이 종래의 제조방법보다 우수한 것을 알 수 있다. 또한, 본 발명에 따른 다결정 실리콘 박막의 제조방법은 종래의 제조방법보다 낮은 온도에서 결정화가 가능한 장점이 있다.
이상, 바람직한 일 실시 예를 들어 본 발명에 대해 설명하였으나, 본 발명이 그러한 예에 의해 한정되는 것은 아니며, 본 발명의 기술적 사상을 벗어나지 않는 범주 내에서 다양한 형태의 실시 예가 구체화될 수 있을 것이다.
10...기판 20...절연막
30...제1금속층 35...제1금속산화막
40...제2금속층 45...제2금속산화막
50...금속 및 산화막 혼합층 60...실리콘층
65...차단층 70...결정질 실리콘
S1...절연막 형성단계 S2...제1금속층 형성단계
S3...제1금속산화막 형성단계 S4...제2금속층 형성단계
S5...제2금속산화막 형성단계 S6...패터닝 단계
S7...실리콘층 형성단계 S8...차단층 형성단계
S9...결정화 단계 S10...차단층 제거 단계
30...제1금속층 35...제1금속산화막
40...제2금속층 45...제2금속산화막
50...금속 및 산화막 혼합층 60...실리콘층
65...차단층 70...결정질 실리콘
S1...절연막 형성단계 S2...제1금속층 형성단계
S3...제1금속산화막 형성단계 S4...제2금속층 형성단계
S5...제2금속산화막 형성단계 S6...패터닝 단계
S7...실리콘층 형성단계 S8...차단층 형성단계
S9...결정화 단계 S10...차단층 제거 단계
Claims (6)
- 기판 상에 절연막을 형성하는 절연막 형성단계;
상기 절연막 형성단계에서 형성된 절연막 위에 제1금속층을 형성시키는 제1금속층 형성단계;
상기 제1금속층을 열처리하여 제1금속산화막을 형성하거나 상기 제1금속층 위에 제1금속산화막을 증착하여 제1금속산화막을 형성하는 제1금속산화막 형성단계;
상기 제1금속산화막 위에 제2금속층을 형성시키는 제2금속층 형성단계;
상기 제2금속층을 열처리하여 제2금속산화막을 형성하거나 상기 제2금속층 위에 제2금속산화막을 증착하여 제2금속산화막을 형성하는 제2금속산화막 형성단계;
상기 제2금속산화막 위에 비정질 실리콘층을 적층하여 실리콘층을 형성하는 실리콘층 형성단계;
상기 제1금속층, 상기 제2금속층, 상기 제1금속산화막 및 상기 제2금속산화막 중의 금속 입자를 촉매로 하여 상기 실리콘층에서 결정질 실리콘이 생성되도록 열처리하는 결정화 단계;를 포함하는 것을 특징으로 하는 다결정 실리콘 박막의 제조방법. - 제1항에 있어서,
상기 제1금속산화막 형성단계 및 상기 제2금속산화막 형성단계에서의 열처리 온도는 50℃ 내지 1000℃이며,
상기 결정화 단계에서의 열처리 온도는 300℃ 내지 1000℃인 것을 특징으로 하는 다결정 실리콘 박막의 제조방법. - 제1항에 있어서,
상기 제1금속층과 상기 제2금속층의 두께의 합은 10Å 내지 1500Å이며,
상기 제1금속산화막 및 상기 제2금속산화막의 두께는 각각 1Å 내지 300Å인 것을 특징으로 하는 다결정 실리콘 박막의 제조방법. - 제1항에 있어서,
상기 실리콘층 형성단계 수행 후 형성된 상기 실리콘층 위에 결정화 과정 중 외부로부터 이물질이 유입되는 것을 차단하도록 차단층을 형성하는 차단층 형성단계;
상기 차단층 형성단계 후에 상기 제1금속층, 상기 제2금속층, 상기 제1금속산화막 및 상기 제2금속산화막 중의 금속 입자를 촉매로 하여 상기 실리콘층에서 결정질 실리콘이 생성되도록 열처리하는 결정화 단계; 및
상기 결정화 단계 후에 상기 차단층을 제거하는 차단층 제거 단계;를 포함한 것을 특징으로 하는 다결정 실리콘 박막의 제조방법. - 제1항에 있어서,
상기 제2금속산화막 형성단계 수행 후에 상기 제1금속층, 상기 제1금속산화막, 상기 제2금속층 및 상기 제2금속산화막의 일부분을 사진 식각 방법으로 제거하는 패터닝 단계;를 수행 후,
상기 실리콘층 형성단계, 상기 결정화 단계를 수행하는 것을 특징으로 하는 다결정 실리콘 박막의 제조방법. - 제4항에 있어서,
상기 절연막과 상기 차단층은 각각 산화물, 질화물, 플루오르 화합물 중 어느 하나인 것을 특징으로 하는 다결정 실리콘 박막의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100104248A KR101131217B1 (ko) | 2010-10-25 | 2010-10-25 | 다결정 실리콘 박막의 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100104248A KR101131217B1 (ko) | 2010-10-25 | 2010-10-25 | 다결정 실리콘 박막의 제조방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR101131217B1 true KR101131217B1 (ko) | 2012-03-28 |
Family
ID=46142931
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100104248A KR101131217B1 (ko) | 2010-10-25 | 2010-10-25 | 다결정 실리콘 박막의 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101131217B1 (ko) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050025239A (ko) * | 2003-09-02 | 2005-03-14 | 진 장 | 플렉서블 금속 기판 상의 실리콘 박막 형성 방법 |
-
2010
- 2010-10-25 KR KR1020100104248A patent/KR101131217B1/ko not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050025239A (ko) * | 2003-09-02 | 2005-03-14 | 진 장 | 플렉서블 금속 기판 상의 실리콘 박막 형성 방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20030060403A (ko) | 비정질 실리콘의 결정화 방법 | |
JPH0722311A (ja) | 半導体材料およびその作製方法 | |
CN1291785A (zh) | 半导体器件的制造方法 | |
KR100994236B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
WO2011040279A1 (ja) | 半導体装置およびその製造方法 | |
KR100960862B1 (ko) | 실리콘 결정화 방법 | |
KR20130060002A (ko) | 저온 다결정 박막의 제조방법 | |
KR100859761B1 (ko) | 다결정 실리콘 박막 및 그 제조방법 | |
KR100623690B1 (ko) | 평판 표시 장치 및 그의 제조 방법 | |
KR101044415B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101118275B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101011806B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101064325B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
JP3924828B2 (ja) | 結晶性半導体膜の製造方法、および薄膜トランジスタの製造方法 | |
KR101131217B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101057147B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101079302B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101131216B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101123373B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101281132B1 (ko) | 저온 다결정 박막의 제조방법 | |
KR101117291B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101193226B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101095621B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101179223B1 (ko) | 다결정 실리콘 박막의 제조방법 | |
KR101744006B1 (ko) | 플라즈마에 의한 비정질 실리콘의 결정화 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |