KR101119153B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR101119153B1
KR101119153B1 KR1020050011298A KR20050011298A KR101119153B1 KR 101119153 B1 KR101119153 B1 KR 101119153B1 KR 1020050011298 A KR1020050011298 A KR 1020050011298A KR 20050011298 A KR20050011298 A KR 20050011298A KR 101119153 B1 KR101119153 B1 KR 101119153B1
Authority
KR
South Korea
Prior art keywords
flip chip
base substrate
display panel
signal
driving
Prior art date
Application number
KR1020050011298A
Other languages
English (en)
Other versions
KR20060090085A (ko
Inventor
이동환
이동호
김수진
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050011298A priority Critical patent/KR101119153B1/ko
Priority to US11/102,175 priority patent/US7982727B2/en
Priority to TW094111648A priority patent/TWI369525B/zh
Priority to JP2005124686A priority patent/JP4542939B2/ja
Priority to CN2005100688328A priority patent/CN1818747B/zh
Publication of KR20060090085A publication Critical patent/KR20060090085A/ko
Application granted granted Critical
Publication of KR101119153B1 publication Critical patent/KR101119153B1/ko

Links

Images

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F21LIGHTING
    • F21VFUNCTIONAL FEATURES OR DETAILS OF LIGHTING DEVICES OR SYSTEMS THEREOF; STRUCTURAL COMBINATIONS OF LIGHTING DEVICES WITH OTHER ARTICLES, NOT OTHERWISE PROVIDED FOR
    • F21V23/00Arrangement of electric circuit elements in or on lighting devices
    • F21V23/02Arrangement of electric circuit elements in or on lighting devices the elements being transformers, impedances or power supply units, e.g. a transformer with a rectifier
    • F21V23/026Fastening of transformers or ballasts
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/02Details
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13456Cell terminals located on one side of the display only

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • General Engineering & Computer Science (AREA)
  • Liquid Crystal (AREA)

Abstract

표시장치에서, 인쇄회로기판은 베이스 기판, 플립칩 및 도전성 접착부재로 이루어진다. 플립칩은 베이스 기판의 제1 면과의 사이에 개재되는 접착부재에 의해서 베이스 기판의 제1 면 상에 실장된다. 제1 표시패널은 베이스 기판의 제1 면과 반대하는 제2 면 상에 구비되고, 제2 표시패널은 플립칩과 함께 제1 면 상에 실장된다. 따라서, 인쇄회로기판에 실장되는 칩 사이즈가 감소되고, 감소된 만큼 인쇄회로기판에 제2 표시패널이 실장될 수 있는 공간이 충분히 확보될 수 있다.

Description

표시장치{DISPLAY APPARATUS}
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 사시도이다.
도 2는 도 1에 도시된 액정표시장치의 평면도이다.
도 3은 도 1에 도시된 베이스 기판과 플립칩의 결합 과정을 나타낸 사시도이다.
도 4는 도 1에 도시된 플립칩의 배면도이다.
도 5a는 도 3에 도시된 절단선 Ⅰ-Ⅰ`에 따라 절단한 단면도이다.
도 5b는 본 발명의 다른 실시예에 따른 접착 부재를 나타낸 단면도이다.
도 6은 본 발명의 다른 실시예에 따른 듀얼 패널형 액정표시장치의 분해 사시도이다.
도 7은 도 6에 도시된 듀얼 패널형 액정표시장치을 절단선 Ⅱ-Ⅱ`에 따라 절단한 단면도이다.
도 8은 도 6에 도시된 듀얼 패널형 액정표시장치의 평면도이다.
도 9는 도 8에 도시된 듀얼 패널형 액정표시장치의 블럭도이다.
도 10은 본 발명의 또 다른 실시예에 따른 듀얼 패널형 액정표시장치의 평면도이다.
*도면의 주요 부분에 대한 부호의 설명*
100 : 액정표시장치 110 : 액정표시패널
120 : 인쇄회로기판 121a : 입력 패드
121 : 베이스 기판 122 : 플립칩
122e : 절연막 122a : 제1 출력 패드
122c : 범프 122d : 제2 출력 패드
122c : 재배치 라인 123 : 이방성 도전 필름
140 : 연성회로필름 210 : 광원
220 : 도광판 310 : 메인 몰드
320 : 바텀 샤시 400 : 백라이트 어셈블리
500 : 메인 표시모듈 600 : 서브 표시모듈
610 : 서브 액정표시패널 630 : 서브 몰드
640 : 서브 연성회로필름 700 : 듀얼 패널형 액정표시장치
본 발명은 표시장치에 관한 것으로, 더욱 상세하게는 인쇄회로기판의 실장 공간을 충분히 확보할 수 있는 표시장치에 관한 것이다.
액정표시장치는 구동신호에 응답하여 영상을 표시하는 액정표시패널 및 액정표시패널을 구동하기 위한 구동신호를 출력하는 구동회로를 포함한다.
일반적으로, 구동회로는 구동신호 중 데이터 신호를 데이터 구동회로와 게이 트 신호를 출력하는 게이트 구동회로로 이루어진다. 데이터 구동회로와 게이트 구동회로는 각종 제어신호에 응답하여 적절한 시기에 액정표시패널로 데이터 신호와 게이트 신호를 각각 제공한다.
여기서, 액정표시장치는 데이터 구동회로와 게이트 구동회로에 각종 제어신호를 제공하기 위한 회로들이 구비되는 인쇄회로기판을 더 구비한다. 인쇄회로기판에는 각종 소자들 중 데이터 구동회로와 게이트 구동회로에 제어신호를 제공하기 위한 콘트롤 칩이 가장 큰 사이즈를 갖는다.
종래의 액정표시장치에서, 콘트롤 칩은 솔더볼(solder ball)을 이용하는 볼 그리드 어레이(Ball Grid Array) 방식으로 인쇄회로기판에 실장된다. 이와 같은 볼 그리드 어레이 방식으로 콘트롤 칩을 실장할 경우, 솔더링을 위한 공간이 필요하기 때문에 콘트롤 칩의 사이즈가 전체적으로 증가된다. 콘트롤 칩의 사이즈가 증가된 만큼, 인쇄회로기판의 실장 공간은 감소된다.
또한, 듀얼 패널형 액정표시장치나 카메라가 장착된 액정표시장치의 경우, 콘트롤 칩에 여러 가지 기능이 추가됨으로써 칩 사이즈가 더욱 증가하게 되므로, 인쇄회로기판에 실장 공간을 충분히 확보할 수 있는 칩 실장 기술이 요구된다.
따라서, 본 발명의 목적은 칩 사이즈를 감소시킴으로써 인쇄회로기판의 실장 공간을 충분히 확보하기 위한 표시장치를 제공하는 것이다.
본 발명의 일 특징에 따른 표시장치는 인쇄회로기판, 구동회로 및 표시패널 을 포함한다. 상기 인쇄회로기판은 베이스 기판, 플립칩 및 접착부재로 이루어져 제어신호를 출력한다. 상기 플립칩은 상기 베이스 기판과의 사이에 개재된 상기 접착부재에 의해서 상기 베이스 기판 상에 고정된다.
상기 구동회로는 상기 제어신호에 응답하여 구동신호를 출력하고, 상기 표시패널은 상기 구동신호에 응답하여 영상을 표시한다.
본 발명의 다른 특징에 따른 표시장치는 인쇄회로기판, 구동회로, 제1 표시패널 및 제2 표시패널을 포함한다. 상기 인쇄회로기판은 베이스 기판, 플립칩 및 접착부재로 이루어져 제어신호를 출력한다. 상기 플립칩은 상기 베이스 기판과의 사이에 개재된 상기 접착부재에 의해서 상기 베이스 기판의 제1 면 상에 고정된다.
상기 구동회로는 상기 제어신호에 응답하여 제1 또는 제2 구동신호를 출력한다. 상기 제1 표시패널은 상기 베이스 기판의 제1 면과 반대하는 제2 면 상에 구비되고, 상기 제1 구동신호에 응답하여 영상을 표시한다. 상기 제2 표시패널은 상기 베이스 기판의 제1 면 상에 구비되고, 상기 제2 구동신호에 응답하여 영상을 표시한다.
본 발명의 또 다른 특징에 따른 표시장치는 인쇄회로기판, 구동회로, 제1 표시패널, 제2 표시패널 및 카메라부를 포함한다.
상기 인쇄회로기판은 베이스 기판, 플립칩 및 도전성 접착부재로 이루어져 제1 및 제2 제어신호를 출력한다. 상기 플립칩은 상기 베이스 기판과의 사이에 개재된 상기 접착부재에 의해서 상기 베이스 기판의 제1 면 상에 고정된다.
상기 구동회로는 상기 제1 제어신호에 응답하여 제1 또는 제2 구동신호를 출 력한다. 상기 제1 표시패널은 상기 베이스 기판의 제1 면과 반대하는 제2 면 상에 구비되어 상기 제1 구동신호에 응답하여 영상을 표시한다. 상기 제2 표시패널은 상기 베이스 기판의 제1 면 상에 구비되고, 상기 제2 구동신호에 응답하여 영상을 표시한다. 상기 카메라부는 상기 베이스 기판의 상기 제2 면 상에 구비되고, 상기 제2 제어신호에 응답하여 동작한다.
이러한 표시장치에 따르면, 플립칩은 베이스 기판의 제1 면과의 사이에 개재되는 접착부재에 의해서 베이스 기판의 제1 면 상에 제2 표시패널과 함께 실장됨으로써, 플립칩의 사이즈가 감소된 만큼 인쇄회로기판 내에 제2 표시패널이 실장될 수 있는 공간을 증가시킬 수 있다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 사시도이고, 도 2는 도 1에 도시된 액정표시장치의 평면도이다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시예에 따른 액정표시장치(100)는 액정표시패널(110), 연성회로필름(140), 인쇄회로기판(120) 및 구동회로(130)를 포함한다.
상기 액정표시패널(110)은 박막 트랜지스터(Thin Film Transistor: TFT) 기판(111), 컬러필터기판(112) 및 액정층(미도시)으로 이루어진다. 상기 컬러필터기판(112)은 상기 TFT 기판(111)에 대향하여 결합하고, 상기 액정층은 상기 TFT 기판(111)과 상기 컬러필터기판(112)과의 사이에 개재된다.
도 2에 도시된 바와 같이, 상기 TFT 기판(111)은 다수의 데이터 라인(DL1 ~ DLm), 다수의 게이트 라인(GL1 ~ GLn), 다수의 TFT(111a) 및 다수의 화소전극을 포함한다. 상기 다수의 데이터 라인(DL1 ~ DLm)은 상기 다수의 게이트 라인(GL1 ~ GLn)과 서로 절연되게 교차한다. 상기 다수의 데이터 라인(DL1 ~ DLm)과 상기 다수의 게이트 라인(GL1 ~ GLn)에 의해서 상기 TFT 기판(111)에는 매트릭스 형태로 다수의 화소 영역이 정의된다. 상기 다수의 화소영역에는 다수의 TFT(111a)가 각각 구비된다. 상기 각 TFT(111a)의 소오스 단자 및 게이트 단자에는 각각 대응하는 데이터 라인 및 게이트 라인이 연결되고, 드레인 단자에는 대응하는 화소 전극이 연결된다.
상기 컬러필터기판(112)은 레드, 그린 및 블루 색화소(미도시)가 박막 공정에 의해 형성된 기판이며, 상기 컬러필터기판(112)의 전면에는 공통 전극(미도시)이 도포된다. 상기 공통 전극은 액정층을 사이에 두고 상기 다수의 화소전극과 마주한다. 따라서, 상기 다수의 TFT(111a)의 드레인 전극에는 화소전극, 액정층 및 공통전극에 의해서 정의된 액정 커패시터(111b)가 연결된다.
한편, 상기 인쇄회로기판(120)은 베이스 기판(121) 및 상기 베이스 기판(121) 상에 구비되는 각종 소자들로 이루어진다. 상기 각종 소자들에는 플립칩(122)이 포함된다. 상기 플립칩(122)이 접착부재(미도시)에 의해서 상기 베이스 기판(121) 상에 실장되는 과정은 이후 도 3 내지 도 5a를 참조하여 구체적으로 설명한다.
상기 인쇄회로기판(120)은 외부로부터 각종 신호들을 입력받고, 상기 각종 신호들에 응답하여 각종 제어신호들을 출력한다. 본 발명에서, 상기 플립칩(122)은 그래픽 컨트롤 칩으로써, 상기 액정표시패널(110)을 구동하는데 필요한 영상 신호(DATA), 게이트 및 데이터 클럭 신호(GCK, DCK)를 출력한다.
상기 연성회로필름(140)은 상기 인쇄회로기판(120)과 상기 액정표시패널(110)과의 사이에 구비된다. 상기 연성회로필름(140)의 제1 단부는 상기 인쇄회로기판(120)에 부착되고, 제1 단부와 반대하는 제2 단부는 상기 액정표시패널(110)에 부착된다. 따라서, 상기 연성회로필름(140)은 상기 인쇄회로기판(120)으로부터 출력된 각종 제어신호를 상기 액정표시패널(110)로 전송한다.
한편, 상기 구동회로(130)는 상기 액정표시패널(110)에 데이터 신호를 제공하는 데이터 구동회로(131) 및 상기 액정표시패널(110)에 게이트 신호를 제공하는 게이트 구동회로(132)로 이루어진다.
상기 데이터 구동회로(131)는 칩에 내장되어 상기 액정표시패널(110) 중 TFT 기판(111) 상에 실장된다. 따라서, 상기 연성회로필름(140)을 통해 상기 액정표시패널(110)로 제공된 상기 영상신호(DATA) 및 데이터 클럭신호(DCK)에 응답하여 상기 데이터 신호를 출력한다. 출력된 상기 데이터 신호는 상기 TFT 기판(111)에 구비된 다수의 데이터 라인(DL1 ~ DLm)으로 제공된다.
상기 게이트 구동회로(132)는 박막 공정을 통해 상기 TFT(111a)와 동시에 상기 TFT 기판(111)에 형성되는 것에 의해서 상기 액정표시패널(110)에 내장된다. 상기 게이트 구동회로(132)는 상기 연성회로필름(140)을 통해 상기 액정표시패널(110)로 제공된 상기 게이트 클럭신호(GCK) 및 오/오프 전압(Von/Voff)에 응답하여 상기 게이트 신호를 출력한다. 출력된 상기 게이트 신호는 상기 TFT 기판(111)에 구비된 다수의 게이트 라인(GL1 ~ GLn)으로 순차적으로 제공된다.
도 3은 도 1에 도시된 베이스 기판과 플립칩의 결합 과정을 나타낸 사시도이고, 도 4는 도 1에 도시된 플립칩의 배면도이며, 도 5a는 도 3에 도시된 절단선 Ⅰ-Ⅰ`에 따라 절단한 단면도이다.
도 3을 참조하면, 베이스 기판(121)에는 플립칩(122)이 실장될 실장 영역(MA)이 마련된다. 상기 베이스 기판의 상기 실장 영역(MA) 내에는 상기 플립칩(122)으로부터 각종 제어신호를 입력받는 다수의 입력 패드(121a)가 형성된다. 본 발명의 일 실시예에서, 상기 실장 영역(MA)은 상기 플립칩(122)에 대응하는 크기로 형성되고, 상기 다수의 입력 패드(121a)는 상기 실장 영역(MA) 내에서 2 열의 폐루프 형상으로 형성된다.
도 4에 도시된 바와 같이, 상기 플립칩(122)의 배면(BS)에는 다수의 제1 출력 패드(122a), 다수의 재배치 라인(122b), 제2 출력 패드(122d) 및 다수의 범프(122c)가 구비된다. 상기 다수의 제1 출력 패드(122a)는 상기 플립칩(122)으로부터 상기 각종 제어신호가 출력되는 부분이다. 상기 다수의 제1 출력 패드(122a)는 배면의 가장자리를 따라 일렬로 배열된다.
상기 다수의 제2 출력 패드(122b)는 상기 다수의 제1 출력 패드(122a)에 의해서 정의된 영역 내에 구비되고, 상기 영역 내에서 상기 다수의 제1 출력 패드(122a)를 따라 2열로 배열된다. 상기 다수의 범프(122c)는 상기 다수의 제2 출력 패드(122d) 상에 구비되어 상기 배면(BS)으로부터 소정으로 높이로 돌출된다. 상기 다수의 범프(122c)는 상기 다수의 제2 출력 패드(122d)보다 작은 사이즈를 갖는다. 본 발명의 일 실시예에서, 상기 다수의 제1 출력패드(122a)는 서로 인접하는 제1 출력패드와 제1 간격(d1)을 유지하고, 상기 다수의 범프(122c)는 서로 인접하는 범프와 제1 거리(d1)보다 큰 제2 간격(d2)을 유지한다. 여기서, 상기 제2 간격(d2)은 일정하지 않을 수 있다.
상기 다수의 재배치 라인(122b)은 상기 다수의 제1 출력 패드(122a)와 상기 다수의 제2 출력 패드(122d)와의 사이에 구비된다. 상기 다수의 재배치 라인(122c)은 상기 제1 간격(d1)으로 조밀하게 배치된 상기 다수의 제1 출력 패드(122a)를 상기 제2 간격(d2)의 상기 다수의 제2 출력 패드(122d)로 재배치시킨다. 또한, 상기 다수의 제1 및 제2 출력 패드(122a, 122d)는 상기 재배치 라인(122c)에 의해서 서로 전기적으로 연결된다.
도 3 및 도 5a에 도시된 바와 같이, 상기 플립칩(122)과 상기 베이스 기판(121)과의 사이에는 접착 부재 중 하나인 이방성 도전 필름(123)이 개재된다. 상기 이방성 도전 필름(123)은 열 경화성 수지(123a) 및 상기 열 경화성 수지(123a) 내에 불규칙적으로 분포되는 다수의 도전 입자(123b)로 이루어진다. 상기 다수의 도전 입자(123b)는 작은 구 형상을 갖는다.
외부로부터 가해진 압력에 의해서 상기 플립칩(122)과 상기 베이스 기판(121)의 거리가 좁혀진다. 따라서, 상기 플립칩(122)과 상기 베이스 기판(121)과의 사이에 개재된 상기 다수의 도전 입자(123b)는 상기 플립칩(122)의 다수의 범프(122c)와 상기 베이스 기판(121)의 다수의 입력 패드(121a)를 전기적으로 연결시킨 다. 또한, 상기 열 경화성 수지(123a)는 외부로부터 가해진 열에 의해서 경화되어 상기 플립칩(122)을 상기 베이스 기판(121)의 실장 영역(MA)에 고정시킨다.
한편, 상기 플립칩(122)의 배면(BS)에는 상기 다수의 제1 출력 패드(122a), 다수의 제2 출력 패드(122d) 및 다수의 재배치 라인(122b)을 커버하는 절연막(122e)이 더 구비될 수 있다. 따라서, 상기 절연막(122e)은 상기 다수의 제1 출력 패드(122a), 다수의 제2 출력 패드(122d) 및 다수의 재배치 라인(122c)을 전기적으로 절연시킨다. 상기 절연막(122e)에는 다수의 제2 출력 패드(122d) 상에 구비된 상기 다수의 범프(122c)를 노출시키기 위한 다수의 콘택홀(122f)이 형성된다. 따라서, 상기 다수의 콘택홀(122f)을 통해 노출된 상기 다수의 범프(122c)는 상기 이방성 도전 필름(123)에 의해서 상기 베이스 기판(121)의 다수의 입력 패드(121a)와 전기적으로 접속될 수 있다.
또한, 본 발명의 일 실시예에서 상기 다수의 제1 출력 패드(122a) 상에는 상기 플립칩(122)의 테스트를 위한 다수의 테스트 범프(122g)가 더 형성된다. 여기서, 상기 다수의 테스트 범프(122g)는 상기 다수의 제1 출력 패드(122a)보다 작은 사이즈를 갖는다.
도 5b는 본 발명의 다른 실시예에 따른 접착부재를 나타낸 단면도이다.
도 5b를 참조하면, 본 발명의 다른 실시예에 따른 접착부재(124)는 다수의 금속막(124a) 및 에폭시 수지(124b)를 포함한다. 상기 다수의 금속막(124a)은 베이스 기판(121)의 다수의 입력 패드(121a) 또는 플립칩(122)의 다수의 범프(122c)의 상면에 도금된다. 본 발명의 일 예로, 상기 다수의 금속막(124a)은 적당히 낮은 온 도에서 녹는 주석과 같은 금속 물질로 이루어진다.
상기 에폭시 수지(124b)는 상기 플립칩(122)과 상기 베이스 기판(121)과의 사이에 개재되고, 열과 압력에 의해서 경화되어 상기 플립칩(122)을 상기 베이스 기판(121)에 고정시킨다.
상기 열과 압력에 의해서 상기 플립칩(122)이 상기 베이스 기판(121)에 고정되면, 상기 다수의 금속막(124a)과 상기 플립칩(122)에 형성된 다수의 범프(122c)는 전기적으로 연결된다. 본 발명의 일 예로, 상기 다수의 범프(122c)는 금으로 이루어진다.
도 6은 본 발명의 다른 실시예에 따른 듀얼 패널형 액정표시장치의 분해 사시도이고, 도 7은 도 6에 도시된 듀얼 패널형 액정표시장치의 단면도이다.
도 6 및 도 7을 참조하면, 듀얼 패널형 액정표시장치(700)는 메인 표시모듈(500) 및 서브 표시모듈(600)을 포함한다. 상기 메인 표시모듈(500)은 메인 액정표시패널(110) 및 백라이트 어셈블리(400)로 이루어진다. 상기 백라이트 어셈블리(400)는 광을 발생하고, 상기 메인 액정표시패널(500)은 상기 백라이트 어셈블리(400) 상에 구비되고, 상기 광을 이용하여 영상을 표시한다.
상기 백라이트 어셈블리(400)는 광원(210), 도광판(220), 메인 몰드(310) 및 바텀 샤시(320)를 포함한다. 상기 광원(210)은 발광 다이오드(luminescent diode; LED) 와 같은 점상 광원으로 이루어져 광을 발생한다. 상기 도광판(220)은 상기 광원(210)으로부터 발생된 광을 측면(221)을 통해 입력받아 전면(222)으로 출사한다.
상기 도광판(220)의 전면(222) 상부에는 제1 광학 시트류(230)가 구비되고, 상기 도광판(220)의 후면(223) 하부에는 반사시트(240)가 구비된다. 상기 제1 광학 시트류(230)는 광을 확산하는 확산 시트와 광을 집광하는 적어도 1매의 프리즘 시트로 구성될 수 있다. 따라서, 상기 제1 광학 시트(230)는 상기 도광판(220)의 전면(222)으로부터 출력된 광의 휘도 및 시야각을 향상시킬 수 있다. 상기 반사시트(240)는 상기 도광판(220)의 후면(223)으로부터 누설된 광을 재반사시켜 상기 백라이트 어셈블리(400)의 광 효율을 향상시킬 수 있다.
상기 메인 몰드(310)는 제1 내지 제4 측벽(311, 312, 313, 314)으로 이루어져 사각 프레임 형상을 갖는다. 상기 제1 측벽(311)에는 상기 광원(210)을 수납하는 제1 수납 공간(311a)이 형성된다. 상기 제1 내지 제4 측벽(311, 312, 313, 314)은 상기 도광판(220)의 측면(221)과 마주하여 상기 도광판(220)의 수납 위치를 가이드한다.
상기 바텀 샤시(320)는 바닥면(321) 및 상기 바닥면(321)으로부터 연장된 제5 내지 제8 측벽(322, 323, 324, 325)으로 이루어져 상기 메인 몰드(310)와 결합한다. 상기 제5 내지 제8 측벽(322, 323, 324, 325)은 수납된 상기 도광판(120)의 상기 제1 내지 제4 측벽(311, 312, 313, 314)과 마주한다. 상기 제1 내지 제4 측벽(311, 312, 313, 314)의 외면에서 소정의 높이로 돌출된 결합돌기가 상기 제5 내지 제8 측벽(322, 323, 324, 325)에 형성된 결합홈에 삽입되는 것에 의해서 상기 메인 몰드(310)와 상기 바텀 샤시(320)가 결합된다.
상기 바닥면(321)과 상기 제5 내지 제8 측벽(322, 323, 324, 325)에 의해서 정의된 수납공간에는 광원(210), 반사판(240), 도광판(220) 및 제1 광학 시트(230) 가 순차적으로 수납된다.
상기 메인 액정표시패널(110)의 일측에는 제1 연성회로필름(140)의 제1 단부가 부착되고, 상기 제1 연성회로필름(140)의 제2 단부에는 인쇄회로기판(120)이 부착된다. 상기 인쇄회로기판(120)은 상기 제1 연성회로필름(140)이 절곡되는 것에 의해서 상기 바텀 샤시(320)의 배면에 안착된다.
한편, 상기 서브 표시모듈(600)은 서브 액정표시패널(610), 서브 몰드(630), 제2 광학 시트(635) 및 제2 연성회로필름(620)을 포함한다. 상기 서브 액정표시패널(610)은 서브 TFT 기판(611), 서브 컬러필터기판(612) 및 서브 액정층(미도시)으로 이루어진다. 상기 서브 컬러필터기판(612)은 상기 서브 TFT 기판(611)과 마주하여 결합하고, 상기 서브 액정층은 상기 서브 TFT 기판(611)과 상기 서브 컬러필터기판(612)과의 사이에 개재된다.
상기 서브 몰드(630)는 광 가이드부(631) 및 측벽부(632)로 이루어진다. 상기 광 가이드부(631)는 서브 광원(650)로부터 광을 입력받아 상기 서브 액정표시패널(610) 측으로 광을 출사한다. 상기 서브 몰드(630)에는 상기 광 가이드부(631)에 인접하여 상기 서브 광원(650)을 수납하는 서브 수납홈(630a)이 형성된다. 여기서, 상기 서브 광원(650)은 상기 인쇄회로기판(120)의 제1 면(120b) 상에 고정된다.
상기 측벽부(632)는 상기 광 가이드부(631)로부터 절곡되어 상기 광 가이드부(631)보다 높이 연장된다. 따라서, 상기 광 가이드부(631)의 상부에는 상기 측벽부(632)에 의해서 서브 수납 공간이 형성된다. 상기 서브 수납 공간에는 상기 제2 광학 시트(635)가 수납된다. 본 발명의 일 실시예로, 상기 서브 몰드(630)는 폴리 카보네이트(Poly Carbonate; PC)와 같은 투명한 재질로 이루어진다.
상기 서브 액정표시패널(610)은 상기 제2 광학 시트(635) 상에 안착되고, 상기 제2 광학 시트(635)에 의해서 휘도 및 시야각이 향상된 광을 입력받아 영상을 표시한다.
상기 인쇄회로기판(120)의 제2 면(120a)은 상기 바텀 샤시(320)의 배면과 마주하고, 제1 면(120b) 상에는 상기 서브 표시모듈(600)이 구비된다. 상기 서브 몰드(630)는 상기 바텀 샤시(320)와 결합하여 상기 서브 표시모듈(600)을 상기 인쇄회로기판(120)의 제1 면(120b) 상에 고정시킨다.
상기 서브 몰드(630)는 상기 측벽부(632)의 선택된 부분으로부터 돌출된 제1 및 제2 고정 돌기(633, 634)를 더 포함한다. 한편, 상기 바텀 샤시(320)의 제7 및 제8 측벽(324, 325)에는 제1 및 제2 고정홈(324a, 325a)이 각각 형성된다. 따라서, 상기 제1 및 제2 고정돌기(633, 634)가 상기 제1 및 제2 고정홈(324a, 325a)에 삽입되는 것에 의해서 상기 서브 표시모듈(600)은 상기 인쇄회로기판(120)의 제1 면(120b) 상에 고정된다.
상기 메인 표시모듈(500)은 상기 메인 액정표시패널(110)이 상기 백라이트 어셈블리(400)로부터 이탈되는 것을 방지하기 위하여 상기 바텀 샤시(320)와 대향하여 결합하는 메인 탑 샤시(650)를 더 구비한다. 한편, 상기 서브 표시모듈(600)은 상기 서브 액정표시패널(610)이 상기 서브 몰드(630)로부터 이탈되는 것을 방지하기 위하여 상기 서브 몰드(630)와 대향하여 결합하는 서브 탑 샤시(640)를 더 포함한다.
도 6에 도시된 바와 같이 본 발명의 일 실시예에서, 상기 메인 액정표시패널(110)의 사이즈는 상기 서브 액정표시패널(610)의 사이즈보다 크게 설정된다. 그러나, 상기 메인 액정표시패널(110)의 사이즈는 상기 서브 액정표시패널(610)의 사이즈와 동일하게 설정될 수 있다.
도 8은 도 7에 도시된 듀얼 패널형 액정표시장치의 평면도이고, 도 9는 도 8에 도시된 듀얼 패널형 액정표시장치의 블럭도이다.
도 8 및 도 9를 참조하면, 메인 액정표시패널(110)은 TFT 기판(111)과 컬러필터기판(112)으로 이루어진다. 상기 TFT 기판(111)의 제1 표시영역(DA1)에는 다수의 게이트 라인(GL1 ~ GLn) 및 다수의 데이터 라인(DL1 ~ DLm)이 구비된다. 상기 다수의 데이터 라인(DL1 ~ DLm)의 일단부가 구비되는 제1 주변영역(PA1)에는 데이터 구동회로(131)가 칩에 내장되어 실장된다. 상기 다수의 게이트 라인(GL1 ~ GLn)의 일단부가 구비되는 제2 주변영역(PA2)에는 게이트 구동회로(132)가 박막 공정을 통해 형성된다.
한편, 서브 액정표시패널(610)은 서브 TFT 기판(611)과 서브 컬러필터기판(612)으로 이루어진다. 상기 서브 TFT 기판(611)의 제2 표시영역(DA2)에는 다수의 서브 게이트 라인(SGL1 ~ SGLn)과 다수의 서브 데이터 라인(SDL1 ~ SDLm)이 구비된다. 상기 다수의 서브 데이터 라인(SDL1 ~ SDLm)의 일단부가 구비되는 제3 주변영역(PA3)에는 서브 데이터 구동회로(641)가 칩에 내장되어 실장된다. 상기 다수의 서브 게이트 라인(SGL1 ~ SGLn)의 일단부가 구비되는 제4 주변영역(PA4)에는 서브 게이트 구동회로(642)가 박막 공정을 통해 형성된다.
상기 인쇄회로기판(120)의 제2 면(120b) 상에는 플립칩(122)과 상기 서브 표시모듈(600, 도 6에 도시됨)이 실장된다. 상기 플립칩(122)은 도 3 내지 도 5에 도시된 과정을 통해 상기 제2 면(120b) 상에 고정된다. 상기 플립칩(122)이 상술한 방법으로 상기 제2 면(120b) 상에 실장됨으로써, 상기 인쇄회로기판(120)에 상기 서브 표시모듈(600)이 실장될 수 있는 공간이 충분히 확보될 수 있다.
상기 인쇄회로기판(120) 상에 제1 커넥터(621)가 구비되고, 제2 연성회로필름(620)은 상기 제1 커넥터(621)와 상기 서브 액정표시패널(610)과의 사이에 구비된다. 상기 제2 연성회로필름(620)의 제1 단부는 상기 제1 커넥터(621)에 체결되고, 제2 단부는 상기 서브 액정표시패널(610)에 부착된다. 따라서, 상기 인쇄회로기판(120)은 상기 제2 연성회로필름(620)에 의해서 상기 서브 액정표시패널(610)과 전기적으로 연결될 수 있다.
본 발명의 일 실시예에서, 상기 플립칩(122)은 외부로부터 제공된 외부 제어신호(EC)에 응답하여 제1 및 제2 영상신호(DATA1, DATA2), 제1 및 제2 게이트 제어신호(GCK1, GCK2), 제1 및 제2 데이터 제어신호(DCK1, DCK2)를 출력하는 그래픽 컨트롤 칩으로 이루어진다.
상기 플립칩(122)으로부터 출력된 상기 제1 영상신호(DATA1)와 제1 데이터 제어신호(DCK1)는 상기 제1 연성회로필름(140)을 통해 상기 데이터 구동회로(131)로 제공된다. 상기 데이터 구동회로(131)는 상기 제1 영상신호(DATA1)와 제1 데이터 제어신호(DCK1)에 응답하여 상기 다수의 데이터 라인(DL1 ~ DLm)에 제1 데이터 신호를 출력한다. 온/오프 전압(Von/Voff)과 상기 플립칩(122)으로부터 출력된 상 기 제1 게이트 제어신호(GCK1)는 상기 제1 연성회로필름(140)을 통해 상기 게이트 구동회로(132)로 제공된다. 상기 게이트 구동회로(132)는 상기 온/오프 전압(Von/Voff)과 상기 제1 게이트 제어신호(GCK1)에 응답하여 상기 다수의 게이트 라인(GL1 ~ GLn)에 제1 게이트 신호를 순차적으로 출력한다. 따라서, 상기 메인 액정표시패널(110)은 상기 제1 데이터 신호와 제2 게이트 신호에 응답하여 영상을 표시한다.
한편, 상기 플립칩(122)으로부터 출력된 상기 제2 영상신호(DATA2)와 제2 데이터 제어신호(DCK2)는 상기 제2 연성회로필름(620)을 통해 상기 서브 데이터 구동회로(641)로 제공된다. 상기 서브 데이터 구동회로(641)는 상기 제2 영상신호(DATA2)와 제2 데이터 제어신호(DCK2)에 응답하여 상기 다수의 서브 데이터 라인(SDL1 ~ SDLm)에 제2 데이터 신호를 출력한다. 상기 온/오프 전압(Von/Voff)과 상기 플립칩(122)으로부터 출력된 상기 제2 게이트 제어신호(GCK2)는 상기 제2 연성회로필름(620)을 통해 서브 게이트 구동회로(642)로 제공된다. 상기 서브 게이트 구동회로(642)는 상기 온/오프 전압(Von/Voff)과 상기 제2 게이트 제어신호(GCK2)에 응답하여 상기 다수의 서브 게이트 라인(SGL1 ~ SGLn)에 제2 게이트 신호를 순차적으로 출력한다. 따라서, 상기 서브 액정표시패널(610)은 상기 제2 데이터 신호와 제2 게이트 신호에 응답하여 영상을 표시한다.
도 10은 본 발명의 또 다른 실시예에 따른 듀얼 패널형 액정표시장치의 단면도이다. 단, 도 10에서 도 8에 도시된 구성요소와 동일한 구성요소에 대해서는 동일한 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.
도 10을 참조하면, 본 발명의 또 다른 실시예에 따른 듀얼 패널형 액정표시장치는 카메라 모듈(800)을 더 포함한다. 상기 카메라 모듈(800)은 카메라부(810), 제2 커넥터(820) 및 제3 연성회로필름(830)으로 이루어진다.
인쇄회로기판(120)의 제2 면(120b)에 실장된 플립칩(122)은 상기 카메라부(810)를 구동시키는 카메라 제어신호를 출력한다. 제2 커넥터(820)는 상기 제2 면(120b) 상에 구비되어 상기 플립칩(122)으로부터 상기 카메라 제어신호를 입력받는다. 상기 제3 연성회로필름(830)의 제1 단부는 상기 제2 커넥터(820)에 체결되고, 제2 단부는 상기 카메라부(810)에 부착된다. 따라서, 상기 제3 연성회로필름(830)은 상기 카메라 제어신호를 상기 카메라부(810)로 제공한다.
본 발명의 일 실시예에서, 상기 인쇄회로기판(120)의 제1 면(120b) 상에는 플립칩(122), 서브 표시모듈(600, 도 6에 도시됨) 및 카메라 모듈(800)이 실장된다. 여기서, 상기 플립칩(122)은 도 3 내지 도 5에 도시된 과정을 통해 상기 제1 면(120b) 상에 고정된다. 상기 플립칩(122)이 상술한 방법으로 상기 제1 면(120b) 상에 실장됨으로써, 상기 인쇄회로기판(120)에 상기 서브 표시모듈(600)과 카메라 모듈(800)이 실장될 수 있는 공간이 충분히 확보될 수 있다.
이와 같은 표시장치에 따르면, 플립칩에는 범프가 형성되고, 범프에 대응하여 베이스 기판에는 입력 패드가 형성되며, 범프와 입력 패드는 접착부재에 의해서 전기적으로 연결된다. 따라서, 인쇄회로기판에 실장되는 칩 사이즈를 감소시킬 수 있다.
플립칩과 제2 표시패널이 베이스 기판의 동일한 면에 실장되는 경우, 플립칩의 실장 공간이 감소된 만큼 인쇄회로기판에서 제2 표시패널이 실장될 수 있는 공간이 충분히 확보될 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (21)

  1. 베이스 기판, 상기 베이스 기판 상에 구비되고 제1 제어신호를 출력하는 플립칩 및 상기 플립칩과 상기 베이스 기판과의 사이에 개재된 접착 부재로 이루어진 인쇄회로기판;
    상기 제어신호에 응답하여 제1 구동신호를 출력하는 구동회로; 및
    상기 구동신호에 응답하여 영상을 표시하는 제1 표시패널을 포함하며,
    상기 플립칩은,
    상기 플립칩의 가장자리에 제1 간격으로 배열되어 상기 제어신호를 출력하는 다수의 제1 출력 패드;
    상기 다수의 제1 출력 패드보다 내측에 구비되고, 상기 제1 간격보다 큰 간격으로 배열되며, 상기 다수의 제1 출력 패드와 전기적으로 연결된 다수의 제2 출력 패드;
    상기 다수의 제1 출력 패드와 상기 다수의 제2 출력 패드를 전기적으로 연결시키는 다수의 재배치 라인; 및
    소정의 높이로 돌출되어 상기 다수의 제2 출력 패드 상에 구비된 다수의 범프를 포함하며,
    상기 베이스 기판은 상기 플립칩이 실장될 영역 내에 구비된 다수의 입력 패드를 포함하고, 상기 다수의 입력 패드는 상기 접착 부재를 통해 상기 다수의 범프와 전기적으로 접속되어 상기 제어신호를 입력받는 것을 특징으로 하는 표시장치.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서, 상기 다수의 범프는 금으로 이루어진 것을 특징으로 하는 표시장치.
  5. 제1항에 있어서, 상기 플립칩은 상기 다수의 제1 출력패드, 다수의 제2 출력 패드 및 다수의 재배치 라인을 커버하는 절연막을 더 포함하고,
    상기 절연막에는 상기 다수의 범프를 노출시키기 위한 다수의 콘택홀이 형성된 것을 특징으로 하는 표시장치.
  6. 삭제
  7. 제1항에 있어서, 상기 접착 부재는 상기 플립칩을 상기 베이스 기판 상에 고정시키는 열 경화성 수지 및 상기 열 경화성 수지 내에 함유되어 상기 플립칩과 상기 베이스 기판을 전기적으로 연결시키는 다수의 도전입자로 이루어진 이방성 도전필름을 포함하는 것을 특징으로 하는 표시장치.
  8. 제1항에 있어서, 상기 접착 부재는,
    금속막; 및
    열과 압력에 의해서 상기 플립칩을 상기 베이스 기판 상에 고정시키는 에폭시 수지를 포함하는 것을 특징으로 하는 표시장치.
  9. 제8항에 있어서, 상기 금속막은 주석이 상기 다수의 입력 패드 또는 상기 다수의 범프의 상면에 도금되는 것에 의해서 형성된 것을 특징으로 하는 표시장치.
  10. 제1항에 있어서, 상기 플립칩은 그래픽 컨트롤 칩인 것을 특징으로 하는 표시장치.
  11. 제1항에 있어서, 상기 플립칩은 상기 베이스 기판의 제1 면 상에 실장되고, 상기 구동회로는 제2 구동신호를 더 출력하고, 상기 제1 표시 패널은 베이스 기판의 제1 면과 반대하는 제2 면 상에 구비되며,
    상기 베이스 기판의 제1 면 상에 구비되고, 상기 제2 구동신호에 응답하여 영상을 표시하는 제2 표시패널을 더 포함하는 것을 특징으로 하는 표시장치.
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
  17. 제11항에 있어서, 상기 구동회로는,
    상기 제어신호 중 제1 데이터 제어신호에 응답하여 상기 제1 구동신호 중 제1 데이터 신호를 출력하는 제1 데이터 구동회로;
    상기 제어신호 중 제1 게이트 제어신호에 응답하여 상기 제1 구동신호 중 제1 게이트 신호를 출력하는 제1 게이트 구동회로;
    상기 제어신호 중 제2 데이터 제어신호에 응답하여 상기 제2 구동신호 중 제2 데이터 신호를 출력하는 제2 데이터 구동회로; 및
    상기 제어신호 중 제2 게이트 제어신호에 응답하여 상기 제2 구동신호 중 제2 게이트 신호를 출력하는 제2 게이트 구동회로를 포함하는 것을 특징으로 하는 표시장치.
  18. 제17항에 있어서, 상기 제1 및 제2 데이터 구동회로는 칩에 내장되어 상기 제1 및 제2 표시패널 상에 각각 구비되고,
    상기 제1 및 제2 게이트 구동회로는 상기 제1 및 제2 표시패널에 각각 내장되는 것을 특징으로 하는 표시장치.
  19. 제11항에 있어서, 상기 제1 표시패널과 상기 인쇄회로기판을 전기적으로 연결시키기 위한 제1 연성회로기판; 및
    상기 제2 표시패널과 상기 인쇄회로기판을 전기적으로 연결시키기 위한 제2 연성회로기판을 더 포함하는 것을 특징으로 하는 표시장치.
  20. 제11항에 있어서, 상기 플립칩은 제2 제어 신호를 더 출력하며,
    상기 베이스 기판의 상기 제2 면 상에 구비되고, 상기 제2 제어신호에 응답하여 동작하는 카메라부를 더 포함하는 것을 특징으로 하는 표시장치.
  21. 제20항에 있어서, 상기 제1 표시패널에 제1 광을 제공하는 제1 광원 ; 및
    상기 제2 표시패널에 제2 광을 제공하는 제2 광원을 더 포함하고,
    상기 제2 광원은 상기 베이스 기판의 제1 면 상에 실장되는 것을 특징으로 하는 표시장치.
KR1020050011298A 2005-02-07 2005-02-07 표시장치 KR101119153B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020050011298A KR101119153B1 (ko) 2005-02-07 2005-02-07 표시장치
US11/102,175 US7982727B2 (en) 2005-02-07 2005-04-08 Display apparatus
TW094111648A TWI369525B (en) 2005-02-07 2005-04-13 Display apparatus
JP2005124686A JP4542939B2 (ja) 2005-02-07 2005-04-22 表示装置
CN2005100688328A CN1818747B (zh) 2005-02-07 2005-05-12 显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050011298A KR101119153B1 (ko) 2005-02-07 2005-02-07 표시장치

Publications (2)

Publication Number Publication Date
KR20060090085A KR20060090085A (ko) 2006-08-10
KR101119153B1 true KR101119153B1 (ko) 2012-03-19

Family

ID=36779436

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050011298A KR101119153B1 (ko) 2005-02-07 2005-02-07 표시장치

Country Status (5)

Country Link
US (1) US7982727B2 (ko)
JP (1) JP4542939B2 (ko)
KR (1) KR101119153B1 (ko)
CN (1) CN1818747B (ko)
TW (1) TWI369525B (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4962034B2 (ja) * 2007-02-07 2012-06-27 日本電気株式会社 フレキシブルプリント基板を備える機器及びバックライトユニット並びに接続補助部材
KR101365176B1 (ko) 2007-03-02 2014-02-21 삼성디스플레이 주식회사 표시장치 및 이의 제조방법
KR100918053B1 (ko) * 2007-12-27 2009-09-22 삼성모바일디스플레이주식회사 유기발광 표시장치
KR100918061B1 (ko) * 2008-01-14 2009-09-22 삼성모바일디스플레이주식회사 유기발광 표시장치
KR101844830B1 (ko) * 2011-02-07 2018-04-04 삼성디스플레이 주식회사 표시 장치
CN103296489B (zh) * 2012-04-13 2015-08-26 上海天马微电子有限公司 连接装置、平板装置、图像传感器、显示器及触摸设备
JP5618162B2 (ja) * 2012-08-27 2014-11-05 Nltテクノロジー株式会社 液晶パネルモジュール及び液晶表示装置
JP5720973B2 (ja) * 2014-06-24 2015-05-20 Nltテクノロジー株式会社 液晶表示装置
CN107232700A (zh) * 2017-06-12 2017-10-10 捷开通讯(深圳)有限公司 一种智能穿戴设备
JP6771432B2 (ja) * 2017-06-27 2020-10-21 株式会社Joled フレキシブル配線板対、及び、表示装置
KR20230021204A (ko) 2021-08-04 2023-02-14 삼성전자주식회사 칩 온 필름 패키지
CN115113425A (zh) * 2022-08-03 2022-09-27 长电科技(滁州)有限公司 液晶显示的封装结构及制备方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000183093A (ja) * 1998-12-16 2000-06-30 Shinko Electric Ind Co Ltd 半導体装置
KR20030038506A (ko) * 2001-11-08 2003-05-16 가부시키가이샤 히타치세이사쿠쇼 액정 표시 장치

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6281891B1 (en) * 1995-06-02 2001-08-28 Xerox Corporation Display with array and multiplexer on substrate and with attached digital-to-analog converter integrated circuit having many outputs
JPH10107072A (ja) 1996-10-02 1998-04-24 Oki Electric Ind Co Ltd 半導体素子の接続構造および接続方法
US5945734A (en) * 1997-09-19 1999-08-31 Samsung Electronics Co., Ltd. Wire-bond free input/output interface for GaAs ICs with means of determining known good die
JP2000021939A (ja) 1998-06-29 2000-01-21 Mitsubishi Electric Corp 突起電極付半導体チップおよびその検査方法
JP2002221734A (ja) * 1998-07-31 2002-08-09 Toshiba Corp 平面表示装置
US6706546B2 (en) * 1998-10-09 2004-03-16 Fujitsu Limited Optical reflective structures and method for making
US6456099B1 (en) * 1998-12-31 2002-09-24 Formfactor, Inc. Special contact points for accessing internal circuitry of an integrated circuit
JP4344966B2 (ja) 1999-08-25 2009-10-14 日立化成工業株式会社 配線板とその製造方法
JP3441412B2 (ja) 1999-10-29 2003-09-02 シャープ株式会社 樹脂封止型半導体装置およびこれを用いた液晶表示モジュール
JP2002006333A (ja) 2000-06-21 2002-01-09 Seiko Epson Corp 液晶表示モジュール
JP2002164629A (ja) * 2000-09-13 2002-06-07 Seiko Epson Corp 配線基板、その製造方法、表示装置および電子機器
JP2002246404A (ja) 2001-02-16 2002-08-30 Matsushita Electric Ind Co Ltd バンプ付き半導体素子
JP2002277891A (ja) 2001-03-22 2002-09-25 Citizen Watch Co Ltd 液晶表示装置
JPWO2003012863A1 (ja) * 2001-07-31 2004-12-09 株式会社ルネサステクノロジ 半導体装置及びその製造方法
US20050040539A1 (en) * 2002-01-31 2005-02-24 Carlsgaard Eric Stephen Flip chip die bond pads, die bond pad placement and routing optimization
JP4071535B2 (ja) 2002-04-26 2008-04-02 東芝松下ディスプレイテクノロジー株式会社 El表示装置
JP3973525B2 (ja) * 2002-09-24 2007-09-12 シャープ株式会社 2d(2次元)及び3d(3次元)表示機能を備える電子機器
JP2004111543A (ja) * 2002-09-17 2004-04-08 Hitachi Maxell Ltd 半導体チップ
KR100497193B1 (ko) * 2002-12-17 2005-06-28 동부아남반도체 주식회사 반도체 소자의 본딩 패드와 이의 형성 방법
TW577615U (en) * 2003-04-21 2004-02-21 Toppoly Optoelectronics Corp Dual-face display panel module sharing the same ASIC chip
KR20060003887A (ko) * 2003-04-22 2006-01-11 코니카 미놀타 옵토 인코포레이티드 촬상 장치 및 이 촬상 장치를 탑재한 휴대 단말 장치
KR100989338B1 (ko) * 2003-07-01 2010-10-25 삼성전자주식회사 백라이트 어셈블리 및 이를 갖는 액정표시장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000183093A (ja) * 1998-12-16 2000-06-30 Shinko Electric Ind Co Ltd 半導体装置
KR20030038506A (ko) * 2001-11-08 2003-05-16 가부시키가이샤 히타치세이사쿠쇼 액정 표시 장치

Also Published As

Publication number Publication date
US7982727B2 (en) 2011-07-19
JP4542939B2 (ja) 2010-09-15
CN1818747B (zh) 2010-09-29
JP2006215516A (ja) 2006-08-17
TW200628878A (en) 2006-08-16
TWI369525B (en) 2012-08-01
CN1818747A (zh) 2006-08-16
US20060176254A1 (en) 2006-08-10
KR20060090085A (ko) 2006-08-10

Similar Documents

Publication Publication Date Title
KR101119153B1 (ko) 표시장치
JP4244942B2 (ja) 液晶装置、照明装置、および電子機器
JP5391434B2 (ja) 表示装置
US20080084520A1 (en) Backlight assembly, liquid crystal display having the same and method thereof
KR20060085750A (ko) 표시장치
US20080218661A1 (en) Liquid crystal display having flexible printed circuit sandwiched between liquid crystal panel and light guide plate thereof
KR20030074182A (ko) 조명 장치, 액정 장치 및 전자 기기
EP3726282B1 (en) Display device
KR20060080756A (ko) 신호전송필름, 이를 갖는 표시장치 및 이의 제조 방법
KR101797001B1 (ko) 이방성 도전필름, 이를 이용한 표시패널의 제조방법 및 그 표시패널을 포함하는 평판표시장치모듈
JP3915454B2 (ja) 電気光学装置及び電子機器
KR101292569B1 (ko) 액정표시소자
JP4297021B2 (ja) 電気光学装置、照明装置及び電子機器
JP2004363171A (ja) 配線基板及びその製造方法、チップモジュール、電気光学装置及びその製造方法、並びに電子機器
JP2008123931A (ja) 照明装置、電気光学装置及び電子機器
KR20080015539A (ko) 인쇄회로기판 어셈블리 및 이를 갖는 표시장치
KR100846965B1 (ko) 액정표시장치
KR20100001678U (ko) 회로기판
KR19990081573A (ko) 엘씨디 모듈
KR20070007633A (ko) 테이프 캐리어 패키지 및 이를 포함하는 액정표시장치
KR20060017279A (ko) 액정표시장치
KR20070062133A (ko) 구동 칩 패키지 및 이를 포함하는 액정 표시 장치
KR20050013681A (ko) 액정표시장치
KR20080004797A (ko) 액정 표시 장치
KR20060093833A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150130

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180201

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190129

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20200203

Year of fee payment: 9