KR100934793B1 - Semiconductor device test method and apparatus and proper stress voltage detection method - Google Patents
Semiconductor device test method and apparatus and proper stress voltage detection method Download PDFInfo
- Publication number
- KR100934793B1 KR100934793B1 KR1020070136309A KR20070136309A KR100934793B1 KR 100934793 B1 KR100934793 B1 KR 100934793B1 KR 1020070136309 A KR1020070136309 A KR 1020070136309A KR 20070136309 A KR20070136309 A KR 20070136309A KR 100934793 B1 KR100934793 B1 KR 100934793B1
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor device
- dut
- stress voltage
- test
- voltage
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3173—Marginal testing
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/26—Testing of individual semiconductor devices
- G01R31/2601—Apparatus or methods therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
- H01L21/67271—Sorting devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Engineering & Computer Science (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
Abstract
반도체 소자 테스트 방법에 관한 것으로, 보다 상세하게는 반도체 소자의 전기적 테스트 공정에서 적정 스트레스 전압(stress voltage)을 검출하여 수율을 향상시킬 수 있는 반도체 소자 테스트 방법에 관한 것이다.The present invention relates to a semiconductor device test method, and more particularly, to a semiconductor device test method capable of improving a yield by detecting an appropriate stress voltage in an electrical test process of a semiconductor device.
본 발명의 반도체 소자 테스트 방법은, DUT의 전기적 특성을 테스트하는 데 인가되는 적정 스트레스 전압을 검출하는 1 단계; 상기 적정 스트레스 전압을 사용하여 DUT의 전기적 특성을 테스트 하는 2 단계; 및 조기 결함이 있다고 판단되는 DUT를 스크랩하는 3 단계;를 포함하는 것을 특징으로 한다.The semiconductor device test method of the present invention comprises the steps of: detecting an appropriate stress voltage applied to test electrical characteristics of the DUT; Testing the electrical characteristics of the DUT using the appropriate stress voltage; And three steps of scraping the DUT which is determined to have an early defect.
본 발명에 따른 반도체 소자 테스트 방법에 의하면, 종래 일률적으로 VDD MAX+10 %의 값을 스트레스 전압으로 하여 반도체 소자의 전기적 특성을 테스트 하는 것과는 달리 적정 스트레스 전압을 검출하여 반도체 소자의 전기적 특성을 테스트 함으로서 반도체 소자의 신뢰성을 방지할 수 있어 수율 증대를 이룰 수 있다.According to the semiconductor device test method according to the present invention, unlike the conventional test of the electrical characteristics of the semiconductor device by using a value of VDD MAX + 10% as a stress voltage, by detecting the appropriate stress voltage to test the electrical properties of the semiconductor device Since the reliability of the semiconductor device can be prevented, the yield can be increased.
Description
본 발명은 반도체 소자 테스트 방법, 그 장치 및 적정 스트레스 전압 검출 방법에 관한 것으로, 보다 상세하게는 반도체 소자의 전기적 테스트 공정에서 적정 스트레스 전압(stress voltage)을 검출하여 신뢰성을 향상시킬 수 있는 반도체 소자 테스트 방법, 그 장치 및 적정 스트레스 전압 검출 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for testing a semiconductor device, a device thereof, and a method for detecting an appropriate stress voltage. More particularly, a semiconductor device test capable of improving reliability by detecting a proper stress voltage in an electrical test process of a semiconductor device. The present invention relates to a method, a device thereof, and a method for detecting an appropriate stress voltage.
웨이퍼 제조 공정(이하 'FAB' 공정이라 한다.)을 거친 웨이퍼들이 후공정으로 넘어오면 다이 소잉(die sawing), 다이 본딩(die bonding), 와이어 본딩(wire bonding), 몰딩(molding), ㅌ트림 앤 폼(trim & form)의 공정을 거치거나, 범핑을 하여 플립 클립 본딩(flip chip bonding)을 거쳐 완성된 소자가 된다.Wafers that pass through the wafer fabrication process (hereinafter referred to as 'FAB' process) are transferred to the die processing, followed by die sawing, die bonding, wire bonding, molding, and trimming. After the process of trim & form, or bumping to form a completed device through flip chip bonding (flip chip bonding).
이와 같은 패키징 작업 도중 혹은 FAB 공정의 완료 후에 적절한 전기적, 열적 및 기능 테스트를 거쳐 양품과 불량품을 가려내기 위해 반도체 소자를 검사한 다.During this packaging operation or after the completion of the FAB process, appropriate electrical, thermal and functional tests are performed to inspect the semiconductor device for screening good and bad parts.
FAB 공정이 완료된 경우, 웨이퍼 속에는 수 10에서 수 100의 단위회로를 갖는 반도체 소자(이하, DUT(Device Under Test)라 칭함)가 형성되므로 이들 중 양호한 반도체 소자만을 골라낼 수 있도록 검사를 실행한다.When the FAB process is completed, a semiconductor device (hereinafter, referred to as a device under test (DUT)) having a unit circuit of several tens to several hundreds is formed in the wafer, so that inspection is performed to select only good semiconductor elements among them.
웨이퍼의 전기적 특성을 검사하는 일반적인 방법은, 테스트하고자 하는 4개의 DUT에 프로브카드의 니들 유닛을 접촉시키고, 이 니들 유닛에 스트레스 전압을 인가하여 전압 스트레스 테스트(voltage stress test)를 실시하고 그 다음에 상기 DUT에 정상 전압을 인가하여 정상 전압 테스트(normal voltage test)를 실시하여 그때의 전기적 특성을 측정하는 것이다.A common method of checking the electrical properties of a wafer is to contact the needle unit of the probe card with the four DUTs to be tested, apply a stress voltage to the needle unit, and then perform a voltage stress test. A normal voltage is applied to the DUT to perform a normal voltage test to measure electrical characteristics at that time.
즉, DUT에 신호를 보내고 아울러 DUT으로부터 신호를 전달 받아 DUT의 불량 여부를 판정 한다.That is, it sends a signal to the DUT and receives a signal from the DUT to determine whether the DUT is defective.
여기서, 상기 전압 스트레스 테스트에서 가해지는 스트레스 전압은 일반적으로 VDD MAX +10%의 값이다.Here, the stress voltage applied in the voltage stress test is generally a value of VDD MAX + 10%.
다만, 상기 스트레스 전압으로 테스트를 진행하여 결함이 있는 칩을 일률적으로 스크랩(scrap) 하게 되면 소자 동작 스펙(device operating spec)과 대비하였을 때 오버킬(overkill)이 되는 문제점이 있었다.However, if the defective chip is scraped uniformly by the test under the stress voltage, there is a problem of overkill when compared with a device operating specification.
따라서 본 발명은 상술한 제반 문제점을 해결하고자 안출된 것으로, 테스트에 사용되는 적정 스트레스 전압 찾아내어 반도체 소자의 신뢰성을 향상시킬 수 있는 반도체 소자 테스트 방법, 그 장치 및 적정 스트레스 전압 검출 방법을 제공함에 그 목적이 있다.Accordingly, the present invention has been made to solve the above-mentioned problems, and provides a semiconductor device test method, an apparatus and a proper stress voltage detection method which can find the appropriate stress voltage used for the test and improve the reliability of the semiconductor device. There is a purpose.
상술한 바와 같은 목적을 구현하기 위한 본 발명의 반도체 소자 테스트 방법은, DUT의 전기적 특성을 테스트하는 데 인가되는 적정 스트레스 전압을 검출하는 1 단계; 상기 적정 스트레스 전압을 사용하여 DUT의 전기적 특성을 테스트 하는 2 단계; 및 조기 결함이 있다고 판단되는 DUT를 스크랩하는 3 단계;를 포함하는 것을 특징으로 한다.The semiconductor device test method of the present invention for realizing the above object comprises the steps of: detecting an appropriate stress voltage applied to test the electrical characteristics of the DUT; Testing the electrical characteristics of the DUT using the appropriate stress voltage; And three steps of scraping the DUT which is determined to have an early defect.
또한, 상기 1 단계는, 5 개 내지 10 개의 DUT에 대하여 VDD MAX 값에 해당하는 스트레스 전압을 인가하는 1-1 단계; 정상 전압을 인가하여 DUT의 결함 여부를 판단하는 1-2 단계; 및 상기 1-2 단계에서 결함 DUT가 발견되는 경우에는 스트레스 전압을 0.1V 내리고 DUT를 변경하여 상기 1-1 및 1-2 단계를 반복적으로 수행하는 1-3 단계;를 포함하는 것을 특징으로 한다.In addition, step 1 may include applying a stress voltage corresponding to a VDD MAX value to 5 to 10 DUTs; Applying a normal voltage to determine whether the DUT is defective; And if the defective DUT is found in the step 1-2, by reducing the stress voltage 0.1V and changing the DUT step 1-3 to repeat the steps 1-1 and 1-2; characterized in that it comprises a .
또한, 상기 2 단계는, 정상 전압을 DUT에 인가하여 정상 전압 테스트를 하는 2-1 단계; 상기 1 단계에서 검출된 적정 스트레스 전압을 DUT에 인가하여 스트레스 전압 테스트를 하는 2-2 단계; 및 정상 전압을 다시 인가하여 DUT의 결함 여부를 판단하는 2-3 단계;를 포함하는 것을 특징으로 한다.In addition, the step 2, step 2-1 for applying a normal voltage to the DUT to perform a normal voltage test; Step 2-2 of applying a suitable stress voltage detected in step 1 to the DUT to perform a stress voltage test; And determining whether the DUT is defective by applying a normal voltage again.
본 발명의 또 다른 일 측면으로서, 본 발명의 반도체 소자 검사 장치는 상기 검사 방법으로 구현된 프로그램을 탑재하고 있는 것을 특징으로 한다.As another aspect of the present invention, the semiconductor device inspection apparatus of the present invention is characterized in that the program implemented by the inspection method is mounted.
이상에서 상세히 설명한 바와 같이, 본 발명에 따른 반도체 소자 테스트 방법, 그 장치 및 적정 스트레스 전압 검출 방법에 의하면, 종래 일률적으로 VDD MAX+10 %의 값을 스트레스 전압으로 하여 반도체 소자의 전기적 특성을 테스트 하는 것과는 달리 적정 스트레스 전압을 검출하여 반도체 소자의 전기적 특성을 테스트 함으로서 반도체 소자의 오버킬을 방지할 수 있어 수율 증대를 이룰 수 있다.As described in detail above, according to the semiconductor device test method, the apparatus and the proper stress voltage detection method according to the present invention, the electrical characteristics of the semiconductor device are tested by uniformly using a value of VDD MAX + 10% as a stress voltage. On the contrary, by detecting the appropriate stress voltage and testing the electrical characteristics of the semiconductor device, the overkill of the semiconductor device can be prevented, thereby increasing the yield.
이하 첨부한 도면을 참조하여 본 발명의 바람직한 실시예에 대한 구성 및 작용을 상세히 설명하면 다음과 같다.Hereinafter, the configuration and operation of the preferred embodiment of the present invention will be described in detail with reference to the accompanying drawings.
도 1은 본 발명에 따른 적정 스트레스 전압을 검출하는 방법을 나타내는 순 서도, 도 2는 본 발명에 따른 반도체 소자의 전기적 특성을 검사하는 방법을 나타내는 순서도이다.1 is a flow chart showing a method for detecting a proper stress voltage according to the present invention, Figure 2 is a flow chart showing a method for inspecting the electrical characteristics of the semiconductor device according to the present invention.
도 2에 도시된 바와 같이, 본 발명에 따른 반도체 소자의 전기적 특성의 검사는 정상 전압을 DUT에 인가하여 정상 전압 테스트를 하는 2-1 단계; 상기 1 단계에서 검출된 적정 스트레스 전압을 DUT에 인가하여 스트레스 전압 테스트를 하는 2-2 단계; 및 정상 전압을 다시 인가하여 소자의 조기 결함 여부를 판단하는 2-3 단계;를 포함하여 이루어진다.As shown in Figure 2, the inspection of the electrical characteristics of the semiconductor device according to the invention step 2-1 to apply a steady voltage to the DUT to perform a steady voltage test; Step 2-2 of applying a suitable stress voltage detected in step 1 to the DUT to perform a stress voltage test; And 2-3 determining whether the device is at an early defect by applying a normal voltage again.
종래 기술에 의하면 상기 2-2 단계에서 스트레스 전압으로 VDD MAX + 10%를 인가하여 스트레스 전압 테스트를 하였으나 본 발명은 상기와 같은 스트레스 전압을 인가하는 경우 반도체 소자의 오버킬이 발생하는 것을 감안하여 반도체 소자가 데미지(damage)를 입지 않는 범위(VDD MAX)에서 최대 스트레스 전압을 찾아내는 방법을 제안한다.According to the prior art, the stress voltage test was performed by applying VDD MAX + 10% as the stress voltage in the step 2-2. However, the present invention considers that the overkill of the semiconductor device occurs when the stress voltage is applied as described above. We propose a method to find the maximum stress voltage in the range where the device is not damaged (VDD MAX).
도 1에 도시된 바와 같이, 적정 스트레스 전압을 검출하는 방법은 다음과 같다.As shown in FIG. 1, a method of detecting a proper stress voltage is as follows.
가장 먼저, VDD MAX 값에 해당하는 스트레스 전압을 DUT에 인가하여 스트레스 전압 테스트를 한다.(1-1단계)First, the stress voltage test corresponding to the VDD MAX value is applied to the DUT to perform the stress voltage test (step 1-1).
여기서, 상기 스트레스 전압은 마지널 트렌지스터(marginal transister) 또는 인트라/인터 옥사이드(intra/inter oxide)를 파괴시켜 기생 전류가 발생하게 하고, 폴리 파티클 또는 전도성 파티클을 생성시킴으로서 소자의 결함을 발생시킨다.Here, the stress voltage destroys a marginal transistor or intra / inter oxide to cause parasitic currents, and generates poly particles or conductive particles, thereby causing device defects.
그 다음으로 상기 스트레스 전압 테스트에서 DUT의 결함의 발생 여부를 판단하기 위해 정상 전압을 인가하여 정상 전압 테스트를 한다.(1-2 단계)Next, the normal voltage test is performed by applying a normal voltage to determine whether a defect of the DUT occurs in the stress voltage test (step 1-2).
여기서, 상기 DUT가 정상으로 동작하는 범위의 전압을 인가하고 상기 DUT로부터 신호를 검출하여 상기 DUT의 결함 여부를 판단하게 된다.In this case, a voltage of a range in which the DUT operates normally is applied and a signal is detected from the DUT to determine whether the DUT is defective.
웨이퍼의 상, 하, 좌, 우 및 중앙 영역의 DUT에 대하여 상기 1-1 및 1-2 단계를 반복하여 DUT가 정상적으로 동작하는지를 판단한다.Steps 1-1 and 1-2 are repeated for the DUTs in the upper, lower, left, right, and center regions of the wafer to determine whether the DUT operates normally.
이때, 상기 1-1에서의 스트레스 전압 테스트 결과 결함이 발생한 DUT이 발생되지 않는 경우에는 VDD MAX 값이 적정 스트레스 전압이 된다.At this time, when the stress voltage test in 1-1 does not generate a defective DUT, the VDD MAX value becomes an appropriate stress voltage.
그러나, 5 내지 10 개의 DUT에 대하여 상기 1-1 및 1-2 단계를 반복하여 수행한 결과 결함이 발생한 DUT이 하나라도 발생한 경우에는 스트레스 전압을 0.1 V 낮추어 다른 5 내지 10 개의 DUT에 대하여 상기 1-1 및 1-2 단계를 반복하여 수행한다.(1-3 단계)However, when repeating steps 1-1 and 1-2 with respect to 5 to 10 DUTs, if any one of the defective DUTs occurs, the stress voltage is lowered by 0.1 V to 1 for the other 5 to 10 DUTs. Repeat steps -1 and 1-2 to perform steps 1-3.
이와 같은 작업을 반복하여 수행하다 보면, 상기 1-1에서의 스트레스 전압 테스트 결과 5 내지 10 개의 모든 DUT에 대하여 결함이 발생되지 않는 경우가 생기 고, 그때 인가된 스트레스 전압이 적정 스트레스 전압이 된다.When the above operation is repeatedly performed, defects are not generated for all 5 to 10 DUTs as a result of the stress voltage test in 1-1, and the applied stress voltage becomes an appropriate stress voltage at that time.
상기 적정 스트레스 전압이 검출되면 상기 적정 스트레스 전압을 사용하여 상술한 바와 같이 반도체 소자의 전기적 특성을 테스트하여 조기 결함이 있다고 판단되는 DUT을 스크랩 한다.When the appropriate stress voltage is detected, the electrical characteristics of the semiconductor device are tested as described above using the appropriate stress voltage to scrape the DUT which is determined to have an early defect.
본 발명은 상기 실시예에 한정되지 않고 본 발명의 기술적 요지를 벗어나지 아니하는 범위 내에서 다양하게 수정·변형되어 실시될 수 있음은 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 있어서 자명한 것이다.It is apparent to those skilled in the art that the present invention is not limited to the above embodiments and can be practiced in various ways without departing from the technical spirit of the present invention. will be.
도 1은 본 발명에 따른 적정 스트레스 전압을 검출하는 방법을 나타내는 순서도,1 is a flow chart showing a method for detecting a proper stress voltage according to the present invention;
도 2는 본 발명에 따른 반도체 소자의 전기적 특성을 검사하는 방법을 나타내는 순서도.2 is a flow chart illustrating a method for inspecting electrical characteristics of a semiconductor device according to the present invention.
Claims (5)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070136309A KR100934793B1 (en) | 2007-12-24 | 2007-12-24 | Semiconductor device test method and apparatus and proper stress voltage detection method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070136309A KR100934793B1 (en) | 2007-12-24 | 2007-12-24 | Semiconductor device test method and apparatus and proper stress voltage detection method |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090068623A KR20090068623A (en) | 2009-06-29 |
KR100934793B1 true KR100934793B1 (en) | 2009-12-31 |
Family
ID=40995993
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070136309A KR100934793B1 (en) | 2007-12-24 | 2007-12-24 | Semiconductor device test method and apparatus and proper stress voltage detection method |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100934793B1 (en) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000039712A (en) * | 1998-12-15 | 2000-07-05 | 김영환 | Cgst circuit of non-volatile memory and testing method thereof |
KR20050046426A (en) * | 2003-11-14 | 2005-05-18 | 삼성전자주식회사 | Device for measuring supply voltage |
KR20080105685A (en) * | 2007-05-31 | 2008-12-04 | 삼성전자주식회사 | Stress detection circuit, semiconductor chip including the same, and method of detecting stress |
-
2007
- 2007-12-24 KR KR1020070136309A patent/KR100934793B1/en not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000039712A (en) * | 1998-12-15 | 2000-07-05 | 김영환 | Cgst circuit of non-volatile memory and testing method thereof |
KR20050046426A (en) * | 2003-11-14 | 2005-05-18 | 삼성전자주식회사 | Device for measuring supply voltage |
KR20080105685A (en) * | 2007-05-31 | 2008-12-04 | 삼성전자주식회사 | Stress detection circuit, semiconductor chip including the same, and method of detecting stress |
Also Published As
Publication number | Publication date |
---|---|
KR20090068623A (en) | 2009-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100466984B1 (en) | Integrated circuit chip having test element group circuit and method of test the same | |
JP4898139B2 (en) | Probe pad, substrate on which semiconductor element is mounted, and semiconductor element inspection method | |
US11754621B2 (en) | Method and device for wafer-level testing | |
CN117648892A (en) | Method and system for dynamically adjusting aging test parameters by using AI | |
KR100934793B1 (en) | Semiconductor device test method and apparatus and proper stress voltage detection method | |
TWI775435B (en) | Method for wafer-level testing and semiconductor device | |
JP2013120875A (en) | Semiconductor wafer test method | |
JP2006310495A (en) | Semiconductor integrated circuit wafer, method of testing it and method of manufacturing semiconductor integrated circuit components | |
JPS6111465B2 (en) | ||
JP4744884B2 (en) | Wafer inspection apparatus and wafer inspection method | |
US10546792B2 (en) | Method for manufacturing a semiconductor product wafer | |
KR100718457B1 (en) | Semiconductor testing device and testing method therewith | |
JP2003232833A (en) | Test method | |
US6289291B1 (en) | Statistical method of monitoring gate oxide layer yield | |
KR20180014074A (en) | Dynamic response analysis prober unit | |
JP2010278073A (en) | Semiconductor integrated circuit, and device and method for inspecting the same | |
JP2017059564A (en) | Semiconductor wafer inspection method and semiconductor device manufacturing method | |
TW563220B (en) | Method for picking defected dielectric in semiconductor device | |
KR100203930B1 (en) | Semiconductor chip having a metal wiring | |
JP2005121553A (en) | Probe card and test method for semiconductor chip | |
US20030210068A1 (en) | Apparatus of testing semiconductor | |
JP4966564B2 (en) | Semiconductor device inspection system and inspection method | |
KR0177987B1 (en) | Multiple semiconductor chip test method | |
JP2010080742A (en) | Method and apparatus for testing semiconductor device | |
JPH0377342A (en) | Apparatus and method for inspecting semiconductor integrated circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |