KR100876557B1 - System synchronization apparatus and method of the base station modem that is based on the Dsp - Google Patents

System synchronization apparatus and method of the base station modem that is based on the Dsp

Info

Publication number
KR100876557B1
KR100876557B1 KR20070035060A KR20070035060A KR100876557B1 KR 100876557 B1 KR100876557 B1 KR 100876557B1 KR 20070035060 A KR20070035060 A KR 20070035060A KR 20070035060 A KR20070035060 A KR 20070035060A KR 100876557 B1 KR100876557 B1 KR 100876557B1
Authority
KR
Grant status
Grant
Patent type
Prior art keywords
signal
transmitting
dsp
time
chip
Prior art date
Application number
KR20070035060A
Other languages
Korean (ko)
Other versions
KR20080052154A (en )
Inventor
김진업
서석
조권도
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Images

Abstract

An apparatus and a method for synchronizing a system of a base station modem based on a DSP(Digital Signal Processor) are provided to facilitate time synchronization of the system between base stations by performing synchronization and controlling a point of time of a transmitting signal by measuring a difference value between reference clocks for synchronization and the DSP. An apparatus for synchronizing a system of a base station modem based on a DSP comprises a DSP chip(200) and an external device(202). The DSP chip is mounted on the base station modem. When a control signal for synchronizing the system is received in the DSP chip, predetermined numbers of digital transmitting signal samples are made and transmitted, and a point of transmitting time is adjusted according to a control signal for adjusting the point of transmitting time of the transmitting signal. The external device transmits the control signal for synchronizing the system to the DSP chip and receives the digital transmitting signal samples. The signal sample is compared with a synchronization clock signal received from a base station controller, and a time distance between two signals is calculated. The external device transmits the control signal for adjusting the point of transmitting time of the transmitting signal of the DSP chip for matching the time distance between two signals so as to match a reference point of transmitting time of the transmitting signal of the DSP chip and a point of time of the synchronization clock signal.

Description

DSP를 기반으로 하는 기지국 모뎀의 시스템 동기화 장치 및 방법{SYSTEM SYNCHRONIZATION METHOD OF BASESTATION MODEM BASED ON DSP} System synchronization apparatus and method of the base station modem that is based on the DSP {SYSTEM SYNCHRONIZATION METHOD OF BASESTATION MODEM BASED ON DSP}

도 1은 본 발명의 실시 예가 적용되는 이동통신망 구성도, Figure 1 is a mobile communication network configuration that applies embodiments of the invention,

도 2는 본 발명의 실시 예에 따른 이동통신망 기지국 모뎀의 시스템 동기화 장치 구성도, Figure 2 is a system synchronization device configuration of a mobile communication network base station modem according to an embodiment of the present invention,

도 3a 내지 도 3c는 본 발명의 실시 예에 따른 DSP 기반 기지국 모뎀의 시스템 동기화 제어 흐름도. Figures 3a-3c are a flow chart of a system synchronization control DSP-based modem base station according to an embodiment of the invention.

본 발명은 이동통신 시스템에 관한 것으로, 특히 이동통신 시스템에서 DSP(Digital Signal Processing)를 기반으로 하는 기지국 모뎀(modem)의 시스템 동기화 장치 및 방법에 관한 것이다. The present invention relates to, and more particularly the system synchronization apparatus and method of the base station modem (modem) which is based on a DSP (Digital Signal Processing) In the mobile communication system according to the mobile communication system.

통상의 무선 통신 기기들은 미리 정의된 통신 시스템만을 지원하도록 설계되어 있다. Conventional wireless communication devices are designed to support only a pre-defined communication system. 이러한 무선통신 기기들은 타 통신방식에 대한 유연성이 전혀 없어 글로 벌 로밍(Global Roaming)이나 무선 통신 시스템의 선별적 사용이 불가능하다. These wireless communication devices are not possible selective use of other communication methods do not have any flexibility for global roaming (Global Roaming) or a wireless communication system. 이러한 단점을 보완하기 위해 멀티 모드나 멀티 밴드의 무선통신 기기들이 출시되고 있기는 하나, 이들은 사용자의 요구에 따라 여러 가지 모드를 사용할 수 있도록 하여 제한된 유연성은 제공하지만, 지원되는 모드나 기능은 미리 정의되어 있기 때문에 새로운 통신 시스템이나 타 지역의 다른 통신 방식의 시스템에 접속하기 위해서는 무선통신기기의 하드웨어 자체를 교체해야 하는 문제점이 있었다. One is because the wireless communication device of the multi-mode and multi-band have been introduced to compensate for these disadvantages, they are based on user needs provided by a limited flexibility to use a variety of modes, but supported modes and features are pre-defined because in order to connect to other communication methods of the new communication system and other regional systems there are problems that need to replace the hardware itself of a wireless communication device.

이러한 비유연성을 극복하기 위하여, 1990년대에 접어들어 RF또는 IF단에서 신호를 디지털로 변환하여 처리하는 Software Defined Radio(SDR) 기술이 제안되었다. In order to overcome this inflexibility, folded in the 1990s, contains the Software Defined Radio (SDR) technology to process converts the signal from the RF or IF to digital stage has been proposed. SDR 기술은 원칙적으로 안테나 이후 단의 모든 부분을 소프트웨어로 처리하여 통신 시스템을 구현하는 기술로서, 새로운 하드웨어의 변경이나 추가 없이 동작 특성 예를 들어, 동작 주파수(operation frequency), 변조 타입(modulation type), 밴드폭(bandwidth), 네트워크 프로토콜(network protocols) 등을 소프트웨어 프로그램 변경만으로 바꿀 수 있는 기술이다. SDR technology in principle, as a technique to process all parts of the antenna since only the software that implements the communication system, for the operation characteristics without changes or additions of new hardware, for example, the operating frequency (operation frequency), the modulation type (modulation type) , bandwidth (bandwidth), a technique that can change, such as network protocols (network protocols) only by changing the software program.

현재의 하드웨어의 기술 수준에서 볼 때 고주파단(RF단)까지 소프트웨어로 처리하는 것은 현실성이 없어, 대부분의 연구는 중간주파단(IF단) 이후부터 소프트웨어로 처리하여 시스템을 구현하고 있다. This is not to handle as viewed from the technical level of the current hardware to software by the high-frequency stage (RF stage) feasible, and most studies have implemented a system treated with a Software since the intermediate frequency stage (IF stage). 따라서 SDR기술을 적용한 무선통신 기기의 무선통신 모뎀의 핵심 알고리즘은 주로 디지털 신호처리용 프로세서(Digital Signal Processor : 이하 DSP)와 그 소프트웨어로 구성되는 것이 일반적인 추세이다. Therefore, the core algorithm of the radio communication modem in a wireless communication device applying the SDR technology is primarily a digital signal processing processor (Digital Signal Processor: hereinafter DSP) and the general trend to be composed of the software. 이러한 SDR 기술을 이용하여 무선통신 기기를 제작하면 기존의 하드웨어 지향적인 기기와는 달리 소프트웨어적으로 기능 및 모드를 자유롭게 재구성할 수 있게 된다. When using such a SDR technology making the wireless communication device to the existing hardware-oriented device, it is possible to freely reconstruct the function and mode otherwise by software. 예를 들어 SDR기술을 이용한 통신기기를 이용하면, 동일한 플랫폼으로 소프트웨어 만을 교체함으로써 현존하는 다양한 이동통신 규격(CDMA2000, GSM, WCDMA 등)을 지원할 수 있게 된다. For example, using a communication apparatus using an SDR technique, by replacing only the software on the same platform is able to support a variety of existing mobile communication standards to (CDMA2000, GSM, WCDMA, etc.).

그러나, 위와 같은 장점에도 불구하고 SDR기술은 현실에 적용하기에는 여러 가지 문제점들이 있다. However, despite the above advantages and the SDR technology, there are many problems to apply to reality.

예를 들면, ASIC 형태의 모뎀은 시장에 출시되기까지 걸리는 시간, 즉 타임투마켓(time-to-market)이 길고 초기 투자비용이 많이 들고, 일단 시장에 출시되면 가격 경쟁력을 가지는 경향이 있는데, FPGA는 time-to-market이 ASIC보다는 짧으나 칩 자체의 가격이 너무 비싸서 시장에서 가격 경쟁력을 가지지 못하는 문제점이 있다. For example, when the modem ASIC forms of time before they go on the market, that time-to-market (time-to-market) holding a lot of long, initial investment costs, once on the market tend to have a competitive price, FPGA has a time-to-market problem is the price of a short but rather ASIC chip itself does have a competitive price in the market is too expensive.

반면, DSP는 time-to-market이 짧고 가격도 상대적으로 저렴하여 일단 시장에 출시되면 경쟁력이 있으나 다음과 같은 문제점이 있다. On the other hand, DSP is when the time-to-market is short and prices are relatively cheap, but a competitive one on the market has the following problems. 즉, ASIC이나 FPGA와 같이 외부의 기준 클럭(standard clock)에 맞추어 신호처리 연산을 수행하는 장치와 달리, DSP칩은 CPU(central processing unit)처럼 독립적이고 자체적인 클럭(clock)에 맞추어 연산을 수행하는 특성이 있다. That is, unlike the apparatus for performing signal processing operations in accordance with an external reference clock (standard clock), such as an ASIC or FPGA, DSP chip performs the operation according to the independent and its own clock (clock) as a CPU (central processing unit) there are characteristics that. 이러한 특성을 가진 DSP칩을 통신용 기지국 모뎀으로 사용하는 경우, 송신 신호의 송출시점을 외부의 기준 클럭에 맞추는 방법은 현실적으로 불가능하기에, 신호 송출시점을 정밀하게 운용해야 하는 동기식 모뎀의 프론트 엔드(front end)에 가까운 부분은 대부분 ASIC/FPGA를 사용하고, 신호의 송출시점에 어느 정도 마진을 허용하는 경우에만 국한하여 DSP가 사용되고 있다. When using a DSP chip of this nature as a communication base station modem, a synchronous modem to the transmission time of the transmission signal should accurately operate the signal transmission time, the following method to match an external reference clock is not feasible front end (front a portion close to the end) is limited by only allowing a certain degree of margin in the transmission time of the most used, and signals the ASIC / FPGA used in the DSP.

따라서 본 발명의 목적은 이동통신 시스템에서 DSP를 기반으로 하는 기지국 모뎀의 시스템 동기화 장치 및 방법을 제공함에 있다. It is therefore an object of the present invention to provide a system synchronization apparatus and method of the base station modem that is based on the DSP in a mobile communication system.

상술한 목적을 달성하기 위한 본 발명은 이동통신망 기지국 모뎀의 시스템 동기화 장치로서, 상기 이동통신망 기지국 모뎀에 탑재되며, 시스템 동기화를 위한 제어신호 수신 시 미리 정해진 일정 개수의 디지털 송출신호 샘플을 만들어 송신한 후, 상기 송출신호의 송출시점 조정 제어신호에 따라 상기 송출신호의 송출시점을 조절하는 DSP칩과, 상기 DSP칩으로 상기 시스템 동기화 제어신호를 송신시키며, 상기 디지털 송출신호 샘플을 수신하여, 이를 기지국 제어기로부터 수신되는 동기클럭신호와 비교 후, 두 신호간 시간차이를 계산하고, 상기 두 신호간 시간차이가 일치되도록 상기 DSP칩 송출신호의 송출시점을 조절시키는 제어신호를 송신하여 상기 DSP칩 송출신호의 기준 송출시점이 동기클럭신호의 시점과 일치하도록 조정하는 외부장치를 포함하 The present invention for achieving the above object is a system synchronization apparatus of a mobile communication network base station modem, it is mounted on the mobile communication network base station modem, a transmission created digital transmitted signal samples of a predetermined fixed number upon receiving a control signal for system synchronization then, the DSP chip to adjust the transmission timing of the transmission signal according to the transmission timing adjustment control signal of the transmission signal, sikimyeo transmitting the system synchronization control signal to the DSP chip, to receive the digital transmitting signal samples, this base station after comparison with the synchronized clock signal received from the controller, calculating a time difference between the two signals, and transmits a control signal for controlling the transmission timing of the DSP chips transmitted signal so that the two time differences match between the signal and the DSP chip transmitted signal the transmission of the reference point, including an external device to adjust to match the timing of the synchronization clock signal 는 것을 특징으로 한다. And that is characterized.

또한 본 발명은 DSP칩과 시스템 동기화를 위한 외부장치를 포함하는 DSP 기반 기지국 모뎀에서 시스템 동기화 방법으로서, (a)상기 외부장치로부터 시스템 동기화를 위한 제어신호 수신 시 상기 DSP칩에서 미리 정해진 일정 개수의 디지털 송출신호 샘플을 만들어 상기 외부장치로 송신시키는 단계와, (b)상기 DSP로부터 상기 송출신호 수신 시 상기 외부장치에서 기지국 제어기로부터 수신된 동기클럭 신호를 이용하여 상기 두 신호간 시간차이를 계산하는 단계와, (c)상기 계산된 두 신호간 시간차이가 일치하도록 상기 DSP칩 송출신호의 송출시점을 보상하기 위한 제 어신호를 송신시키는 단계와, (d)상기 제어신호 수신 시 상기 DSP칩에서 상기 두 신호의 시점이 일치하도록 상기 송출신호의 기준 송출시점을 조정시키는 단계를 포함하는 것을 특징으로 한다. In addition, the present invention provides a system for synchronization in the DSP based on the base station modem comprising an external device for the DSP chip and the system synchronization, (a) a predetermined number of pre-determined by the DSP chip upon receipt of a control signal for system synchronization from the external device creating a digital transmission signal sample comprising the steps of transmitting to the external device, (b) calculating the transmission signal received hours by using the synchronized clock signal received from the base station controller in the external device wherein the two signals of time difference from the DSP phase and, (c) and the step of transmitting a control signal for compensating the transmission timing of the DSP chip transmits the signal to match the time difference between the two signals the calculated, (d) in the DSP chip upon receipt of the control signal the timing of the two signals to match characterized by including the step of adjusting a reference transmission timing of the transmission signal.

이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시 예의 동작을 상세하게 설명한다. With reference to the accompanying drawings, will be described in the preferred embodiment operates in accordance with the present invention in detail.

도 1은 본 발명의 실시 예에 따른 이동통신 시스템에서 기지국들과 기지국 제어기간 망 구성을 도시한 것이다. Figure 1 shows the base stations and base station control period topology in the mobile communication system according to an embodiment of the invention. 이하 위 도 1을 참조하여 DSP를 기반으로 하는 기지국 모뎀의 시스템 동기화 방법을 상세히 설명하기로 한다. With reference to Figure 1 above will be described in detail a system for synchronization of the base station modem that is based on a DSP.

위 도 1에 도시된 바와 같이 기지국(106)과 기지국 제어기(102, 104) 그리고 교환기(100)로 이루어지는 망구성에서, 이동 통신용 기지국(106)은 기지국 제어기(102, 104)에 연결되어 있는데, 동기식 CDMA시스템의 경우에는 모든 기지국들이 송출신호에 일정한 시간차이를 정확히 유지해야 하므로 그 시간정보를 기지국 제어기로 받도록 되어 있다. In the above also the base station 106 and base station controller (102, 104), as shown in Figure 1 and the network configuration comprising a heat exchanger (100), the mobile communication base station 106 there is connected to the base station controller (102, 104), in the case of synchronous CDMA system, because all the base stations need to accurately maintain a constant time difference between the transmitted signal is to receive the time information to the base station controller.

도 2는 본 발명의 실시 예에 따른 기지국 모뎀의 시스템 동기화 장치의 블록 구성을 도시한 것이다. Figure 2 illustrates a block diagram of a system synchronization apparatus of a base station modem according to an embodiment of the invention. 이하 위 도 2를 참조하여 기지국 모뎀의 시스템 동기화 장치의 동작을 상세히 설명하기로 한다. Hereinafter reference to Figure 2 above will be described in detail the operation of the system synchronization apparatus of a base station modem.

먼저, 동기클럭A는 기지국 제어기(102, 104)로부터 받은 시간 정보를 의미한다. First, the synchronized clock A refers to the time information received from a base station controller (102, 104). 본 클럭은 송출시점을 주기적으로 알리는 용도로 사용된다. This clock is used for the purpose to inform the delivery point on a periodic basis. 상기 주기는 동기 클럭주기A라 정의하고, 동기클럭주기A마다 주기적으로 한 클럭이 트리거(trigger)되는 것을 예로 들어 설명한다. The cycle is described with reference to the synchronizing clock periods A defined, and LA synchronization clock cycles periodically every one clock A is triggered (trigger) as an example.

DSP칩(chip)(200)에서 실행되는 송신부 SW(software)(204)는 제어신호A를 수신하면 미리 정해진 일정한 개수의 디지털 송출신호 샘플을 만들어 외부장치A(202)로 송신하는 기능을 수행한다. Transmitting SW (software) that runs on the DSP chip (chip) (200) (204) when it receives a control signal A to create a digital transmitted signal samples of a predetermined constant number of functions to transmit to the external device A (202) . 송신부 SW(204)는 매 송출신호에 지시자A를 추가로 포함한다. Transmitting to SW (204) further comprises an indicator A in the sheet delivery signal. 송신부 SW(204)는 맞추고자 하는 기준 송출시점에 송출하는 신호의 경우에는 지시자A를 논리 "1"로 설정하고, 그렇지 않은 경우는 논리 "0"으로 설정한다. Transmitting SW (204) when the signal to be transmitted based on the transmission time to align characters, the indicator and sets the A to a logic "1", otherwise, set to a logic "0".

외부장치A(202)는 동기클럭A와 송출신호A를 수신한다. External device A (202) receives the synchronization clock A and transmission signal A. 상기 두 신호는 각각 기준송출 시점에 대한 정보를 가지고 있으므로, 외부장치A(202)는 이 두 신호 간의 시간차이를 아래의 [수학식 1]에서와 같이 계산하여 The two signals are calculated as a, a time difference between the two signals is outside of the device A (202) it with the information in the Equation 1 below, for each of the reference transmission time

시간차이A = 동기클럭A가 가리키는 기준송출시간 Based on transmission time indicated by the time difference between the synchronized clock A = A

- 송출신호A가 가리키는 기준송출시간 - based on the transmission signal transmission time points A

송출신호A가 더 빨라져야 하는지(시간차이A가 음수인 경우) 느려져야 하는지(시간차이A가 양수인 경우)를 판단한다. That the transmission signal A is more ppalrajyeoya (time if the difference A is negative), it is determined that must be slow (the time difference A is, if the transferee). 그 판단결과 느려져야 한다고 판단되면 제어신호A를 그 만큼 늦게 보내고, 빨라져야 한다고 판단되면 제어신호A를 그 만큼 빨리 보내어 송신부 SW(204)가 송출하는 신호의 기준 송출시점이 동기클럭A의 시점과 일치하도록 한다. Consistent with the time of the judgment when determining that must be slow to send later the control signal A by that, the reference transmission timing of a control signal A if it is determined that ppalrajyeoya signal is sent out that as soon as sending transmission SW (204) synchronized clock A and to.

그런데, 빨라져야 한다는 신호를 받은 DSP칩(200)은 송출신호를 더 빨리 만 들어야 하는데, DSP칩(200)의 연산능력에는 한계가 있어 송출신호를 빨리 만드는 데에는 그 한계가 존재한다. However, DSP chip 200 receives a signal that is to ppalrajyeoya must create a transmission signal more quickly, in order computing power of the DSP chips 200. There is a limit to make the transmitted signal as soon as there is the limit. 따라서 이에 대한 적절한 조치가 필요하다. Therefore, appropriate measures are needed for this.

즉, 정상적인 경우 제어신호A가 DSP칩(200)에 인가되는 시간 간격이 시간간격A라 하고, 송신부 SW(204)가 제어신호A를 수신한 후 미리 정해진 일정한 개수의 디지털 송출신호 샘플을 만들어 외부장치A(202)로 송신을 마치는 데에 소요되는 시간을 시간간격B라 하는 경우, DSP칩(200)이 실시간 신호처리가 가능하려면 시간간격B는 시간간격A보다 작아야 한다. That is, La normal case, the control signal A, the time interval is a time interval A to be applied to the DSP chip 200, and the transmission unit SW (204) after having received the control signal A to create a digital transmitted signal samples of a certain number of pre-determined external when La device a (202) times the time it takes to complete the transmission to the space B, to DSP chip 200 to be a real-time signal processing time interval B should be less than the time interval a.

도 3a 내지 도 3c는 위 도 2에 도시된 시스템 동기화 장치에서 기지국 모뎀의 시스템 동기를 위한 동작 제어 흐름을 도시한 것으로, 이하 위 도 2 및 도 3a 내지 도 3c를 참조하여 상기 동기클럭주기A가 시간간격A보다 크다고 가정하는 경우 외부장치A(202)에서의 동작을 상세히 설명하기로 한다. Figures 3a-3c is that showing the operation control flow for system synchronization with the base station modem on the system synchronization apparatus shown in Figure 2 above, below top 2 and the Figures 3a, see Fig. 3c by the synchronization clock period A if greater than the assumed time period a will be described in detail an operation of the external device a (202).

먼저 도 3a에서 보여지는 바와 같이, 외부장치A(202)는 동작을 시작하면, 변수들을 초기화한 후(S300) state0로 천이하여 이벤트(event)를 기다린다(1단계). First, as shown in Figure 3a, the external device A (202) when starting the operation, after initializing a variable (S300) to wait for the transition to the state0 event (event) (step 1). 이때 State0에서 클럭A가 수신된 것으로 판단되면(S302) 수신시간(T_clock)을 저장하고(S304) state1로 천이한다(2단계). At this time, if it is determined that the clock is received at the A State0 (S302) and stores the received time (T_clock) transitions to (S304) state1 (step 2).

이와 달리 상기 1단계에서 송출신호A가 수신되는 경우(S306) 상기 송출신호 A에 지시자A의 논리값을 검사하여(S308), 수신된 정보 안에 지시자A가 논리 "1"로 설정되지 않은 경우에는 state0으로 천이하고(3단계), 상기 수신된 정보 안에 지시자A가 논리 "1"로 설정된 경우에는 수신시간(T_txA)을 저장하고(S310) state1로 천이한다(4단계). If contrast is received the transmission signal A in step 1 (S306) to examine the logic value of the indicator A in the transmission signal A (S308), if indicator A in the received information is not set to the logic "1" state0 switched to the (step 3), and if the a indicator in the received information is set to logic "1" and stores the received time (T_txA) transitions to (S310) state1 (step 4).

한편, 이때, 상기 1단계에서 타이머(T1)가 만료되는 경우에는(S312), 외부장치A(202)는 제어신호A를 송출하고(S314) 타이머(T1)을 재 시작한 후(S316) state0으로 천이한다(5단계). On the other hand, at this time, as is (S312), after the external device A (202) is started again the timer (T1) transmits a control signal A, and (S314) (S316) state0 When the timer (T1) expires in step 1 transitions (step 5).

이어, 도 3b에서 보여지는 바와 같이, State1에서 T_clock과 T_txA 둘 다 인밸리드(invalid)가 아닌지를 판단한다(S318). Next, it is determined, not in the valley de (invalid) in State1 both T_clock T_txA and as shown in Figure 3b (S318). 상기 판단결과 둘 다 인밸리드(invalid)가 아니라 판단되면, 외부장치A(202)는 절대값(T_clock-T_txA)가 동기클럭주기A/2보다 작은지를 판단한다(S320). If it is determined not a Valley de (invalid) both is determined that the external device A (202) is the absolute value (T_clock-T_txA) that determines whether synchronization is less than the clock period A / 2 (S320).

이때 상기 판단결과 T_clock과 T_txA 중 어느 하나가 인밸리드(invalid) 라고 판단되면 state0로 천이한다(6단계). The result of the determination if it is determined that T_clock with any one of the valley de (invalid) of T_txA transitions to state0 (step 6). 그러나 상기 절대값의 판단결과 절대값(T_clock-T_txA)이 동기클럭주기A/2보다 작다고 판단되면 state2로 천이한다(7단계). However, if the absolute value determining the absolute value (T_clock-T_txA) the synchronization clock period is determined smaller than A / 2 and changes to the state2 (step 7).

상기 절대값 판단결과 절대값(T_clock-T_txA)이 동기클럭주기A/2보다 작지 않다고 판단되면 T_clock이 T_txA보다 작은지 판단한다(S322). The magnitude determined that the absolute value (T_clock-T_txA) when the judgment is not smaller than the synchronous clock period A / 2 to determine whether T_clock is less than T_txA (S322). 상기 T_clock과 T_txA의 비교결과 T_clock이 T_txA보다 작다고 판단되면 외부장치A(202)는 T_clock값을 인밸리드(invalid)로 설정하고(S326), state0로 천이한다(8단계). If the result of the comparison and T_clock T_clock T_txA of the determination is less than the T_txA external device A (202) is set at the valley de (invalid) in the T_clock value transitions to (S326), state0 (8 steps). 그러나, 상기 T_clock과 T_txA의 비교결과 T_clock이 T_txA보다 작지 않다고 판단되면 T_txA값을 인밸리드(invalid)로 설정하고(S324) state0로 천이한다(9단계). However, if it is determined not smaller than that of the comparison result and T_clock T_clock of T_txA the T_txA set to valley de (invalid) in the T_txA value transitions to (S324) state0 (step 9).

그리고, 마지막으로 도 3c에서 보여지는 바와 같이, State2에서 T_clock이 T_txA보다 작은지를 판단하고(S328), T_clock이 T_txA보다 작다고 판단되는 경우 외부장치A(202)는 타이머(T1)의 만료시간을 (동기클럭주기A/2 - T_txA + T_clock) 만큼 증가시키고(S330), T_clock과 T_txA값을 인밸리드(invalid)로 설정한 후(S338), state0로 천이한다(10단계). Then, the expiration time of the last time as shown in Figure 3c, if T_clock the determining if less than T_txA in State2 and (S328), T_clock it is determined to be less than T_txA external device A (202) the timer (T1) ( synchronous clock period a / 2 - for increase as T_txA T_clock +) was set to (S330), and the valley T_clock de (invalid) in the T_txA value after (S338), and changes to the state0 (step 10).

이와 달리 State2에서 T_clock이 T_txA보다 작지 않다고 판단되는 경우 (T_txA - T_clock)가 (시간간격A-시간간격B)보다 작은지를 판단한다(S332). On the other hand, if it is determined T_clock is not smaller than T_txA in State2 - determines if a is smaller than the (time interval time interval A- B) (T_txA T_clock) (S332). 이때 상기 판단결과 (T_txA - T_clock)가 (시간간격A-시간간격B)보다 작다고 판단되면 외부장치A(202)는 타이머(T1) 만료시간을 (T_txA - T_clock)만큼 감소시킨 후(S336), T_clock과 T_txA값을 인밸리드(invalid)로 설정하고(S338) state0로 천이한다(11단계). At this time, the determination result (T_txA-T_clock) is smaller than when it is determined (time interval time interval A- B) an external device A (202) the timer (T1) expires, the time was reduced by (T_txA T_clock) (S336), set to the valley de (invalid) in the T_clock and T_txA value, and changes to (S338) state0 (step 11).

그러나 이와 달리 상기 판단결과 (T_txA - T_clock)가 (시간간격A-시간간격B)보다 작지 않다고 판단되면 외부장치A(202)는 타이머(T1) 만료시간을 (T_clock - T_txA)만큼 증가시킨 후(S334), T_clock과 T_txA값을 인밸리드(invalid)로 설정하고 state0로 천이한다(12단계). However, determined that the contrast was increased by - - (T_txA T_clock) ((T_txA T_clock) is not smaller than if it is determined (time interval time interval A- B) an external device A (202) is the expiration of timer (T1) S334), and sets the valley de (invalid) in the T_clock and T_txA value transitions to state0 (step 12).

상기한 바와 같이 DSP칩을 동기식 이동통신용 기지국 모뎀으로 사용하는 경우에 본 발명을 적용함으로써 기지국간의 시스템 시간동기를 용이하게 맞출 수 있게 되므로, ASIC/FPGA를 이용한 기지국 모뎀 solution보다 저렴한 기지국을 시장에 빨리 내놓을 수 있으며, 또한 외부 클럭에 맞추어 정밀하게 신호처리를 행해야 하는 모든 알고리즘을 DSP에 용이하게 구현할 수 있게 된다. Since by the present invention is applied to a DSP chip as described above, in the case of using the synchronous mobile communication base station modem possible to easily match the system time synchronization between base stations, ASIC / FPGA of the base station modem solution as soon as the less expensive base on the market based It can bring, it is possible also easily implement all the algorithms to be subjected to signal processing in accordance with the precise external clock to the DSP.

한편 상술한 본 발명의 설명에서 실시 예에는 구체적인 관해 설명하였으나, 여러 가지 변형이 본 발명의 범위에서 벗어나지 않고 실시될 수 있다. The foregoing embodiment has been described regarding specific in the description of the present invention can be made without departing from the various changes in the scope of the invention. 따라서 발명의 범위는 설명된 실시 예에 의하여 정할 것이 아니고 특허청구범위에 의해 정하여 져야 한다. Therefore, the scope of the invention is not determined by the described embodiments shall be appointed by the claims.

이상에서 설명한 바와 같이, DSP칩을 동기식 이동통신용 기지국 모뎀으로 사용하는 경우, 본 발명에 의한 DSP를 기반으로 하는 기지국 모뎀의 시스템 동기화 방법을 적용함으로써, 기지국간의 시스템 시간동기를 용이하게 맞출 수 있게 되므로, ASIC/FPGA를 이용한 기지국 모뎀 솔루션(solution)보다 저렴한 기지국을 시장에 빨리 내놓을 수 있는 이점이 있다. As described above, in the case of using a DSP chip in a synchronous mobile communication base station modem, since by applying the system for synchronization of the base station modem that is based on the DSP according to the present invention, can be easily tailored for system time synchronization between a base station , the faster the benefits that can bring a more affordable base station modem solution (solution) with ASIC / FPGA market. 또한 외부 클럭에 맞추어 정밀하게 신호처리를 행해야 하는 모든 알고리즘을 DSP에 용이하게 구현할 수 있는 이점이 있다. In addition, there is an advantage that can easily implement all the algorithms to be subjected to signal processing in accordance with the precise external clock to the DSP.

Claims (6)

  1. 이동통신망 기지국 모뎀의 시스템 동기화 장치로서, A system synchronization apparatus of a mobile communication network base station modem,
    상기 이동통신망 기지국 모뎀에 탑재되며, 시스템 동기화를 위한 제어신호 수신 시 미리 정해진 일정 개수의 디지털 송출신호 샘플을 만들어 송신한 후, 상기 송출신호의 송출시점 조정 제어신호에 따라 상기 송출신호의 송출시점을 조절하는 DSP칩과, Is mounted on the mobile communication network base station modem, after transmitting create a digital transmitted signal samples of a predetermined fixed number upon receiving a control signal for system synchronization, the transmission timing of the transmission signal according to the transmission timing adjustment control signal of the transmission signal to control the DSP chip,
    상기 DSP칩으로 상기 시스템 동기화 제어신호를 송신시키며, 상기 디지털 송출신호 샘플을 수신하여, 이를 기지국 제어기로부터 수신되는 동기클럭신호와 비교 후, 두 신호간 시간차이를 계산하고, 상기 두 신호간 시간차이가 일치되도록 상기 DSP칩 송출신호의 송출시점을 조절시키는 제어신호를 송신하여 상기 DSP칩 송출신호의 기준 송출시점이 동기클럭신호의 시점과 일치하도록 조정하는 외부장치 Sikimyeo transmitting the system synchronization control signal to the DSP chip, for receiving the said digital transmitted signal sample, then compares the synchronization clock signal as received from a base station controller, calculating a time difference between the two signals, the two signals between the time differences and it transmits a control signal for controlling the transmission timing of the DSP chip transmission signal to match the external device for adjusting to the reference transmission timing of the DSP chips transmitted signal matches the timing of the synchronization clock signal
    를 포함하는 이동통신망 기지국 모뎀의 시스템 동기화 장치. System synchronization apparatus of a mobile communication network comprising a base station modem.
  2. 제 1 항에 있어서, According to claim 1,
    상기 외부장치는, 각 신호의 기준송출시점 정보를 이용하여 상기 동기클럭신호와 송출신호간 시간차이를 계산하는 것을 특징으로 하는 이동통신망 기지국 모뎀의 시스템 동기화 장치. The external device includes a system synchronizing apparatus of a mobile communication network, characterized in that the base station modem using the reference transmission time point information of the signals to calculate a time difference between the synchronization clock signal and transmitting the signal.
  3. 제 1 항에 있어서, According to claim 1,
    상기 DSP칩은, 매 송출신호에 지시자를 추가로 포함시키되, 기준 송출시점에 송출하는 신호의 경우에는 지시자를 논리 "1"로 설정하고, 상기 기준 송출시점에 송출되지 않는 신호의 경우에는 지시자를 논리 "0"으로 설정시키는 것을 특징으로 하는 이동통신망 기지국 모뎀의 시스템 동기화 장치. The DSP chip, sikidoe further comprises an indicator for every transmitted signal, in the case of signals that set the indicator to logic "1", and is not sent to the reference transmission time of the signal to be transmitted to the reference delivery point, the indicator system synchronization apparatus of a mobile communication network base station a modem, comprising a step of setting a logic "0".
  4. DSP칩과 시스템 동기화를 위한 외부장치를 포함하는 DSP 기반 기지국 모뎀에서 시스템 동기화 방법으로서, A system for synchronization in the base station DSP-based modem including an external device for the DSP chip and the system synchronization,
    (a)상기 외부장치로부터 시스템 동기화를 위한 제어신호 수신 시 상기 DSP칩에서 미리 정해진 일정 개수의 디지털 송출신호 샘플을 만들어 상기 외부장치로 송신시키는 단계와, (A) the step of creating a digital signal sent out a predetermined number of samples prescribed in the DSP chip, upon receiving a control signal for system synchronization from the external apparatus transmits to the external apparatus, and
    (b)상기 DSP칩으로부터 상기 디지털 송출신호 수신 시 상기 외부장치에서 기지국 제어기로부터 수신된 동기클럭 신호를 이용하여 상기 디지털 송출신호와 동기클럭 신호간 시간차이를 계산하는 단계와, (B) calculating the digital transmission signal and a synchronous clock signal between the time difference by using the synchronized clock signal received from the base station controller in the external device upon receiving the transmitted digital signal from the DSP chip and,
    (c)상기 계산된 두 신호간 시간차이가 일치하도록 상기 DSP칩 디지털 송출신호의 송출시점을 보상하기 위한 제어신호를 송신시키는 단계와, (C) the step of transmitting the control signal to compensate for the transmission time of the DSP chip digital transmission signal to match the time difference between two of the calculated signal;
    (d)상기 제어신호 수신 시 상기 DSP칩에서 상기 두 신호의 시점이 일치하도록 상기 디지털 송출신호의 기준 송출시점을 조정시키는 단계 (D) the step of adjusting the reference time of transmission of said digital signal sent out to the timing of the two signals from the DSP chip matched when receiving the control signal
    를 포함하는 DSP 기반 기지국 모뎀에서 시스템 동기화 방법. The method for synchronizing system in the DSP based on the base station modem comprising a.
  5. 제 4 항에 있어서, 5. The method of claim 4,
    상기 (b)단계에서, 상기 디지털 송출신호와 동기클럭 신호간 시간차이 계산은, 각 신호의 기준송출시점 정보를 이용하여 계산하는 것을 특징으로 하는 DSP 기반 기지국 모뎀에서 시스템 동기화 방법. In step (b), the digital transmission signal and a synchronous clock signal between the time difference is calculated, the system method for synchronizing base stations in a DSP-based modem characterized in that the calculation using the reference transmission time information of each signal.
  6. 제 4 항에 있어서, 5. The method of claim 4,
    상기 (a)단계에서, 상기 DSP칩은, 매 송출신호에 지시자를 추가로 포함시키되, 기준 송출시점에 송출하는 신호의 경우에는 지시자를 논리 "1"로 설정하고, 상기 기준 송출시점에 송출되지 않는 신호의 경우에는 지시자를 논리 "0"으로 설정시키는 것을 특징으로 하는 DSP 기반 기지국 모뎀에서 시스템 동기화 방법. In step (a), the DSP chip, sikidoe further comprises an indicator for every transmitting signal, if the signal transmitted to the reference delivery point, and sets the indicator to a logic "1", it is not sent to the reference transmission time in that system, the signal synchronization method in the DSP-based modem base station, comprising a step of setting an indicator to a logic "0".
KR20070035060A 2006-12-05 2007-04-10 System synchronization apparatus and method of the base station modem that is based on the Dsp KR100876557B1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060122024 2006-12-05
KR20060122024 2006-12-05

Publications (2)

Publication Number Publication Date
KR20080052154A true KR20080052154A (en) 2008-06-11
KR100876557B1 true KR100876557B1 (en) 2008-12-31

Family

ID=39807010

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20070035060A KR100876557B1 (en) 2006-12-05 2007-04-10 System synchronization apparatus and method of the base station modem that is based on the Dsp

Country Status (1)

Country Link
KR (1) KR100876557B1 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000091956A (en) 1999-07-02 2000-03-31 Hitachi Ltd Code-division multiple access type mobile communication system
US20030002537A1 (en) 2001-06-27 2003-01-02 Schaller Lane B. Method and apparatus for controlling the timing of a communication device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000091956A (en) 1999-07-02 2000-03-31 Hitachi Ltd Code-division multiple access type mobile communication system
US20030002537A1 (en) 2001-06-27 2003-01-02 Schaller Lane B. Method and apparatus for controlling the timing of a communication device

Also Published As

Publication number Publication date Type
KR20080052154A (en) 2008-06-11 application

Similar Documents

Publication Publication Date Title
US5987339A (en) Receiving portion of radio communication device
US20040242163A1 (en) System and apparatus for performing broadcast and localcast communications
US20060240798A1 (en) Apparatus and methods for control of sleep modes in a transceiver
GB2324681A (en) Re-synchronisation and clock calibration in slotted paging mode CDMA radiotelephone
US20080013658A1 (en) Synchronizing high data-rate radio transceivers
US20030036416A1 (en) Method for reducing power consumption in bluetooth and CDMA modes of operation
US20110110256A1 (en) Method and apparatus for processing inter-rat measurement in dual modem device
WO2002037714A1 (en) Method and apparatus to synchronize mobile radios
CN103414507A (en) Mobile terminal and method and device for switching antennas of mobile terminal
US20020127987A1 (en) Method and apparatus for multipath signal detection, identification, and monitoring for wideband code division multiple access systems
EP2200344A2 (en) Wireless network protocol for a hearing system
JP2000253448A (en) Digital cordless telephone system
JP2005341148A (en) Wireless communication method and apparatus
US8041972B2 (en) Apparatus and method for setting wakeup times in a communication device based on estimated lock on time of frequency synthesizer
US20060262882A1 (en) Serial radio frequency to baseband interface with programmable clock
US20120129470A1 (en) Wireless communication apparatus
JP2010500794A (en) Method and apparatus for synchronization between adjacent base stations in a wireless communication system
JP2005269034A (en) Radio base station system and delay time measurement method
JP2005142981A (en) Portable terminal with communication function composed of a plurality of cpus and control method therefor
CN202889361U (en) Internet of Things terminal and Internet of Things time service system
JPH11258326A (en) User controlled gps receiver
CN1725669A (en) Method for activating compression mode and determining transmission gap position paremeter in radio frame
US20090010192A1 (en) Sink device
CN102474279A (en) Method and apparatus for reduced power consumption when operating as a bluetooth low energy device
CN1308430A (en) Sync method between mobile comm system and base station

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121129

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20131128

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee