KR100871523B1 - Ac형 플라즈마 디스플레이 장치 - Google Patents

Ac형 플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR100871523B1
KR100871523B1 KR1020010013396A KR20010013396A KR100871523B1 KR 100871523 B1 KR100871523 B1 KR 100871523B1 KR 1020010013396 A KR1020010013396 A KR 1020010013396A KR 20010013396 A KR20010013396 A KR 20010013396A KR 100871523 B1 KR100871523 B1 KR 100871523B1
Authority
KR
South Korea
Prior art keywords
pulse
electrode
address
period
discharge
Prior art date
Application number
KR1020010013396A
Other languages
English (en)
Other versions
KR20020066922A (ko
Inventor
코우가미아키히코
스즈키케이조
카지야마히로시
Original Assignee
가부시키가이샤 히타치세이사쿠쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 히타치세이사쿠쇼 filed Critical 가부시키가이샤 히타치세이사쿠쇼
Publication of KR20020066922A publication Critical patent/KR20020066922A/ko
Application granted granted Critical
Publication of KR100871523B1 publication Critical patent/KR100871523B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은, AC형 플라즈마 디스플레이 장치에 관한 것으로서, 고속의 어드레스방전을 실현하여 다(多)서브필드화나 고계조를 실현하고, 표시화상의 화질을 보다 향상시킨 AC형 플라즈마 디스플레이 장치를 제공하는 것을 목적으로 한다.
도 1에 나타내는 바와 같이, 주사펄스(106)의 시간적 전에 세폭의 전치펄스(105)를 방전개시전압을 넘게 인가하고, 전치펄스(105)로 공간전하의 성장(타운젠트의 성장과정)을 행하여, 어드레스방전을 고속화하는 구성으로 하였다.
Figure R1020010013396
어드레스방전, 주사(走査)펄스, 전치(前置)펄스 방전개시전압, 서브필드

Description

AC형 플라즈마 디스플레이 장치{AC-Type Plasma Display Apparatus}
도 1은 본 발명의 플라즈마 디스플레이 장치의 구동파형도,
도 2는 플라즈마 디스플레이 장치의 패널 분해사시도,
도 3은 플라즈마 디스플레이 장치의 전극배선을 나타내는 도면,
도 4는 종래의 플라즈마 디스플레이 장치의 구동파형도,
도 5는 주사펄스의 주사방법을 설명하는 도면,
도 6은 본 발명의 전치펄스의 주사방법을 설명하는 도면,
도 7은 비교예로 되는 종래의 어드레스방전의 지연을 설명하는 도면,
도 8은 본 발명의 전치(前置)펄스에 의한 어드레스방전의 고속화를 설명하는 도면,
도 9는 둔파(鈍波)리셋에 본 발명을 적용한 때의 구동파형도,
도 10은 본 발명의 전치펄스의 주사(走査)를 설명하는 도면,
도 11은 본 발명의 둔파리셋과 벽전하를 설명하는 도면,
도 12는 본 발명의 둔파리셋과 전치펄스의 관계를 설명하는 도면,
도 13은 본 발명의 전치펄스와 어드레스펄스의 관계를 설명하는 도면,
도 14는 본 발명의 전치펄스와 주사펄스를 출력하는 IC회로의 구성도,
도 15는 본 발명의 AC형 플라즈마 디스플레이 장치를 구동시키는 IC의 동작 을 설명하는 신호파형도이다.
본 발명은, AC형 플라즈마 디스플레이 장치에 관한 것으로서, 특히 고속의 어드레스방전 구동을 행하는 표시장치에 적합한 AC형 플라즈마 디스플레이 장치에 관한 것이다.
AC형 플라즈마 디스플레이 장치는, 대화면, 박형, 경량의 표시장치로서 종래의 CRT에 대신하는 텔레비젼 장치가 이미 제품화되어 있다.
현재까지 40인치 클래스의 라인수 480개의 VGA텔레비젼과, 인터레이스 구동하는 HDTV(High Definition Tele Vision: 고정세(高精細) 텔레비젼의 약칭)가 실현되고 있다.
이 AC형 플라즈마 디스플레이 장치는 이미 제품화되어 있지만, 그 성능의 면에서 많은 과제를 가지고 있고, 화질의 면에서는 아직 CRT를 능가하는 것은 없다.
플라즈마 디스플레이 장치의 성능은, 표시휘도, 콘트라스트, 해상도, 계조수, 소비전력등 일반적으로 표시장치로서 요구되는 기본적인 성능 외에, 동화상의 화질이 최근 문제로 되고 있다.
플라즈마 디스플레이 장치의 계조표시방법이, CRT등의 휘도의 강도변조에 대하여 발광시간의 길이에 의한 시간폭 변조를 이용하고 있기 때문에, 동화상에 대하여 특유의 화질열화를 발생시킨다. 이들의 플라즈마 디스플레이 장치의 성능을 올 리기 위해서는, 플라즈마 디스플레이 패널을 고속으로 구동하고, 화질을 결정하고 있는 모든 파라미터의 값을 크게 할 필요가 있다.
이러한 종류의 AC형 플라즈마 디스플레이 패널로는, 주지하는 바와 같이, 서로 평행한 쌍으로 되는 X전극-Y전극으로 이루어지는 표시용 전극과, 이들의 표시용 전극에 교차하는 어드레스전극(A전극)과의 3전극이 형성되어 있고, 면방전형 패널을 구성하고 있다. 그리고, 이들 표시용 전극과 스트라이프 형태로 배열된 어드레스전극과의 교점에서 화소로 이루어지는 셀을 구성하고, 다수의 셀이 패널 내에 2차원의 매트릭스를 형성하고 있다. 플라즈마 디스플레이 등의 매트릭스 패널에서는 각 라인마다의 셀에 공통의 전극이 형성되어 있다.
플라즈마 디스플레이 장치의 계조표시방법은, 서브필드법을 이용하고 있다. 이것은 1필드의 시간을 복수의 서브필드로 분할하고, 각 서브필드에서는 발광의 시간폭을 다르게 하여, 각각의 서브필드의 발광을 제어하여 몇개의 서브필드의 발광시간을 조합하여, 1필드의 토탈의 발광의 시간으로 계조를 표현하고 있다.
예컨대, 1필드를 8개의 서브필드로 분할하고, 각각의 서브필드의 발광시간폭의 비를 1:2:4:8:16:32:64:128로 하면, 이들의 서브필드를 발광시킬지 여부를 제어하여 조합하는 것으로, 0에서 255까지의 256단계의 계조를 표시할 수 있다.
플라즈마 디스플레이 장치의 계조수는, 이 서브필드의 수로 결정한다. 서브필드의 수를 많게 하여 보다 표시휘도를 세밀하게 하면, 완만하게 휘도변화하는 화상에서도 원활한 표시의 화질을 표현할 수 있다.
현재의 플라즈마 디스플레이 장치에서는, 휘도의 계조수는 100계조 정도이 고, 어두운 화상을 표시한 때에 미소한 휘도변화가 검게 찌그러져 버리는 현상이 일어난다. 어두운 화상이라도 보다 세밀한 계조를 표시하기 위해서는 1024계조가 필요하며, 이것을 가장 서브필드의 수가 적은 2의 거듭제곱승으로 구성하여도 10서브필드가 필요하다.
또한, 이와 같은 서브필드법에서는 동화상에서 화질이 열화하는 의사윤곽(擬似輪郭) 방해가 생기는 것이 잘 알려져 있다. 이것을 저감하기 위해, 서브필드의 중복부호를 2거듭제곱승과는 다른 부호로서, 부호에 용장성을 갖게 하고, 표시라인이나 셀에서 서브필드의 발광의 조합을 변화시켜, 의사윤곽방해를 눈에 띄지 않게 하는 방법을 취할 수 있다.
그것을 위해, 더욱 많은 서브필드의 수를 필요로 하며, 15정도의 서브필드수가 이상적이다. 텔레비젼 신호의 1필드는 약 16.7msec이므로, 서브필드의 수가 증가하는 것은 하나의 서브필드에 할당된 시간이 짧게 되는 것을 의미한다.
하나의 서브필드는, 리셋기간, 어드레스기간 및 표시유지기간의 3개로 나누어져 있는 구동방법이 일반적으로 사용되고 있다. 이들의 기간은 표시패널의 모든 라인에서 공통된 기간이며, 이 구동방법을 ADS(어드레스·표시분리방식)이라고 부르고 있다. 이 구동파형의 일예를 도 4와 도 5에 나타내고, 구동의 고속화의 필요성을 설명한다.
도 4에 있어서, X전극은 모두 공통으로 접속되어 있고, Y전극은 어드레스기간에 각각의 전극에 주사펄스를 인가하기 위한 IC회로가 접속되어 표시유지기간의 서스테인펄스는 Y전극 모두에 동시에 인가된다.
서브필드의 리셋기간에는 X전극에 리셋전압(VR)으로서 300V이상의 고전압펄스(전(全) 리셋펄스)(100)를 인가한다. 이것에 의해 모든 셀에 있어서 이 동안에 강한 방전이 생기고, X전극에는 전자가, Y전극에는 이온이 벽전하로 하여 전 리셋펄스(100)의 파형이 하강한 때에, X전극과 Y전극에 축적된 벽전하 자신으로 형성된다.
이 전계에 의해 방전(자기소거방전/리셋방전이라고 함)이 생기고, 벽전하가 공간에 부유되어 중화하여 소멸한다. 이 리셋방전에 의해, 모든 셀의 벽전하가 리셋된다. 이 중화기간에는 X전극과 Y전극과 A전극(어드레스전극)과는 함께 전압을 GND레벨로 하고, 이 중화기간은 약 100㎲이다.
다음으로, 어드레스기간에는 Y전극에 순차 전압(Vy)의 주사펄스(106)를 인가하고, A전극에는 전압(Va)의 어드레스펄스(108)를 인가한다. 이 주사펄스(106)와 어드레스펄스(108)가 겹치는 셀에서 전극(A-Y)사이의 방전이 생기고, 그것을 트리거로서 전극(X-Y)간의 방전이 생겨 셀의 X전극과 Y전극 상에 벽전하를 형성한다.
다음의 표시유지기간에서는 X전극과 Y전극에 서로 번갈아 전압(Vs)의 서스테인펄스(102, 104)를 인가하고, 어드레스기간에서 벽전하가 형성된 셀만 선택적으로 방전이 생겨 표시발광한다.
이상이 하나의 서브필드의 발광기구이지만, 어드레스기간은 도 5에 나타내는 바와 같이, Y1 전극으로부터 Y480전극(VGA를 상정)까지 주사펄스(106)를 순차 인가해간다. 따라서, 라인수가 많게 되는 표시장치(예컨대 HDTV에서는 1000개 이상)에서는 그 라인수만큼 주사펄스(106)를 인가하지 않으면 안된다.
그렇지만, 그 주사펄스(106)에서 생기는 어드레스방전은 시간지연이 있거나, 셀에 의한 편차가 있어 표시의 신뢰성을 얻기 위해서는 어느 정도의 시간폭이 필요하다. 예컨대, 현재의 VGA 표시장치에서는 이 주사펄스(106)의 시간폭은 2.4㎲ 이고, 라인수가 1000개인 HDTV 표시로 되면, 어드레스기간이 2.4ms로도 된다. 이 어드레스기간은 모든 서브필드에서 필요하며, 8서브필드나 있으면, 어드레스기간만으로 1필드의 시간이 채워져 버리게 된다.
이상 설명한 바와 같이, 다(多)서브필드화(서브필드를 많게 함)나 고정세화(셀의 사이즈를 작게 하여 수를 증대시켜 고밀도화함)의 표시를 얻기 위해서는 어드레스기간을 짧게 할 필요가 있다.
이것을 실현하기 위해, 인터레이스구동하는 방법이 있다. 즉, 1 필드의 표시를 하나 걸러 표시하는 것으로 어드레스하는 라인수를 반감하고, 고정세(HDTV)표시하는 것이다. 그러나, 이 표시에서는 플리커현상이 생기고, 특히 라인플리커가 현저하여 화질이 크게 손상되는 것이다.
또한, 다른 어드레스기간의 단축방법으로서, 패널의 상하에서 어드레스전극을 분리하는, 2행 동시 구동하는 방법이 있다. 그러나, 이 방법으로는 어드레스전극의 수가 배로 되어, 구동 IC의 수도 배가 되므로 제품코스트가 상승한다고 하는 문제가 있다.
이상 종래예에서 설명한 바와 같이, 계조수를 많게 하여 어두운 화상이라도 세밀한 휘도표현을 한다든지, 동화상의 의사윤곽방해를 저감하거나, 고정세의 패널 의 표시장치를 실현하기 위해서는, 어드레스기간을 단축할 필요가 있다. 그것을 위해서는 어드레스방전을 고속화할 필요가 있다.
따라서, 본 발명의 목적은, 상기 종래의 문제점을 해결하고, 고속의 어드레스방전을 실현하여 다서브필드화나 고계조를 실현하며, 표시화상의 화질을 보다 향상시킨 AC형 플라즈마 디스플레이 장치를 제공하는 것에 있다.
상기 목적을 달성하기 위해, 본 발명에서는 AC형 플라즈마 디스플레이 장치의 어드레스구동에 있어서, 주사펄스의 인가시간보다도 전에 전치(前置) 펄스로서 하나 이상의 세폭(細幅)의 펄스를 리셋방전의 벽전하로 결정하는 방전개시전압을 초월하는 전압으로 인가하는 구성으로 한 것이다.
본 발명에 관한 AC형 플라즈마 디스플레이 장치의 구성상의 특징점을, 이하의 (1)∼(5)에 구체적으로 들어, 본 발명을 더 상술한다.
(1)서로 평행한 쌍으로 되는 제1 전극 및 제2 전극으로 이루어지는 표시용 전극과, 상기 표시전극에 교차하는 어드레스전극과, 상기 표시용전극과 어드레스전극과의 사이에서 어드레스방전을 행하는 구동회로를 구비한 AC형 플라즈마 디스플레이 장치에 있어서, 상기 어드레스방전을 행하는 구동회로는, 상기 표시용 전극에 인가하는 주시펄스의 인가시간보다도 전에, 전치펄스로서 예정된 세폭의 펄스를 하나 이상 인가하는 수단을 가지고 있고, 상기 전치펄스의 인가전압을 리셋방전의 벽전하로 결정하는 방전개시 전압치를 초월하는 전압치로 한 것을 특징으로 한다.
(2)상기 (1) 기재의 AC형 플라즈마 디스플레이 장치는, 1필드 내에 복수의 서브필드를 가지고, 상기 서브필드가 적어도 벽전하를 균일하게 하는 리셋기간, 기록을 위한 어드레스기간 및 표시발광을 위한 표시유지기간을 포함하고, 상기 어드레스기간의 표시라인에 대응한 전극에 순차 주사펄스를 인가하는 기능을 가지고 있으며,
상기 어드레스기간에 있어서는, 상기 어드레스방전을 행하는 구동회로가, 상기 주사펄스의 인가시간보다도 전에 전치펄스로서 예정된 세폭의 펄스를 하나 이상 인가하는 수단을 가지고 있으며, 상기 전치펄스의 인가전압은 상기 리셋기간 종료후에 형성되는 벽전하에 의해 결정하는 방전개시전압보다도 큰 전압치이며, 상기 전치펄스가 상기 주사펄스와 일정한 시간간격을 가지고 순차 주사되는 것을 특징으로 한다.
(3)상기 (1)기재의 AC형 플라즈마 디스플레이 장치는 쌍으로 되는 복수의 서로 평행한 제1과 제2의 표시용전극과, 상기 표시용전극에 교차하는 복수의 어드레스전극을 가지며, 적어도 상기 표시용전극이 유전체층으로 덮인 패널을 가지는 AC형 플라즈마 디스플레이 장치로서, 1필드의 시간을 복수의 서브필드로 분할하고, 상기 서브필드는 적어도 리셋기간, 어드레스기간 및 표시유지기간을 가지며, 상기 어드레스기간에 상기 제1의 표시용전극에 주사펄스를 인가하며, 상기 어드레스전극에 어드레스펄스를 인가하여 기록을 행하는데 있어서, 상기 제1의 표시용전극에 상기 주사펄스를 인가하는 시간적 전에, 전치펄스로서 상기 주사펄스와 동극성의 예정된 1개 이상의 세선(細線)펄스를 인가하는 수단을 가지며, 상기 전치펄스의 인가전압은 어드레스방전 개시전압을 초월하는 전압치인 것을 특징으로 한다.
(4) 상기 (1) 기재의 AC형 플라즈마 디스플레이 장치는, 1필드를 복수의 서브필드로 분할하고, 상기 서브필드는 적어도 리셋기간, 어드레스기간 및 표시유지기간을 가지고,
상기 리셋기간에 자기소거방전을 수반하는 전 리셋펄스를 상기 제2의 표시용 전극에 인가하여 플라즈마 디스플레이 패널의 잔류 벽전하를 리셋하고, 상기 어드레스기간에 주사펄스를 상기 제1의 표시용 전극에 인가하여 기록조작을 행하는 데 있어서, 상기 주사펄스의 인가에 앞서 상기 제1의 표시용 전극에 예정된 전치펄스를 하나 이상 인가하는 수단을 가지고, 상기 전치펄스의 인가전압은 상기 주사펄스의 전압치보다도 크고, 또한 방전개시전압을 초월하는 전압치인 것을 특징으로 한다.
(5)상기 (1) 기재의 AC형 플라즈마 디스플레이 장치는, 1필드를 복수의 서브필드로 분할하고, 상기 서브필드는 적어도 리셋기간, 어드레스기간 및 표시유지기간을 가지고,
상기 리셋기간에 둔파(lamp wave)리셋 방전을 행하여 리셋하고, 상기 둔파의 최종전압치가 어드레스기간에 인가하는 주사펄스의 전압치보다도 작게 하는 수단과, 상기 어드레스기간에 상기 제1의 표시전극에 주사펄스를 인가하는데 있어서는, 상기 주사펄스를 인가하는 시간적 전에, 전치펄스로서 예정된 상기 주사펄스와 대략 동일한 전압치의 세선의 펄스를 1개 이상 인가하는 수단을 가지는 것을 특징으로 한다.
상기의 전치펄스의 인가에 의해, 방전 성장의 초기의 부분(타운젠트(townsent)의 성장과정)을 이 전치펄스로 행하고, 주사펄스에 의한 어드레스방전의 지연을 적게 하여 고속의 어드레스방전을 실현할 수 있다.
또한, 리셋방전이 자기소거방전을 수반하는 전 리셋방전이고, 전치펄스의 전압치가 주사펄스의 전압치보다도 큰 전압치로 인가하는 것에 의해 실현할 수도 있다. 이것은 주사펄스 그 자체는 어드레스펄스가 없으면 방전하지 않지만, 전치펄스의 전압을 주사펄스의 전압보다도 크게 하여, 어드레스펄스가 없어도 방전개시전압을 초월하는 전압치로 한다.
또한, 전치펄스의 주기가 주사펄스의 주기와 대략 동일하게 함으로써 실현하는 것도 가능하다. 이것에 의해 구동 IC부의 신호처리회로부를 간략화할 수 있어, 회로코스트의 저감으로 된다.
또, 전치펄스의 폭을 방전이 생기지 않을 정도의 세폭으로 하는 것에 의해 실현할 수도 있다. 전치펄스가 방전하지 않음으로써, 이 펄스에서 벽전하가 형성되는 일이 없으므로, 다음의 어드레스방전으로 방전이 저해되는 일이 없다. 이 전치펄스로는 타운젠트의 성장과정만 행하고, 공간전하의 성장만 행하므로 어드레스방전의 지연이 작은 고속의 방전으로 된다.
또한, 리셋방전이 둔파리셋방전이고, 둔파리셋의 최종전압보다도 전치펄스의 전압치를 크게 하는 것에 의해 실현하는 것도 가능하다. 이것에 의해, 전치펄스의 전압치가 방전개시전압을 초월하고 있으므로, 타운젠트의 성장과정을 이 전치펄스가 행하는 것이 가능하다.
또한, 둔파리셋의 최종전압을 주사펄스전압보다도 작게 하고, 주사펄스와 전 치펄스의 전압을 실질적으로 같게 하는 것에 의해 실현하는 것도 가능하다. 이것에 의하면, 주사펄스와 전치펄스의 전압이 동(同) 전위가 되므로, 펄스를 발생시키는 고전압 증폭회로의 구성을 간략화할 수 있어, 코스트의 저감을 실현할 수 있다.
또, 전치펄스의 펄스폭을 0.5㎲ 이하로 하는 것에 의해, 전치펄스로 방전하지 않고 공간전하의 성장만 행할 수 있다.
본 발명에 의하면, 주사펄스의 시간적 전에 방전개시전압을 초월하는 1개 이상의 세폭의 펄스(전치펄스)를 인가하는 것에 의해, 이 전치펄스로 타운젠트의 성장과정을 행하고, 공간전하를 많게 하여 어드레스방전을 고속으로 구동할 수 있다고 하는 효과가 있다.
또한, 전치펄스의 주기를 주사펄스의 주기와 대략 동일하게 하는 것에 의해 구동회로의 신호처리부를 간략화할 수 있어 저코스트의 회로를 실현할 수 있다고 하는 효과도 있다.
또, 둔파리셋의 최종전압을 주사펄스의 전압보다도 작게 하고, 전치펄스의 전압치와 주사펄스의 전압치를 실질적으로 동일하게 함으로써, 고전압회로를 간략화할 수 있어 저코스트로 실현할 수 있다고 하는 효과도 있다.
이하, 본 발명의 실시의 형태를 도 1∼도 3, 도 6∼도 15까지를 이용하여 상세하게 설명한다.
우선, AC형 플라즈마 디스플레이 패널의 구조와 전극배선을 도 2와 도 3을 이용하여 설명한다.
도 2는 AC형 플라즈마 디스플레이 패널의 분해사시도이다. 이 패널은 3전극 의 면방전형 패널이다. 면판(200)상에 표시용전극으로서 서로 평행한 쌍으로 되는 X전극(201)과 Y전극(202)을 투명전극으로 형성한다. 이들의 투명전극 상에는 또한 저항치를 내리기 위해 선폭이 좁은 버스전극(예컨대 Cr/Cu/Cr등의 금속박막)을 형성한다(미도시됨). 이들 X전극과 Y전극의 위에 유전체층(203)을 형성하고, 그 유전체층의 위에 보호막(MgO)을 더 형성한다(미도시됨).
한편, 기판(204)에는 방전셀을 획정하는 스트라이프형태의 리브(ribs)(205)를 샌드블라스트(sand-blast)법 등으로 형성하고, 서로 대향하는 리브의 사이에 설치된 홈내에 어드레스전극으로 되는 A전극(206)을 형성한다. 또한, 리브(205)사이의 홈 내벽 및 A전극 상에 RGB 각색의 형광체(207)를 도포한다.
도 2에 나타내는 바와 같이, 이들 면판(200)의 X전극과 Y전극과, 기판(204)의 A전극이 서로 교차하도록 위치결정하고, 면판(200)과 기판(204)을 기밀하게 봉하고, 그것에 의해 서로 대향하는 리브로 획정된 스트라이프형태의 셀을 형성하며, 이들 셀내에 방전가스로서 Ne-Xe(4%)의 혼합가스를 400Torr정도 봉입(封入)한다.
X전극(201)과 Y전극(202)과의 사이에서 표시유지펄스(서스테인펄스(Vs))를 인가하여 방전하면, 봉입가스인 Xe으로부터 자외선이 발생하여, RGB의 형광체를 발광시켜 표시가 행해진다.
도 3은 플라즈마 디스플레이 패널의 전극배선을 나타내는 도면이다. 표시용전극으로서 쌍으로 되는 평행한 X전극과 Y전극을 수평방향으로 480개(VGA)와, 이들 X-Y전극에 직교하는 방향으로 A전극 1920개를 배치한다. 이 X전극, Y전극, A전극의 교점에서 방전셀(301)을 구성한다.
이와 같이 구성된 AC형 플라즈마 디스플레이 패널과, 이 패널에 정보를 표시하기 위한 구동회로부를 구비한 본 발명의 AC형 플라즈마 디스플레이 장치에 대한 대표적인 구동방식을, 이하의 실시예에서 구체적으로 설명한다.
(실시예 1)
도 1은 본 발명의 제1의 실시예로 되는 AC형 플라즈마 디스플레이 장치에 있어서 화상을 표시하기 위한 구동파형을 나타내는 도면이다. 여기서는, 리셋을 전(全)리셋으로 한 때의 하나의 서브필드의 구동파형도를 나타낸다.
리셋방전은, 모든 X전극에 300V를 넘는 높은 전압(VR)의 펄스(전 리셋펄스(100))를 인가하고, 모든 방전셀에서 방전시켜 벽전하를 형성한다. 그때, A전극과 X전극과의 사이에서 방전이 생기지 않도록 A전극에 전압(Va)의 펄스(107)를 전 리셋펄스(100)에 동기시켜 인가한다.
이 전 리셋펄스(100)가 하강한 때에 벽전하 자신의 전계에서 방전하고(자기소거방전), 벽전하의 대부분이 셀내의 공간에 부유한다. 이 공간에 부유한 전하는 전 리셋펄스의 후의 100㎲ 시간의 동안에 전자와 이온이 중화하여 소멸한다. 이것에 의해 모든 셀에서 벽전하가 존재하지 않는 균일한 상태로 되어, 모든 셀이 초기화된다.
다음의 어드레스기간에서는 Y전극의 주사펄스(106)의 전에 앞서, 전치펄스(105)를 인가한다. 이 전치펄스(105)의 전압은 -Ve이며 주사펄스(106)의 전압(-Vy)보다도 크게 한다. X전극에는 전압(Vxa)의 바이어스펄스가 인가되어 있고, X-Y간의 전압(Vxa + Ve)은 전 리셋으로 형성되는 벽전하(이상적으로는 0)로 결 정되는 방전개시전압보다도 큰 전압이다.
따라서, 이 전치펄스(105)의 펄스폭이 크면 X-Y사이에서 방전이 생기지만, 이 전치펄스(105)의 펄스폭이 세폭펄스이므로 (0.3 ∼0.5㎲)방전이 발생하지 않는다. 이 전치펄스(105)의 기간에서는 공간전하의 성장(타운젠트의 성장과정)이 생긴다.
본 실시예에서는 이 전치펄스(105)가 2개인 예를 나타내고 있다. 그러나, 본 발명에 있어서 전치펄스(105)의 수는 1개 이상이라면 좋고, 전치펄스(105)의 수가 많은 만큼 공간전하의 성장은 단속적으로 성장한다. 그러나, 전치펄스의 수가 지나치게 많으면 이 전치펄스에서 방전이 생겨버려서 벽전하를 형성하여 바람직하지 않다. 따라서, 이 전치펄스(105)의 수는, 최종의 전치펄스가 방전을 개시하기 직전의 상태인 것이 바람직하다.
전치펄스(105)의 후의 주사펄스(106)에서는 전압이 -Vy이고, 그 전압만으로는 방전은 생기지 않지만, A전극에 전압(Va)의 어드레스펄스(108)가 있으면 A-Y사이에서 방전이 발생한다. 이 A-Y간 방전에서는 미리 전치펄스(105)에서 공간전하가 성장하고 있으므로 방전의 상승이 빠르게 된다.
그리고 A-Y전극 간의 방전이 트리거로 되어 X-Y 사이에서 방전을 발생시켜 벽전하를 형성한다. 어드레스기간의 후에는 표시기간이고, X전극과 Y전극에 서로 번갈아 전압(Vs)의 서스테인펄스(102와 104)를 인가하고, 어드레스기간에서 어드레스방전이 발생하여 벽전하가 형성된 셀만 서스테인펄스(102와 104)에서 방전하여 표시발광이 행해진다. 또한, 도 1에 있어서 전치펄스(105) 및 주사펄스(106) 모두 에 동일한 바이어스전압(-Vsc)이 걸려 있다.
도 6은 전치펄스(105)의 주사의 방법을 나타내는 도면이다. Y전극에는 주사펄스(106)를 Y1에서 Y480까지 순차 주사하여 인가해가지만, 전치펄스(105)도 이 주사펄스(106)의 시간적 전에 인가하여 순차 주사하여 간다.
이 경우, 전치펄스의 주기(tc)를 주사펄스의 주기(tc)와 동일하게 한다. 이 전치펄스(105)와 주사펄스(106)는 각각 전압(-Vsc)의 동일한 바이어스펄스(103)가 걸려 있다. 이것에 의해 IC의 내압을 작게 할 수 있어 회로코스트가 저감된다.
다음으로 본 발명의 전치펄스의 효과(어드레스방전을 고속화하는 효과)를, 도 7(종래의 비교예)과 도 8(본 실시예)을 이용하여 설명한다.
도 7은 종래의 주사펄스(106)와 방전전류(700)를 나타낸다. 주사펄스(106)와 어드레스펄스(108)가 겹치면, 펄스를 인가하고 나서 td의 시간 지연되어 A-Y사이에서 방전이 생기고, 그것이 트리거로서 X-Y사이에서 방전이 생긴다. A-Y간의 방전과 X-Y간의 방전은 거의 동 시각이고, 그때의 방전전류(700)가 흘러 벽전하를 형성한다.
이 방전지연(td)시간에서는 최초로 공간에 부유하는 몇개의 공간전하가 전극에 충돌하여 2차전자를 발생시키고, 그것이 전계에서 가속되어 공간의 Ne나 Xe원자를 전리시켜, 전리한 입자가 재차 전극에 충돌하여 2차전자를 발생한다고 하는 상황으로 점차 공간전하가 성장하는(타운젠트의 성장과정) 시간이다. 그리고 어느 정도로 공간전하가 많게 되면 한번에 방전이 개시된다. 따라서, 이 방전지연의 시간(td)에서는 공간전하가 성장하는 기간이다. 이 td의 시간은 약 0.5㎲이고, 이 것이 어드레스방전을 고속으로 할 수 없는 하나의 이유로 되고 있다.
도 8은 본 발명의 전치펄스를 인가한 때의 어드레스방전의 전류를 나타내고 있다. 도시한 바와 같이 전치펄스(105)에 의해 공간전하의 성장을 간헐적으로 행하고, 주사펄스(106)에 의한 어드레스방전(800)을 종래보다도 빠른 시간(tp)에 상승시키고 있다. 이 경우의 tp는 0.2㎲이며, 방전지연이 도 7에 나타낸 종래의 td(약 0.5㎲)보다도 매우 단축되어 있어, 어드레스방전(800)이 그만큼 빠르게 상승하고 있다.
이 전치펄스(105)의 주기(tc)를 주사펄스(106)의 주기(tc)와 동일하게 하면, 거의 2㎲의 주기로 되지만 이온과 전자의 재결합의 시간은 약 10㎲이기 때문에 공간전하가 소멸하기 전에 다음의 전치펄스가 인가되므로, 이 간헐적인 전치펄스에 의해 공간전하는 성장한다.
이 전치펄스(105)의 수를 많게 하면 주사펄스(106)의 바로 앞의 전치펄스(105)에서 방전이 생겨 벽전하를 형성해버려, 주사펄스(106)에 의한 어드레스방전을 방해해버리므로, 이 전치펄스(105)의 수는 주사펄스(106)의 바로 앞에서 방전할 것같은 빠듯한 수로 하는 것이 바람직하다.
(실시예 2)
도 9는 본 발명의 제2의 실시예로 되는, AC형 플라즈마 디스플레이 장치에 있어서 화상을 표시하기 위한 다른 구동파형을 나타내는 도면이다. 여기서는 둔파리셋을 예로 본 발명을 설명한다.
우선, X전극에는 전압(-Vq)까지 완만하게 하강하는 파형(900)(둔파)을 인가 하고, 앞의 서브필드에서 잔류한 벽전하를 소거한다. 다음에 X전극이 -Vq의 전압일 때에 Y전극에 전압(Vs)까지 완만하게 상승하는 전압파형(903)(제1 둔파)을 인가한다.
이것에 의해, X-Y전극 사이에서는 셀전압(인가전압+벽전압)이 방전개시전압(Vt)을 유지한 채 미소방전이 생겨, 인가전압과 Vt와의 차의 전압분만큼 벽전하가 형성된다.
다음에 X전극에 전압(Vxa)의 바이어스펄스(101)를 인가하고, Y전극에는 전압(-Vp)까지의 전압의 완만한 파형(904)(제2 둔파)을 인가하면, 이번은 셀전압이 -Vt로 일정하게 되도록 벽전하가 형성된다. 이 둔파(904)의 최종전압(-Vp)에서는 셀전압이 -Vt로 유지되어 있으므로, 이 전압보다도 큰 (부(負)극성으로)전압을 인가하면 방전이 개시한다.
다음으로 어드레스기간에서는 주사펄스(106)의 시간적으로 전에 세선폭의 전치펄스(905)를 1개이상(도 9에서는 2개)인가한다. 이때, 전치펄스(905)의 전압이 주사펄스(106)의 전압(-Vy)과 동일하게 되고, -Vy의 전압이 둔파(904)의 최종전압(-Vq)보다도 크게 되면, 전치펄스(905)의 전압(-Ve)은 방전을 개시하는 전압으로 된다.
그러나, 전치펄스(905)가 세폭펄스이므로, 충분히 방전이 성장하기 전의 타운젠트의 성장과정만 행해진다. 따라서, 이 전치펄스(905)에서는 거의 전류가 흐르지 않아, 벽전하를 형성하지 않는다. 이 전치펄스(905)에 의해 공간의 전하입자가 증가하여, 다음의 주사펄스(106)의 기간의 어드레스방전을 빠르게 상승시킬 수 있 다.
어드레스기간의 종료후의 표시유지기간에서는 X전극과 Y전극에 서로 번갈아 전압(Vs)의 표시유지펄스(서스테인펄스)(102와 104)를 인가하여 표시발광시킨다.
도 10은, 도 9의 둔파리셋에서의 본 발명의 전치펄스의 주사의 방법을 나타내는 도면이다.기본적으로는 실시예 1의 도 6과 동일하고, 주사펄스(106)는 Y1전극으로부터 Y480전극까지 순차 주사해가지만, 전치펄스(905)도 그것에 맞추어 각 Y전극을 주사해간다. 이 때, 주사펄스(106)의 주기(tc)와 전치펄스의 주기(tc)를 동일하게 함과 동시에, 이들 양자의 전압도 -Vy와 동일하므로, 회로의 제어가 간단하게 되고, 회로구성도 간략화된다.
도 11은 둔파리셋과 전치펄스의 방전개시전압과 벽전하의 관계를 나타낸 도면이다. X전극의 소거펄스(900)에 의해 X-Y간의 벽전하는 거의 0인 값까지 소거된다. 그러나, 셀의 편차 등에 의해 잔류벽전하에도 편차가 있다. 둔파리셋은 이들 셀의 편차를 없게 하여 전(全)셀을 균일하게 리셋하는 효과가 있다.
Y전극의 제1 둔파(903)에 의해 X-Y사이의 셀의 방전개시전압(Vt)을 초월하면, 미소한 방전이 생겨, 셀간 전압이 항상 Vt로 일정하게 되도록 벽전하(1104)가 형성된다. 셀의 편차에 의해 잔류벽전하가 다르더라도 제1 둔파(903)의 어딘가에서 Vt를 초월하면 미소방전이 생겨 모든 셀에서 셀전압이 Vt인 균일한 상태로 된다.
제2 둔파(904)는 제1 둔파(903)와 역극성의 둔파로 제1 둔파에서 방전하지 않는 역의 극성의 벽전하의 셀에서 방전한다. 이때에는 셀전압은 -Vt로 일정하게 된다. 물론, 제1 둔파에서 방전한 셀도 이 제2 둔파에서 방전하며, 벽전하(1105)를 형성하여 셀전압은 -Vt로 된다.
여기서, 제2 둔파(904)의 최종전압이 -Vp이며, 셀전압은 -Vt이고, 방전이 최대한계로 중지되어 있는 상태로 된다. 따라서, Y전극이 -Vp보다도 큰 전압으로 되면 셀전압은 방전개시전압(-Vt)을 초월하기 때문에 방전이 개시된다.
전치펄스(905)의 전압은 -Vy이며 -Vp보다도 큰 전압이므로, 방전개시전압을 넘고 있지만, 세폭이기 때문에 방전전류는 흐르지 않아 벽전하를 새롭게 형성하지 않는다. 여기서는 공간전하의 성장(타운젠트의 성장과정)만을 행하게 된다.
도 12는 본 발명의 전치펄스(905)를 인가한 때의 어드레스방전의 전류를 나타내고 있다. 전치펄스(905)에 의해 공간전하의 성장을 간헐적으로 행하고, 주사펄스(106)에 의한 어드레스방전을 빠른 시간(tp)에 상승시키고 있다. 이 전치펄스(905)의 전압은 -Vy로 제2 둔파(904)의 최종전압(-Vp)보다도 크기 때문에 방전개시전압을 넘고 있다.
이 전치펄스(905)의 전압은, 주사펄스의 전압(-Vy)과 동일하고, 주파펄스도 106 방전개시전압을 초월하고 있다. 따라서, 전치펄스의 기간에서는 공간전하의 성장을 행하고, 주사펄스에서는 어드레스방전을 더욱 저전압으로 구동할 수 있게 된다. 이 주사펄스에서 A전극에 어드레스펄스가 없을 때에도 방전은 발생하지만 미소한 방전이므로 표시기간의 서스테인펄스를 방전시킬 정도의 벽전하는 형성되지 않는다. 따라서, 표시에 오동작을 발생시키지 않는다.
이 경우도 실시예 1의 도 8에 나타낸 경우와 동일하게, 주사펄스(106)에 의한 어드레스방전(800)을 종래보다도 빠른 시간(tp)에 상승시키고 있다.
도 13은 전치펄스(905)와 어드레스펄스폭의 상태를 나타내고 있다. 전치펄스의 기간(기간 1과 기간 2)인 곳에서 어드레스펄스(1301, 1302, 1303)가 존재하여도 방전을 발생시키지 않도록 전치펄스(905)의 폭을 조정할 필요가 있다.
기본적으로 전치펄스에 의한 공간전하의 성장은 X-Y전극 사이에서 생기므로, 전치펄스의 기간에서 어드레스펄스의 유무는 그다지 영향은 없지만, 전치펄스의 펄스폭으로서 0.3㎲정도로 하면, 어드레스펄스가 있어도 방전은 생기지 않는다.
(실시예 3)
도 14는 본 발명의 전치펄스를 출력하는 스캔 IC의 회로도이고, 도 15는 그 동작을 설명하는 신호파형도이다. 그 동작을 다음에 설명한다.
도 14에 나타내는 바와 같이, 스캔회로(1400)에 있어서, 주사펄스의 데이터신호(SD)는 시프트레지스터(1401)에 입력되고, 주사펄스의 주기에서 전송된다. 하나씩 시프트된 주사펄스의 신호는 래치회로(1402)에 의해 병렬신호로 되어 AND회로(1403)에 입력된다.
도 15에 나타내는 바와 같이, 주사펄스의 데이터신호(SD)는 부(負)논리의 신호이다. 한편, 전치펄스의 신호(PD)는 도 15에 나타내는 바와 같이 주사펄스의 2개 바로 앞에 2개의 신호로서 시프트레지스터(1404)에 입력한다. 이 전치펄스의 신호(PD)도 주사펄스의 주기(tc)와 동일한 시간에 전송한다.
시프트레지스터에서 전송된 전치펄스의 신호(PD)는 래치회로(1405)에 의해 병렬출력신호로 되어, 전치펄스의 펄스폭과 위상을 결정하는 OR회로(1406)에 입력한다.
전치펄스의 펄스폭과 위상은, PG신호로 연속하는 세폭펄스에 의해 펄스신호로 한다. 이 세폭 전치펄스신호(PG)와 주사펄스의 신호(SD)를 AND회로에 입력하고, OR회로(1406)에 의해 전치펄스의 신호(PD)와의 OR을 취하여 세폭의 전치로(前置路)(1403)에 입력하며, 이것에 의해 양 파형이 중첩되고, 고전압 증폭회로(1407)에 의해 필요한 고전압신호로 변환되어 Y전극에 인가한다.
이상, 전치펄스의 실시예에 대하어 설명하였지만, 본 발명은 전치펄스가 2개로 한정된 것은 아니며, 1개 이상이라면 본 발명에 포함된다. 또한, 전치펄스를 주사펄스의 직전으로 설정하여 설명하였지만, 어드레스기간내라면 주사펄스와 떨어져 있어도 본 발명에 포함된다.
본 발명에 의하면, 주사펄스의 시간적 전에 방전개시전압을 초월하는 1개 이상의 세폭의 펄스(전치펄스)를 인가하는 것에 의해, 이 전치펄스로 타운젠트의 성장과정을 행하고, 공간전하를 많게 하여 어드레스방전을 고속으로 구동할 수 있다고 하는 효과가 있다.
또한, 전치펄스의 주기를 주사펄스의 주기와 대략 동일하게 하는 것에 의해 구동회로의 신호처리부를 간략화할 수 있어 저코스트의 회로를 실현할 수 있다고 하는 효과도 있다.
또, 둔파리셋의 최종전압을 주사펄스의 전압보다도 작게 하고, 전치펄스의 전압치와 주사펄스의 전압치를 실질적으로 동일하게 함으로써, 고전압회로를 간략화할 수 있어 저코스트로 실현할 수 있다고 하는 효과도 있다.

Claims (25)

  1. 서로 평행한 쌍으로 되는 제1 전극 및 제2 전극으로 이루어지는 표시용 전극과, 상기 표시용 전극에 교차하는 어드레스전극과, 상기 표시용 전극과 어드레스전극과의 사이에서 어드레스방전을 행하는 구동회로를 구비한 AC형 플라즈마 디스플레이 장치에 있어서,
    상기 어드레스방전을 행하는 구동회로는, 상기 표시용 전극에 인가하는 주사펄스의 인가시간보다도 전에, 전치펄스로서 예정된 세폭의 펄스를 하나 이상 인가하는 수단을 가지고 있으며, 상기 전치펄스의 인가전압을 리셋방전에 의해 축적된 벽전하로 결정되는 방전개시전압치를 넘는 전압치로 하고, 또한, 상기 전치펄스의 펄스폭을 0.5㎲이하로 한 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  2. 제1항에 있어서,
    상기 전치펄스가 방전을 발생시키지 않을 정도의 세선(細線)의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  3. 제1항에 있어서,
    상기 전치펄스가 벽전하를 형성하지 않을 정도의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  4. 제1항에 있어서,
    상기 전치펄스의 펄스폭이 0.3∼0.5㎲의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  5. 제1항에 있어서,
    상기 전치펄스의 주기가 상기 주사펄스의 주기와 동일한 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  6. 서로 평행한 쌍으로 되는 제1 전극 및 제2 전극으로 이루어지는 표시용 전극과, 상기 표시용 전극에 교차하는 어드레스전극과, 상기 표시용전극과 어드레스전극과의 사이에서 어드레스방전을 행하는 구동회로를 구비하고,
    상기 어드레스방전을 행하는 구동회로는, 상기 표시용 전극에 인가하는 주사펄스의 인가시간보다도 전에, 전치펄스로서 예정된 세폭의 펄스를 하나 이상 인가하는 수단을 가지고 있으며, 상기 전치펄스의 인가전압을, 리셋방전에 의해 축적된 벽전하로 결정되는 방전개시전압치를 넘는 전압치로 하고, 또한 상기 전치펄스의 펄스폭을 0.5㎲이하로 한 AC형 플라즈마 디스플레이 장치로서,
    상기 AC형 플라즈마 디스플레이 장치는, 1필드 내에 복수의 서브필드를 가지고, 상기 서브필드가 적어도 벽전하를 균일하게 하는 리셋기간, 기록을 위한 어드레스기간 및 표시발광을 위한 표시유지기간을 포함하고, 상기 어드레스기간에 표시라인에 대응한 전극에 순차 주사펄스를 인가하는 기능을 가지고 있으며,
    상기 어드레스기간에 있어서는, 상기 어드레스방전을 행하는 구동회로가 상기 주사펄스의 인가시간보다도 전에, 전치펄스로서 예정된 세폭의 펄스를 하나이상 인가하는 수단을 가지고 있으며, 상기 전치펄스의 인가전압은 상기 리셋기간에 의해 축적된 벽전하에 의해 결정되는 방전개시전압보다도 큰 전압치이고, 상기 전치펄스가 상기 주사펄스와 일정한 시간간격을 가지고 순차 주사되는 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  7. 제6항에 있어서,
    상기 전치펄스가 방전을 발생시키지 않을 정도의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  8. 제6항에 있어서,
    상기 전치펄스가 벽전하를 형성하지 않을 정도의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  9. 제6항에 있어서,
    상기 전치펄스의 펄스폭이 0.3∼0.5㎲의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  10. 제6항에 있어서,
    상기 전치펄스의 주기가 상기 주사펄스의 주기와 동일한 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  11. 서로 평행한 쌍으로 되는 제1 전극 및 제2 전극으로 이루어지는 표시용전극과, 상기 표시용 전극에 교차하는 어드레스전극과, 상기 표시용전극과 어드레스전극과의 사이에서 어드레스방전을 행하는 구동회로를 구비하고,
    상기 어드레스방전을 행하는 구동회로는, 상기 표시용전극에 인가하는 주사펄스의 인가시간보다도 전에, 전치펄스로서 예정된 세폭의 펄스를 하나 이상 인가하는 수단을 가지고 있으며, 상기 전치펄스의 인가전압을 리셋방전에 의해 축적된 벽전하로 결정되는 방전개시전압치를 넘는 전압치로 하고, 또한, 상기 전치펄스의 펄스폭을 0.5㎲이하로 한 AC형 플라즈마 디스플레이 장치로서,
    상기 AC형 플라즈마 디스플레이 장치는, 쌍으로 되는 복수의 서로 평행한 제1과 제2의 표시용전극과, 상기 표시용전극에 교차하는 복수의 어드레스전극을 가지고, 적어도 상기 표시용전극이 유전체층으로 덮인 패널을 가지는 AC형 플라즈마 디스플레이 장치이며, 1필드의 시간을 복수의 서브필드로 분할하고, 상기 서브필드는 적어도 리셋기간, 어드레스기간 및 표시유지기간을 가지며, 상기 어드레스기간에 상기 제1의 표시용전극에 주사펄스를 인가하고, 상기 어드레스전극에 어드레스펄스를 인가하여 기록을 행하는 때에, 상기 제1의 표시용전극에, 상기 주사펄스를 인가하기 전에 전치펄스로서 상기 주사펄스와 동극성의 예정된 1개 이상의 세선펄스를 인가하는 수단을 가지며, 상기 전치펄스의 인가전압은 어드레스 방전개시전압을 넘는 전압치인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  12. 제11항에 있어서,
    상기 전치펄스가 방전을 발생시키지 않을 정도의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  13. 제11항에 있어서,
    상기 전치펄스가 벽전하를 형성하지 않을 정도의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  14. 제11항에 있어서,
    상기 전치펄스의 펄스폭이 0.3∼0.5㎲의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  15. 제11항에 있어서,
    상기 전치펄스의 주기가, 상기 주사펄스의 주기와 동일한 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  16. 서로 평행한 쌍으로 되는 제1 전극 및 제2 전극으로 이루어지는 표시용전극과, 상기 표시용전극에 교차하는 어드레스전극과, 상기 표시용전극과 어드레스전극과의 사이에서 어드레스방전을 행하는 구동회로를 구비하고,
    상기 어드레스방전을 행하는 구동회로는 상기 표시용전극에 인가하는 주사펄스의 인가시간보다도 전에, 전치펄스로서 예정된 세폭의 펄스를 하나 이상 인가하는 수단을 가지고 있으며, 상기 전치펄스의 인가전압을 리셋방전에 의해 축적된 벽전하로 결정되는 방전개시전압치를 넘는 전압치로 하고, 또한, 상기 전치펄스의 펄스폭을 0.5㎲이하로 한 AC형 플라즈마 디스플레이 장치로서,
    상기 AC형 플라즈마 디스플레이 장치는, 1필드를 복수의 서브필드로 분할하고, 상기 서브필드는 적어도 리셋기간, 어드레스기간, 및 표시유지기간을 가지며,
    상기 리셋기간에 자기소거방전을 수반하는 전(全) 리셋펄스를 상기 제2의 표시용전극에 인가하여 플라즈마 디스플레이 패널의 잔류벽전하를 리셋하고, 상기 어드레스기간에 주사펄스를 상기 제1의 표시용전극에 인가하여 기록조작을 행하는 때에, 상기 주사펄스의 인가에 앞서 상기 제1의 표시용전극에 예정된 전치펄스를 하나 이상 인가하는 수단을 가지며, 상기 전치펄스의 인가전압은 상기 주사펄스의 전압치보다도 크고, 또한 방전개시전압을 넘는 전압치인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  17. 제16항에 있어서,
    상기 전치펄스가 방전을 발생시키지 않을 정도의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  18. 제16항에 있어서,
    상기 전치펄스가 벽전하를 형성하지 않을 정도의 세선의 펄스인 것을 특징으 로 하는 AC형 플라즈마 디스플레이 장치.
  19. 제16항에 있어서,
    상기 전치펄스의 펄스폭이 0.3∼0.5㎲의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  20. 제16항에 있어서,
    상기 전치펄스의 주기가, 상기 주사펄스의 주기와 동일한 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  21. 서로 평행한 쌍으로 되는 제1 전극 및 제2 전극으로 이루어지는 표시용전극과, 상기 표시용전극에 교차하는 어드레스전극과, 상기 표시용전극과 어드레스전극과의 사이에서 어드레스방전을 행하는 구동회로를 구비하고,
    상기 어드레스방전을 행하는 구동회로는, 상기 표시용전극에 인가하는 주사펄스의 인가시간보다도 전에, 전치펄스로서 예정된 세폭의 펄스를 하나 이상 인가하는 수단을 가지고 있으며, 상기 전치펄스의 인가전압을 리셋방전에 의해 축적된 벽전하로 결정되는 방전개시전압치를 넘는 전압치로 하고, 또한, 상기 전치펄스의 펄스폭을 0.5㎲이하로 한 AC형 플라즈마 디스플레이 장치로서,
    상기 AC형 플라즈마 디스플레이 장치는, 1필드를 복수의 서브필드로 분할하고, 상기 서브필드는 적어도 리셋기간, 어드레스기간, 및 표시유지기간을 가지며,
    상기 리셋기간에 둔파리셋 방전을 행하여 리셋하고, 상기 둔파의 최종전압치가 어드레스기간에 인가하는 주사펄스의 전압치보다도 작게 하는 수단과, 상기 어드레스기간에 상기 제1의 표시전극에 주사펄스를 인가하는 때에는, 상기 주사펄스를 인가하기 전에, 전치펄스로서 예정된 상기 주사펄스와 동일한 전압치의 세선의 펄스를 1개 이상 인가하는 수단을 가지는 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  22. 제21항에 있어서,
    상기 전치펄스가 방전을 발생시키지 않을 정도의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  23. 제21항에 있어서,
    상기 전치펄스가 벽전하를 형성하지 않을 정도의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  24. 제21항에 있어서,
    상기 전치펄스의 펄스폭이 0.3∼0.5㎲의 세선의 펄스인 것을 특징으로 하는 AC형 플라즈마 디스플레이 장치.
  25. 제21항에 있어서,
    상기 전치펄스의 주기가, 상기 주사펄스의 주기와 동일한 것을 특징으로 하 는 AC형 플라즈마 디스플레이 장치.
KR1020010013396A 2001-02-13 2001-03-15 Ac형 플라즈마 디스플레이 장치 KR100871523B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001-034957 2001-02-13
JP2001034957A JP4205865B2 (ja) 2001-02-13 2001-02-13 Ac型プラズマディスプレイ装置

Publications (2)

Publication Number Publication Date
KR20020066922A KR20020066922A (ko) 2002-08-21
KR100871523B1 true KR100871523B1 (ko) 2008-12-05

Family

ID=18898471

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010013396A KR100871523B1 (ko) 2001-02-13 2001-03-15 Ac형 플라즈마 디스플레이 장치

Country Status (4)

Country Link
US (1) US6633268B2 (ko)
JP (1) JP4205865B2 (ko)
KR (1) KR100871523B1 (ko)
TW (1) TW567458B (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100524306B1 (ko) * 2003-06-10 2005-10-28 엘지전자 주식회사 플라즈마 디스플레이 패널의 리셋 방법 및 장치
CN100463095C (zh) * 2003-06-18 2009-02-18 松下电器产业株式会社 等离子体显示屏的制造方法
JP4413865B2 (ja) * 2003-08-07 2010-02-10 パナソニック株式会社 表示装置
KR100612332B1 (ko) 2003-10-16 2006-08-16 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 구동 방법 및 장치
KR100997477B1 (ko) * 2004-04-29 2010-11-30 삼성에스디아이 주식회사 가변의 계조 표현력을 가진 전계 방출 디스플레이 장치
KR101022658B1 (ko) * 2004-05-31 2011-03-22 삼성에스디아이 주식회사 신호 지연 저감형 전자 방출 장치 구동방법
US7710372B2 (en) 2004-07-26 2010-05-04 Panasonic Corporation PDP data driver, PDP driving method, plasma display device, and control method for the same
JP4646020B2 (ja) * 2004-07-29 2011-03-09 株式会社日立プラズマパテントライセンシング プラズマディスプレイパネルの駆動方法
KR100747168B1 (ko) * 2005-02-18 2007-08-07 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
KR100658356B1 (ko) * 2005-07-01 2006-12-15 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
KR20070008076A (ko) * 2005-07-12 2007-01-17 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 장치
KR100914111B1 (ko) * 2005-07-20 2009-08-27 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
TWI290705B (en) * 2005-08-31 2007-12-01 Chunghwa Picture Tubes Ltd Addressing driving method for plasma display
KR100793576B1 (ko) * 2007-03-08 2008-01-14 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법
WO2009122690A1 (ja) * 2008-04-01 2009-10-08 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05119737A (ja) * 1991-10-28 1993-05-18 Nec Corp プラズマデイスプレイパネルの駆動方法
JPH05197350A (ja) * 1992-01-23 1993-08-06 Oki Electric Ind Co Ltd ガス放電パネルの駆動方法
JPH06149176A (ja) * 1992-11-05 1994-05-27 Matsushita Electron Corp プラズマディスプレイパネルの駆動方法
JPH07191626A (ja) * 1993-12-27 1995-07-28 Nec Corp プラズマディスプレイパネルの駆動方法
KR20000015445A (ko) * 1998-08-29 2000-03-15 구자홍 플라즈마 디스플레이 패널의 구동방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3369395B2 (ja) * 1995-04-17 2003-01-20 パイオニア株式会社 マトリクス方式プラズマディスプレイパネルの駆動方法
US6369781B2 (en) * 1997-10-03 2002-04-09 Mitsubishi Denki Kabushiki Kaisha Method of driving plasma display panel
JPH11265163A (ja) 1998-03-18 1999-09-28 Fujitsu Ltd Ac型pdpの駆動方法
JP3365324B2 (ja) * 1998-10-27 2003-01-08 日本電気株式会社 プラズマディスプレイ及びその駆動方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05119737A (ja) * 1991-10-28 1993-05-18 Nec Corp プラズマデイスプレイパネルの駆動方法
JPH05197350A (ja) * 1992-01-23 1993-08-06 Oki Electric Ind Co Ltd ガス放電パネルの駆動方法
JPH06149176A (ja) * 1992-11-05 1994-05-27 Matsushita Electron Corp プラズマディスプレイパネルの駆動方法
JPH07191626A (ja) * 1993-12-27 1995-07-28 Nec Corp プラズマディスプレイパネルの駆動方法
KR20000015445A (ko) * 1998-08-29 2000-03-15 구자홍 플라즈마 디스플레이 패널의 구동방법

Also Published As

Publication number Publication date
US6633268B2 (en) 2003-10-14
TW567458B (en) 2003-12-21
KR20020066922A (ko) 2002-08-21
JP2002244613A (ja) 2002-08-30
JP4205865B2 (ja) 2009-01-07
US20020109650A1 (en) 2002-08-15

Similar Documents

Publication Publication Date Title
US7675484B2 (en) Method for driving a gas electric discharge device
KR100681773B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100871523B1 (ko) Ac형 플라즈마 디스플레이 장치
JP2002278510A (ja) プラズマディスプレイパネルの駆動方法および表示装置
KR100826060B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
JP2001005423A (ja) プラズマディスプレイパネルの駆動方法
US7710372B2 (en) PDP data driver, PDP driving method, plasma display device, and control method for the same
KR20010098372A (ko) Ac형 pdp의 구동방법
JP4610720B2 (ja) プラズマディスプレイ装置
KR100374100B1 (ko) 플라즈마표시패널의구동방법
JP2001272947A (ja) プラズマディスプレイパネルの駆動方法
WO2010119637A1 (ja) プラズマディスプレイパネルの駆動方法
KR100805431B1 (ko) 플라즈마 디스플레이 장치의 구동방법, 및 플라즈마디스플레이 장치
US8355017B2 (en) Plasma display device and plasma display panel drive method
JP2002189443A (ja) プラズマディスプレイパネルの駆動方法
KR100793292B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
EP1622113A2 (en) Method for driving plasma display panel
KR20000001516A (ko) 플라즈마 디스플레이 패널의 구동 방법
JP2008122734A (ja) プラズマディスプレイパネルの駆動方法
JPH11352931A (ja) プラズマディスプレイパネルの駆動方法および駆動装置
KR19990031732A (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그구동회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee