KR100848316B1 - Method and Apparatus for providing the board status to the main processor by using IPMI messages over the AdvancedTCA system - Google Patents

Method and Apparatus for providing the board status to the main processor by using IPMI messages over the AdvancedTCA system Download PDF

Info

Publication number
KR100848316B1
KR100848316B1 KR20060122634A KR20060122634A KR100848316B1 KR 100848316 B1 KR100848316 B1 KR 100848316B1 KR 20060122634 A KR20060122634 A KR 20060122634A KR 20060122634 A KR20060122634 A KR 20060122634A KR 100848316 B1 KR100848316 B1 KR 100848316B1
Authority
KR
Grant status
Grant
Patent type
Prior art keywords
board
ipmi
ipmc
main processor
status information
Prior art date
Application number
KR20060122634A
Other languages
Korean (ko)
Other versions
KR20080051471A (en )
Inventor
권율
김봉태
송광석
이상연
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Images

Abstract

본 발명은 ATCA(Advanced Telecom Computing Architecture) 시스템에서 IPMI (Intelligent Platform Management Interface) 메시지를 이용한 보드의 상태 정보 제공 방법 및 그 장치에 관한 것으로, 현재 AdvancedTCA 시스템에서 별도의 하드웨어 추가나 수정 없이 보드의 실, 탈장 여부나 보드의 전원 인가 여부 등의 보드 상태 정보를 IPMI 메시지를 이용하여 주 프로세서에게 제공할 수 있는 시스템 및 그 구성에 관한 것이다. The invention thread of a method providing status information of the board using the IPMI (Intelligent Platform Management Interface) messages from (Advanced Telecom Computing Architecture) ATCA system and relates to those devices, without extra hardware added or modified in the current AdvancedTCA system board, hernias applying power to the board or whether relates board status information such as whether the system and its configuration can be provided to the main processor using the IPMI message. ATCA 시스템에서는 상기 시스템 내에 보드들이 각 보드의 상태 정보를 주 프로세서에게 전송하기 위해서는 각 보드와 주 프로세서가 장착된 보드 간 백플레인을 통한 전용의 핀들이 서로 연결되어야 하는데, 현재 AdvancedTCA 규격에 따르면 백프레인에 연결되는 커넥터는 Zone 1, Zone 2, Zone 3의 핀들로 기할당되어 있어, 상기 보드 상태 정보를 제공하기 위해서 추가의 핀을 할당받는 것이 요구되어 진다. The ATCA system to transfer the board to condition information of each board in the system to the main processor to be the pins of only through the backplane between which the respective boards and the main processor with boards connected to each other, a backplane according to the present AdvancedTCA standard connected to the connector is required to receive allocated more of the pin in order to provide a Zone 1, Zone 2, said board status information, it is assigned to a group of pins Zone 3. 이에 본 발명은 IMPI 메시지를 이용하는 방법으로 추가의 하드웨어적인 장비 없이도 개방형 표준 하드웨어 플랫폼을 정의함으로써 서로 다른 시스템 제조사 간 또는 서로 다른 기능 모듈 간에 원활한 상호 연동성을 가진 보드 상태 제공 방법 및 장치를 제공할 수 있게 되는 것이다. This allows the present invention to provide a method and apparatus provided together with a seamless interoperability between different system manufacturers or between different functional module board state by defining an open standard hardware platform without the need for hardware devices of the add method using an IMPI message It will be.
ATCA(Advanced TCA), IMPI 메시지, IPMC, CPLD, FPGA ATCA (Advanced TCA), IMPI message, IPMC, CPLD, FPGA

Description

ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법 및 그 장치{Method and Apparatus for providing the board status to the main processor by using IPMI messages over the AdvancedTCA system} Provides status information using the IPMI message boards on the ATCA system method and apparatus {Method and Apparatus for providing the board status to the main processor by using IPMI messages over the AdvancedTCA system}

도 1은 일반적인 AdvancedTCA 시스템의 관리 구조를 나타내는 도면이며, 1 is a view showing a structure of a general management AdvancedTCA system,

도 2는 일반적인 AdvancedTCA 시스템 중 14슬롯의 이중화된 RP 시스템에서 보드의 실, 탈장 정보를 상기 RP로 제공하기 위한 백플레인의 구성도를 나타내는 도면이며, 2 is a view showing a configuration of a backplane for providing a seal, hernia information of the board to the RP in the RP system redundancy of the slot 14 of the common AdvancedTCA system,

도 3은 본 발명에 따른 AdvancedTCA 시스템에서 RP 보드의 내부 구성을 나타내는 도면이며, Figure 3 is a view showing the internal structure of the board from the RP AdvancedTCA system according to the invention,

도 4는 본 발명에 따른 AdvancedTCA 시스템에 정의된 패브릭 인터페이스가 풀 메쉬 형태인 경우의 데이터 백플레인의 형상도이며, Figure 4 is a diagram of the shape data of the backplane when the fabric interface defined in AdvancedTCA system according to the invention in a full-mesh form,

도 5는 본 발명의 바람직한 일실시예에 따른 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법에 대한 플로우 차트이며, 5 is a flowchart for a method of providing status information of the board using the IPMI message from the ATCA system according to an embodiment of the present invention,

도 6은 본 발명의 바람직한 일실시예에 따른 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치를 포함하는 ATCA 시스템의 구성도이며, 6 is a configuration of the ATCA system also comprises a service device, the status information of the board using the IPMI message according to an embodiment of the present invention,

도 7은 본 발명의 바람직한 일실시예에 따른 IPMI 스펙에 정의된 Get Sensor Reading 메시지를 나타내는 도면이며, 7 is a diagram showing the Get Sensor Reading messages defined in the IPMI specification, according to an embodiment of the present invention,

도 8은 본 발명의 바람직한 일실시예에 따른 IPMI 메시지를 사용하는 IPMC ,CPLD/FPGA 및 주 프로세서를 장착한 AdvancedTCA 상의 보드 구성을 나타내는 도면이며, 8 is a diagram showing a configuration on a board equipped with a IPMC, CPLD / FPGA and the main processor to use the IPMI message according to an embodiment of the present invention AdvancedTCA,

도 9는 본 발명의 바람직한 일실시예에 따른 주 프로세서와 IPMC로만 구성된 AdvancedTCA 상의 보드 구성을 나타내는 도면이다. 9 is a view showing the configuration AdvancedTCA on the board consists of only the main processor and IPMC, according to an embodiment of the present invention.

본 발명은 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법 및 그 장치에 관한 것으로, 현재의 AdvancedTCA 시스템에서 별도의 하드웨어 추가나 수정 없이 보드의 실, 탈장 정보나 보드의 전원 인가 여부와 같은 보드의 상태 정보를 IPMI 메시지를 이용하여 주 프로세서에게 제공하는 ATCA 시스템 구성에 관한 것이다. The invention of a board, such as whether or not power-on method provides status information of the board using the IPMI message from the ATCA system and relates to an apparatus, thread in the current AdvancedTCA system without requiring additional hardware addition or modification board, hernia information and Board the status information using the IPMI message relates to the ATCA system configuration provided to the main processor.

현재 시스템의 하드웨어적인 측면에서 점차 표준으로 자리를 잡아가고 있는 AdvancedTCA는 현재 제 외국의 100개 이상의 주요 통신 시스템 업체와 PICMG가 공동으로 PICMG 3.x, AdvancedTCA 규격을 개발하여 많은 장비 제조사 및 통신사업자들이 점차 이를 적용하려고 하는 추세이다. In the hardware aspect of the current AdvancedTCA systems that gradually go grab a seat as standard is currently the more than 100 major communications system vendors and PICMG jointly PICMG 3.x, it developed the AdvancedTCA specification many equipment manufacturers and service providers are foreign a gradual trend to try to apply them. AdvancedTCA 규격의 궁극적인 목표는 캐리어급의 통신 어플리케이션을 위한 고 가용성의 하드웨어 플랫폼을 제공하는데 있다. The ultimate goal of the AdvancedTCA specification is to provide a high availability hardware platform for carrier-grade communications applications. 이러한 목표에 부합하여 향후, 재외국은 물론 국내의 통신사업자조차도 AdvancedTCA 규격을 준하는 통신 시스템을 사용하려는 추세이며 또한, 새로이 개발 될 통신 시스템은 당연히 Advanced-TCA 규격에 따르는 시스템 구조를 취하고 있다. Consistent with this objective in future as well, and even re-foreign operators of the domestic trend to use a communication system similar to AdvancedTCA specification In addition, the communication system is a newly developed course is taking the system structure according to the AdvancedTCA specification.

그러나, AdvancedTCA 시스템에서는 시스템 내에 장착된 모든 보드들이 주 프로세서에게 보드의 상태 정보를 제공하기 위해서는 백플레인에 연결된 커넥터에 이러한 정보를 제공하기 위한 여분의 핀들을 가지고 있어야 한다. However, AdvancedTCA systems should be to provide information on the status of all boards are now the main processor board is mounted in the system have an extra pins to provide this information to the connectors on the backplane.

그러나 AdvancedTCA 시스템에서 위와 같은 정보를 제공하기 위해서는 백플레인에 연결된 커넥터에 이러한 정보를 제공하기 위한 여분의 핀들을 가지고 있어야 한다. However, in order to provide the above information in AdvancedTCA systems it must be connected to the connector on the backplane with the extra pins to provide such information. AdvancedTCA 규격에 따르면, 백프레인에 연결되는 커넥터는 Zone 1, Zone 2, Zone 3로 구분되며 Zone 1, Zone 2 영역은 기 정의된 핀들로 다른 핀으로의 사용이 불가능하고 Zone 3 영역도 주로 RTM(Rear Transfer Module)과 연결되는 핀들로 할당하기 때문에 위와 같은 보드 상태 정보를 제공하기 위한 영역으로는 적합하지 않는 문제점이 있다. According to AdvancedTCA standard connector that connects to the backplane are Zone 1, Zone 2, divided into Zone 3 and Zone 1, Zone 2 region is not available to the other pin in the previously defined pins and also Zone 3 region mainly RTM ( since assigned to pins that are connected to the Rear Transfer Module) to an area for providing a board status information as above has a problem that does not fit. 또한 현재의 AdvancedTCA 규격에서는 하드웨어의 추가 또는 변경 없이는 서로 다른 시스템 제조사 또는 서로 다른 기능 모듈 간에 원활한 상호 연동성 제공에 그 한계가 있게 된다. In addition, it is possible that the limit on providing seamless interoperability between the current AdvancedTCA specification without adding or changing the hardware manufacturer or a different system with different function modules.

본 발명은 상기 기술적 과제를 해결하기 위해 개방형 표준 하드웨어 플랫폼을 정의한 현재의 AdvancedTCA 규격에서 서로 다른 시스템 제조사 간 또는 서로 다른 기능 모듈 간에 원활한 상호 연동성을 제공하는데 그 목적을 두고 상기 보드의 상태 정보 제공 방법으로 AdvancedTCA에 정의된 시스템의 규격을 그대로 준수하면서 시스템의 하드웨어 추가 및 수정 없이 IPMI 메시지를 이용하는 방법으로 상호 연동성을 제공할 수 있는 AdvancedTCA 시스템의 구성 방안을 제시하고자 한다. The invention provides status information with the purpose to provide seamless interoperability between an open standard defined by the hardware platform current AdvancedTCA standard different system manufacturers or between different functional modules in order to solve the above technical problem the board method the plan proposes the construction of AdvancedTCA systems capable of providing interoperability in the way while still complies with the specifications of the system are defined in AdvancedTCA using IPMI messages without hardware additions and modifications of the system.

상기 기술적 과제를 달성하기 위한 본 발명의 바람직한 일실시예로 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법은 ATCA(Advanced Telecom Computing Architecture) 시스템의 주 프로세서를 장착한 제 1보드가 상기 시스템 내 다른 보드인 제 2보드로 상기 제 2보드의 하드웨어 상태 정보를 요구하는 단계, 상기 제 1보드가 상기 제 1보드에 장착된 IPMC(Intelligent Protocol Management Controller)와 상기 제 2보드 내 IPMC간의 IPMB(Intelligent Platform Management Bus)를 이용한 통신으로 상기 제 2보드의 하드웨어 상태 정보를 포함한 IPMI(Intelligent Platform Management Interface) 메시지를 수신하는 단계 및 상기 제 1보드 내 IPMC가 상기 수신한 IPMI 메시지를 상기 제 1 보드 내 상기 주 프로세서로 전달하는 단계를 포함하여 구성된다. The technical problem providing the status information of the board using the IPMI message from the ATCA system in an embodiment of the present invention for achieving the method includes a first board is mounted to the main processor of the (Advanced Telecom Computing Architecture) ATCA system is within the system step requiring the hardware state information of the second board to another board, the second board, the first board is IPMB (Intelligent between IPMC (Intelligent Protocol Management Controller) and in IPMC the second board attached to the first board Platform Management Bus) communication in Intelligent Platform Management Interface (IPMI including hardware state information of the second board using) receiving a message and the first board in IPMC the first board the received IPMI message within the It is configured to include the step of passing to the main processor.

상기 기술적 과제를 달성하기 위한 본 발명의 바람직한 일실시예로 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치는 ATCA(Advanced Telecom Computing Architecture) 시스템 내 각 보드들의 하드웨어 상태 정보를 요구하거나 상기 각 보드들로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서, 상기 주 프로세서로부터 상기 하드웨어 상태 정보 요구를 수신하여 상기 수신된 하드웨어 상태 정보 요구를 IPMI(Intelligent Platform Management Interface) 메시지 형태로 상기 시스템 내 각 보드들로 전송하고, 상기 각 보드들의 하드웨어 상태 정보를 수신하여 상기 주 프로세서로 제공하는 IPMC(Intelligent Protocol Management Controller) 및 상기 주 프로세서와 상기 IPMC의 중간에 위치 하여 상기 주 프로세서의 상기 하드웨어 상태 정보 요구를 상기 IPMC로 전달하고 상 Wherein a technical problem a preferred embodiment of the present invention for achieving the examples provide status information of the board using the IPMI message from the ATCA system unit is required, or the respective board hardware state information of the respective board (Advanced Telecom Computing Architecture) ATCA system a group collection hardware status information to the receipt of the hardware state information request from the main processor, the main processor to process the received hardware state information request from the form IPMI (Intelligent Platform Management Interface) messages in the system within each board, to transmit, in the middle of the each of the (Intelligent Protocol Management Controller) IPMC to provide a board hardware state receives information to the main processor by and the main processor, the IPMC to the said hardware state information request of said main processor, and delivered to the IPMC IPMC가 수신한 상기 각 보드들의 하드웨어 상태 정보를 상기 주 프로세서로 전달하는 CPLD(Complex Programmable Logic Device) 또는 FPGA(Field Programmable Gate Array) 칩을 포함하여 구성된다. It is configured to include the IPMC is received by the hardware state of each board (Complex Programmable Logic Device) CPLD to pass information to the main processor or FPGA (Field Programmable Gate Array) chip.

상기 기술적 과제를 달성하기 위한 본 발명의 바람직한 또 다른 일실시예로 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치는 ATCA(Advanced Telecom Computing Architecture) 시스템 내 각 보드들에 대한 하드웨어 상태 정보 요구를 IPMI(Intelligent Platform Management Interface) 메시지 형태로 생성하거나 상기 각 보드로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서 및 상기 주 프로세서로부터 직접 통신 버스를 통하여 상기 생성된 IPMI 메시지를 수신하여 상기 시스템 내 각 보드들로 브릿지 기능을 수행하여 전송하거나, 상기 각 보드들로부터 상기 각 보드들의 하드웨어 상태 정보를 IPMI 메시지 형태로 수신하여 상기 주 프로세서에 제공하는 IPMC(Intelligent Protocol Management Controller)를 포함하여 구성된다. Preferred Another embodiment provides status information of the board using the IPMI message from the ATCA system apparatus of the present invention for achieving the above-mentioned technical problem is the hardware state information required for each board within (Advanced Telecom Computing Architecture) ATCA system IPMI (Intelligent Platform Management Interface) main processor and each board, the system receives the generated IPMI message via a communication bus directly from the main processor, for generating the form of a message or handle group collection hardware status information from each of the boards the bridge function to perform transmission to or is configured to include a (Intelligent Protocol Management Controller) IPMC provided to the main processor receives the hardware state information of each of the board from each of the boards to the IPMI message type.

이하 상기 첨부된 도면을 참조하면, 본 발명의 바람직한 실시예에 대하여 살펴보고자 한다. Referring now to the figures wherein the drawings, be examined with respect to a preferred embodiment of the present invention.

도 1은 일반적인 AdvancedTCA 시스템의 관리 구조를 나타내는 도면이다. 1 is a view showing a structure of a general management AdvancedTCA system.

도 1을 참조하면, 일반적으로 셀프 매니저(shelf manager,101)를 제외한 모든 보드들(102)은 보드 자체의 전원, 센서 그리고 백플레인으로 연결된 포트와 같은 기능을 제어하는 IPMC(Intelligent Protocol Management Controller,103)를 장 착하고 있으며 상기 셀프 매니저(101)는 IPMB 버스(104)로 연결된 IPMC(103)를 통하여 모든 보드(102)들을 관리 및 제어한다. 1, a general self-manager (shelf manager, 101) the exception of all the boards 102 IPMC (Intelligent Protocol Management Controller, 103 that control the functionality of a port connected to the power supply, the sensor and the backplane of the board itself, ), and the kind and the self-manager (101 sheets) and manages and controls all the board 102 via the IPMC (103) connected to the IPMB bus 104.

AdvancedTCA 시스템은 IPMI(Intelligent Platform Management Interface) 규격을 따르는 하드웨어 관리 기능을 필수적으로 지원하여야 하며 AdvancedTCA 시스템의 Shelf-external system management 기능(105)은 셀프 매니저가 지원하고 있는 SNMP, IPMI over RMCP, CLI, Web 인터페이스를 적절히 활용하여 외부 망에 접속한 관리자에게 시스템의 하드웨어 관리 기능을 제공할 수 있게 된다. AdvancedTCA systems IPMI (Intelligent Platform Management Interface) must support hardware management capabilities conforming to standards essential and Shelf-external system management function (105) AdvancedTCA systems SNMP that support the self-managers, IPMI over RMCP, CLI, Web a connection manager to properly utilize the interface to the external networks it is possible to to provide a hardware management capabilities of the system.

본 발명은 그 실시예로서 이러한 AdvancedTCA에 정의된 규격을 그대로 준수하면서 AdvancedTCA 시스템에 별도의 하드웨어 추가나 수정 없이 기존의 시스템에서 제공하던 보드의 하드웨어 상태 정보를 주 프로세서가 장착된 보드에게 제공하기 위한 AdvancedTCA 시스템 구성 방법을 제시할 수 있다. AdvancedTCA system of the present invention is to provide to its embodiments this AdvancedTCA the board is the hardware state information, the main processor of the Board was while still subject to the standard definition provided by the existing system without requiring additional hardware addition or modification to AdvancedTCA system in a It may present a configuration method.

현재 기존의 시스템은 제조하는 회사마다 각기 다른 랙과 백플레인 등 다양한 구조를 갖고 있지만 주 프로세서가 시스템에 실장된 각 보드의 상태 정보를 관리하는 것은 동일하게 유지되어 왔다. Currently existing systems have various structures, such as every company that manufactures different racks, backplanes, but has been kept the same thing to manage state information of each of the main processor board is mounted on the system. 그 중에 보드의 실, 탈장 여부와 전원의 인가 여부는 주로 하드웨어 레벨에서 이루어졌으며 각 보드와 주 프로세서의 보드 간에는 백플레인을 통하여 적어도 두 개 이상의 핀이 서로 연결되어 각 보드의 상태 정보를 제공하는 구조였기 때문에 상기 정보를 제공하기 위해서는 랙에 설치되는 백플레인에 데이터 경로를 제외한 별도의 경로를 추가하여 라우팅하여야 한다. Among them, if the room, hernia whether a power of the board is applied is mainly at least two pins are connected to each other were made at the hardware level through the backplane between the board of each board and the main processor yeotgi structure that provides status information of each board, due to providing the information to be routed to add a separate data path other than the path on the backplane, which is installed in a rack.

예를 들면, 14슬롯을 보유한 시스템인 경우에 보드의 실, 탈장 여부와 전원의 인가 여부에 대한 정보를 제공하기 위해서는 주프로세서를 장착한 보드 하나를 제외한 13개의 슬롯에서 상기 주프로세서로 2가지 정보를 전달하여 26개의 라우팅이 백플레인을 통하여 이루어진다. For example, two pieces of information in order in the case of a system with a 14 slots to provide information on whether the room, hernia whether a power of the board is from 13 slots, except for a board one mounting the main processor to the main processor It is made by passing a 26 routed through the backplane. 관련하여 이하 도면에서 자세히 설명하고자 한다. Regard to be described in detail in the drawings.

도 2는 일반적인 AdvancedTCA 시스템 중 14슬롯의 이중화된 RP 시스템에서 보드의 실, 탈장 정보를 상기 RP로 제공하기 위한 백플레인의 구성도를 나타내는 도면이다. 2 is a view showing the configuration of the backplane is also for providing a seal, hernia information of the board in a RP system redundancy of the slot 14 of the common AdvancedTCA system in the RP.

이는 14슬롯의 이중화된 RP(Routing Processor, 201) 시스템에서 보드의 실, 탈장 정보(202)를 RP(Routing Processor, 201)로 제공하기 위한 백플레인의 구성도 일례를 나타낸 것이다. This illustrates a block diagram example of a backplane for providing to the RP (Routing Processor, 201) of the chamber board from the system, the hernia information (202) RP (Routing Processor, 201) duplicated in the slot 14.

이중화된 RP를 위해서 백플레인은 같은 정보를 두 개의 RP에게 동시에 제공하여야 하므로 단중화된 시스템의 백플레인(13개의 라우팅)에 비해 두 배의 라우팅이 요구되어 총 26개의 라우팅이 필요하다. RP to the redundant backplane is therefore required to provide such information to the two RP is at the same time the routing of the double demands on backplanes (13 routes) of the neutralized stage system requires a total of 26 routes. 도 2의 일례에서는 각각의 RP 에 별도의 라우팅이 이루어지는 것(202, 203)을 나타내고 있다. In the example of Figure 2 shows that a separate routing is made (202, 203) to each of the RP. 만약, 보드의 실, 탈장 정보 이외에 보드 전원의 인가 여부에 대한 정보를 제공하기 위해서는 각 보드당 별도의 라우팅이 하나 더 필요하게 되고 백플레인에서는 도 2에 비해서 두 배의 라우팅을 요구하므로 총 52개의 라우팅이 필요하게 된다. If a total of 52 route because it requires the routing of two times as in Figure 2 in and a need another separate routing for each board backplane in order to provide information on whether or not the board power-addition chamber, hernia information of the board this is necessary.

도 3은 본 발명에 따른 AdvancedTCA 시스템에서 RP 보드의 내부 구성을 나타내는 도면이다. Figure 3 shows the internal structure of the board from the RP AdvancedTCA system according to the present invention.

이는 일반적인 시스템에서 RP 보드(301)의 내부 구성도의 일례로써 백플레인에서 입력된 보드의 실, 탈장 정보 및 보드 전원의 인가 여부에 대한 정보를 처리 하는 보드의 내부 블록도를 나타낸 것이다. This shows an internal block diagram of the board for processing information on whether the chamber is, hernia information and the power board of the board type from the backplane by way of example of an internal configuration of the RP board 301 is also in the general system. 백플레인 커넥터(302)에서 입력된 정보는 CPLD 또는 FPGA 칩(303)으로 연결되며 주 프로세서(304)는 CPLD 또는 FPGA 칩(303)과 로컬 버스 또는 PCI 버스 등과 같은 통신 버스(305)로 연결한다. The information input from the backplane connector 302 is coupled to the CPLD or the FPGA chip 303, the main processor 304 is connected to the communication bus 305, such as a CPLD or FPGA chip 303, and a local bus or a PCI bus. 주 프로세서는 이러한 통신 버스를 통하여 CPLD 또는 FPGA 칩(303)을 연결하여 백플레인을 통하여 제공되는 정보를 읽어서 각각의 보드의 상태 정보를 관리할 수 있다. Note the processor can manage the status information of each board, reading the information provided through the backplane by connecting the CPLD or FPGA chip 303 via these communication buses.

각 보드에서 제공하는 상태 정보는 하드웨어로 구성되는 구조로써 일례의 방법으로 보드의 실, 탈장 정보는 Pull-Down저항으로 처리하고 보드 전원의 인가 여부에 대한 정보는 Pull-Up저항으로 처리할 수 있다. Room, hernia information of the state information provided by each of the board is the board in an exemplary way by the structure consisting of the hardware information as to whether treatment with Pull-Down resistor is applied on the board power supply can be treated as a Pull-Up resistor .

도 4는 본 발명에 따른 AdvancedTCA 시스템에 정의된 패브릭 인터페이스가 풀 메쉬 형태인 경우의 데이터 백플레인의 형상도이다. Figure 4 is a view of the shape data of the backplane when the fabric interface defined in AdvancedTCA system according to the invention is a full mesh.

현재의 AdvancedTCA 규격은 하드웨어 및 셀프 매니저의 기능에 그 중점을 두고 있으며 허브 슬롯의 구조에 따라서 다양한 데이터 백플레인 구조(풀 메쉬, 듀얼 스타 등)를 정의하고 있다. With the focus on the function of the current AdvancedTCA standard hardware and self manager and defines various data backplane structure (full mesh, dual-star, etc.) depending on the structure of the hub slots.

도 4를 참조하면, AdvancedTCA 규격에 정의된 백플레인(401) 형상 중에서 패브릭 인터페이스(402)가 풀 메쉬 형태인 데이터 백플레인(401) 형상을 나타낸 것이다. 4, a shows a full-mesh form of a backplane data (401) shaped out of the backplane 401 to define the shape AdvancedTCA standard fabric interface 402. 여기서 Zone 1 영역에 할당된 핀들은 IPMB 버스 및 전원을 연결하기 위한 것으로 모든 슬롯에서 동일한 핀 맵 구조를 갖는다. Wherein the pins allocated to the Zone 1 region have the same pin structure maps on all slots that for connecting the IPMB bus and power. Zone 2 영역에는 베이스 인터페이스(403)와 패브릭 인터페이스(402) 및 업데이트 포트(404) 등으로 할당되어 있으며 허브 슬롯(405)을 제외한 모든 슬롯에서 동일한 핀 맵 구조를 갖는다. Zone 2 region has been allocated to the base such as interface 403 and the fabric interface 402 and updates the port 404 can have the same pin structure maps all slots other than the slot the hub 405. The

허브 슬롯(405)은 가운데 두 슬롯을 차지하고 있으며 베이스 인터페이 스(403)와 패브릭 인터페이스(402)를 통하여 각각의 노드 슬롯(406)과 연결되는 중심 기능을 수행한다. Hub slot 405 is a central function associated with each of the node slots 406 occupies two slots of the base and through the interface 403 and the fabric interface 402. 베이스 인터페이스(403) 구조는 패브릭 인터페이스(402) 구조와 동일한 형상을 갖는다. Base interface 403 the structure has the same shape as the fabric interface 402 architecture.

또한, 모든 데이터 백플레인 구조에서 이중화된 허브 스위치(405)의 첫 번째 베이스 인터페이스(Shmc)는 셀프 매니저의 이더넷 포트와 연결되도록 정의되어 있다. Further, the first base interface (Shmc) of the hub switch 405, redundant data on any backplane structure is defined to be connected to the Ethernet port of the self-manager. AdvancedTCA 규격에 정의된 데이터 백플레인 이외에도 셀프를 구성하는 또 다른 백플레인을 제어 백플레인이라고 하며 주로 셀프 매니저, 알람 보드 및 팬을 실장하기 위한 슬롯을 제공한다. In addition to the backplane data defined in the standards as AdvancedTCA another backplane constituting a self-controlled, and the backplane provides a slot for mounting the self mainly manager alarm board and the fan. 그리고, 이 제어 백플레인은 셀프 구성에 따라서 다양한 형태를 가질 수 있으며 주로 IPMB 버스와 셀프 매니저의 이더넷 포트를 데이터 백플레인과 상호 연결하는데 사용된다. Then, the control backplane is used can have a variety of configurations and cross the data mainly backplane connecting the Ethernet port on the IPMB bus and the self-manager according to the self-configuration.

이와 같이, AdvancedTCA 규격은 Zone 1과 Zone 2 영역에 각각의 정의된 핀 맵을 기술하고 있으므로 기존의 시스템에서 사용된 상태 정보를 제공하기 위하여 Zone 1과 Zone 2 영역에 핀 맵을 할당할 수 없다. Thus, AdvancedTCA standard, so we describe each of the pin map defined in the Zone 1 and Zone 2 areas can not be assigned to the pin map in Zone 1 and Zone 2 areas to provide the state information used by the existing system. AdvancedTCA 시스템에는 Zone 2영역 위에 별도로 Zone 3 영역을 정의하여 RTM (Rear Transfer Module)보드를 사용하여 연결하는 경우에만 보드 제작자가 임의로 정의하여 사용할 수 있게 하였다. AdvancedTCA system, so that the board was producer only when by defining the region Zone 3 Zone 2 zone separately over connections using (Rear Transfer Module) board RTM can be used to arbitrarily defined.

그러므로, AdvancedTCA 시스템에서 제공하는 백플레인의 커넥터의 영역에서는 기존 시스템의 상태 정보를 제공하기 위한 핀 맵을 할당하기 어려운 문제뿐만 아니라 설사 새로운 핀 맵을 정의한다고 해도 새로운 백플레인을 제작한다는 것은 서로 다른 기능 모듈 간에 원활한 상호 연동성을 제공하기 위한 AdvancedTCA 시스템의 기본 취지에도 어긋나는 일이다. Therefore, in the area of ​​the connector on the backplane provided AdvancedTCA system is that even if define diarrhea new pin map, as well as difficult to allocate a pin map for providing status information of the existing system, a problem making a new backplane between different functional modules to provide seamless interoperability is contrary to the basic spirit of AdvancedTCA systems.

예전의 시스템을 제작하는 업체에서는 랙과 백플레인을 사용하는 업체의 요구에 맞게 제작이 가능하여 보드의 상태 정보를 제공하기 위한 백플레인 및 랙의 수정이 쉬운 반면에, 현 AdvancedTCA 시스템은 랙과 백플레인을 제공하는 회사가 AdvancedTCA 규격에 적합하게 시스템을 생산하므로 기존에 사용하던 보드의 상태 정보 제공 방법을 그대로 이용할 수 없게 되었으며, 이에 본 발명은 개방형 표준 하드웨어 플랫폼을 정의함으로써 서로 다른 시스템 제조사 간 또는 서로 다른 기능 모듈간에 원활한 상호 연동성을 제공할 수 있게 된다. The company that manufactured the old system can be tailored to the needs of companies that use the racks and the backplane on the other hand modification of the backplane and a rack to provide information on the status of the board easy, the current AdvancedTCA systems provide racks, backplanes companies are therefore suitable for the production system in the AdvancedTCA standard was unavailable to provide status information of the board previously used method as it is, this invention is an open standard hardware platform by defining different system manufacturers or between different functional modules between is able to provide seamless interoperability.

시스템 제조사로서는 시스템의 모든 기능 모듈을 독자 개발하지 않아도 되기 때문에 시스템의 개발기간을 단축하고 특정 기능 모듈에 개발역량을 집중함으로써 시스템의 안정성 및 신뢰성을 확보함과 동시에 개발 비용을 절감할 수 있으며 뿐만 아니라 적기에 시장진입을 시도할 수 있게 된다. System manufacturers as because you do not have to independently developed all the functional modules of the system can shorten the development time of the system and reduce development costs and at the same time ensure the stability and reliability of the system by focusing development efforts on specific function modules, as well as it is possible to try to market in a timely manner. 또한 통신사업자로서는 기능 모듈별로 제조사를 달리하여 시스템을 구축할 수 있기 때문에 시스템 전체를 특정 제조사에 의존하게 되는 비합리성을 제거하고 표준화된 단일 플랫폼을 사용할 수 있어 지속적인 시스템의 업그레이드 및 운용의 효율성을 취할 수 있게 된다. In addition, operators as because the different manufacturers for each functional module can build the system can eliminate the irrationality which depends the entire system to a specific manufacturer, and use a single standardized platform to take the efficiency of the upgrading and operation of the continuous system it is possible.

도 5는 본 발명의 바람직한 일실시예에 따른 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법에 대한 플로우 차트이다. 5 is a flow chart for a method for providing status information of the board using the IPMI message from the ATCA system according to an embodiment of the present invention.

도 5를 참조하면, ATCA 시스템의 주 프로세서를 장착한 제 1보드가 상기 시스템 내 제 2보드로 상기 제 2보드의 하드웨어 상태 정보를 요구하면(501), 상기 제 1보드가 상기 제 1보드에 장착된 IPMC와 상기 제 2보드 내 IPMC간의 IPMB를 이용한 통신으로 상기 제 2보드의 하드웨어 상태 정보를 포함한 IPMI 메시지를 수신하며(502), 이에 상기 제 1보드 내 IPMC가 상기 수신한 IPMI 메시지를 상기 제 1 보드 내 상기 주 프로세서로 전달하게 된다(503). 5, when the first board is mounted to the main processor of the ATCA system requires a hardware state information of the second board to the system within the second board 501, to the first board by the first board receives the IPMI messages, including hardware state information of the second board by using the IPMB between attached IPMC and in IPMC the second board communications, and 502, whereby the first board in IPMC wherein the received IPMI message the board 1 is passed in to the main processor 503. the 여기서 제 2보드의 하드웨어 상태 정보는 상기 제 2보드의 실, 탈장 여부 또는 전원 인가 여부에 대한 정보인 것으로 한다. The hardware state information of the second board is assumed to be the information on whether or not the room, hernia, or whether the power of the second board.

상기 제 2보드로의 요구(501)나 제 2보드로부터의 IPMI 메시지 수신(502)은 IPMB를 이용하나 시스템 상의 셀프 매니저(shelf manager)와는 무관하게 수행되며, 특히 상기 제 2보드로의 요구(501)는 IPMI 메시지를 이용하여 상기 제 2 보드로 전달된다. IPMI message is received (502) from the second board to the request 501 and the second board is independent of performing one using the IPMB than self manager (shelf manager) in the system, in particular the second request to the second board ( 501) is transmitted using the IPMI message to the second board. 또한 상기 제 2보드로의 요구(501)는 실제 주 프로세서가 상기 제 1보드 내 CPLD(Complex Programmable Logic Device) 또는 FPGA(Field Programmable Gate Array) 칩으로 상기 제 2보드의 하드웨어 상태 정보를 요구하면 상기 요구를 수신한 CPLD 또는 FPGA 칩이 상기 제 1 보드 내 IPMC로 상기 하드웨어 상태 정보를 요구하고 이에 상기 IPMC가 상기 하드웨어 상태 정보 요구를 IPMI 메시지 형태로 상기 제 2보드로 전송하는 과정으로 구성된다. In addition, the when required (501) to the second board needs the hardware state information of the actual main processor is the first and the second board to the first board in CPLD (Complex Programmable Logic Device) or FPGA (Field Programmable Gate Array) chip It is a CPLD or FPGA chip receiving a request requesting the hardware status information to the IPMC within the first board, and this is the IPMC consists of the hardware state information request to the step of transmitting to the IPMI message type to the second board. 여기서 상기 주프로세서는 주기적으로 이러한 정보를 요구하게 되며, 제 1보드 내 IPMC가 상기 주프로세서의 요구 전에 미리 제 2보드로 상기 이러한 요구를 전송하여 시간을 절약할 수 있다. Wherein the main processor is periodically ask for this information, the first board may be within a pre-IPMC save time by sending the request to the second board such prior request of the main processor.

이후 IPMC가 수신한(502) IPMI 메시지는 상기 제 1보드 내 CPLD나 FPGA 칩을 거쳐 상기 주 프로세서로 전달하거나, 상기 CPLD나 FPGA 칩의 내부 레지스터에 저장하여 주 프로세서가 이를 읽어가게 한다. Since (502) IPMC IPMI message is received is stored by the first transmitted to the main processor 1 through the board within the CPLD or FPGA chip, or in the internal register of the CPLD or FPGA chip, the main processor stores this reading.

이와 같이 주고 받는 IPMI 메시지는 IPMI 스펙에 정의된 메시지로 표준화가 가능하며, 그 경우 제 1보드의 제 2보드로의 하드웨어 상태 정보 요구는 IPMI 스펙 의 Get Sensor Reading 메시지로 하며 제 1보드가 수신하게 되는 IPMI 메시지는 상기 Get Sensor Reading 메시지의 답장 메시지로 한다. The IPMI messages to and as is standardized is possible, and the hardware state information request to the case where the second board, the first board and a Get Sensor Reading message of the IPMI specification, the first board is received in the message defined in the IPMI specification IPMI messages to the reply message is the Get Sensor Reading message. 특징적으로 상기 Get Sensor Reading 메시지는 상기 제 2보드의 Sensor 번호를 포함하며, 상기 답장 메시지는 상기 제 2보드 내 Hot-Swap 센서의 상태 정보를 포함한다. Characteristically the Get Sensor Reading message comprises a Sensor number of the second board, and the reply message comprises information on the status of the sensor within the Hot-Swap the second board.

도 6은 본 발명의 바람직한 일실시예에 따른 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치를 포함하는 ATCA 시스템의 구성도이다. 6 is a configuration diagram of the ATCA system also comprises a service device, the status information of the board using the IPMI message according to an embodiment of the present invention.

이는 5슬롯으로 구성된 AdvancedTCA 시스템의 일례로써 IPMI 메시지를 이용하여 하드웨어 상태 정보 제공 방법을 위한 시스템 구성도를 나타낸 것이다. This illustrates a system block diagram for providing hardware status information using the IPMI message as an example of a system with a 5 slot AdvancedTCA method. 이는물론 14 슬롯 AdvancedTCA 시스템인 경우에도 슬롯의 수 차이 이외에는 모든 구성이 동일하다. This of course also be other than the 14-slot AdvancedTCA difference slot when the system is the same for all configurations.

도 6를 참조하면, 주 프로세서를 장착된 스위치 보드(이 예에서는 주 프로세서가 스위치에 장착됨, 601)가 이중화되어 있으며 IPMB 버스(602)는 AdvancedTCA 규격에서처럼 각 보드의 IPMC(603)와 Shelf Manager(605)를 서로 연결하며 안정된 IPMI 메시지를 전송하기 위하여 이중화된 구조를 갖는다. Referring to Figure 6, a switch board mounting the main processor (in this example, the main processor is being attached to the switch, 601) is redundant and IPMB bus 602, as shown in AdvancedTCA standard IPMC (603) of each board and the Shelf Manager connecting (605) to each other, and has a dual structure for transmitting the stable IPMI message. IPMB 버스(602)는 주로 각 보드의 IPMC(603, 604)와 Shelf Manager(605)간에 IPMI 메시지를 전송하는데 주 목적이 있다. IPMB bus 602 has a main object mainly to transmit the IPMI messages to and from each board in the IPMC (603, 604) and the Shelf Manager (605). Shelf Manager(605)는 각 보드의 IPMC(603, 604)에게 상태 정보를 요구하는 IPMI 메시지를 전송하고 각 보드의 IPMC(603, 604)는 Shelf Manager(605)에게 이에 해당하는 IPMI 답장 메시지를 전송한다. Shelf Manager (605) sends the IPMI message requesting the status information to the IPMC (603, 604) of each board, and IPMC (603, 604) of each board sends the IPMI reply message corresponding to the Shelf Manager (605) do.

본 발명은 앞서 설명한 바와 같이 이러한 IPMI 메시지를 이용하여 기존에 사용하던 하드웨어 상태 정보를 주 프로세서에 제공하는 방안이다. The present invention is using this IPMI message ways to provide hardware status information previously used in the main processor, as described above. 스위치 보드(주 프로세서를 장착한 보드, 601)의 IPMC(604)가 다른 보드의 IPMC(603)에게 순차적으로 보드의 하드웨어 상태 정보를 요구하면 각 보드의 IPMC(603)가 보드의 상태 정보를 스위치 보드 (주 프로세서를 장착한 보드, 601)의 IPMC(604)에게 보고하도록 구성하는 것이다. Switchboard (equipped with a main processor board, 601) of the IPMC (604) that may need the hardware state information of the board in order to IPMC (603) of the other board switch the state information of the IPMC (603) of each board Board to configured to report to the IPMC (604) of (a board 601 mounted to the main processor) board.

이때, 스위치 보드(주 프로세서를 장착한 보드, 601)의 IPMC(604)가 다른 보드의 IPMC(603)에게 보드의 상태 정보를 요구하는 IPMI 메시지는 일례로 IPMI 스펙에 정의된 IPMI 메시지중에 Get Sensor Reading 메시지(606)를 그대로 적용하는 것이 가능하다. At this time, the switch board (main processor board 601 equipped with a) the IPMC (604), the Get Sensor during the IPMI messages defined in the IPMI message IPMI specification, for example requesting the state information for the board to IPMC (603) of the other board it is possible to accept the message Reading 606. 또한, 하드웨어 상태 정보를 위한 새로운 사용자 정의된 IPMI 메시지를 사용하여 IPMC간에 IPMI 메시지를 주고 받는 것도 가능하다. In addition, with the new user-defined message for the IPMI hardware status information, it is possible to send and receive messages between IPMC IPMI. 이 메시지를 수신한 각 보드의 IPMC(603)는 IPMI 스펙에 정의된 Get Sensor Reading의 답장 메시지(607)를 스위치 보드의 IPMC(604)에게 전송한다. IPMC of each board, after receiving the message 603, sends a reply message 607, the Get Sensor Reading defined in the IPMI specification to IPMC (604) of the switchboard. 이로서 표준 하드웨어 플랫폼을 정의한 AdvancedTCA 시스템에서 셀프 매니저의 관여없이 각 보드에 장착된 IPMC가 서로 간의 IPMI 메시지를 사용하여 플랫폼에 실장된 다른 보드의 하드웨어 상태 정보를 수집하고 이를 주 프로세서에게 제공할 수 있게 되는 것이다. This allows to be able to have an IPMC mounted on each board without the involvement of self-managers in AdvancedTCA systems define a standard hardware platform to collect hardware status information of the other board mounted on a platform using the IPMI messages between each other and provide it to the main processor will be.

상기 IPMI 메시지의 송, 수신 방법은 IPMI 스펙에 적합한 방법으로 주 프로세서가 어떠한 다른 슬롯 위치에 장착되어 있어도 적용이 가능이다. The transmitting and receiving method of the IPMI message is applicable may be mounted in a different slot position to the main processor any suitable method in the IPMI specification. 이러한 IPMB 버스를 이용하는 방법으로 기존에 사용하던 복잡한 백플레인의 라우팅이 필요하지 않게 되므로 백플레인의 수정 및 새로운 백플레인을 추가하지 않아도 되는 이점이 있게 된다. The IPMB backplane eliminates the need for complex routing previously used as a method of using the bus, so it is possible the advantage that no further modification of the backplane and the new backplane.

도 7은 본 발명의 바람직한 일실시예에 따른 IPMI 스펙에 정의된 Get Sensor Reading 메시지를 나타내는 도면이다. 7 is a view showing the Get Sensor Reading messages defined in the IPMI specification, according to an embodiment of the present invention.

이는 Get Sensor Reading의 IPMI 스펙에 정의된 메시지 형식으로 요구 메시지의 형식(701)은 IPMI 메시지에 한 바이트의 Sensor 번호만 추가로 기록하면 되며 이는 수신하는 IPMC로 전송가능하게 된다. This When the type 701 of the message type request message is recorded to only add Sensor Number of bytes in the IPMI messages defined in the IPMI specification of the Get Sensor Reading and it is possible to transfer IPMC receiving. 답장 메시지 형식(702)은 메시지 내용에 따라서 메시지 길이가 달라지지만 보통 4바이트의 길이를 가진다. Reply message format 702, but the length of the message depends on the message content and has a length of typically 4 bytes. 본 발명의 실시예로 Get Sensor Reading의 답장 메시지(702)에서 4번째 바이트에 위치해 있는 보드의 정보(FRU Hot-Swap State, 703)에 따라서 다음과 같이 보드의 상태 정보를 정의할 수 있다. According to the information in an embodiment of the present invention located at the fourth byte in the reply message 702, the Get Sensor Reading board (FRU Hot-Swap State, 703) may define the status information of the board:

이러한 정의는 시스템에 따라서 다르게 정의할 수 있다. These definitions can be defined differently depending on the system. Get Sensor Reading 의 답장 메시지를 전송하는 IPMC(603)는 보드의 Hot-Swap 센서의 상태 정보를 이 바이트에 실어서 하드웨어 상태 정보를 요구한 IPMC(604)에게로 전송한다. IPMC transmitting the reply messages from the Get Sensor Reading (603) and transmits it to a IPMC (604) by placing the information on the status of the Hot-Swap sensor of the board to a byte requires the hardware state information.

하나의 예로 보드 실장은 M1 ~ M6으로 전원 인가는 M3, M4, M5로 전원 오프는 M1, M2, M6로 그리고 보드 탈장은 M0, M7, No ACK으로 나타낼 수 있다. One example board mounted power is applied to the M1 ~ M6 is M3, M4, M5 in a power-off is as M1, M2, M6 and board hernia can be represented by M0, M7, No ACK. 이러한 방안은 백플레인 및 기존에 존재하는 보드를 수정할 필요성이 없으며 단지 기존 보드의 상태 정보를 관리하기 원하는 주 프로세서를 장착한 보드만 수정하면 되는 것이다. Such an approach is that you do not need to modify the existing board to the backplane and modify only the existing board equipped with a main processor that you want to manage the status of an existing board.

도 8은 본 발명의 바람직한 일실시예에 따른 IPMI 메시지를 사용하는 IPMC ,CPLD/FPGA 및 주 프로세서를 장착한 AdvancedTCA 상의 보드 구성을 나타내는 도면이다. 8 is a diagram showing a configuration on a board equipped with a IPMC, CPLD / FPGA and the main processor to use the IPMI message according to an embodiment of the present invention AdvancedTCA.

이는 주 프로세서를 장착한 AdvancedTCA 보드 구성도의 일례로써 내부 구성 에 따라서 주요 기능이 다른 칩으로 대치될 수도 있다. This may be the main function according to the internal structure replaced by other chip as an example of the configuration of AdvancedTCA board mounting the main processor. 상태 정보를 관리하는 스위치(주 프로세서를 장착한 보드, 801) 구성은 기존 시스템의 RP(Routing Processor)의 구성과 유사하여 주 프로세서(802)와 CPLD 또는 FPGA 칩(803) 이외에 단지 IPMC(804)만 더 추가된 형태를 갖는다. Switch that manages state information (equipped with a main processor board, 801) configured only IPMC (804) in addition to the configuration similar to the main processor 802 and the CPLD or the FPGA chip 803, a RP (Routing Processor) of the existing system only has a further added form. Zone 1 커넥터(805)에 IPMB 버스로 연결된 IPMC(804)에서 제공하는 정보를 IPMC(804)의 GPIO 핀 등으로 CPLD 또는 FPGA칩(803)에 연결(806)하고 주 프로세서(802)는 CPLD 또는 FPGA 칩(803)에 로컬 버스 또는 PCI 버스등의 통신 버스(807)를 연결한다. Zone 1 connected to the information provided in IPMC (804) connected to the IPMB bus to the connector 805, the CPLD or the FPGA chip 803, a GPIO pin, such as IPMC (804) (806) and main processor 802 is a CPLD or connect the communication bus 807 such as a local bus or a PCI bus to the FPGA chip 803.

주요 구성은 ATCA 시스템 내 각 보드들의 하드웨어 상태 정보를 요구하거나 상기 각 보드들로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서(802)와 상기 주 프로세서로부터 상기 하드웨어 상태 정보 요구를 수신하여 상기 수신된 하드웨어 상태 정보 요구를 IPMI 메시지 형태로 상기 시스템 내 각 보드들로 전송하고, 상기 각 보드들의 하드웨어 상태 정보를 수신하여 상기 주 프로세서로 제공하는 IPMC(804) 그리고 상기 주 프로세서의 상기 하드웨어 상태 정보 요구를 상기 IPMC로 전달하고 상기 IPMC가 수신한 상기 각 보드들의 하드웨어 상태 정보를 상기 주 프로세서로 전달하는 CPLD 또는 FPGA 칩(803)을 포함하는 것이다. The main configuration of receiving the hardware state information request and the ATCA system each board requires a hardware status information, the main processor 802 to process the group collection hardware status information from each of the boards of from the main processor, the received a hardware state information request to the IPMI message form the hardware state information request of the IPMC (804) and said main processor to provide to the host processor receives the hardware state information of each of the board transmitted to the system, each board, and transmitted to the IPMC and intended to include the CPLD or FPGA chip 803 to transfer the hardware state information of each of the board is the IPMC received by the main processor.

상기 구성하에 시스템에 장착된 보드의 상태 정보를 제공하는 방법은 다양하나 그 중 첫 번째 방법은 주 프로세서(802)가 일정한 간격으로 CPLD 또는 FPGA 칩(803)에 다른 보드들의 상태 정보를 요구하면 CPLD 또는 FPGA 칩(803)이 GPIO 핀을 통하여 IPMC(804)에게 다른 보드의 상태 정보를 요구하도록 구성하는 방법인데 이는 일정한 기간 이후에 주 프로세서가 CPLD 또는 FPGA 칩(803)에 접속하여 기 요 구된 상태 정보에 대한 답장을 얻어 가게 하는 방법이다. A method of providing status information of the board into the system under the above configuration, when various one as the first regular intervals second method primary processor 802 of the request status information of the other board to the CPLD or FPGA chip (803) CPLD or inde FPGA chip 803, a method for configuring a IPMC (804) via the GPIO pin to request the status information of the other boards, which require group connecting to the main processor, the CPLD or FPGA chip 803 after a period of time gudoen state It is a way to go get a reply to your information.

그리고 두 번째 방법은 일정한 주기로 IPMC(804)가 미리 다른 보드의 상태 정보를 얻어서 GPIO 핀을 통하여 CPLD 또는 FPGA 칩(803)의 내부 레지스터에 저장하면 주 프로세서(802)는 통신 버스를 통하여 필요한 때에 CPLD 또는 FPGA 칩(803)의 내부 레지스터를 읽어서 기 요구된 상태 정보를 얻어 가는 방법이다. And the second method when necessary through a constant cycle IPMC (804) the communication bus is in advance when obtaining the status information of the other board via the GPIO pins stored in the internal register of the CPLD or the FPGA chip 803, the main processor (802) CPLD or a group obtained way to get the requested status information by reading an internal register of the FPGA chip 803. CPLD 또는 FPGA 칩(803)과 IPMC(804)간에 연결된 GPIO 핀의 수는 기존 시스템에서 요구되는 상태 정보를 처리하기 위해 26핀으로 구성되거나 두 칩 간에 일정한 프로토콜을 정하여 다른 보드의 상태 정보를 전송하는 것이 가능하다. The number of GPIO pins connected between the CPLD or FPGA chip 803 and IPMC (804) is composed of 26 pins in order to process the status information required by the conventional system or appointed certain protocol between the two chips to transmit the status information of the other board, it is possible.

만약 상기 IPMC는 상기 주 프로세서를 포함한 다른 보드가 존재하는 경우 활성화된 주 프로세서와 연결된 보드 내의 IPMC인 경우에만 상기 IPMI 메시지를 전송하는 것으로 한다. If the IPMC is assumed to transmit the IPMI message only if the IPMC in associated with the active primary processor board if the other board including the main processor exists.

도 9는 본 발명의 바람직한 일실시예에 따른 주 프로세서와 IPMC로만 구성된 AdvancedTCA 상의 보드 구성을 나타내는 도면이다. 9 is a view showing the configuration AdvancedTCA on the board consists of only the main processor and IPMC, according to an embodiment of the present invention.

도 9를 참조하면, 상기 시스템은 각 보드들에 대한 하드웨어 상태 정보 요구를 IPMI 메시지 형태로 생성하거나 각 보드로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서(901) 및 주 프로세서로부터 직접 통신 버스를 통하여 상기 생성된 IPMI 메시지를 수신하여 시스템 내 각 보드들로 브릿지 기능을 수행하여 전송하거나, 각 보드들로부터 상기 각 보드들의 하드웨어 상태 정보를 IPMI 메시지 형태로 수신하여 주 프로세서에 제공하는 IPMC(902)로 구성된다. Referring to Figure 9, the system comprising: a communication bus directly from the respective board to create a hardware state information request to the IPMI message type or the main processor 901 and the main processor to process the group collection hardware status information from each board for IPMC the receiving and the resulting IPMI messages within the system to each of the boards performs a bridge function by transmitting, or receiving hardware status information of each of the board from each of the boards to the IPMI message type to provide the main processor via 902 It consists of a.

이는 CPLD 또는 FPGA 칩 없이 주 프로세서(901)와 IPMC(902)가 직접 통신 버 스(903,IPMI 스펙에 정의된 버스 형태로는 일예로 시리얼 버스를 들 수 있다)로 연결하여 주 프로세서(901)가 IPMI 메시지를 생성하여 IPMC(902)로 전송하면 IPMC(902)는 브릿지 기능을 수행하여 IPMI 메시지를 해당 목적지의 IPMC로 전송하는 기능을 수행하게 하여 이를 통하여 다른 보드의 상태 정보를 얻는 것이 가능하게 된다. Which the CPLD or the main processor 901 without FPGA chip IPMC (902) the direct communication bus (903, a bus type defined in the IPMI specification, may be a serial bus as an example), the main processor 901 is connected to the it is made possible by creating a IPMI message and transmits it to the IPMC (902) IPMC (902) is to perform a function to perform a bridge function sends the IPMI messages to the IPMC of these locations through which to obtain status information of the other board do.

다만, 스위치 보드가 이중화 되어 있는 경우에는 스위치 보드의 필요로 인하여 또는 불가피하게 스위치 보드가 절체되어 주 프로세서도 절체가 이루어지는 경우에도 새로이 활성화된 보드의 주 프로세서가 이전 주 프로세서에게서 정보를 얻거나 또는 해당 IPMC를 통하여 추가적으로 다른 보드의 상태 정보를 요구하여 수신된 정보를 바탕으로 새로운 상태 정보를 주 프로세서에게 통보하는 것도 가능하다. However, if the switchboard is duplicated is that due to the need of a switchboard or inevitable switchboard is switching the main processor also switching the gain for the main processor of the new active board information from the former main processor, even if formed, or the it is also possible to notice through the IPMC further new state information based on the information received by requesting information on the status of the other board to the main processor.

이때, 비활성화된 보드의 IPMC는 절대로 상태 정보를 요구하는 IPMI 메시지를 전송할 수 없다. At this time, IPMC Board of deactivation can never send IPMI messages requesting status information. 이러한 방법은 AdvancedTCA 규격을 준수하는 것으로 AdvancedTCA 시스템의 랙이나 백플레인의 변경 또는 교체가 필요하지 않으므로 현재의 AdvancedTCA 시스템의 적용이 쉬우며 또한, 주 프로세서가 어떠한 슬롯에 장착되어도 제한 없이 다른 보드의 상태 정보를 얻을 수 있다는 점과 이더넷 채널을 사용하지 않으므로 베이스 인터페이스의 초기화 없이도 항상 보드의 상태 정보를 업데이트 할 수 있다는 점이 유리하다. This method does not require any change or replacement of the rack or backplane for AdvancedTCA systems to comply with the AdvancedTCA standard, easy is the current AdvancedTCA system application In addition, information on the status of the other board without the main processor to be mounted in any slot restrictions do not use that as an Ethernet channel can be obtained advantageous point is that you can always update your status on the board without the initialization of the database interface.

추가로 상기 IPMC(902)는 상기 주 프로세서(901)를 포함하는 또 다른 보드가 존재하는 경우에는 활성화된 주 프로세서와 연결된 보드 내의 IPMC인 경우에만 상기 IPMI 메시지를 전송하게 되는 것으로 한다. Additionally the IPMC (902) is to be taken as in the case of IPMC board is associated with the active primary processor if another board including the main processor 901 which is present only to transmit the IPMI message. 또한 상기 주 프로세서(901)는 상기 IPMC(902)와 IPMI 스펙에 정의된 통신 버스로 연결되는 것으로 할 수 있다. In addition, the main processor 901 may be coupled to the communication bus as defined in the IPMC (902) with the IPMI specification.

본 발명은 또한 컴퓨터로 읽을 수 있는 기록매체에 컴퓨터가 읽을 수 있는 코드로서 구현하는 것이 가능하다. The present invention can also be embodied as computer readable code on a computer-readable recording medium. 컴퓨터가 읽을 수 있는 기록매체는 컴퓨터 시스템에 의해 읽혀질 수 있는 데이터가 저장되는 모든 종류의 기록장치를 포함한다. The computer-readable recording medium includes all kinds of recording devices in which data that can be read by a computer system. 컴퓨터가 읽을 수 있는 기록매체의 예로는 ROM, RAM, CD-ROM, 자기 테이프, 플로피 디스크, 광데이터 저장장치 등이 있으며, 또한 케리어 웨이브(예를 들어 인터넷을 통한 전송)의 형태로 구현되는 것도 포함한다. Examples of the computer-readable recording medium include ROM, RAM, CD-ROM, a magnetic tape, a floppy disc, optical data storage devices, and it is implemented in the form of carrier waves (such as data transmission through the Internet) It includes. 또한, 컴퓨터가 읽을 수 있는 기록매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어, 분산방식으로 컴퓨터가 읽을 수 있는 코드가 저장되고 실행될 수 있다. Further, the computer-readable recording medium is distributed over network coupled computer systems so that the computer readable code is stored and executed in a distributed fashion. 그리고, 본 발명을 구현하기 위한 기능적인(functional) 프로그램, 코드 및 코드 세그먼트들은 본 발명이 속하는 기술분야의 프로그래머들에 의해 용이하게 추론될 수 있다. Then, the functional (functional) programs, codes, and code segments for accomplishing the present invention can be easily construed by programmers skilled in the art to which the invention pertains.

이러한 본원 발명인 방법 및 장치는 이해를 돕기 위하여 도면에 도시된 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 당해 분야에서 통상적 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. The present inventors methods and apparatus been described with reference to the embodiments shown in the drawings for better understanding, which only, and other embodiments are possible variety of the modifications and equivalent Those of ordinary skill therefrom in the art that the exemplary it will be understood that point. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위에 의해 정해져야 할 것이다. Therefore, the true technical protection scope of the invention as defined by the appended claims.

본 발명은 상기 구성하에 AdvancedTCA 규격을 준수하며 주 프로세서가 장착된 보드에서 주 프로세서와 IPMC간의 통신 방법을 제공하여 시스템에서 사용된 보드의 실, 탈장 정보 및 전원의 인가 여부에 대한 하드웨어 상태 정보를 IPMI 메시 지를 이용하여 주 프로세서에게 제공할 수 있게 하므로, 개방형 표준 하드웨어 플랫폼을 정의한 AdvancedTCA 규격하에 서로 다른 시스템 제조사 간 또는 서로 다른 기능 모듈 간에 원활한 상호 연동성을 제공할 수 있게 된다. The invention IPMI hardware status information to the application whether the room, hernia information and the power of the board used in the system to provide a method of communication between compliance with the AdvancedTCA standard under the above configuration, the main processor and the IPMC in the main processor with board therefore able to offer the main processor using a message, it is possible to each other, providing seamless interoperability between different system manufacturers or between different functional modules under the AdvancedTCA specification defines an open standard hardware platforms. 또한 ATCA 시스템을 그대로 적용 가능하여 백플레인의 수정 및 교체와 같은 시스템의 추가 비용이나 부담을 줄이게 되며 시스템이 이중화된 경우에도 안정된 상태 정보를 제공할 수 있다는 장점을 제공하게 된다. Further reducing the additional costs and burdens of the system, such as the modification and replacement of the ATCA backplane can accept the system and will provide the advantage of being able to provide a stable status, even if the system is redundant.

Claims (21)

  1. (a) ATCA(Advanced Telecom Computing Architecture) 시스템의 주 프로세서를 장착한 제 1보드가 상기 시스템 내 다른 보드인 제 2보드로 상기 제 2보드의 하드웨어 상태 정보를 요구하는 단계; Comprising the steps of: (a) request the hardware state information of the second board, the first board is mounted to the main processor of the (Advanced Telecom Computing Architecture) The ATCA system to the other systems in the board, the second board;
    (b) 상기 제 1보드가 상기 제 1보드에 장착된 IPMC(Intelligent Protocol Management Controller)와 상기 제 2보드 내 IPMC간의 IPMB(Intelligent Platform Management Bus)를 이용한 통신으로 상기 제 2보드의 하드웨어 상태 정보를 포함한 IPMI(Intelligent Platform Management Interface) 메시지를 수신하는 단계; (B) the hardware state information of the second board to communicate using the first board, the IPMC (Intelligent Protocol Management Controller) and (Intelligent Platform Management Bus) IPMB between I IPMC the second board attached to the first board receiving the IPMI (Intelligent Platform Management Interface) message including; And
    (c) 상기 제 1보드 내 IPMC가 상기 수신한 IPMI 메시지를 상기 제 1 보드 내 상기 주 프로세서로 전달하는 단계;를 포함하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. Method provides status information of the board using the IPMI message from the ATCA system comprising: a; (c) transferring the first board in IPMC the IPMI message received by the first board within said main processor.
  2. 제 1항에 있어서, According to claim 1,
    상기 단계(a)와 상기 단계(b)는 상기 시스템 상의 셀프 매니저(shelf manager)와 무관하게 수행되는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. And wherein step (a) said step (b) is a method of providing status information of the board using the IPMI message from the ATCA system it characterized in that the independent operations as the self-manager (shelf manager) on the system.
  3. 제 1항에 있어서, According to claim 1,
    상기 제 2보드의 하드웨어 상태 정보는 상기 제 2보드의 실, 탈장 여부 또는 전원 인가 여부에 대한 정보인 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. A hardware state information is how to provide status information of the board using the IPMI message from the ATCA system, characterized in that information on whether or not the room, hernia, or whether the power of the second board and the second board.
  4. 제 1항에 있어서, According to claim 1,
    상기 단계(a)는 상기 제 1보드가 상기 제 2보드로 IPMI 메시지를 전송하여 상기 제 2보드의 하드웨어 상태 정보를 요구하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. It said step (a) is a method of providing status information of the board using the IPMI message from the ATCA system characterized in that said first board sends the IPMI messages to the second board needs the hardware state information of the second board.
  5. 제 4항에 있어서, 5. The method of claim 4,
    상기 단계(a)에서 상기 제 2보드로 전송되는 IPMI 메시지는 IPMI 스펙에 정의된 Get Sensor Reading 메시지이며, IPMI message in the above step (a) is sent to the second board is the Get Sensor Reading messages defined in the IPMI specification,
    상기 단계(b)에서 상기 제 1보드가 수신하는 IPMI 메시지는 IPMI 스펙에 정의된 상기 Get Sensor Reading 메시지의 답장 메시지인 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. IPMI messages to the first board is received in the step (b) is a method of providing status information of the board using the IPMI message from the ATCA system characterized in that the reply message of the Get Sensor Reading messages defined in the IPMI specification.
  6. 제 5항에 있어서, 6. The method of claim 5,
    상기 Get Sensor Reading 메시지는 상기 제 2보드의 Sensor 번호를 포함하며, Wherein the message comprises a Get Sensor Reading Sensor number of the second board,
    상기 답장 메시지는 상기 제 2보드 내 Hot-Swap 센서의 상태 정보를 포함하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. The reply message how to provide status information of the board using the IPMI message from the ATCA system comprising the state information within the Hot-Swap sensor and the second board.
  7. 제 1항에 있어서, According to claim 1,
    상기 단계(a)는 Wherein step (a)
    (a-1) ATCA 시스템의 주 프로세서를 장착한 제 1보드 내에서 상기 주 프로세서가 상기 제 1보드 내 CPLD(Complex Programmable Logic Device) 또는 FPGA(Field Programmable Gate Array) 칩으로 상기 제 2보드의 하드웨어 상태 정보를 요구하는 단계; (A-1) the hardware of the second board is the main processor in a first board is mounted to the main processor of the ATCA system to said first board within a CPLD (Complex Programmable Logic Device) or FPGA (Field Programmable Gate Array) chip the step of requesting status information;
    (a-2) 상기 요구를 수신한 CPLD 또는 FPGA 칩이 상기 제 1 보드 내 IPMC로 상기 하드웨어 상태 정보를 요구하는 단계; (A-2) comprising: CPLD or FPGA chip having received the request is required for the hardware status information to the IPMC within the first board; And
    (a-3) 상기 IPMC가 상기 하드웨어 상태 정보 요구를 IPMI 메시지 형태로 상기 제 2보드로 전송하는 단계;로 구성되는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. Method provides status information of the board using the IPMI message from the ATCA system according to claim consisting of; (a-3) a step of the IPMC transmitting the hardware state information request to the second board to the IPMI message type.
  8. 제 7항에 있어서, The method of claim 7,
    상기 단계(a-1)에서 상기 주 프로세서는 일정한 주기로 상기 CPLD 또는 FPGA 칩으로 상기 제 2보드의 하드웨어 상태 정보를 요구하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. It said main processor in said step (a-1) is a method of providing status information of the board using the IPMI message from the ATCA system characterized in that it requires the hardware state information of the second board to the CPLD or FPGA chip at regular intervals.
  9. 제 1항에 있어서, According to claim 1,
    상기 단계(a)는 ATCA 시스템의 주 프로세서를 장착한 제 1보드 내에서 상기 주 프로세서가 상기 제 2보드의 하드웨어 상태 정보를 요구하기 이전에, 상기 제 1 보드 내 IPMC가 상기 제 2보드의 하드웨어 상태 정보를 일정 주기로 요구하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. It said step (a) is a hardware of the main processor and the second prior to the required hardware state information of the board, the first board, the second board in IPMC in the first board is mounted to the main processor of the ATCA system method provides status information of the board using the IPMI message from the ATCA system characterized in that the required status information at regular intervals.
  10. 제 1항에 있어서, According to claim 1,
    상기 단계(c)는 상기 IPMC가 상기 수신한 IPMI 메시지를 상기 제 1보드 내 CPLD나 FPGA 칩을 거쳐 상기 주 프로세서로 전달하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. Said step (c) is a method of providing status information of the board using the IPMI message from the ATCA system characterized in that transmitted to the main processor through said first board within CPLD or FPGA chip IPMI messages received by the IPMC above.
  11. 제 10항에 있어서, 11. The method of claim 10,
    상기 단계(c)에서 상기 IPMC는 상기 수신한 IPMI 메시지를 상기 CPLD나 FPGA 칩의 내부 레지스터에 저장하여 상기 주 프로세서가 이를 읽어오게 하는 방식으로 상기 IPMI 메시지를 상기 주 프로세서로 전달하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 방법. In step (c) the IPMC is characterized in that for transferring the IPMI messages to the main processor in such a way that the said main processor and stored in the internal register of the CPLD or FPGA chip, the received IPMI messages come read this how to provide status information using the IPMI message board in ATCA systems.
  12. ATCA(Advanced Telecom Computing Architecture) 시스템 내 각 보드들의 하드웨어 상태 정보를 요구하거나 상기 각 보드들로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서; ATCA (Advanced Telecom Computing Architecture) requires a hardware state information of each system board or main processor to process the group of the hardware state information collected from each of the board;
    상기 주 프로세서로부터 상기 하드웨어 상태 정보 요구를 수신하여 상기 수신된 하드웨어 상태 정보 요구를 IPMI(Intelligent Platform Management Interface) 메시지 형태로 상기 시스템 내 각 보드들로 전송하고, 상기 각 보드들의 하드웨어 상태 정보를 수신하여 상기 주 프로세서로 제공하는 IPMC(Intelligent Protocol Management Controller); Receiving the hardware state information request from the main processor and the received hardware status information request in the form IPMI (Intelligent Platform Management Interface) messages transmitted in the system, each board, for receiving hardware status information of each of the board (Intelligent Protocol Management Controller) IPMC provided by the main processor; And
    상기 주 프로세서와 상기 IPMC의 중간에 위치하여 상기 주 프로세서의 상기 하드웨어 상태 정보 요구를 상기 IPMC로 전달하고 상기 IPMC가 수신한 상기 각 보드들의 하드웨어 상태 정보를 상기 주 프로세서로 전달하는 CPLD(Complex Programmable Logic Device) 또는 FPGA(Field Programmable Gate Array) 칩;을 포함하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. Said main processor and Complex Programmable (CPLD Logic that located in the middle of the IPMC delivering the hardware state information request of said main processor to the IPMC and passes the hardware state information of each of the board is the IPMC received by the main processor providing the device status information of the board using the IPMI message from the ATCA system comprising a; device) or FPGA (Field Programmable Gate Array) chip.
  13. 제 12항에 있어서, 13. The method of claim 12,
    상기 주 프로세서는 일정 주기로 상기 CPLD 또는 FPGA칩으로 상기 각 보드들에 대한 하드웨어 상태 정보를 요구하고 상기 CPLD 또는 FPGA 칩으로 상기 각 보드들에 대한 하드웨어 상태 정보가 수신되면 이를 수신하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. It said primary processor periodically ATCA, characterized in that for receiving it when the hardware state information is received for each of the board requires a hardware state information for the respective board to the CPLD or FPGA chip as the CPLD or FPGA chip providing the device status information of the board using the IPMI message from the system.
  14. 제 12항에 있어서, 13. The method of claim 12,
    상기 IPMC는 상기 주 프로세서의 상기 각 보드들에 대한 하드웨어 상태 정보 요구 전에, 상기 각 보드들로 상기 하드웨어 상태 정보를 요구하여 상기 각 보드들로부터 상기 하드웨어 상태 정보를 수신한 후 상기 CPLD 또는 FPGA 칩의 내부 레지스터에 저장해 두는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. The IPMC is the hardware state information required prior to, after receiving the hardware state information from the respective board and requesting the hardware status information to the respective board, said CPLD or FPGA chip for each of the boards of the main processor providing the device status information of the board using the IPMI message from the ATCA system, characterized in that storing in the internal register.
  15. 제 12항에 있어서, 13. The method of claim 12,
    상기 IPMC와 상기 CPLD 또는 FPGA 칩은 GPIO 핀을 통하여 연결되어 통신하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. The IPMC and the CPLD or FPGA chip provides device status information of the board using the IPMI message from the ATCA system characterized in that communication is connected via the GPIO pins.
  16. 제 12항에 있어서, 13. The method of claim 12,
    상기 IPMC와 상기 CPLD 또는 FPGA 칩은 26핀으로 구성된 GPIO 핀을 통하여 연결되어 통신하거나, 상기 IPMC와 상기 CPLD 또는 FPGA 칩 간 정해진 새로운 프로토콜을 통하여 통신하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. The IPMC and the CPLD or FPGA chip board with the IPMI message from the ATCA system according to claim connected via a GPIO pin configured as a 26-pin communications, or to communicate through a new protocol defined between the IPMC and the CPLD or FPGA chip providing the device status information.
  17. 제 12항에 있어서, 13. The method of claim 12,
    상기 IPMC는 상기 주 프로세서를 포함한 다른 보드가 존재하는 경우 활성화된 주 프로세서와 연결된 보드 내의 IPMC인 경우에만 상기 IPMI 메시지를 전송할 수 있는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. The IPMC provides status information of the board using the IPMI message from the ATCA system, characterized in that for transferring the IPMI message only if the IPMC on the board that is associated with the active primary processor if the other boards exist, including the main processor unit .
  18. ATCA(Advanced Telecom Computing Architecture) 시스템 내 각 보드들에 대한 하드웨어 상태 정보 요구를 IPMI(Intelligent Platform Management Interface) 메시지 형태로 생성하거나 상기 각 보드로부터 기수집된 하드웨어 상태 정보를 처리하는 주 프로세서; ATCA (Advanced Telecom Computing Architecture) generates the hardware state information required for the system, each board in the form IPMI (Intelligent Platform Management Interface) message, or the main processor to process the hardware state machine collects information from each of the board; And
    상기 주 프로세서로부터 직접 통신 버스를 통하여 상기 생성된 IPMI 메시지를 수신하여 상기 시스템 내 각 보드들로 브릿지 기능을 수행하여 전송하거나, 상기 각 보드들로부터 상기 각 보드들의 하드웨어 상태 정보를 IPMI 메시지 형태로 수신하여 상기 주 프로세서에 제공하는 IPMC(Intelligent Protocol Management Controller);를 포함하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. The through from the main processor to the communication bus directly transmitted to receiving the generated IPMI messages, do the bridge function to said system within each board, or receiving hardware status information of each of the board from each of the boards to the IPMI message type and (Intelligent Protocol Management Controller) IPMC provided to the main processor; provide device status information of the board using the IPMI message from the ATCA system comprising: a.
  19. 제 18항에 있어서, 19. The method of claim 18,
    상기 IPMC는 상기 각 보드들의 IPMC와 IPMB(Intelligent Platform Management Bus)를 이용한 통신을 수행하여 상기 각 보드들의 IPMC로 상기 주 프로세서로부터 수신한 IPMI 메시지를 전송하거나, 상기 각 보드들의 IPMC로부터 상기 각 보드의 하드웨어 상태 정보를 IPMI 메시지 형태로 수신하는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. The IPMC is said of each board of IPMC and IPMB (Intelligent Platform Management Bus) to perform using communication to the transmitting the IPMI message received from the main processor to the IPMC of the respective board or each of the board from said IPMC of each board providing the device status information of the board using the IPMI message from the ATCA system, characterized in that for receiving hardware status information to the IPMI message type.
  20. 제 18항에 있어서, 19. The method of claim 18,
    상기 IPMC는 상기 주 프로세서를 포함한 다른 보드가 존재하는 경우 활성화된 주 프로세서와 연결된 보드 내의 IPMC인 경우에만 상기 IPMI 메시지를 전송할 수 있는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. The IPMC provides status information of the board using the IPMI message from the ATCA system, characterized in that for transferring the IPMI message only if the IPMC on the board that is associated with the active primary processor if the other boards exist, including the main processor unit .
  21. 제 18항에 있어서, 19. The method of claim 18,
    상기 주 프로세서와 상기 IPMC는 IPMI 스펙에 정의된 통신 버스로 연결되어 있는 것을 특징으로 하는 ATCA 시스템에서 IPMI 메시지를 이용한 보드의 상태 정보 제공 장치. It said main processor and the IPMC provides status information of the board using the IPMI message from the ATCA system, characterized in that connected to the communication bus defined in the IPMI specification device.
KR20060122634A 2006-12-05 2006-12-05 Method and Apparatus for providing the board status to the main processor by using IPMI messages over the AdvancedTCA system KR100848316B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20060122634A KR100848316B1 (en) 2006-12-05 2006-12-05 Method and Apparatus for providing the board status to the main processor by using IPMI messages over the AdvancedTCA system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20060122634A KR100848316B1 (en) 2006-12-05 2006-12-05 Method and Apparatus for providing the board status to the main processor by using IPMI messages over the AdvancedTCA system

Publications (2)

Publication Number Publication Date
KR20080051471A true KR20080051471A (en) 2008-06-11
KR100848316B1 true KR100848316B1 (en) 2008-07-24

Family

ID=39806452

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20060122634A KR100848316B1 (en) 2006-12-05 2006-12-05 Method and Apparatus for providing the board status to the main processor by using IPMI messages over the AdvancedTCA system

Country Status (1)

Country Link
KR (1) KR100848316B1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101616031B (en) * 2009-07-21 2011-09-21 中兴通讯股份有限公司 Method for setting single-plate parameters of advanced telecommunication computing structure
KR101330066B1 (en) * 2012-05-31 2013-11-18 한국해양과학기술원 Backplane bus structure of communication system and board cognition method using the same
CN103281712B (en) * 2013-04-27 2015-08-19 烽火通信科技股份有限公司 Communication base station based on the power system monitoring and control Intelligent Platform Management Interface

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060053189A (en) * 2004-09-06 2006-05-19 한국전자통신연구원 Packet processing apparatus for general purpose
KR20060058798A (en) * 2004-11-25 2006-06-01 한국전자통신연구원 Apparatus and method for redundancy control of redundancy switch board
KR20060067089A (en) * 2004-12-14 2006-06-19 한국전자통신연구원 Method for managing a communication system using ipmc and the communicatino system
KR20060067308A (en) * 2004-12-14 2006-06-20 한국전자통신연구원 System management system and method based on standard management module
KR20060070310A (en) * 2004-12-20 2006-06-23 한국전자통신연구원 Apparatus for duplication control using base interface in atca platform and method therefor
WO2006071625A1 (en) 2004-12-29 2006-07-06 Intel Corporation Method and apparatus to couple a module to a management controller on an interconnect

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060053189A (en) * 2004-09-06 2006-05-19 한국전자통신연구원 Packet processing apparatus for general purpose
KR20060058798A (en) * 2004-11-25 2006-06-01 한국전자통신연구원 Apparatus and method for redundancy control of redundancy switch board
KR20060067089A (en) * 2004-12-14 2006-06-19 한국전자통신연구원 Method for managing a communication system using ipmc and the communicatino system
KR20060067308A (en) * 2004-12-14 2006-06-20 한국전자통신연구원 System management system and method based on standard management module
KR20060070310A (en) * 2004-12-20 2006-06-23 한국전자통신연구원 Apparatus for duplication control using base interface in atca platform and method therefor
WO2006071625A1 (en) 2004-12-29 2006-07-06 Intel Corporation Method and apparatus to couple a module to a management controller on an interconnect

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
J. Eder, "Just what is ... ATCA ?", IEE Electronics Systems and Software, Volume 2, Issue 5, pp.30-31, Oct.-Nov. 2004.

Also Published As

Publication number Publication date Type
KR20080051471A (en) 2008-06-11 application

Similar Documents

Publication Publication Date Title
US7406038B1 (en) System and method for expansion of computer network switching system without disruption thereof
US7293090B1 (en) Resource management protocol for a configurable network router
US6876652B1 (en) Network device with a distributed switch fabric timing system
US5892928A (en) Method for the hot add of a network adapter on a system including a dynamically loaded adapter driver
US20050262233A1 (en) Methods and systems for history analysis for access paths in networks
US7051097B1 (en) Embedded database for computer system management
US6192434B1 (en) System for hot swapping a programmable adapter by using a programmable processor to selectively disabling and enabling power thereto upon receiving respective control signals
US20030005039A1 (en) End node partitioning using local identifiers
US7010715B2 (en) Redundant control architecture for a network device
US6351819B1 (en) Heterogeneous system enclosure services connection
US7054272B1 (en) Upper layer network device including a physical layer test port
US7284067B2 (en) Method for integrated load balancing among peer servers
US7085961B2 (en) Redundant management board blade server management system
US6119159A (en) Distributed service subsystem protocol for distributed network management
US20040024831A1 (en) Blade server management system
US20070220301A1 (en) Remote access control management module
US6934786B2 (en) Server chassis hardware master system and method
US6854072B1 (en) High availability file server for providing transparent access to all data before and after component failover
US20040078455A1 (en) Switchable resource management in clustered computer system
US6332198B1 (en) Network device for supporting multiple redundancy schemes
US7827442B2 (en) Shelf management controller with hardware/software implemented dual redundant configuration
US20030130969A1 (en) Star intelligent platform management bus topology
US6871300B1 (en) Embedded server chassis hardware master system and method
US20030069953A1 (en) Modular server architecture with high-availability management capability
US20030088655A1 (en) Remote management system for multiple servers

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee