KR100806896B1 - A liquid crystal display - Google Patents

A liquid crystal display Download PDF

Info

Publication number
KR100806896B1
KR100806896B1 KR20010043031A KR20010043031A KR100806896B1 KR 100806896 B1 KR100806896 B1 KR 100806896B1 KR 20010043031 A KR20010043031 A KR 20010043031A KR 20010043031 A KR20010043031 A KR 20010043031A KR 100806896 B1 KR100806896 B1 KR 100806896B1
Authority
KR
Grant status
Grant
Patent type
Prior art keywords
pixel
formed
liquid crystal
crystal display
region
Prior art date
Application number
KR20010043031A
Other languages
Korean (ko)
Other versions
KR20030008406A (en )
Inventor
김치우
정우석
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Images

Abstract

액정 표시 장치는 소정의 셀갭으로 칼라 필터 기판과 박막 트랜지스터 어레이 기판이 서로 마주하고 있다. The liquid crystal display device has a color filter substrate and the TFT array substrate facing each other with a predetermined cell gap. 칼라 필터 기판에는 다수의 화소 집합으로 이루어져 있는 표시 영역을 정의하는 블랙 매트릭스와 표시 영역의 각 화소에 R(빨강), G(초록), B(파랑)의 칼라 필터가 순차적으로 형성되어 있다. A color filter substrate has a color filter of R (red), G (green), B (blue) to a plurality of pixels of a black matrix and a display area to define a display area consisting of a set of pixels are formed in order. 박막 트랜지스터 어레이 기판에는 표시 영역의 화소에 각각 형성되어 있으며 적어도 하나 이상의 최외각 화소에서 표시 영역의 밖으로 연장되어 블랙 매트릭스와 중첩되어 있는 화소 전극과 화소에 각각 형성되어 있으며 화소 전극과 전기적으로 연결되어 있는 박막 트랜지스터가 형성되어 있다. The TFT array substrate is formed on each pixel of the display area and that is at least extending outside the display area in one or more of the outermost pixels are respectively formed on the pixel electrode and the pixel which overlaps with the black matrix are connected to the pixel electrode and electrically a thin film transistor is formed.
비결정실리콘, 다결정실리콘, 화소전극, 표시영역, 블랙매트릭스 Non-crystalline silicon, polycrystalline silicon, a pixel electrode, the display area, a black matrix

Description

액정 표시 장치{A LIQUID CRYSTAL DISPLAY} LIQUID CRYSTAL DISPLAY The liquid crystal display device A} {

도 1은 본 발명의 제1 실시예에 따른 액정 표시 장치 기판의 평면도이고, 1 is a plan view of a liquid crystal display substrate according to a first embodiment of the present invention,

도 2는 도 1의 Ⅱ-Ⅱ' 선에 대한 단면도이고, 2 is a cross-sectional view of a Ⅱ-Ⅱ 'line of Figure 1,

도 3은 본 발명의 제2 실시예에 따른 액정 표시 장치 기판의 평면도이다. 3 is a plan view of the liquid crystal display substrate according to a second embodiment of the present invention.

본 발명은 액정 표시 장치에 관한 것이다. The present invention relates to a liquid crystal display device.

액정 표시 장치(Liquid Crystal Display: LCD)는 공통 전극과 칼라 필터 등이 형성되어 있는 상부 기판과 박막 트랜지스터와 화소 전극 등이 형성되어 있는 하부 기판 상에 배향막이 각각 순차적으로 형성되어 있고, 이 배향막 사이에 액정을 주입해 놓고 화소 전극과 공통 전극에 서로 다른 전위를 인가함으로써 전계를 형성하여 액정 분자들의 배열을 변경시키고, 이를 통해 빛의 투과율을 조절함으로써 화상을 표현하는 장치이다. Liquid crystal display (Liquid Crystal Display: LCD) is between the common electrode and color filter, etc. are each the upper substrate and the thin film transistors and pixel electrodes such as the alignment layer on the lower substrate is formed is formed in sequence in forming the orientation film to an apparatus for injecting liquid crystal to put the electric field formed by applying a different potential to the pixel electrode and the common electrode by changing the arrangement of liquid crystal molecules and express the image by controlling the transmittance of light through it.

일반적으로 액정 표시 장치의 제조 공정은 유리 기판 위에 데이터 신호를 인가하기 위한 데이터 배선, 주사 신호를 인가하기 위한 게이트 배선, 화소의 스위치 역할을 하는 박막 트랜지스터, 액정에 화상 전압을 인가하기 위한 화소 전극 등을 형성하는 박막 트랜지스터 어레이 기판 제조 공정과, 화상이 구동되는 R(빨강), G(초록), B(파랑)의 칼라 필터, 다양한 색으로 화상을 표시하기 위한 표시 영역 이외의 비화소 영역에 블랙 매트릭스 등을 형성하는 칼라 필터 기판 제조 공정과, 배향 처리, 액정 배향을 위한 러빙(rubbing) 공정, 스페이서의 배치 및 대향하는 유리 기판 사이에 액정을 밀봉하는 액정 셀(cell) 공정과, 드라이버 집적회로의 부착 및 백 라이트(back light) 장착 등을 행하는 모듈 공정 등으로 분류된다. In general, a liquid crystal display device manufacturing process, the gate wiring for applying a data line, a scanning signal for applying a data signal on a glass substrate, a thin film transistor of the switch act as a pixel, a pixel electrode, etc. for applying a video voltage to the liquid crystal the TFT array substrate manufacturing process and, R in which an image is driven to form the (red), G (green), B (blue) color filters, black on the non-pixel region other than a display area for displaying an image in a variety of colors a color filter substrate manufacturing step of forming a matrix such as and, and the liquid crystal cell (cell) a step of sealing the liquid crystal between the alignment treatment, rubbing for liquid crystal alignment (rubbing) process, the arrangement of the spacer and the opposing glass substrate, a driver integrated circuit the adhesion and the like are classified into the back light (back light) module step of carrying out mounting and the like.

그런데, 이러한 액정 표시 장치 및 그 제조 방법에서 박막 트랜지스터 어레이 기판과 칼라 필터 기판 상에 형성되어 있는 배향막의 종류 및 단차 등과 같은 배향막의 상태에 따라 배향막 표면에 이물질이 존재하게 된다. By the way, this is a liquid crystal display device, and the foreign matter on the surface of the alignment film according to the state of the orientation film such as a thin film transistor array substrate and the color filter substrate is formed on the type of alignment layer and the step that exists in a method of manufacturing the same. 이러한 이물질은 이온 발생의 원인으로 작용하며, 이는 최종적으로 액정 표시 장치에 어두운 색을 표시할 때 표시 영역의 한쪽 모서리 부분이 밝게 표시되는 화상 불량으로 나타난다. These foreign substances act as a cause of ion generation, which eventually appears in the image defects which the one edge portion of the display area to display the dark color in the liquid crystal display device, bright display.

본 발명이 이루고자 하는 기술적 과제는 화상 불량을 개선하는 구조를 지닌 액정 표시 장치를 제공하는 것이다. The present invention is to provide a liquid crystal display device having a structure for improving the image defect.

이러한 과제를 해결하기 위해 본 발명에서는, 표시 영역에 형성되어 있는 화소 전극 중 최외각에 배치되어 있는 화소 전극은 표시 영역 밖으로 연장되어 표시 영역을 정의하며 비화소 영역을 가리는 블랙 매트릭스와 중첩되어 형성되어 있다. According to the present invention to solve such a problem, the pixel electrodes arranged on the outermost part of the pixel electrode formed in the display region are formed to extend out of the display area defining a display region, and overlaps the black matrix covers the non-pixel region have.

본 발명에 따르면, 액정 표시 장치는 다수의 화소 집합으로 이루어져 표시 영역을 정의하며 비화소 영역을 가리는 블랙 매트릭스와 표시 영역에 형성되어 있는 칼라 필터를 가지는 칼라 필터 기판과 화소에 각각 형성되어 있으며 적어도 하나 이상의 최외각 화소에서는 표시 영역 밖의 비화소 영역으로 연장되어 블랙 매트릭스와 중첩되어 있는 화소 전극과 화소에 각각 형성되어 있으며 화소 전극과 전기적으로 연결되어 있는 박막 트랜지스터를 가지는 박막 트랜지스터 어레이 기판을 포함한다. According to the invention, the liquid crystal display device is made up of multiple pixels set of defining a display area, and is formed on the color filter substrate and the pixel having the color filter is formed on a black matrix and a display area that covers the non-pixel region and at least one in the above outermost pixel it is respectively formed in the pixel electrode and the pixel that is extending in the non-pixel region outside the display region is overlapped with a black matrix which comprises a thin film transistor array substrate having a thin film transistor connected to the pixel electrode.

이때, 박막 트랜지스터의 반도체층은 비정질 실리콘 또는 다결정 실리콘으로 형성될 수 있다. At this time, the semiconductor layer of the thin film transistor may be formed of amorphous silicon or polycrystalline silicon.

이때, 화소 전극은 투명한 도전 물질 또는 반사율을 가지는 도전 물질로 형성될 수 있다. At this time, the pixel electrode may be formed of a conductive material having a transparent conductive material or the reflectance.

이때, 블랙 매트릭스와 중첩되어 있는 화소 전극의 크기는 나머지 다른 화소 전극의 크기와 다를 수 있다. In this case, the black matrix overlapping with the pixel electrode size may be different from the size of the other pixel electrodes.

이때, 화소의 집합으로 이루어진 표시 영역 밖에 형성되어 있으며, 게이트선 및 데이터선의 한쪽 끝단에 각각 연결되어 있는 게이트 패드 및 데이터 패드가 다수의 그룹으로 형성되어 있는 다수의 게이트 패드부 및 데이터 패드부 및 기판의 바깥쪽에 각각 위치하고 있으며, 게이트 패드부 및 데이터 패드부가 구동 집적회로가 실장된 테이프 캐리어 패키지와 각각 연결되어 있는 게이트용 PCB 기판 및 데이터용 PCB 기판을 더 포함할 수 있다. In this case, it is formed outside the display area consisting of a set of pixels, and the gate lines and a plurality of gate pad part and the data pad part and the substrate with the gate pad and the data pad which are connected to the data line at one end is formed into a plurality of groups each located on the outside of, and the gate pad part and the gate PCB and a data PCB substrate for the substrate for which the data driving integrated circuit, each connection pad portion and the mounting tape carrier package may further include.

이때, 구동 집적회로가 박막 트랜지스터 어레이 기판의 게이트 패드부 및 데이터 패드부에 각각 형성될 수 있다. At this time, the driving integrated circuits may be respectively formed in the gate pad and a data pad unit portion of the thin film transistor array panel.

그러면, 첨부한 도면을 참고로 하여 본 발명의 실시예에 따른 액정 표시 장치에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. This will be described in detail so that the invention can be easily implemented by those of ordinary skill in the art belonging to the liquid crystal display device according to an embodiment of the present invention with reference to the accompanying drawings.

먼저, 도 1 및 도 2를 참고하여 본 발명의 제1 실시예에 따른 액정 표시 장치의 개략적인 구조에 대해서 설명한다. First, with reference to FIGS. 1 and 2 described in the schematic structure of a liquid crystal display device according to a first embodiment of the present invention.

도 1은 본 발명의 제1 실시예에 따른 액정 표시 장치 기판의 평면도이고, 도 2는 도 1의 Ⅱ-Ⅱ'선에 대한 단면도이다. 1 is a plan view of a liquid crystal display substrate according to a first embodiment of the present invention, Figure 2 is a cross-sectional view of a Ⅱ-Ⅱ 'line of Fig.

도 1에 도시한 바와 같이, 본 발명의 제1 실시예에 따른 액정 표시 장치는 서로 마주하는 두 기판(10, 12), 표시 영역(14) 밖의 두 기판(10, 12) 둘레에 형성되어 있으며 두 기판(10, 12) 사이에 주입되어 있는 액정 물질(도시하지 않음)을 가두는 봉인재(21)를 포함한다. As it is shown in Figure 1, and the liquid crystal display according to the first embodiment of the present invention are formed on the two substrates 10 and 12, the display area 14, the two substrates outside the 10,12 circumference facing each other the two substrates (10, 12) is injected into the liquid crystal material (not shown) in between and a trapping rod has talent (21).

칼라 필터 기판(10)에는 다수의 화소 집합으로 이루어져 표시 영역(14)을 정의하며 표시 영역(14) 이외의 비화소 영역을 가지는 블랙 매트릭스(18)가 형성되어 있다. A color filter substrate 10 is composed of a plurality of pixels set define a display region 14 and is formed with a black matrix 18 having a non-pixel region other than the display area (14). 여기서, 표시 영역(14)은 R(빨강), G(초록), B(파랑)의 칼라 필터(도시하지 않음)가 반복적으로 형성되어 있고, 이 표시 영역(14) 외부의 불필요한 광을 차광하는 블랙 매트릭스(18)가 표시 영역(14)을 둘러싸고 있다. Here, the display area 14 has R (red), G (green), (not shown) of color filters of B (blue) that are formed repeatedly, to shield the display region 14, unnecessary light of the external the black matrix (18) may surround the display area 14. 칼라 필터(도시하지 않음) 및 블랙 매트릭스(18) 위에는 공통 전극(19)이 형성되어 있다. The color filter has a common electrode 19 is formed on the (not shown) and black matrix (18).

박막 트랜지스터 어레이 기판(12)에는 주사 신호를 인가하기 위한 다수의 게이트선(도시하지 않음)이 가로 방향으로 형성되어 있고, 게이트선(도시하지 않음)과 교차하며 데이터 신호를 인가하기 위한 다수의 데이터선(도시하지 않음)이 세로 방향으로 형성되어 있다. And the TFT array substrate 12 is provided (not shown), a plurality of gate lines for applying a scanning signal is formed in the lateral direction, gate lines (not shown) and the cross, and a number of data for applying a data signal line (not shown) are formed in the longitudinal direction. 표시 영역(14)은 게이트선과 데이터선의 교차로 정의되는 다수의 화소 영역이 형성되어 있고, 각 화소 영역에는 비정질 실리콘(amorphous silicon) 또는 다결정 실리콘(poly silicon)으로 형성하는 박막 트랜지스터의 반도체층(도시하지 않음)이 배치되어 있다. Display area 14 and a plurality of pixel regions defined intersection gate lines and data lines are formed in each pixel region, the semiconductor layer of the thin-film transistor to form an amorphous silicon (amorphous silicon) or polycrystalline silicon (poly silicon) (not shown in N) are arranged. 이때, 다결정 실리콘 박막 트랜지스터는 비정질 실리콘 박막 트랜지스터에 비해 전계 효과 이동도가 크며 표시부과 구동 회로를 동일 기판 상에 형성할 수 있다. At this time, the polycrystalline silicon thin film transistors can be formed on the same substrate as the field effect mobility charge drive circuit displays a greater degree than the amorphous silicon thin film transistor. 또한, 각 화소 영역에는 투명 도전 물질 또는 반사율을 가지는 도전 물질로 이루어진 화소 전극(15, 16)이 배치되어 있다. Further, in each pixel region it is a pixel electrode 15, 16 arranged made of a conductive material having a transparent conductive material or the reflectance. 이때, 반사율을 가지는 도전 물질인 경우에는 화소 전극이 외부에서 입사된 광을 반사시켜 화상을 표시하는 반사형 액정 표시 장치이며, 투명 도전 물질로 이루어진 화소 전극은 백 라이트를 이용하여 나온 광의 세기를 조절하여 화상을 형성하는 투과형 액정 표시 장치이다. In this case, when the conductive material having reflectivity is a reflective liquid crystal display device which is a pixel electrode displays an image by reflecting light incident from the outside, a pixel electrode made of a transparent conductive material to adjust the intensity of light shown by the backlight and a transmission type liquid crystal display device for forming an image. 여기서, 도시는 생략했지만 박막 트랜지스터의 게이트 전극은 게이트선에 연결되어 있고, 드레인 전극은 데이터선에 연결되어 있다. Here, shown is are omitted, but the gate electrode of the thin film transistor is connected to the gate line, the drain electrode is connected to the data line. 또한 박막 트랜지스터의 소스 전극은 각각의 화소 영역 내에 형성된 화소 전극(15, 16)에 연결되어 있다. In addition, the source electrode of the thin film transistor is connected to the pixel electrodes (15, 16) formed in each pixel region. 표시 영역(14)에 형성되어 있는 화소 전극(15, 16) 중 최외각에 배치되어 있는 화소 전극(16)의 크기는 다른 화소 전극(15)의 크기와 다르게 표시 영역(14) 밖의 비화소 영역까지 연장되어 블랙 매트릭스(18)와 중첩되어 있다. Outside the display area size of the pixel electrode 16 arranged on the outermost of the 14 pixel electrodes 15 and 16 are formed in the size and a different display region 14 of the other pixel electrode 15, the non-pixel region It extends to and is overlapped with a black matrix (18). 공통 전극(19)과 화소 전극(15, 16) 상부에는 각각 액정 물질의 분자를 일정한 방향으로 배열시키기 위한 배향막(20)이 각각 형성되어 있고, 이들 배향막(20) 사이에 액정 물질(23)이 주입되어 있다. A common electrode 19 and the pixel electrodes (15, 16) the upper part, respectively, and an alignment film (20) for arranging the molecules of the liquid crystal material in a predetermined direction is formed, the liquid crystal material 23 between these alignment films 20 are It is injected. 이때, 두 기판(10, 12) 상에 각각 형성되어 있는 배향막(20) 표면에는 이물질들이 존재하게 되는데, 이 이물질들은 이온들 로 작용하여 배향막(20)의 러빙(rubbing) 방향(화살표 방향)으로 이동한다. At this time, the two substrates (10, 12) there is to be respectively formed on the alignment film 20, the surface which phase there exist impurities, rubbing (rubbing) direction (arrow direction) of the foreign material are to act as the ion alignment layer 20 moves. 이 이온들은 표시 영역(14) 밖의 블랙 매트릭스(18)와 중첩하는 화소 전극(16)에 의해 블랙 매트릭스(18)의 가장 자리(점선으로 표시된 부분)에서 정지하게 된다. The ions are stopped in the black edge (shown by dashed lines) of the matrix 18 by the pixel electrode 16 which overlaps with the display region 14 outside the black matrix (18). 따라서, 이 이온들에 발생하는 화소 불량 영역을 블랙 매트릭스(18)로 가릴 수 있게 된다. Therefore, it is possible to cover the pixel defect area occurring in the ion in the black matrix (18). 여기서, 비화소 영역으로 연장되어 블랙 매트릭스와 중첩하는 화소 전극(16)의 크기는 화소 불량 영역(점선으로 표시된 부분)의 크기에 따라 결정된다. Here, the size extending in the non-pixel region of the pixel electrode 16 to overlap with the black matrix is ​​determined by the size of the pixel defect region (shown in phantom). 한편, 이 화소 전극(16)의 크기가 증가하면 그에 따른 구동 회로의 부하가 증가하여 화소의 충전율이 부족할 수 있다. On the other hand, an increase in the size of the pixel electrode 16 to increase the load of the driving circuit according to it can be run out of the filling factor of the pixel. 그러나, 실제 구동 회로의 부하는 대부분 배선들에 의한 부하가 차지하고 화소 전극간의 부하는 매우 작은 부분을 차지한다. However, the actual load of the driving circuit includes a load between the load occupying the pixel electrode by most wire occupies a very small portion. 예를 들면, 보통 배선의 부하는 화소 전극의 부하에 비해 100배 정도로 크다. For example, a normal wiring load is large as 100 times that of the pixel electrode load. 따라서, 화소 전극간 부하가 다소 증가하더라도 전체의 화소 충전율에는 문제가 되지 않는다. Therefore, even if the inter pixel electrode load a slight increase is not a problem, the fill percentage of the total pixels.

칼라 필터 기판(10)으로 가리지 않는 박막 트랜지스터 어레이 기판(12)의 표시 영역(14) 밖에는 게이트선 좌측 끝에 연결되어 있는 게이트 패드(도시하지 않음)가 군집되어 있는 다수의 게이트 패드부(22), 데이터선 상측 끝에 연결되어 있는 데이터 패드(도시하지 않음)가 군집되어 있는 다수의 데이터 패드부(24)를 이루고 있다. A color filter substrate 10 that does not cover the thin film transistor shown in the array substrate 12, region 14 outside (not shown) a gate pad that is connected to the gate line at the left end a plurality of gate pad part 22 which are crowded, data lines (not shown), a data pad that is connected to the upper end of the can forms a plurality of data pad unit 24 which is crowded.

기판(12)의 상측 및 좌측 바깥 부분에는 게이트용 PCB 기판(26) 및 데이터용 PCB 기판(28)이 배치되어 있으며, 게이트용 PCB 기판(26) 및 데이터용 PCB 기판 (28)은 구동 집적회로(30) 및 이와 연결된 리드선(도시하지 않음)이 실장된 테이프 캐리어 패키지(tape carrier package: TCP)(32)에 의해 각각 게이트 패드부 (22) 및 데이터 패드부(24)와 전기적으로 연결되어 있다. The upper-side and are left outside of, the PCB substrate 26 and a data PCB substrate 28 for the gate is disposed, the PCB 26 and the PCB substrate 28 for data for a gate of the substrate 12. The driving integrated circuit is electrically connected to a gate pad portion 22 and the data pad unit 24 by: (TCP tape carrier package) (32) (30) and its associated lead wire (not shown) is mounted with the tape carrier package . 게이트용 PCB 기판(26)과 데이터용 PCB 기판(28) 사이, 그리고 박막 트랜지스터 어레이 기판(12)과 게이트용 PCB 기판(26) 사이에는 FPC 필름(34)이 형성되어 있다. Between the gate PCB substrate 26 and the data PCB substrate 28 for, and the TFT array substrate 12 and the gate PCB substrate (26) has a FPC film 34 is formed. 이때, 구동 집적회로(30)는 박막 트랜지스터 어레이 기판(12)의 게이트 패드부(22) 및 데이터 패드부(24)에 각각 형성될 수 있다. At this time, the driving integrated circuit 30 may be formed on the gate pad 22 and the data pad portions 24 of the TFT array substrate 12. 즉, 게이트용 PCB 기판(26), 데이터용 PCB 기판(28) 및 구동 집적회로(30)가 동일한 기판(12) 상에 형성될 수 있다. That is, a gate PCB substrate (26), the PCB 28 and the driver integrated circuit (30) for data can be formed on the same substrate 12.

본 발명의 제1 실시예에 따르면, 표시 영역(14)에 형성되어 있는 화소 전극(15, 16) 중 표시 영역(14)에서 배향이 끝나는 가장 자리의 최외각에 배치되어 있는 화소 전극(16)의 크기를 다른 화소 전극(15)의 크기와 다르게 표시 영역(14) 밖의 블랙 매트릭스(18)와 중첩되도록 하여 표시 영역(14)의 모서리 부분에 발생하는 화소 불량 영역을 블랙 매트릭스(18)의 하부로 유도할 수 있다. According to the first embodiment of the present invention, the display region pixel electrode 16 arranged on the outermost part of the edge orientation is ending up in the display area 14 of 14, pixel electrodes 15 and 16 formed in the the lower portion of the black matrix 18, a pixel defect area occurring different from the size of the pixel electrode 15, the other a size so as to overlap a display region 14 outside the black matrix 18, the corners of the display area 14 It can lead to. 따라서, 액정 표시 장치에 어두운 색을 표시할 때 표시 영역(14)의 모서리 부분에 발생하는 밝게 표시되는 화소 불량을 개선할 수 있다. Thus, to display the dark color in the liquid crystal display device can improve the defective pixels to be illuminated, which occurs at the corner portion of the display area 14.

여기서는 표시 영역(14)의 최외각에 배치되어 화소 전극(16) 모두를 비화소 영역까지 연장하여 블랙 매트릭스(18)와 중첩하도록 하였지만, 화소 전극(16) 일부만을 화소 불량 영역 내로 한정하여 배치할 수도 있다. In this case extends all the pixel electrodes 16 are arranged on the outermost part of the display area 14 to the non-pixel area, but so as to overlap with the black matrix 18, to place to define the pixel electrodes 16 partially into the pixel defect region may. 그러면 도 3을 참고하여 본 발명의 제2 실시예에 따른 액정 표시 장치 기판의 구조에 대해 설명한다. This explains the structure of a liquid crystal display substrate according to a second embodiment of the present invention will be described with reference to FIG.

도 3은 본 발명의 제2 실시예에 따른 액정 표시 장치 기판의 평면도이다. 3 is a plan view of the liquid crystal display substrate according to a second embodiment of the present invention.

본 발명의 제2 실시예에 따른 액정 표시 장치 기판의 구조도 제1 실시예와 거의 동일하다. The structure of the liquid crystal display substrate according to a second embodiment of the present invention is substantially the same as the first embodiment. 다만, 표시 영역(14)의 화소 전극(15,16) 중 블랙 매트릭스 영역 (18)까지 연장되어 있는 최외각 화소 전극(17)이 화소 불량 영역(점선으로 표시된 부분) 내에 형성되어 있다. However, the outermost pixel electrodes 17 that are extended to the black matrix region 18 of the pixel electrode (15, 16) of the display area 14 are formed in the pixel defect region (shown in phantom). 이것은 블랙 매트릭스(18) 영역까지 연장되어 있는 화소 전극(17)의 수를 화소 불량 영역(점선으로 표시된 부분)으로 한정하여 구동 회로의 부하 증가를 최소화하기 위해서이다. This is in order to limit the number of pixel electrodes 17 that are extended to the black matrix (18) region into the pixel defect region (shown in phantom) to minimize the load increase of the drive circuit.

이러한 본 발명의 제2 실시예에 따른 구조는 블랙 매트릭스(18) 영역까지 연장되어 있는 화소 전극(17)의 수를 화소 불량 영역(점선으로 표시된 부분) 내로 한정함으로써 이에 따른 구동 회로의 부하 증가를 최소화할 수 있다. The first structure according to the second embodiment of the present invention, the In the load increase of the drive circuit according By limiting the number of pixel electrodes 17 that are extended to the black matrix (18) region into the pixel defect region (shown in phantom) It can be minimized.

이와 같이, 본 발명에 따르면 표시 영역에 형성되어 있는 화소 전극 중 최외각에 배치되어 있는 화소 전극을 표시 영역 밖으로 연장하여 블랙 매트릭스와 중첩되도록 함으로써 표시 영역의 모서리 부분에 발생하는 화소 불량 영역을 표시 영역 밖의 블랙 매트릭스로 가리도록 할 수 있다. In this way, by extending the pixel electrodes arranged on the outermost part of the pixel electrode is formed in a display region according to the present invention out of the display area, a pixel defect area occurring in the corners of the display area by to overlap with the black matrix display region It may be to point out to the black matrix. 또한, 블랙매트릭스 영역까지 확대되는 화소 전극의 수를 화소 불량 영역 내로 한정할 수 있어 이에 따른 구동 회로의 부하 증가를 최소화할 수 있다. Further, it is possible to set the number of the pixel electrode is extended to the black matrix region confined within the pixel defect region can minimize the increase in the load driving circuit according to this. 결국, 액정 표시 장치의 표시 품질을 향상시킬 수 있다. After all, it is possible to improve the display quality of the liquid crystal display device.




Claims (6)

  1. 복수의 화소의 집합으로 이루어진 표시 영역과 상기 표시 영역 이외의 영역인 비화소 영역을 포함하는 액정 표시 장치에서, In the liquid crystal display device including a display region and the region of the non-pixel region other than the display area consisting of a set of a plurality of pixels,
    상기 표시 영역에 형성되어 있는 칼라 필터 및 상기 표시 영역을 정의하며 상기 비화소 영역을 가리는 블랙 매트릭스를 포함하는 칼라 필터 기판, A color filter substrate that defines the color filter and the display region is formed in the display area includes a black matrix covering the non-pixel region,
    상기 화소에 각각 형성되어 있으며 적어도 하나 이상의 최외각 화소에서 상기 비화소 영역으로 연장되어 상기 블랙 매트릭스와 중첩되어 있는 화소 전극 및 상기 화소 전극에 전기적으로 연결되어 있는 박막 트랜지스터를 포함하는 박막 트랜지스터 어레이 기판 A thin film transistor array substrate which is formed on the pixel and extends in the non-pixel region in one or more outermost pixel includes a thin film transistor is electrically connected to the pixel electrode and the pixel electrode which is overlapped with the black matrix
    을 포함하는 액정 표시 장치. A liquid crystal display comprising a.
  2. 제1항에서, In claim 1,
    상기 박막 트랜지스터는 비정질 실리콘 또는 다결정 실리콘으로 형성되어 있는 반도체층을 포함하는 액정 표시 장치. The thin film transistor liquid crystal display comprising a semiconductor layer formed of amorphous silicon or polycrystalline silicon.
  3. 제1항에서, In claim 1,
    상기 화소 전극은 투명한 도전 물질 또는 반사율을 가지는 도전 물질로 형성되어 있는 액정 표시 장치. The pixel electrode is a liquid crystal display device is formed of a conductive material having a transparent conductive material or the reflectance.
  4. 제1항에서, In claim 1,
    상기 블랙 매트릭스와 중첩되어 있는 상기 화소 전극의 크기는 나머지 다른 화소 전극의 크기와 다른 액정 표시 장치. The size of the pixel electrode which is overlapped with a black matrix and the other is a pixel size different from the liquid crystal display device of the electrode.
  5. 제1항에서, In claim 1,
    상기 비화소 영역에 형성되어 있으며, 상기 박막 트랜지스터에 연결되어 있는 게이트 패드 및 데이터 패드가 다수의 그룹으로 형성되어 있는 다수의 게이트 패드부 및 데이터 패드부, 그리고 The non-pixel is formed in the region, a plurality of gate pad part and a data pad unit in the thin film gate pad and a data pad connected to the transistors are formed in a plurality of groups, and
    상기 기판의 바깥쪽에 각각 위치하고 있으며, 상기 게이트 패드부 및 데이터 패드부가 구동 집적회로가 실장된 테이프 캐리어 패키지와 각각 연결되어 있는 게이트용 PCB 기판 및 데이터용 PCB 기판을 더 포함하는 액정 표시 장치. Each located on the outside of the substrate, and the gate pad and a data pad unit portion liquid crystal display device further comprising a gate PCB and a data PCB substrate that is a substrate for driving integrated circuits, each associated with a mounting tape carrier packages.
  6. 제5항에서, In claim 5,
    상기 구동 집적회로는 상기 박막 트랜지스터 어레이 기판의 상기 게이트 패드부 및 데이터 패드부에 각각 형성되어 있는 액정 표시 장치. The driving integrated circuit is a liquid crystal display device that is formed on the gate pad and a data pad unit portion of the thin film transistor array substrate.
KR20010043031A 2001-07-18 2001-07-18 A liquid crystal display KR100806896B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20010043031A KR100806896B1 (en) 2001-07-18 2001-07-18 A liquid crystal display

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
KR20010043031A KR100806896B1 (en) 2001-07-18 2001-07-18 A liquid crystal display
JP2002113594A JP4544809B2 (en) 2001-07-18 2002-04-16 The liquid crystal display device
US10178016 US6927830B2 (en) 2001-07-18 2002-06-20 Liquid crystal display
CN 02125133 CN1229669C (en) 2001-07-18 2002-06-28 Liquid crystal display
US11166010 US7218371B2 (en) 2001-07-18 2005-06-24 Liquid crystal display
US11743378 US7511793B2 (en) 2001-07-18 2007-05-02 Liquid crystal display having additional signal lines to define additional pixel regions

Publications (2)

Publication Number Publication Date
KR20030008406A true KR20030008406A (en) 2003-01-29
KR100806896B1 true KR100806896B1 (en) 2008-02-22

Family

ID=27715461

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20010043031A KR100806896B1 (en) 2001-07-18 2001-07-18 A liquid crystal display

Country Status (1)

Country Link
KR (1) KR100806896B1 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980030528A (en) * 1996-10-30 1998-07-25 구자홍 The liquid crystal display device and a method for producing
JP2000081636A (en) * 1998-09-03 2000-03-21 Seiko Epson Corp Electrooptical device and its manufacture and electronic instrument
KR20020031984A (en) 2000-10-25 2002-05-03 구본준, 론 위라하디락사 Liquid Crystal Display Device Preventing From Leakage Light

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100586244B1 (en) * 1996-10-30 2006-05-26 엘지.필립스 엘시디 주식회사 A liquid crystal display device and a method of manufacturing the same
KR100244537B1 (en) 1997-03-03 2000-02-01 구본준 A liquid crystal display device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980030528A (en) * 1996-10-30 1998-07-25 구자홍 The liquid crystal display device and a method for producing
KR19980072227A (en) 1997-03-03 1998-11-05 구자홍 A liquid crystal display element
JP2000081636A (en) * 1998-09-03 2000-03-21 Seiko Epson Corp Electrooptical device and its manufacture and electronic instrument
KR20020031984A (en) 2000-10-25 2002-05-03 구본준, 론 위라하디락사 Liquid Crystal Display Device Preventing From Leakage Light

Also Published As

Publication number Publication date Type
KR20030008406A (en) 2003-01-29 application

Similar Documents

Publication Publication Date Title
US5852485A (en) Liquid crystal display device and method for producing the same
US5781261A (en) Active matrix type LCD having light shield layers and counter electrodes made of the same material
US20040179160A1 (en) Four color liquid crystal display and panel therefor
US6788356B2 (en) Thin film transistor substrate for a liquid crystal display and a method for repairing the substrate
US5739880A (en) Liquid crystal display device having a shielding film for shielding light from a light source
US20030133066A1 (en) Liquid crystal display device and image display device
US5754261A (en) Color LCD device having multiple black masks
US6104462A (en) LCD and fabrication method thereof having a pedestal and overlying organic film at a periphery of the display
US6747722B2 (en) Liquid crystal display device
US6577367B2 (en) Array substrate for a liquid crystal display device and method for fabricating the same
US20040201803A1 (en) Array substrate and liquid crystal display apparatus having the same
US7298448B2 (en) Liquid crystal display with a uniform common voltage and method thereof
US20020113936A1 (en) Liquid crystal display
US6683671B1 (en) Liquid crystal display device with spacers on color filters outside display area and method of manufacturing the same
US20060146254A1 (en) Liquid crystal display device and method for fabricating the same
US6992738B2 (en) Liquid crystal display device including an electrode constituting pixel electrode connected to another electrode through opening formed in color filter
US6326641B1 (en) Liquid crystal display device having a high aperture ratio
EP0973058A1 (en) Liquid crystal device and electronic device
US20030016328A1 (en) Liquid crystal display
US20040246409A1 (en) Array substrate, method of manufacturing the same and liquid crystal display apparatus having the same
US20060132682A1 (en) Thin film transistor array panel and liquid crystal display including the panel
US20040252271A1 (en) Liquid crystal display apparatus and method of manufacturing the same
US20020171779A1 (en) Liquid crystal display
US20100118250A1 (en) Liquid crystal display device
JP2001183696A (en) Electrooptical device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
J204 Invalidation trial for patent
J202 Request for trial (for correction)
J121 Written withdrawal of request for trial
J121 Written withdrawal of request for trial
FPAY Annual fee payment

Payment date: 20140129

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150130

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180201

Year of fee payment: 11