KR100764771B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100764771B1
KR100764771B1 KR1020050097742A KR20050097742A KR100764771B1 KR 100764771 B1 KR100764771 B1 KR 100764771B1 KR 1020050097742 A KR1020050097742 A KR 1020050097742A KR 20050097742 A KR20050097742 A KR 20050097742A KR 100764771 B1 KR100764771 B1 KR 100764771B1
Authority
KR
South Korea
Prior art keywords
electrode
bus electrode
region
area
sustain
Prior art date
Application number
KR1020050097742A
Other languages
English (en)
Other versions
KR20070042010A (ko
Inventor
정해영
안병남
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050097742A priority Critical patent/KR100764771B1/ko
Priority to CN200610153347A priority patent/CN100592456C/zh
Publication of KR20070042010A publication Critical patent/KR20070042010A/ko
Application granted granted Critical
Publication of KR100764771B1 publication Critical patent/KR100764771B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 셀 어드레싱이 떨어지는 패널의 외곽영역과 그 이외의 영역의 서스테인 전극 혹은 버스 전극의 구조를 차별화하여 패널의 균일성을 향상시킬 수 있는 플라즈마 디스플레이 패널에 관한 것으로, 플라즈마 디스플레이 패널의 기 설정된 외곽영역의 제1 서스테인 전극 혹은 제1 버스전극과, 상기 외곽영역을 제외한 주영역의 제2 서스테인 전극 혹은 제2 버스전극에 있어서, 상기 제1 서스테인 전극의 모양, 면적, 갭 및 위치, 또는 상기 제1 버스전극의 면적, 넓이, 위치 및 두께 중에서 적어도 하나 이상의 구성 요소를, 상기 적어도 하나 이상의 구성 요소에 대응하는 상기 제2 서스테인 전극의 모양, 면적, 갭 및 위치 또는 상기 제2 버스전극의 면적, 넓이, 위치 및 두께 중에서 적어도 하나 이상의 구성 요소와 서로 다르게 형성됨으로써, 패널의 균일성을 향상시켜 패널의 품질을 높일 수 있는 효과가 있다.

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}
도1은 종래 플라즈마 디스플레이 패널에 대한 일 실시예 단면도.
도2는 종래 플라즈마 디스플레이 패널의 셀 구조 및 외곽 영역에서의 문제점을 도시한 일 예시도.
도3은 본 발명에 따른 플라즈마 디스플레이 패널의 주영역 및 외곽영역에서의 셀 구조에 대한 일 예시도.
도4a 내지 도4c는 본 발명에 따른 플라즈마 디스플레이 패널의 주영역 및 외곽영역에서의 셀 구조에 대한 또 다른 일 예시도.
**도면의 주요부분에 대한 부호의 설명**
8:서스테인 전극 9:버스전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 셀 어드레싱이 떨어지는 패널의 외곽영역과 그 이외의 영역의 서스테인 전극 혹은 버스 전극의 구조를 차별화하여 패널의 균일성을 향상시킬 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
정보처리 시스템의 발전과 보급 증가에 따라 시각정보 전달 수단으로 디스플레이 장치의 중요성이 증대되고 있는데, 디지털 TV를 비롯한 고품위, 대화면의 TV에 대한 기대가 높아지고 있는 중에 CRT(Cathod Ray Tube), 액정 디스플레이(LCD), 플라즈마 디스플레이 패널(PDP) 등 각 디스플레이 분야에서 이것에 대한 연구가 활발히 진행되고 있다.
일반적으로 PDP는 He+Xe 또는 Ne+Xe 불활성 혼합가스의 방전시 발생하는 147[㎚]의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하는 장치로서, 상부기판과 하부기판 상에 형성된 전극이 마주보는 상태로 평행으로 배치되고, 두 기판 사이의 틈은 격벽으로 구획되어 격벽과 격벽 사이의 홈에 적색(R), 녹색(G), 청색(B)의 형광체층이 형성되는 동시에 방전 가스가 봉입된 구조를 갖는다.
또한, PDP는 전극의 배치 구조에 따라 크게 면방전형과 대향형으로 구별되며, 전극의 노출여부에 따라 교류 방전형(AC type), 직류 방전형(DC type) 또는 혼합형(hybrid type)으로 구별되고, 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도1은 종래 교류 면방전형 플라즈마 디스플레이 패널의 단면도를 도시한 것으로, 도시된 바와 같이, 하부기판(1) 상에 순차적으로 형성된 어드레스 전극(2)과 하부 유전층(3) 그리고 그 상부에 형광체(5)를 수용하는 격벽(4)과, 상부기판(10) 상에 형성된 서스테인(방전유지) 전극(8)과 버스 전극(9) 그리고 상기 구조물 상부 에 순차적으로 형성된 상부 유전층(7)과 MgO 보호막(6)으로 구성된다. 그리고, 상기 상부기판(10), 하부기판(1)과 격벽(4) 사이에는 방전가스가 주입된다.
이러한 구조에서 방전은 하부기판(1)의 어드레스 전극(2)과 상부기판(10)의 서스테인 전극(8) 간에 어드레스 방전 후 선택된 셀에 대한 연속적인 디스플레이 방전이 이어지고 방전 시 발생한 진공자외선이 형광체를 여기시켜 가시 광선을 방출하여 원하는 화상을 얻게 된다.
이와 같이 종래 PDP는 도1과 같은 동일한 셀 구조가 규칙적인 배열로 전체 발광 영역에 적용되어 있으며 이러한 구조의 PDP가 대형화되면서 셀 전체의 균일성이 화질에 중요한 영향을 끼치고 있다. 또한, PDP가 대형화되면서 가격 경쟁력이 중요 시 되어 현재 PDP는 듀얼 스캔 방식에서 싱글 스캔 방식을 선택하고 있다.
하지만, PDP에서 정확한 스캔이 이루어지지 않을 경우에는 오방전, 점멸, 미점 등의 패널의 품질 저하를 야기할 수 있으며 특히 도2에 도시한 바와 같이 표시 화면의 코너 부근 등 패널 외곽 영역 부분이 주 표시 영역에 비해 취약점을 보이고 있다.
즉, PDP는 고성능 고효율 패널 설계 등이 추구되면서 서스테인 전극(ITO) 형상의 최적화가 진행되어 왔으며 따라서 기존의 스트라이프(stripe) 타입의 ITO에 비해 서스테인 전극과 어드레스 전극 간의 어드레싱이 불리한 조건을 가지고 있다. 따라서 고성능 고효율 측면과 셀 어드레싱간의 상충되지 않는 면을 내포하고 있는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래 문제점을 해결하기 위하여 창출한 것으로, 오방전, 점멸, 미점 등에 의한 패널의 품질 저하가 발생하는 패널의 외곽 영역과 그 이외의 영역에서의 서스테인 전극 혹은 버스 전극 구조를 다르게 형성함으로써, 패널의 균일성을 향상시켜 패널의 품질을 높일 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명은 플라즈마 디스플레이 패널의 기 설정된 외곽영역의 제1 서스테인 전극 혹은 제1 버스전극과, 상기 외곽영역을 제외한 주영역의 제2 서스테인 전극 혹은 제2 버스전극에 있어서, 상기 제1 서스테인 전극의 모양, 면적, 갭 및 위치, 또는 상기 제1 버스전극의 면적, 넓이, 위치 및 두께 중에서 적어도 하나 이상의 구성 요소를, 상기 적어도 하나 이상의 구성 요소에 대응하는 상기 제2 서스테인 전극의 모양, 면적, 갭 및 위치 또는 상기 제2 버스전극의 면적, 넓이, 위치 및 두께 중에서 적어도 하나 이상의 구성 요소와 서로 다르게 형성한 것을 특징으로 한다.
또한, 상기 외곽영역은 패널의 전체 영역에서 상하좌우 1/3이하의 영역인 것을 특징으로 한다.
또한, 상기 외곽영역에 형성된 버스전극은 방전 영역 내부에 형성된 것을 특징으로 한다.
또한, 상기 외곽영역의 버스전극 넓이가 상기 주영역의 버스전극 넓이의 1/100배 내지 4배로 형성된 것을 특징으로 한다.
또한, 상기 외곽영역에 형성된 두 서스테인 전극 중 스캔 전극 넓이가 나머지 서스테인 전극 넓이의 1/100배 내지 4배로 형성된 것을 특징으로 한다.
또한, 상기 외곽영역의 두 서스테인 전극 중 스캔 전극이 방전 영역의 중앙에 형성된 것을 특징으로 한다.
이하, 본 발명에 대한 바람직한 실시예를 첨부한 도면을 참고하여 설명한다.
우선 본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단된 경우 그 상세한 설명은 생략한다.
일반적으로 PDP의 셀 어드레싱은 서스테인 전극과 버스 전극의 넓이에 영향을 받고, 그 서스테인 전극 혹은 버스 전극의 넓이가 넓어질수록 셀 어드레싱은 좋아진다.
본 발명은 싱글 스캔에 의해 구동되는 PDP에서 외곽 영역으로 설정된 부분(이하, "외곽 영역"이라 칭함)과 그 이외의 영역(이하, "주영역"이라 칭함)을 이루고 있는 셀을 구성하는 서스테인 전극과 버스 전극의 구조가 서로 다르게 구성하여 외곽 영역에서 발생될 수 있는 오방전, 점멸, 미점 등을 방지하고, 패널의 균일성을 향상시키는 것을 그 요지로 한다. 여기서, 상기 주영역 및 외곽영역에 대한 구분은 PDP 생산업체에서 결정될 수 있는데, 그 영역은 패널의 크기에 따라 달라질 수 있고, 또는 서스테인 전극 및 버스 전극의 구조에 따라 달라질 수도 있다.
상기 주영역의 서스테인 전극 및 버스 전극 구조는 고성능 고효율을 위한 ITO 최적화 구조에 의해 형성된다. 예를 들어, 동일한 넓이를 갖는 서스테인 전극(ITO)이 형성되고, 그 서스테인 전극 상부 가장 자리인 격벽 상부에 버스 전극이 형성된 구조를 갖는다.
상기 외곽영역의 서스테인 전극 및 버스 전극 구조는 오방전, 점멸, 미등 등의 문제를 방지하고 셀 어드레싱이 유리한 구조로 형성되는데, 일 예로 서스테인 전극 상부에 형성된 버스 전극이 방전영역(셀 영역) 내부에 형성되거나, 버스 전극 이 넓게 형성되거나, 서스테인 전극 중 스캔 전극이 넓게 형성되거나, 서스테인 전극 중 스캔 전극이 방전영역 중앙에 형성된 구조를 갖는다. 즉, 버스 전극의 위치 등을 방전 영역에 형성하여 셀 어드레싱을 유리하게 한다.
도3은 본 발명에 따른 PDP 패널에서 주영역과 외곽영역의 방전 영역에서의 서스테인 전극 및 버스 전극에 대한 구조를 보인 것으로, 주영역에 형성된 버스 전극(9)의 구조와 외곽영역에 형성된 버스 전극(9)의 구조가 다른 것을 알 수 있다. 상기 주영역과 외곽영역은 PDP 생산업체에서 결정되어 나눠질 수 있는데, 상기 외곽영역은 패널을 구성하고 있는 상하좌우의 한 개의 셀영역부터 전체 패널의 상하좌우 1/3영역까지 설정될 수 있다.
즉, 주영역에 형성된 서스테인 전극(8)은 두 전극이 동일한 넓이를 갖고, 버스 전극(9)은 방전 영역 외부에 형성되며 외곽영역에 형성된 서스테인 전극(8) 또한 두 전극이 동일한 넓이를 갖지만 버스전극(9)은 방전 영역 내부에 형성되어 셀 어드레싱에 유리한 구조를 갖는다. 여기서, 상기 외곽영역에서 버스전극(9)의 형성 위치는 방전 영역 내부에 형성된 서스테인 전극 상부 어느 곳이라도 가능하다.
물론, 상기 방전 영역에 형성된 버스전극의 위치는 휘도 및 어드레싱에 대한 조건에 따라 달라질 수 있는데, 상기 버스전극의 위치는 PDP 생산업체에서 결정할 수 있다.
그리고, 외곽영역에 형성된 서스테인 전극 및 버스 전극은 주영역에 형성된 서스테인 전극 및 버스 전극의 고성능 고효율을 위한 최적화 구조와는 달리 최대한 셀 어드레싱이 잘되는 형태로 차별화되어야 하는데, 셀 어드레싱을 잘되게 하기 위 해 서스테인 전극의 모양, 면적, 갭 및 위치 혹은 버스 전극의 면적, 넓이, 위치 및 두께 등을 주영역과 다르게 형성한다.
도4는 상기 외곽영역에서 셀 어드레싱이 잘되게 하기 위한 서스테인 전극 및 버스 전극의 구조에 대한 일 예를 보인 것이다.
도4a는 본 발명에 따른 전극 구조에 대한 일 실시예로서 도시한 바와 같이, 외곽영역의 버스 전극(9) 넓이가 주영역의 버스 전극(9) 넓이보다 더 큰 것을 알 수 있다. 즉, 주영역과 외곽영역에서 서스테인 전극(8)의 넓이가 동일하지만, 주영역에 형성된 버스 전극의 넓이보다 외곽영역에 형성된 버스전극의 넓이가 더 크게 형성되는데, 상기 외곽영역의 버스전극 넓이는 주영역의 버스전극 넓이의 1/100배 내지 4배로 형성되는 것이 바람직하다.
도4b는 본 발명에 따른 전극 구조에 대한 또 다른 일 실시예로서 도시한 바와 같이, 외곽영역의 서스테인 전극(8) 중 스캔 전극이 방전 영역의 중간에 위치한 것을 알 수 있다. 즉, 주영역에 형성된 서스테인 전극의 두 전극이 방전 영역의 상부와 하부에 동일한 크기로 대칭되게 형성된 반면 외곽영역에 형성된 서스테인 전극 중 스캔 전극은 방전 영역의 중앙 부분에 위치하여 상부와 하부가 비대칭되게 형성된다.
그리고, 상기 스캔 전극 상부에 형성된 버스 전극(9)의 위치는 스캔 전극의 우측 혹은 좌측에 형성될 수 있는데, 이 버스전극 위치는 상황에 따라 달라질 수 있다.
도4c는 본 발명에 따른 전극 구조에 대한 또 다른 일 실시예로서 도시한 바 와 같이, 외곽영역의 서스테인 전극(9) 중 스캔 전극의 넓이가 다른 서스테인 전극의 넓이보다 큰 것을 알 수 있다. 즉, 주영역에 형성된 두 서스테인 전극의 넓이가 동일한 반면, 외곽영역에 형성된 서스테인 전극 중 스캔 전극의 넓이가 다른 서스테인 전극의 넓이에 비해 상당히 크게 형성된다.
이때, 상기 외곽영역에 형성된 스캔 전극의 크기는 외곽영역에 형성된 다른 서스테인 전극의 크기에 비해 1/100배 내지 4배로 형성되는 것이 바람직하다.
이와 같이 본 발명은 외곽영역의 서스테인 전극 중 스캔 전극을 방전 영역의 중앙에 형성하거나, 넓이를 넓게 형성하거나, 서스테인 전극 상부에 형성된 버스 전극을 넓게 형성하거나 방전 영역 내부에 형성하여 어드레스 전극과 서스테인 전극 간의 셀 어드레싱을 향상시킬 수 있다.
즉, 주영역과 어드레싱 안정화 영역인 외곽영역이 차별화는 고성능 고효율의 설계가 가능하며 동시에 패널의 균일성이 떨어지는 외곽영역을 어드레싱이 원활하게 이루어지도록 하여 상기 외곽영역에 의한 효율 감소를 줄이고 패널의 화질을 높일 수 있는 장점이 있다.
상기에서 상세히 설명한 바와 같이 본 발명은 오방전, 점멸, 미점 등에 의한 패널의 품질 저하가 발생하는 패널의 외곽 영역과 그 이외의 영역에서의 서스테인 전극 혹은 버스 전극 구조를 다르게 형성함으로써, 패널의 균일성을 향상시켜 패널의 품질을 높일 수 있는 효과가 있다.

Claims (6)

  1. 플라즈마 디스플레이 패널의 기 설정된 외곽영역의 제1 서스테인 전극 혹은 제1 버스전극과, 상기 외곽영역을 제외한 주영역의 제2 서스테인 전극 혹은 제2 버스전극에 있어서,
    상기 제1 서스테인 전극의 모양, 면적, 갭 및 위치, 또는 상기 제1 버스전극의 면적, 넓이, 위치 및 두께 중에서 적어도 하나 이상의 구성 요소를, 상기 적어도 하나 이상의 구성 요소에 대응하는 상기 제2 서스테인 전극의 모양, 면적, 갭 및 위치 또는 상기 제2 버스전극의 면적, 넓이, 위치 및 두께 중에서 적어도 하나 이상의 구성 요소와 서로 다르게 형성하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서, 상기 외곽영역은 패널의 전체 영역에서 상하좌우 1/3이하의 영역인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제1항에 있어서, 상기 외곽영역에 형성된 버스전극은 방전 영역 내부에 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제1항에 있어서, 상기 외곽영역의 버스전극 넓이가 상기 주영역의 버스전극 넓이의 1/100배 내지 4배로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제1항에 있어서, 상기 외곽영역에 형성된 두 서스테인 전극 중 스캔 전극 넓이가 나머지 서스테인 전극 넓이의 1/100배 내지 4배로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제1항에 있어서, 상기 외곽영역의 두 서스테인 전극 중 스캔 전극이 방전 영역의 중앙에 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020050097742A 2005-10-17 2005-10-17 플라즈마 디스플레이 패널 KR100764771B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050097742A KR100764771B1 (ko) 2005-10-17 2005-10-17 플라즈마 디스플레이 패널
CN200610153347A CN100592456C (zh) 2005-10-17 2006-09-12 等离子显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050097742A KR100764771B1 (ko) 2005-10-17 2005-10-17 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20070042010A KR20070042010A (ko) 2007-04-20
KR100764771B1 true KR100764771B1 (ko) 2007-10-11

Family

ID=37738082

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050097742A KR100764771B1 (ko) 2005-10-17 2005-10-17 플라즈마 디스플레이 패널

Country Status (2)

Country Link
KR (1) KR100764771B1 (ko)
CN (1) CN100592456C (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000060375A (ko) * 1999-03-15 2000-10-16 구자홍 플라즈마 표시패널의 방전전극

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6424095B1 (en) * 1998-12-11 2002-07-23 Matsushita Electric Industrial Co., Ltd. AC plasma display panel
CN1157706C (zh) * 2001-09-27 2004-07-14 友达光电股份有限公司 等离子体显示面板结构及其驱动方法
JP4170801B2 (ja) * 2002-03-14 2008-10-22 松下電器産業株式会社 プラズマディスプレイ装置
KR100508949B1 (ko) * 2003-09-04 2005-08-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100560493B1 (ko) * 2003-10-24 2006-03-13 삼성에스디아이 주식회사 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000060375A (ko) * 1999-03-15 2000-10-16 구자홍 플라즈마 표시패널의 방전전극

Also Published As

Publication number Publication date
CN100592456C (zh) 2010-02-24
KR20070042010A (ko) 2007-04-20
CN1917127A (zh) 2007-02-21

Similar Documents

Publication Publication Date Title
JP2006185903A (ja) プラズマディスプレイパネル及びプラズマディスプレイ装置
JP2005085754A (ja) プラズマディスプレイパネル
JP2002163987A (ja) 隔壁の幅が異に形成されたプラズマディスプレイパネル
KR100764771B1 (ko) 플라즈마 디스플레이 패널
KR100647670B1 (ko) 플라즈마 디스플레이 패널
US20070080633A1 (en) Plasma display panel
US20060087239A1 (en) Plasma display panel
KR100421492B1 (ko) 플라즈마 디스플레이 패널
KR20050086219A (ko) 플라즈마 디스플레이 장치
KR100684850B1 (ko) 플라즈마 디스플레이 패널
JP4178827B2 (ja) プラズマディスプレイ装置
KR100486174B1 (ko) 플라즈마 디스플레이 패널
KR100441515B1 (ko) 플라즈마 디스플레이 패널
JP4335186B2 (ja) プラズマディスプレイパネル
KR100599592B1 (ko) 플라즈마 디스플레이 패널
KR100353953B1 (ko) 플라즈마 디스플레이 패널
KR100527425B1 (ko) 플라즈마 디스플레이 패널
US20060197448A1 (en) Plasma display panel
KR100489275B1 (ko) 플라즈마 디스플레이 패널
JP2005197260A (ja) プラズマディスプレイパネル
JP4134589B2 (ja) プラズマディスプレイ装置
KR100713645B1 (ko) 플라즈마 디스플레이 패널
KR20030037293A (ko) 플라즈마 디스플레이 패널
KR20050017637A (ko) 플라즈마 디스플레이 패널
KR20050113828A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee