KR100658738B1 - Large-sized flat panel display device having flat emission source and method of operation of the device - Google Patents

Large-sized flat panel display device having flat emission source and method of operation of the device Download PDF

Info

Publication number
KR100658738B1
KR100658738B1 KR1020010006829A KR20010006829A KR100658738B1 KR 100658738 B1 KR100658738 B1 KR 100658738B1 KR 1020010006829 A KR1020010006829 A KR 1020010006829A KR 20010006829 A KR20010006829 A KR 20010006829A KR 100658738 B1 KR100658738 B1 KR 100658738B1
Authority
KR
South Korea
Prior art keywords
electrode
grid
plate
cathode
supplying
Prior art date
Application number
KR1020010006829A
Other languages
Korean (ko)
Other versions
KR20020066581A (en
Inventor
김종민
유종훈
이천규
조성호
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020010006829A priority Critical patent/KR100658738B1/en
Priority claimed from US09/967,936 external-priority patent/US6617798B2/en
Publication of KR20020066581A publication Critical patent/KR20020066581A/en
Application granted granted Critical
Publication of KR100658738B1 publication Critical patent/KR100658738B1/en

Links

Images

Abstract

대면적 디스플레이 구현에 유리하도록 텅스텐 라인 캐소드를 대체하여 저전압 전계 방출 물질로 이루어진 면전자원을 구비한 평판 디스플레이 장치(FPD; Flat Panel Dispaly) 및 이의 구동 방법에 관한 것으로서,The present invention relates to a flat panel display (FPD) having a planar electron source made of a low voltage field emission material in place of a tungsten line cathode, and to a method of driving the same.
평판 디스플레이 장치는 게이트 전극이 형성된 백 플레이트와, 절연층을 사이로 상기 게이트 전극 위에 형성되는 캐소드 전극과, 상기 캐소드 전극 위에 형성되며 전계 방출 물질로 이루어지는 면전자원과, 화소 영역에 대응하는 다수의 어퍼쳐를 형성하며 백 플레이트에 이격된 상태로 배치되는 그리드 플레이트와, 상기 그리드 플레이트의 어느 한면에 각각 형성되는 한쌍의 그리드 전극, 및 형광막과 메탈 필름을 형성하며 그리드 플레이트에 이격된 상태로 배치되는 페이스 플레이트를 포함한다.A flat panel display device includes a back plate having a gate electrode formed thereon, a cathode electrode formed on the gate electrode with an insulating layer interposed therebetween, a surface electron source formed on the cathode electrode and made of a field emission material, and a plurality of apertures corresponding to the pixel region. A grid plate disposed to be spaced apart from the back plate, a pair of grid electrodes formed on one surface of the grid plate, and a face formed to be spaced apart from the grid plate to form a fluorescent film and a metal film; A plate.
평판디스플레이, 전계방출, 전계방출표시소자, 게이트전극, 면전자원, 그리드플레이트, 캐소드전극Flat panel display, field emission, field emission display device, gate electrode, surface electron source, grid plate, cathode electrode

Description

면전자원을 구비한 대면적 평판 디스플레이 장치 및 이 장치의 구동 방법 {Large-sized flat panel display device having flat emission source and method of operation of the device}Large-area flat panel display device having a surface electron source and driving method thereof {Large-sized flat panel display device having flat emission source and method of operation of the device}

도 1은 본 발명의 제 1실시예에 의한 평판 디스플레이 장치의 분해 사시도.1 is an exploded perspective view of a flat panel display device according to a first embodiment of the present invention.

도 2는 평판 디스플레이 장치를 도 1의 x축을 기준으로 절개한 단면도.FIG. 2 is a cross-sectional view of the flat panel display device taken along the x-axis of FIG. 1; FIG.

도 3과 도 4는 각각 카본 캐소드층의 다른 구성예를 설명하기 위한 백 플레이트의 사시도와 단면도.3 and 4 are a perspective view and a cross-sectional view of a back plate for explaining another configuration example of the carbon cathode layer, respectively.

도 5는 제 1그리드 전극의 다른 구성예를 설명하기 위한 그리드 플레이트의 사시도.5 is a perspective view of a grid plate for explaining another configuration example of the first grid electrode.

도 6은 평판 디스플레이 장치를 도 1의 y축을 기준으로 절개한 단면도.6 is a cross-sectional view of the flat panel display device taken along the y-axis of FIG. 1.

도 7은 게이트 전극의 다른 구성예를 설명하기 위한 백 플레이트의 사시도.7 is a perspective view of a back plate for explaining another configuration example of the gate electrode.

도 8은 본 발명의 제 2실시예에 의한 평판 디스플레이 장치의 분해 사시도.8 is an exploded perspective view of a flat panel display device according to a second embodiment of the present invention;

도 9는 제 2그리드 전극의 다른 구성예를 설명하기 위한 그리드 플레이트의 사시도.9 is a perspective view of a grid plate for explaining another configuration example of the second grid electrode.

도 10은 종래 기술에 의한 평면 음극선관의 단면도.10 is a cross-sectional view of a planar cathode ray tube according to the prior art.

본 발명은 평판 디스플레이 장치(FPD; Flat Panel Dispaly)에 관한 것으로서, 보다 상세하게는 대면적 디스플레이 구현에 유리하도록 텅스텐 라인 캐소드를 대체하여 저전압 전계 방출 물질로 이루어진 면전자원을 구비한 평판 디스플레이 장치 및 이의 구동 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a flat panel display (FPD), and more particularly, to a flat panel display device having a surface electron source made of a low voltage field emission material in place of a tungsten line cathode to facilitate a large area display. It relates to a driving method.

상기한 평판 디스플레이 장치의 대표적인 일례로 전장(depth) 단축을 위해 고안된 평면 음극선관(Flat CRT)을 들 수 있으며, 도 10에 평면 음극선관의 단면을 도시하였다.As a representative example of the flat panel display device, a flat cathode ray tube (Flat CRT) designed to shorten the electric field may be used. FIG. 10 illustrates a cross section of the flat cathode ray tube.

도시한 바와 같이 평면 음극선관은, 페이스 플레이트(1)와 백 플레이트(3)가 시일재(5)에 의해 밀봉되고, 페이스 플레이트(1) 내면에 형광막(7)과 메탈 필름(9)을 형성하며, 이와 마주하는 백 플레이트(1) 내면에 후면 전극(11)을 형성한다. 그리고 전자 방출원으로서 다수의 텅스텐 라인 캐소드(13)를 사용하고, 전자 제어를 위해 이들 플레이트 사이에 그리드 플레이트(15)와 메쉬 전극(17)을 배치하고 있다.As shown in the figure, the flat cathode ray tube includes the face plate 1 and the back plate 3 sealed by the sealing material 5, and the fluorescent film 7 and the metal film 9 on the inner surface of the face plate 1. The back electrode 11 is formed on the inner surface of the back plate 1 facing the same. A plurality of tungsten line cathodes 13 are used as the electron emission sources, and the grid plate 15 and the mesh electrode 17 are disposed between these plates for electronic control.

상기 그리드 플레이트(15)는 각 화소에 대응하는 어퍼쳐(15a)를 형성하여 전자를 통과시키며, 양면으로 각각 제 1그리드 전극(19)과 제 2그리드 전극(21)을 형성하는데, 일례로 제 1그리드 전극(19)이 스캔(scan) 전극으로 기능하고, 제 2그리드 전극(21)이 데이터(data) 전극으로 기능할 수 있다.The grid plate 15 forms an aperture 15a corresponding to each pixel to pass electrons, and forms a first grid electrode 19 and a second grid electrode 21 on both sides thereof. The first grid electrode 19 may function as a scan electrode, and the second grid electrode 21 may function as a data electrode.

상기한 구조에 따라, 각각의 텅스텐 라인 캐소드(13)에서 방출된 전자는 제 1 및 제 2그리드 전극(19, 21)의 제어 아래 그리드 플레이트(15)의 어퍼쳐를 통과 하며, 메탈 필름(9)에 인가된 고전압에 이끌려 형광막(7)에 충돌함으로써 이를 발광시켜 소정의 화면을 구현하게 된다.According to the above structure, electrons emitted from each tungsten line cathode 13 pass through the aperture of the grid plate 15 under the control of the first and second grid electrodes 19, 21, and the metal film 9. By hitting the high voltage applied to the impingement to the fluorescent film (7) it emits light to implement a predetermined screen.

이 때, 메쉬 전극(17)은 텅스텐 라인 캐소드(13)에서 방출된 전자를 가속시켜 그리드 플레이트(15)로 향하게 하며, 그리드 전압이 오프된 영역의 전자는 되돌아와 후면 전극(11)에서 바운드되어 계속 진동을 하게 된다.At this time, the mesh electrode 17 accelerates the electrons emitted from the tungsten line cathode 13 to the grid plate 15, and the electrons in the area where the grid voltage is off are returned and bound at the rear electrode 11. It keeps vibrating.

상기한 구성의 평면 음극선관은 전자 방출원으로 텅스텐 라인 캐소드(13)를 사용함에 따라, 대면적 디스플레이 구현에 크게 불리한 단점이 있다. 이는 텅스텐 라인 캐소드(13)가 일례로 20인치 이상의 대면적용으로 제작되는 경우, 구동 과정에서 다음과 같은 문제를 유발하기 때문이다.The planar cathode ray tube having the above-described configuration has a disadvantage in that a large area display is greatly disadvantageous as the tungsten line cathode 13 is used as the electron emission source. This is because when the tungsten line cathode 13 is manufactured for a large area of 20 inches or more, for example, it causes the following problem in the driving process.

즉, 길이가 늘어난 텅스텐 와이어는 쉽게 진동을 일으켜 전자 방출 특성이 불안정해지며, 이에 대응하는 화소의 발광 특성을 불균일하게 만든다. 그리고 인접한 텅스텐 와이어 사이의 간격이 벌어져 형광막에 균일한 전자를 제공하기 어렵기 때문에, 화면 전체의 발광 패턴을 불균일하게 만들며, 텅스텐 와이어에서 발생하는 열이 그리드 플레이트를 변형시킴에 따라 어퍼쳐의 위치를 어긋나게 하여 정확한 화소 발광을 방해한다.In other words, the elongated tungsten wire easily vibrates, making the electron emission characteristic unstable, and makes the light emission characteristic of the corresponding pixel uneven. The gap between adjacent tungsten wires makes it difficult to provide uniform electrons to the fluorescent film, resulting in uneven light emission patterns throughout the screen, and the position of the aperture as the heat generated from the tungsten wire deforms the grid plate. It displaces and interferes with accurate pixel light emission.

따라서 대면적 디스플레이 구현을 위해서는 상기 텅스텐 라인 캐소드를 대체할 보다 안정적인 전자 방출원이 요구되는데, 이러한 평판 디스플레이 장치와 관련하여 미국특허 제 4,719,388호의 도 2와 도 3은, 라인 형태의 캐소드 전극(20)과 어드레스 플레이트(26) 사이에 그리드 형태의 가속 전극(52)을 더욱 구비하여 자유 전자가 균일하게 밀집된 전자 구름층(54, 56)을 제공하고, 이 가운데 하나의 전자 구름층(54)을 사실상의 캐소드로 사용하는 구조를 개시하고 있다. 이로서 상기 특허는 형광막에 전자를 보다 안정적으로 제공하는 장점이 있지만, 여전히 라인 형태의 캐소드를 사용함에 따라, 전술한 텅스텐 라인 캐소드의 문제점을 극복하기 어려운 한계가 있다.Therefore, in order to implement a large area display, a more stable electron emission source is required to replace the tungsten line cathode. In connection with such a flat panel display device, FIGS. 2 and 3 of US Pat. No. 4,719,388 show a line type cathode electrode 20. And an acceleration electrode 52 in the form of a grid between the and the address plates 26 to provide electron clouds layers 54 and 56 in which free electrons are uniformly dense, and one of the electron clouds layers 54 is substantially provided. Disclosed is a structure for use as a cathode of. As such, the patent has an advantage of providing electrons more stably to the fluorescent film, but there is a limit that it is difficult to overcome the problems of the above-described tungsten line cathode as still using the line-type cathode.

따라서 본 발명은 상기한 문제점을 해소하기 위한 것으로서, 본 발명의 목적은 전자 방출원으로 텅스텐 라인 캐소드를 대체하여 안정된 구동 특성을 나타내는 면전자원을 구비함으로써 대면적 디스플레이 구현에 보다 유리한 평판 디스플레이 장치 및 이의 구동 방법을 제공하는데 있다.Accordingly, an object of the present invention is to solve the above problems, and an object of the present invention is to provide a flat panel display device which is more advantageous for realizing a large-area display by replacing a tungsten line cathode as an electron emission source and having a surface electron source exhibiting stable driving characteristics. It is to provide a driving method.

본 발명의 다른 목적은 저전압 전계 방출 물질로 면전자원을 구성하고, 저전압 동작 조건에서 전자의 방출, 가속, 집속 및 편향 등이 이루어질 수 있도록 내부 구성을 최적화한 평판 디스플레이 장치 및 이의 구동 방법을 제공하는데 있다.Another object of the present invention is to provide a flat panel display device and a method of driving the same, which is configured with a surface electron source made of a low voltage field emission material, and optimized for its internal configuration such that electrons can be emitted, accelerated, focused, and deflected under low voltage operating conditions. have.

상기의 목적을 달성하기 위하여 본 발명은,In order to achieve the above object, the present invention,

게이트 전극이 형성된 백 플레이트와, 절연층을 사이로 상기 게이트 전극 위에 형성되는 캐소드 전극과, 상기 캐소드 전극 위에 형성되며 전계 방출 물질로 이루어지는 면전자원과, 화소 영역에 대응하는 다수의 어퍼쳐를 형성하며 백 플레이트에 이격된 상태로 배치되는 그리드 플레이트와, 상기 그리드 플레이트의 어느 한면에 각각 형성되는 한쌍의 그리드 전극, 및 형광막과 메탈 필름을 형성하며 그리드 플레이트에 이격된 상태로 배치되는 페이스 플레이트를 포함하는 평판 디스플레 이 장치와;A back plate having a gate electrode formed thereon, a cathode electrode formed on the gate electrode with an insulating layer interposed therebetween, a surface electron source formed on the cathode electrode and made of a field emission material, and a plurality of apertures corresponding to the pixel region; A grid plate disposed to be spaced apart from the plate, a pair of grid electrodes respectively formed on one surface of the grid plate, and a face plate forming a fluorescent film and a metal film and spaced apart from the grid plate; A flat panel display device;

캐소드 전극에 스캔 시그널을 공급함과 동시에 게이트 전극에 데이터 시그널을 공급하여 이들 전극에 인가된 전압 차에 의한 전계 형성으로 면전자원으로부터 전자를 방출시키고, 제 1그리드 전극에 포커스 시그널을 공급하여 상기 전자를 그리드 플레이트의 어퍼쳐를 향해 집중시키며, 제 2그리드 전극에 편향 시그널을 공급하여 상기 어퍼쳐를 통과한 전자를 특정 형광막으로 편향시키고, 메탈 필름에 애노드 시그널을 공급하여 상기 전자를 형광막으로 가속시키는 것을 포함하는 평판 디스플레이 장치의 구동 방법; 및The scan signal is supplied to the cathode electrode and the data signal is supplied to the gate electrode to emit electrons from the surface electron source by forming an electric field due to the voltage difference applied to these electrodes, and supply the focus signal to the first grid electrode. Focusing toward the aperture of the grid plate, supplying a deflection signal to the second grid electrode to deflect the electrons passing through the aperture to a specific fluorescent film, and supply an anode signal to the metal film to accelerate the electrons to the fluorescent film A method of driving a flat panel display device, the method comprising driving the flat panel display device; And

캐소드 전극에 스캔 시그널을 공급함과 동시에 제 1그리드 전극에 데이터 시그널을 공급하여 이들 전극에 인가된 전압 차에 의한 전계 형성으로 면전자원으로부터 전자를 방출시키고, 면전자원 주위의 전계를 강화시키기 위한 전압을 게이트 전극에 공급하며, 제 2그리드 전극에 편향 시그널을 공급하여 그리드 플레이트의 어퍼쳐를 통과한 전자를 특정 형광막으로 편향시키고, 메탈 필름에 애노드 시그널을 공급하여 상기 전자를 형광막으로 가속시키는 것을 포함하는 평판 디스플레이 장치의 구동 방법을 제공한다.While supplying a scan signal to the cathode electrode and supplying a data signal to the first grid electrode, electrons are emitted from the surface electron source by forming an electric field by the voltage difference applied to these electrodes, and a voltage for strengthening the electric field around the surface electron source is applied. Supplying a gate electrode, supplying a deflection signal to the second grid electrode to deflect electrons passing through the aperture of the grid plate to a specific fluorescent film, and supplying an anode signal to the metal film to accelerate the electrons to the fluorescent film It provides a method of driving a flat panel display device comprising.

이하, 첨부한 도면을 참고하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하면 다음과 같다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 제 1실시예에 의한 평판 디스플레이 장치의 분해 사시도이고, 도 2는 결합 상태의 평판 디스플레이 장치를 도 1의 x축을 기준으로 절개한 단면도이다. FIG. 1 is an exploded perspective view of a flat panel display device according to a first embodiment of the present invention, and FIG. 2 is a cross-sectional view of the flat panel display device in a coupled state with respect to the x-axis of FIG. 1.                     

도시한 바와 같이 평판 디스플레이 장치는 다수의 제 1 및 제 2스페이서(2, 4)에 의해 그리드 플레이트(6)를 백 플레이트(8)와 페이스 플레이트(10) 사이에 위치시키고, 이들 세개의 플레이트를 시일재(28)를 통해 내부를 진공 상태로 만들어 일체로 밀봉시킨 구조로 이루어진다.As shown, the flat panel display device positions the grid plate 6 between the back plate 8 and the face plate 10 by a plurality of first and second spacers 2 and 4, and the three plates are placed. It is made of a structure in which the interior is made vacuum through the sealing material 28 and integrally sealed.

상기 백 플레이트(8)는 그 표면에 x축 방향으로 다수의 게이트 전극(12)을 스트라이프 패턴으로 형성하고, 게이트 전극(12) 위로 백 플레이트(8) 전면에 걸쳐 절연층(14)을 형성하며, 절연층(14) 위에 y축 방향으로 다수의 캐소드 전극(16)을 스트라이프 패턴으로 형성한다. 이 때, 캐소드 전극(16)과 게이트 전극(12)의 교차 부분이 화소 영역에 대응한다.The back plate 8 forms a plurality of gate electrodes 12 in a stripe pattern on its surface in the x-axis direction, and forms an insulating layer 14 over the entire back plate 8 over the gate electrodes 12. On the insulating layer 14, a plurality of cathode electrodes 16 are formed in a stripe pattern in the y-axis direction. At this time, the intersection of the cathode electrode 16 and the gate electrode 12 corresponds to the pixel region.

그리고 캐소드 전극(16) 위에 안정된 전자 방출 구현을 위한 면전자원으로서 카본 캐소드층(18)을 형성한다. 상기 카본 캐소드층(18)은 저전압 전계 방출 물질로 이루어지며, 보다 구체적으로 카본 나노튜브(CNT), C60(훌러렌), 다이아몬드, 다이아몬드상 카본(DLC), 그라파이트 또는 이들의 조합 물질로 구성된다. 이 가운데 카본 나노튜브는 전자 방출원으로 최근에 연구되기 시작한 신소재로서, 도체와 같은 전기적 특성과 안정된 기계적 특성을 함께 갖는 것으로 알려져 있다.In addition, a carbon cathode layer 18 is formed on the cathode electrode 16 as a surface electron source for implementing stable electron emission. The carbon cathode layer 18 is made of a low voltage field emission material, and more specifically, is made of carbon nanotubes (CNT), C60 (fullerene), diamond, diamond-like carbon (DLC), graphite, or a combination thereof. . Among these, carbon nanotubes are a new material that has recently been studied as an electron emission source, and are known to have both electrical and stable mechanical properties as conductors.

이러한 카본 캐소드층(18)은 캐소드 전극(16) 위에 형성되며, 이 캐소드 전극(16)과 동일한 스트라이프 패턴으로 이루어지거나, 도 3에 도시한 바와 같이 캐소드 전극(16) 위 화소 영역에 선택적으로 형성될 수 있다.The carbon cathode layer 18 is formed on the cathode electrode 16 and has the same stripe pattern as the cathode electrode 16, or is selectively formed in the pixel region on the cathode electrode 16 as shown in FIG. Can be.

또한 상기 카본 캐소드층(18)은 다른 실시예로서 도 4에 도시한 바와 같이, 캐소드 전극(16)의 한쪽 단부에 걸쳐진 형태로 제작되어 캐소드 전극(16)의 두면을 감싸도록 형성될 수 있다. 이 구조에서는 캐소드 전극(16)과 게이트 전극(12)에 일정한 전압 차가 걸렸을 때, 카본 캐소드층(18)의 날카로운 단부에서 더 큰 전계가 걸리므로, 실질적으로 전자 방출은 상기 단부에서 이루어진다.In addition, as shown in FIG. 4, the carbon cathode layer 18 may be formed to cover one end of the cathode electrode 16 to be formed to surround two surfaces of the cathode electrode 16. In this structure, when a constant voltage difference is applied between the cathode electrode 16 and the gate electrode 12, a larger electric field is applied at the sharp end of the carbon cathode layer 18, so that electron emission is substantially at that end.

모든 경우, 상기 카본 캐소드층(18)은 스크린 프린팅, 화학기상 증착, 스퍼터링 등의 방법으로 용이하게 형성할 수 있다.In all cases, the carbon cathode layer 18 can be easily formed by screen printing, chemical vapor deposition, sputtering, or the like.

이와 같이 저전압 전계 방출 물질로 구성되는 카본 캐소드층(18)은 저전압 구동 조건에서 전자를 안정적으로 방출하며, 공지의 박막 또는 후막 공정으로 용이하게 형성할 수 있으므로, 대면적 디스플레이 제작에 유리한 전자원이라 할 수 있다.As such, the carbon cathode layer 18 made of the low voltage field emission material stably emits electrons under low voltage driving conditions, and can be easily formed by a known thin film or thick film process, and thus is an advantageous electron source for manufacturing a large area display. can do.

그리고 상기 그리드 플레이트(6)는 백 플레이트(10)의 비화소 영역에 세워진 다수의 제 1스페이서(2)에 의해 백 플레이트(8) 위에 지지되며, 전자 통과를 위해 화소 영역에 다수의 어퍼쳐(6a)를 형성한다. 일례로 그리드 플레이트(6)는 감광성 유리기판에 포토리소그래피(photolithography) 공정을 통해 종횡비(aspect ratio, 가로대 세로의 비율)가 큰 어퍼쳐를 형성할 수 있으며, 공지의 유리기판에 샌드 블라스트(sand blast) 또는 레이저 펀칭 등의 방법을 이용하여 어퍼쳐를 형성할 수 있다.The grid plate 6 is supported on the back plate 8 by a plurality of first spacers 2 standing in the non-pixel region of the back plate 10, and has a plurality of apertures in the pixel region for electron passing. 6a). For example, the grid plate 6 may form an aperture having a large aspect ratio through a photolithography process on a photosensitive glass substrate, and sand blast on a known glass substrate. The aperture can be formed using a method such as laser punching.

이러한 그리드 플레이트(6)는 전자를 제어할 수 있도록 백 플레이트(8)와 마주하는 밑면과 페이스 플레이트(10)와 마주하는 윗면에 각각 제 1 및 제 2그리드 전극(20, 22)을 형성한다. 상기 제 1 및 제 2그리드 전극(20, 22)은 x축 방향의 어퍼쳐 어레이를 감싸는 스트라이프 패턴으로 형성된다. The grid plate 6 forms first and second grid electrodes 20 and 22 on the bottom face facing the back plate 8 and the top face facing the face plate 10 so as to control the electrons. The first and second grid electrodes 20 and 22 are formed in a stripe pattern surrounding the aperture array in the x-axis direction.                     

특히 상기 제 2그리드 전극(22)은 어퍼쳐(6a)를 통과한 전자빔을 편향시키기 위하여, 어퍼쳐 어레이를 중심으로 분리된 2개의 세부 전극으로 구성되는데, 세부 전극 구성에 의한 전자빔 편향 과정은 후술하는 구동 방법에서 자세하게 설명한다.In particular, the second grid electrode 22 is composed of two detailed electrodes separated around the aperture array to deflect the electron beam passing through the aperture 6a. The electron beam deflection process by the detailed electrode configuration will be described later. It demonstrates in detail in the driving method.

이 때, 상기 제 1 및 제 2그리드 전극(20, 22)은 서로간에 쇼트가 일어나지 않는 범위 안에서 어퍼쳐(6a) 내면으로 확장 형성되어 어퍼쳐(6a) 내부에 전자가 쌓이는 것을 방지하고, 전자 제어를 쉽게 하여 동작 특성을 향상시킬 수 있다.In this case, the first and second grid electrodes 20 and 22 are extended to the inner surface of the aperture 6a within a range in which a short does not occur between each other to prevent electrons from accumulating inside the aperture 6a, and Easy control makes it possible to improve operating characteristics.

이와 같은 구성의 그리드 플레이트(6)는 제 1 및 제 2그리드 전극(20, 22)의 형성으로 카본 캐소드층(18)에서 방출된 전자를 제어하는 역할을 하며, 페이스 플레이트(10)와 마주하는 윗면의 비화소 영역에 다수의 제 2스페이서(4)를 설치하여 페이스 플레이트(10)를 지지한다.The grid plate 6 having such a configuration controls the electrons emitted from the carbon cathode layer 18 by forming the first and second grid electrodes 20 and 22, and faces the face plate 10. A plurality of second spacers 4 are installed in the non-pixel region of the upper surface to support the face plate 10.

상기한 페이스 플레이트(10)는 그리드 플레이트(6)와 마주하는 밑면에 형광막(24)과 메탈 필름(26)을 형성하는데, 상기 메탈 필름(26)은 애노드 전압을 공급받아 전자를 형광막(24)으로 끌어당기고, 메탈 백 효과에 의해 형광막의 휘도를 향상시키는 역할을 한다.The face plate 10 forms a fluorescent film 24 and a metal film 26 on a bottom surface facing the grid plate 6. The metal film 26 is supplied with an anode voltage and receives electrons from the fluorescent film ( 24), and serves to improve the luminance of the fluorescent film by the metal back effect.

다음으로, 전술한 평판 디스플레이 장치의 구성에 근거하여 본 발명의 제 1실시예에 의한 평판 디스플레이 장치의 구동 방법에 대해 설명한다.Next, a driving method of the flat panel display device according to the first embodiment of the present invention will be described based on the above-described flat panel display device configuration.

구동 방법의 제 1실시예는, 상기 캐소드 전극(16) 라인에 스캔 시그널을 공급함과 동시에 게이트 전극(12) 라인에 데이터 시그널을 공급하여 이들 전극에 인가된 전압 차에 의한 전계 형성으로 카본 캐소드층(18)으로부터 전자를 방출시키고, 제 1그리드 전극(20)에 포커스 시그널을 공급하여 상기 전자를 그리드 플레이 트(6)의 어퍼쳐(6a)를 향해 집중시키며, 제 2그리드 전극(22)에 편향 시그널을 공급하여 어퍼쳐(6a)를 통과한 전자를 특정 형광막으로 편향시키고, 메탈 필름(26)에 애노드 시그널을 공급하여 상기 전자를 형광막(24)으로 끌어당기는 과정으로 이루어진다.In the first embodiment of the driving method, a carbon cathode layer is formed by supplying a scan signal to the cathode electrode line 16 and simultaneously supplying a data signal to the gate electrode line 12 to form an electric field by a voltage difference applied to these electrodes. Electrons are emitted from (18) and the focus signal is supplied to the first grid electrode 20 to concentrate the electrons toward the aperture 6a of the grid plate 6, and to the second grid electrode 22. The deflection signal is supplied to deflect electrons passing through the aperture 6a to a specific fluorescent film, and an anode signal is supplied to the metal film 26 to attract the electrons to the fluorescent film 24.

절연층(14)을 사이로 상기 게이트 전극(12)을 캐소드 전극(16) 밑에 배치하여도 이들 전극의 전압 차가 임계 전압 이상이 되면, 상기 절연층(14)을 투과하여 해당 카본 캐소드층(18)에 강한 전계가 형성되므로, 이 전계에 의해 카본 캐소드층(18)으로부터 전자가 방출된다.Even when the gate electrode 12 is disposed below the cathode electrode 16 with the insulating layer 14 interposed therebetween, if the voltage difference between these electrodes is greater than or equal to the threshold voltage, the carbon cathode layer 18 passes through the insulating layer 14. Since a strong electric field is formed in the electrons, electrons are emitted from the carbon cathode layer 18 by this electric field.

이러한 전자 방출 구조에서는, 백 플레이트(8) 위에 게이트 전극(12), 절연층(14), 캐소드 전극(16) 및 카본 캐소드층(18)을 순차적으로 적층시켜 전자 방출 구조를 제작할 수 있으므로 제조 과정이 용이해지고, 저전압에서 안정적인 전자 방출이 이루어져 방출 전류를 안정화시키는 장점을 갖는다.In the electron emission structure, the electron emission structure may be manufactured by sequentially stacking the gate electrode 12, the insulating layer 14, the cathode electrode 16, and the carbon cathode layer 18 on the back plate 8, thus manufacturing process. This is facilitated and stable electron emission at low voltage has the advantage of stabilizing the emission current.

그리고 제 1그리드 전극(20)은 포커스 시그널을 공급받아 카본 캐소드층(18)에서 방출된 전자를 어퍼쳐(6a) 내부로 집중시켜 전자의 퍼짐을 방지하면서 전자의 흐름을 균일화시키는데, 이러한 전자의 포커스 기능은 모든 제 1그리드 전극(20) 라인에 동일한 포커스 시그널을 공급하거나, 도 5에 도시한 바와 같이 제 1그리드 전극(20)을 면전극으로 형성하고, 이 면전극에 포커스 시그널을 공급하는 것으로 이루어질 수 있다.The first grid electrode 20 receives the focus signal and concentrates the electrons emitted from the carbon cathode layer 18 into the aperture 6a to uniformly flow the electrons while preventing electrons from spreading. The focus function supplies the same focus signal to all of the first grid electrode 20 lines, or forms the first grid electrode 20 as a surface electrode as shown in FIG. 5, and supplies the focus signal to the surface electrode. It may consist of.

이와 같이 제 1그리드 전극(20)을 통해 집중된 전자는 어퍼쳐(6a)를 통과하면서 제 2그리드 전극(22)에 공급된 편향 시그널에 의해 특정 형광막으로 편향되 며, 이는 고해상도 구현을 위해 하나의 어퍼쳐(6a)에 대응하여 적(R), 녹(G), 청(B) 세개의 형광막을 하나의 세트로 배열하는 구조에 해당한다.As such, electrons concentrated through the first grid electrode 20 are deflected into a specific fluorescent film by a deflection signal supplied to the second grid electrode 22 while passing through the aperture 6a, which is one for high resolution. Corresponding to the structure in which three fluorescent films of red (R), green (G), and blue (B) are arranged in one set in correspondence with the aperture 6a.

도 6은 상기 평판 디스플레이 장치를 도 1의 y축을 기준으로 절개한 단면도로서, 어퍼쳐(6a)의 좌우 부분에 각각 제 2그리드 전극(22)이 2개의 세부 전극으로 나누어 배치되며, R, G, B 세개의 형광막(24)이 하나의 어퍼쳐(6a)에 대응하여 나란히 배치된다. 상기한 구조에서 전자빔이 편향되는 과정은 다음의 예들로 설명할 수 있다.FIG. 6 is a cross-sectional view of the flat panel display device taken along the y-axis of FIG. 1. The second grid electrode 22 is divided into two sub-electrodes on the left and right portions of the aperture 6a, respectively, and R and G are shown in FIG. , B three fluorescent films 24 are arranged side by side corresponding to one aperture 6a. The process of deflecting the electron beam in the above structure can be explained by the following examples.

먼저, 도면에서 가장 왼쪽에 배치된 첫번째 제 2그리드 전극(22A)에 있어서, 이 전극의 세부 전극에 동일한 편향 시그널을 공급하면, 첫번째 어퍼쳐(6a-1)를 통과한 전자들은 편향되지 않고 직진하여 중앙의 G 형광막에 도달한다.First, in the first second grid electrode 22A disposed at the leftmost in the drawing, when the same deflection signal is supplied to the sub-electrode of this electrode, electrons passing through the first aperture 6a-1 are not deflected and go straight. To reach the center G fluorescent film.

한편, 중앙에 배치된 두번째 제 2그리드 전극(22B)에 있어서, 이 전극의 좌측 세부 전극에 우측 세부 전극보다 높은 편향 시그널을 공급하면, 두번째 어퍼쳐(6a-2)를 통과한 전자들은 높은 전압에 이끌려 왼쪽으로 편향되어 R 형광막에 도달한다. 이와 동일한 과정으로, 가장 오른쪽에 배치된 세번째 제 2그리드 전극(22C)에 있어서, 이 전극의 우측 세부 전극에 좌측 세부 전극보다 높은 편향 시그널을 공급하면, 세번째 어퍼쳐(6a-3)를 통과한 전자들은 높은 전압에 이끌려 오른쪽으로 편향되어 B 형광막에 도달한다.On the other hand, in the second second grid electrode 22B disposed at the center, when the deflection signal higher than the right detail electrode is supplied to the left detail electrode of the electrode, electrons passing through the second aperture 6a-2 are high voltage. It is attracted to the left and is deflected to reach the R fluorescent film. In the same process, in the third second grid electrode 22C disposed on the rightmost side, when a deflection signal higher than that of the left detail electrode is supplied to the right detail electrode of the electrode, the third aperture 6a-3 passes through the third aperture 6a-3. The electrons are attracted by the high voltage and are deflected to the right to reach the B fluorescent film.

이와 같이 어퍼쳐(6a)를 통과한 전자를 특정 방향으로 편향시키는 것은, 그리드 플레이트(6)의 가공 공정 한계로 인하여 고해상도 화면에 요구되는 간격으로 상기 어퍼쳐들을 패터닝하기가 실질적으로 어렵기 때문이다. 따라서 전술한 방법 으로 하나의 어퍼쳐(6a)를 통과한 전자들을 원하는 형광막으로 편향시킴으로써 대면적의 고해상도 디스플레이를 용이하게 구현할 수 있는 것이다.The deflection of electrons passing through the aperture 6a in a specific direction is because it is substantially difficult to pattern the apertures at intervals required for a high resolution screen due to the machining process limitation of the grid plate 6. . Therefore, a large-area high resolution display can be easily implemented by deflecting electrons passing through one aperture 6a to a desired fluorescent film by the above-described method.

마지막 단계로, 페이스 플레이트(10)의 메탈 필름(26)에 디스플레이 동작 전과정에 걸쳐 일정한 애노드 시그널을 공급한다. 이 애노드 시그널은 다른 전극들에 공급되는 시그널보다 높은 전압으로서, 디스플레이 내부의 전자를 형광막(24)으로 끌어당기는 역할을 한다.In the last step, the anode film is supplied to the metal film 26 of the face plate 10 through the entire display operation. This anode signal is higher than the signal supplied to the other electrodes, and serves to attract electrons inside the display to the fluorescent film 24.

이 때, 디스플레이의 고휘도를 목적으로 메탈 필름(26)에 고전압(예를 들어 4 kV 이상)을 공급하는 경우에는, 페이스 플레이트(10)와 그리드 플레이트(6)를 일정거리 이상 분리시켜야 하므로, 이들 플레이트 사이에는 종횡비가 큰 스페이서를 설치해야 한다. 따라서 제 2스페이서(4)는 통상의 스크린 프린팅 방법으로 형성하는 것이 어려우므로, 글래스 또는 세라믹 재질로 종횡비가 큰 스페이서를 제작하고 이를 어느 하나의 플레이트에 붙이는 방법과, 그리드 플레이트(6)에 홀을 형성하고 이 홀에 스페이서를 꽂는 방법 등을 적용할 수 있다.In this case, when supplying a high voltage (for example, 4 kV or more) to the metal film 26 for the purpose of high brightness of the display, the face plate 10 and the grid plate 6 should be separated by a predetermined distance or more. Spacers with large aspect ratios should be installed between the plates. Therefore, since it is difficult to form the second spacer 4 by a conventional screen printing method, a spacer having a high aspect ratio made of glass or ceramic material is attached to any one plate, and a hole is formed in the grid plate 6. The method of forming and inserting a spacer into this hole can be applied.

한편, 상기한 구성의 평판 디스플레이 장치에 근거하여 본 발명의 제 2실시예에 의한 구동 방법에 대해 설명한다.On the other hand, the driving method according to the second embodiment of the present invention will be described based on the flat panel display apparatus having the above-described configuration.

구동 방법의 제 2실시예는, 상기 캐소드 전극(16)에 스캔 시그널을 공급함과 동시에 제 1그리드 전극(20)에 데이터 시그널을 공급하여 이들 전극에 인가된 전압차에 의한 전계 형성으로 카본 캐소드층(18)으로부터 전자를 방출시키고, 카본 캐소드층(18) 주위의 전계를 강화시키기 위한 전압(이하,‘전계 강화 전압’이라 한다)을 게이트 전극(12)에 공급하며, 제 2그리드 전극(22)에 편향 시그널을 공급하 여 그리드 플레이트(6)의 어퍼쳐(6a)를 통과한 전자를 특정 형광막(24)으로 편향시키고, 메탈 필름(26)에 애노드 시그널을 공급하여 상기 전자를 형광막(24)으로 가속시키는 과정으로 구성된다.In the second embodiment of the driving method, a carbon cathode layer is formed by supplying a scan signal to the cathode electrode 16 and simultaneously supplying a data signal to the first grid electrode 20 to form an electric field by a voltage difference applied to the electrodes. The electrons are emitted from (18), and a voltage (hereinafter referred to as 'field strengthening voltage') for strengthening the electric field around the carbon cathode layer 18 is supplied to the gate electrode 12, and the second grid electrode 22 ) And deflect the electrons passing through the aperture 6a of the grid plate 6 to the specific fluorescent film 24, and supply the anode signal to the metal film 26 to supply the electrons to the fluorescent film. It consists of a process of accelerating to (24).

상기한 구동 방법은 서로 수직으로 교차하는 캐소드 전극(16)과 제 1포커스 전극(20)을 각각 스캔 전극과 데이터 전극으로 사용하고, 게이트 전극(12)을 전계 강화 전극으로 사용한 것으로서, 이 구동 방법에서 백 플레이트(8)와 그리드 플레이트(6)를 가깝게 배치하면, 게이트 전극(12)과 제 1그리드 전극(20)에 더욱 낮은 구동 전압을 인가하여도 전자 방출이 쉽게 일어나는 장점이 있다.In the driving method described above, the cathode electrode 16 and the first focus electrode 20 that cross each other perpendicularly are used as the scan electrode and the data electrode, respectively, and the gate electrode 12 is used as the electric field enhancement electrode. In the case where the back plate 8 and the grid plate 6 are disposed close to each other, even when a lower driving voltage is applied to the gate electrode 12 and the first grid electrode 20, the electron emission is easily generated.

실험에 의하면, 백 플레이트(8)와 그리드 플레이트(6) 사이의 거리는 30∼200 ㎛가 적절한 것으로 보이며, 따라서 제 1스페이서(2)를 통상의 스크린 프린팅 방법으로 형성하여도 두 플레이트 사이에 요구되는 간격을 용이하게 확보할 수 있다.Experiments have shown that the distance between the back plate 8 and the grid plate 6 is in the range of 30 to 200 μm, so that even if the first spacer 2 is formed by a conventional screen printing method, the distance between the two plates is required. The gap can be easily secured.

이 때, 전계 강화 전압의 공급은 모든 게이트 전극(12) 라인에 동일한 전압을 공급하거나, 도 7에 도시한 바와 같이 게이트 전극(12)을 면전극으로 형성하고, 이 면전극에 전계 강화 전압을 공급할 수 있다.At this time, the supply of the field enhancement voltage supplies the same voltage to all the gate electrode 12 lines, or forms the gate electrode 12 as the surface electrode as shown in FIG. 7, and applies the field enhancement voltage to the surface electrode. Can supply

그리고 어퍼쳐(6a)를 통과한 전자의 편향과 형광막(24)으로의 도달 과정은 앞서 설명한 제 1실시예와 동일하다.The process of deflecting electrons passing through the aperture 6a and reaching the fluorescent film 24 is the same as in the first embodiment described above.

도 8은 본 발명의 제 2실시예에 의한 평판 디스플레이 장치의 분해 사시도로서, 앞선 실시예와 동일한 부재에 대해서는 같은 부호를 사용한다. 본 실시예는 제 2그리드 전극(22)이 분할되지 않고 제 1그리드 전극(20)과 동일하게 어퍼쳐 어 레이를 따라 스트라이프 패턴으로 형성되며, 형광막(24)은 하나의 어퍼쳐(6a)에 대응하여 각각의 R, G, B 화소를 배치하는 것 이외에 앞선 실시예와 동일한 구성으로 이루어진다.8 is an exploded perspective view of a flat panel display device according to a second embodiment of the present invention, in which the same reference numerals are used for the same members as those of the previous embodiment. In the present embodiment, the second grid electrode 22 is not divided and is formed in a stripe pattern along the aperture array in the same manner as the first grid electrode 20, and the fluorescent film 24 has one aperture 6a. In addition to arranging the respective R, G, and B pixels, the same structure as in the previous embodiment is formed.

상기한 구성에 근거하여 본 발명의 제 3실시예에 의한 구동 방법은, 캐소드 전극(16)에 스캔 시그널을 공급함과 동시에 제 1그리드 전극(20)에 데이터 시그널을 공급하여 이들 전극에 인가된 전압 차에 의한 전계 형성으로 카본 캐소드층(18)으로부터 전자를 방출시키고, 카본 캐소드층(18) 주위의 전계를 강화시키기 위한 전압을 게이트 전극(12)에 공급하며, 제 2그리드 전극(22)에 포커스 시그널을 공급하여 그리드 플레이트(6)의 어퍼쳐(6a)를 통과한 전자를 집속시키고, 메탈 필름(26)에 애노드 시그널을 공급하여 상기 전자를 형광막(24)으로 가속시키는 과정으로 구성된다.According to the above configuration, the driving method according to the third embodiment of the present invention supplies the scan signal to the cathode electrode 16 and the data signal to the first grid electrode 20 to supply the voltage applied to these electrodes. The electrons are emitted from the carbon cathode layer 18 by the formation of an electric field by a difference, and a voltage for strengthening the electric field around the carbon cathode layer 18 is supplied to the gate electrode 12, and to the second grid electrode 22. Supplying a focus signal to focus electrons passing through the aperture 6a of the grid plate 6, and supplying an anode signal to the metal film 26 to accelerate the electrons to the fluorescent film 24. .

따라서 카본 캐소드층(18)에서 방출된 전자는 그리드 플레이트(6)의 어퍼쳐(6a)를 통과하면서 제 2그리드 전극(22)의 포커스 작용으로 해당 형광막(24)의 중앙을 향해 집속되어 퍼짐에 의해 인접 형광막에 도달하는 것을 효과적으로 차단할 수 있다.Therefore, the electrons emitted from the carbon cathode layer 18 are focused and spread toward the center of the fluorescent film 24 by the focus action of the second grid electrode 22 while passing through the aperture 6a of the grid plate 6. This can effectively block the arrival of the adjacent fluorescent film.

이 때, 제 2그리드 전극(22)으로의 포커스 시그널 공급은 모든 제 2그리드 전극(22) 라인에 동일한 포커스 시그널을 공급하거나, 도 9에 도시한 바와 같이 제 2그리드 전극(22)을 면전극으로 형성하고, 이 면전극에 포커스 시그널을 공급하는 것으로 이루어질 수 있다.At this time, the supply of the focus signal to the second grid electrode 22 supplies the same focus signal to all the second grid electrode 22 lines, or as shown in FIG. 9, the second grid electrode 22 is the surface electrode. And supplying a focus signal to the surface electrode.

또한 본 발명은 상기한 구조에 근거하여, 캐소드 전극(16)에 스캔 시그널을 공급함과 동시에 게이트 전극(12)에 데이터 시그널을 인가하여 이들 전극의 교차 지점에 위치한 카본 캐소드층(18)으로부터 전자를 방출시키는 구동 방법을 적용할 수 있다. 이 경우에는 그리드 플레이트(6)의 양면에 제 1 및 제 2그리드 전극(20, 22) 모두를 형성할 필요가 없으므로, 이 가운데 어느 하나의 그리드 전극을 생략하여도 무방하다.Further, according to the above-described structure, the present invention supplies the scan signal to the cathode electrode 16, and simultaneously applies the data signal to the gate electrode 12 to draw electrons from the carbon cathode layer 18 located at the intersection of these electrodes. A driving method for releasing can be applied. In this case, since both the first and second grid electrodes 20 and 22 need not be formed on both sides of the grid plate 6, any one of these grid electrodes may be omitted.

상기에서는 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.Although the preferred embodiments of the present invention have been described above, the present invention is not limited thereto, and various modifications and changes can be made within the scope of the claims and the detailed description of the invention and the accompanying drawings. Naturally, it belongs to

이와 같이 본 발명이 제공하는 면전자원은 텅스텐 라인 캐소드와 비교하여 전자 방출 특성이 안정적이고, 신뢰성이 높아 대면적 디스플레이 제작을 용이하게 하며, 휘도 균일도를 향상시킬 수 있다. 그리고 전자 방출을 위해 절연층을 사이로 캐소드 전극 밑에 게이트 전극을 제공함으로써 낮은 구동 전압에서도 전자 방출을 용이하게 하며, 그리드 플레이트에 형성된 전극들로 전자를 제어할 수 있도록 하여 전자를 효과적으로 제어할 수 있다. 또한 스페이서들이 세개의 플레이트를 지지함에 따라, 대면적에서도 안정적인 구조를 가지므로 두꺼운 플레이트를 사용하지 않고도 대기압에 충분히 견딜 수 있기 때문에, 디스플레이를 보다 박형화할 수 있는 장점을 갖는다.As described above, the planar electron source provided by the present invention has a stable electron emission characteristic and high reliability compared to tungsten line cathodes, thereby facilitating large-area display fabrication and improving luminance uniformity. Further, by providing a gate electrode under the cathode electrode between the insulating layers for electron emission, electron emission is facilitated even at a low driving voltage, and electrons can be effectively controlled by electrodes formed on the grid plate. In addition, since the spacers support three plates, the structure has a stable structure even in a large area, and thus it is able to withstand atmospheric pressure sufficiently without using a thick plate, and thus, the display can be made thinner.

Claims (23)

  1. 게이트 전극이 형성된 백 플레이트와;A back plate having a gate electrode formed thereon;
    절연층을 사이로 상기 게이트 전극 위에 형성되는 캐소드 전극과;A cathode electrode formed on the gate electrode with an insulating layer interposed therebetween;
    상기 캐소드 전극 위에 형성되며 전계 방출 물질로 이루어지는 면전자원과;A plane electron source formed on the cathode and made of a field emission material;
    화소 영역에 대응하는 다수의 어퍼쳐를 형성하며 백 플레이트에 이격된 상태로 배치되는 그리드 플레이트와;A grid plate forming a plurality of apertures corresponding to the pixel region and disposed spaced apart from the back plate;
    상기 그리드 플레이트의 어느 한면에 각각 형성되는 한쌍의 그리드 전극; 및A pair of grid electrodes respectively formed on one surface of the grid plate; And
    형광막과 메탈 필름을 형성하며 그리드 플레이트에 이격된 상태로 배치되는 페이스 플레이트를 포함하는 평판 디스플레이 장치.And a face plate forming a fluorescent film and a metal film, the face plate being spaced apart from the grid plate.
  2. 제 1항에 있어서,The method of claim 1,
    상기 게이트 전극과 캐소드 전극이 다수개로 구비되며 서로 수직으로 교차하는 스트라이프 패턴으로 형성되는 평판 디스플레이 장치.And a plurality of gate electrodes and cathode electrodes and formed in a stripe pattern perpendicular to each other.
  3. 제 1항에 있어서,The method of claim 1,
    상기 게이트 전극이 하나의 면전극으로 형성되는 평판 디스플레이 장치.And a gate electrode formed of one surface electrode.
  4. 제 1항에 있어서,The method of claim 1,
    상기 면전자원이 카본 캐소드층으로 이루어지는 평판 디스플레이 장치.A flat panel display device comprising the surface electron source comprising a carbon cathode layer.
  5. 제 4항에 있어서,The method of claim 4, wherein
    상기 카본 캐소드층이 카본 나노튜브(CNT), C60(훌러렌), 다이아몬드, 다이아몬드상 카본(DLC), 그라파이트 또는 이들의 조합 물질로 이루어지는 평판 디스플레이 장치.And the carbon cathode layer is made of carbon nanotubes (CNT), C60 (fullerene), diamond, diamond-like carbon (DLC), graphite, or a combination thereof.
  6. 제 1항에 있어서,The method of claim 1,
    상기 면전자원이 캐소드 전극 위 화소 영역에 선택적으로 형성되는 평판 디스플레이 장치.And the surface electron source is selectively formed in the pixel area on the cathode electrode.
  7. 제 1항에 있어서,The method of claim 1,
    상기 면전자원이 캐소드 전극의 적어도 두면을 감싸도록 형성되는 평판 디스플레이 장치.And the surface electron source is formed to surround at least two surfaces of the cathode electrode.
  8. 제 7항에 있어서,The method of claim 7, wherein
    상기 면전자원이 캐소드 전극의 한쪽 단부에 걸쳐 형성되는 평판 디스플레이 장치.And the surface electron source is formed over one end of the cathode electrode.
  9. 제 1항에 있어서,The method of claim 1,
    상기 그리드 전극이 적어도 일방향의 어퍼쳐 어레이를 감싸면서 백 플레이트 와 마주하여 배치되는 제 1그리드 전극 및 페이스 플레이트와 마주하여 배치되는 제 2그리드 전극으로 이루어지는 평판 디스플레이 장치.And a first grid electrode disposed to face the back plate while the grid electrode surrounds the aperture array in at least one direction, and a second grid electrode disposed to face the face plate.
  10. 제 9항에 있어서,The method of claim 9,
    상기 제 1 및 제 2그리드 전극이 게이트 전극과 평행한 일방향의 어퍼쳐 어레이를 따라 스트라이프 패턴으로 형성되는 평판 디스플레이 장치.And the first and second grid electrodes are formed in a stripe pattern along an aperture array in one direction parallel to the gate electrode.
  11. 제 9항에 있어서,The method of claim 9,
    상기 제 1그리드 전극이 하나의 면전극으로 형성되는 평판 디스플레이 장치.And a first surface electrode formed of one surface electrode.
  12. 제 10항에 있어서,The method of claim 10,
    상기 제 2그리드 전극이 하나의 어퍼쳐 어레이를 중심으로 분리된 2개의 세부 전극으로 이루어지는 평판 디스플레이 장치.And the second grid electrode comprises two sub-electrodes separated from one aperture array.
  13. 제 1항에 있어서,The method of claim 1,
    상기 백 플레이트의 비화소 영역에 다수의 제 1스페이서가 형성되어 백 플레이트와 그리드 플레이트 사이를 지지하는 평판 디스플레이 장치.And a plurality of first spacers are formed in the non-pixel region of the back plate to support the back plate and the grid plate.
  14. 제 1항에 있어서,The method of claim 1,
    상기 그리드 플레이트의 비화소 영역에 다수의 제 2스페이서가 형성되어 그 리드 플레이트와 페이스 플레이트 사이를 지지하는 평판 디스플레이 장치.And a plurality of second spacers are formed in the non-pixel area of the grid plate to support the lead plate and the face plate.
  15. 캐소드 전극에 스캔 시그널을 공급함과 동시에 게이트 전극에 데이터 시그널을 공급하여 이들 전극에 인가된 전압 차에 의한 전계 형성으로 면전자원으로부터 전자를 방출시키고;Simultaneously supplying a scan signal to the cathode electrode and a data signal to the gate electrode to emit electrons from the surface electron source by forming an electric field by a voltage difference applied to these electrodes;
    제 1그리드 전극에 포커스 시그널을 공급하여 상기 전자를 그리드 플레이트의 어퍼쳐를 향해 집중시키며;Supplying a focus signal to the first grid electrode to concentrate the electrons toward the aperture of the grid plate;
    제 2그리드 전극에 편향 시그널을 공급하여 상기 어퍼쳐를 통과한 전자를 특정 형광막으로 편향시키고;Supplying a deflection signal to a second grid electrode to deflect electrons passing through the aperture to a specific fluorescent film;
    메탈 필름에 애노드 시그널을 공급하여 상기 전자를 형광막으로 가속시키는 것을 포함하는 평판 디스플레이 장치의 구동 방법.And driving an electron to a fluorescent film by supplying an anode signal to a metal film.
  16. 제 15항에 있어서,The method of claim 15,
    상기 제 1그리드 전극이 다수의 스트라이프 패턴으로 형성되고, 모든 제 1그리드 전극 라인에 동일한 포커스 시그널을 공급하는 평판 디스플레이 장치의 구동 방법.And the first grid electrode is formed in a plurality of stripe patterns, and supplies the same focus signal to all the first grid electrode lines.
  17. 제 15항에 있어서,The method of claim 15,
    상기 제 1그리드 전극이 하나의 면전극으로 형성되고, 이 면전극에 포커스 시그널을 공급하는 평판 디스플레이 장치의 구동 방법.And the first grid electrode is formed of one surface electrode, and supplies a focus signal to the surface electrode.
  18. 캐소드 전극에 스캔 시그널을 공급함과 동시에 제 1그리드 전극에 데이터 시그널을 공급하여 이들 전극에 인가된 전압 차에 의한 전계 형성으로 면전자원으로부터 전자를 방출시키고;Simultaneously supplying a scan signal to the cathode electrode and a data signal to the first grid electrode to emit electrons from the surface electron source by forming an electric field by a voltage difference applied to these electrodes;
    면전자원 주위의 전계를 강화시키기 위한 전압을 게이트 전극에 공급하며;Supplying a gate electrode with a voltage for strengthening an electric field around the surface electron source;
    제 2그리드 전극에 편향 시그널을 공급하여 그리드 플레이트의 어퍼쳐를 통과한 전자를 특정 형광막으로 편향시키고;Supplying a deflection signal to the second grid electrode to deflect electrons passing through the aperture of the grid plate to a specific fluorescent film;
    메탈 필름에 애노드 시그널을 공급하여 상기 전자를 형광막으로 가속시키는 것을 포함하는 평판 디스플레이 장치의 구동 방법.And driving an electron to a fluorescent film by supplying an anode signal to a metal film.
  19. 제 15항 또는 제 18항에 있어서,The method of claim 15 or 18,
    상기 제 2그리드 전극이 어퍼쳐 어레이를 중심으로 분리된 2개의 세부 전극으로 구성되고, 이 세부 전극 각각에 분할된 편향 시그널을 공급하는 평판 디스플레이 장치의 구동 방법.And the second grid electrode is composed of two sub-electrodes separated around an aperture array, and supplies a divided deflection signal to each of the sub-electrodes.
  20. 제 18항에 있어서,The method of claim 18,
    상기 게이트 전극이 다수의 스트라이프 패턴으로 형성되고, 모든 게이트 전극 라인에 동일한 전계 강화 전압을 공급하는 평판 디스플레이 장치의 구동 방법.And the gate electrode is formed in a plurality of stripe patterns, and supplies the same electric field enhancement voltage to all the gate electrode lines.
  21. 제 18항에 있어서,The method of claim 18,
    상기 게이트 전극이 하나의 면전극으로 형성되고, 이 면전극에 전계 강화 전압을 공급하는 평판 디스플레이 장치의 구동 방법.And the gate electrode is formed of one surface electrode, and supplies an electric field strengthening voltage to the surface electrode.
  22. 캐소드 전극에 스캔 시그널을 공급함과 동시에 제 1그리드 전극에 데이터 시그널을 공급하여 이들 전극에 인가된 전압 차에 의한 전계 형성으로 면전자원으로부터 전자를 방출시키고;Simultaneously supplying a scan signal to the cathode electrode and a data signal to the first grid electrode to emit electrons from the surface electron source by forming an electric field by a voltage difference applied to these electrodes;
    면전자원 주위의 전계를 강화시키기 위한 전압을 게이트 전극에 공급하며;Supplying a gate electrode with a voltage for strengthening an electric field around the surface electron source;
    제 2그리드 전극에 포커스 시그널을 공급하여 그리드 플레이트의 어퍼쳐를 통과한 전자를 집속시키고;Supplying a focus signal to the second grid electrode to focus electrons passing through the aperture of the grid plate;
    메탈 필름에 애노드 시그널을 공급하여 상기 전자를 형광막으로 가속시키는 것을 포함하는 평판 디스플레이 장치의 구동 방법.And driving an electron to a fluorescent film by supplying an anode signal to a metal film.
  23. 제 22항에 있어서,The method of claim 22,
    상기 제 2그리드 전극이 제 1그리드 전극과 평행한 스트라이프 패턴으로 형성되고, 모든 제 2그리드 전극 라인에 동일한 포커스 시그널을 공급하는 평판 디스플레이 장치의 구동 방법.And the second grid electrode is formed in a stripe pattern parallel to the first grid electrode, and supplies the same focus signal to all the second grid electrode lines.
KR1020010006829A 2001-02-12 2001-02-12 Large-sized flat panel display device having flat emission source and method of operation of the device KR100658738B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010006829A KR100658738B1 (en) 2001-02-12 2001-02-12 Large-sized flat panel display device having flat emission source and method of operation of the device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020010006829A KR100658738B1 (en) 2001-02-12 2001-02-12 Large-sized flat panel display device having flat emission source and method of operation of the device
US09/967,936 US6617798B2 (en) 2000-03-23 2001-10-02 Flat panel display device having planar field emission source
US10/657,135 US7009344B2 (en) 2000-03-23 2003-09-09 Flat panel display device having planar field emission source

Publications (2)

Publication Number Publication Date
KR20020066581A KR20020066581A (en) 2002-08-19
KR100658738B1 true KR100658738B1 (en) 2006-12-15

Family

ID=27694096

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010006829A KR100658738B1 (en) 2001-02-12 2001-02-12 Large-sized flat panel display device having flat emission source and method of operation of the device

Country Status (1)

Country Link
KR (1) KR100658738B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101214382B1 (en) 2011-11-28 2012-12-21 한국전기연구원 Tungsten cathode manufactured by anodizing and manufacturing method thereof

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100863952B1 (en) * 2002-08-21 2008-10-16 삼성에스디아이 주식회사 Field emission display device having carbon-based emitter
JP2004146153A (en) 2002-10-23 2004-05-20 Canon Inc Electron beam device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5548185A (en) * 1992-03-16 1996-08-20 Microelectronics And Computer Technology Corporation Triode structure flat panel display employing flat field emission cathode
KR20010010234A (en) * 1999-07-16 2001-02-05 김순택 Fed having a carbon nanotube film as emitters
JP2001202909A (en) * 2000-01-19 2001-07-27 Fujitsu Ltd Display apparatus
KR20020018266A (en) * 2000-09-01 2002-03-08 김순택 A field emission display

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5548185A (en) * 1992-03-16 1996-08-20 Microelectronics And Computer Technology Corporation Triode structure flat panel display employing flat field emission cathode
KR20010010234A (en) * 1999-07-16 2001-02-05 김순택 Fed having a carbon nanotube film as emitters
JP2001202909A (en) * 2000-01-19 2001-07-27 Fujitsu Ltd Display apparatus
KR20020018266A (en) * 2000-09-01 2002-03-08 김순택 A field emission display

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101214382B1 (en) 2011-11-28 2012-12-21 한국전기연구원 Tungsten cathode manufactured by anodizing and manufacturing method thereof

Also Published As

Publication number Publication date
KR20020066581A (en) 2002-08-19

Similar Documents

Publication Publication Date Title
US6249083B1 (en) Electric field emission display (FED) and method of manufacturing spacer thereof
US7652418B2 (en) Electronic emission device, electron emission display device having the same, and method of manufacturing the electron emission device
KR100523840B1 (en) Field Emission Device
US7009331B2 (en) Carbon nano-tube field emission display having strip shaped gate
US7118439B2 (en) Field emission display utilizing a cathode frame-type gate and anode with alignment method
TW583707B (en) Flat-panel display and flat-panel display cathode manufacturing method
US7030550B2 (en) Electron emission device with multi-layered fate electrode
US6437503B1 (en) Electron emission device with picture element array
JP2010262936A (en) Electron beam device
US6380671B1 (en) Fed having a carbon nanotube film as emitters
KR20030060045A (en) Field emission display device having carbon-based emitter
KR100884527B1 (en) Field emission display device
EP1441380A2 (en) Field emission display and method of manufacturing the same
US20050116612A1 (en) Field emission display having an improved emitter structure
KR100493163B1 (en) Field emission device
KR20060119271A (en) Electron emission device and process of the same
US6885145B2 (en) Field emission display using gate wires
KR20050086238A (en) Field emission display device
JP4095084B2 (en) Field emission display
KR100859685B1 (en) Field emission display device having carbon-based emitter
US7541732B2 (en) Electron emission with electron emission regions on cathode electrodes
KR100908712B1 (en) Field emission display with emitter array structure to improve electron emission characteristics
US7009344B2 (en) Flat panel display device having planar field emission source
KR100874450B1 (en) Field emission display device having emitter formed of carbon material
KR100201792B1 (en) Field-emission cold cathode and display device using the same

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111125

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee