이러한 본 발명의 제 1 목적을 달성하기 위한 본 발명에 따른 저전압 차동 신호 송신기의 프리앰퍼시스 장치는, 외부로부터 입력되는 N개의 병렬 데이터 신호 및 위상 동기 루프로부터 입력되는 N위상 클록 신호를 이용하여 프리앰퍼시스 펄스 신호를 생성하는 프리앰퍼시스 펄스 신호 생성부; 및 상기 프리앰퍼시스 펄스 신호 생성부에 의하여 생성된 상기 프리앰퍼시스 펄스 신호에 응답하여 저전압 차동 신호 드라이버의 전류원에 프리앰퍼시스를 위한 추가 전류를 공급하는 프리앰퍼시스 전류 출력부로 구성된다.
상기 프리앰퍼시스 펄스 신호 생성부는, 상기 입력되는 특정 병렬 데이터 신호를 인접한 병렬 데이터 신호와 배타적오아 연산(Logic XOR)하여 1차 연산 신호를 각각 출력하는 N개의 배타적오아 게이트와; 상기 배타적오아 게이트로부터 출력되는 상기 1차 연산 신호를 상기 인접한 병렬 데이터 신호에 대응되는 상기 N위상 클록 신호와 앤드 연산(Logic AND)하여 2차 연산 신호를 각각 출력하는 N개의 앤드 게이트; 및 상기 N개의 앤드 게이트로부터 출력되는 2차 연산 신호를 오아 연산(Logic OR)하여 상기 프리앰퍼시스 펄스 신호를 출력하는 오아 게이트로 구성된다. 이때, 상기 N위상 클록 신호는 상기 N개의 병렬 데이터 신호를 직렬 데이터 신호로 변환시킬 때 상기 각 병렬 데이터 신호를 샘플링하기 위하여 사용되는 신호이다.
상기 생성되는 프리앰퍼시스 펄스 신호는 상기 N개의 병렬 데이터 신호가 직렬 데이터 신호로 변환되었을 때, 상기 직렬 데이터 신호의 천이 구간에서 발생된다. 이때,상기 프리앰퍼시스 펄스 신호는 상기 천이 구간에서 1UI(Unit Interval) 동안 발생된다.
상기 프리앰퍼시스 전류 출력부는, 상기 저전압 차동 신호 송신기의 전류원에 병렬로 연결되며, 상기 프리앰퍼시스 펄스 신호에 응답하여 추가 전류를 공급하는 M개의 추가 전류원을 구비한다. 이때, M은 3일 수 있다. 이 경우 상기 각 추가 전류원은 상기 저전압 차동 신호 드라이버의 전류원에 25%의 추가적인 전류를 추가로 공급할 수 있는 전류원이다.
한편, 상기 저전압 차동 신호 송신기의 프리앰퍼시스 장치에는, 상기 프리앰퍼시스 전류 출력부를 통하여 공급되는 추가 전류를 조정할 수 있도록 하는 기능을 수행하는 프리앰퍼시스 전류 선택부를 더 포함할 수 있다.
이때, 상기 프리앰퍼시스 전류 선택부는, 외부로부터 추가 전류원 선택 신호 를 입력받아 동작 제어 신호를 출력하는 전류원 선택부; 및 상기 각 추가 전류원에 직렬로 연결되며 상기 동작 제어 신호에 응답하여 턴온되는 선택 스위치들로 구성된다.
한편, 본 발명의 제 2 목적을 달성하기 위한 본 발명에 따른 저전압 차동 신호 송신기는, N위상 클록 신호를 생성하는 위상 동기 루프와; 외부로부터 입력되는 N개의 병렬 데이터 신호를 입력받고, 상기 N위상 클록 신호를 이용하여 상기 N개의 병렬 데이터 신호를 직렬 데이터 신호로 변환하는 병렬/직렬 데이터 변환기와; 상기 병렬/직렬 데이터 변환기로부터 출력되는 직렬 데이터를 저전압 차동 신호 레벨로 변환시켜 출력하는 저전압 차동 신호 드라이버; 및 상기 N개의 병렬 데이터 및 상기 N위상 클록 신호를 이용하여 프리앰퍼시스 펄스 신호를 생성하고, 상기 생성된 프리앰퍼시스 펄스 신호에 응답하여 상기 저전압 차동 신호 드라이버에 프리앰퍼시스를 위한 추가 전류를 공급하는 프리앰퍼시스부로 이루어진다.
이때, 상기 프리앰퍼시스부는, 상기 N개의 병렬 데이터 신호 및 상기 N위상 클록 신호를 이용하여 상기 프리앰퍼시스 펄스 신호를 생성하는 프리앰퍼시스 펄스 신호 생성부; 및 상기 프리앰퍼시스 펄스 신호 생성부에 의하여 생성된 상기 프리앰퍼시스 펄스 신호에 응답하여 상기 저전압 차동 신호 드라이버의 전류원에 상기 추가 전류를 공급하는 프리앰퍼시스 전류 출력부로 이루어진다.
상기 프리앰퍼시스 펄스 신호 생성부는, 상기 입력되는 특정 병렬 데이터 신호를 인접한 병렬 데이터 신호와 배타적오아 연산(Logic XOR)하여 1차 연산 신호를 각각 출력하는 N개의 배타적오아 게이트와; 상기 배타적오아 게이트로부터 출력되 는 상기 1차 연산 신호를 상기 인접한 병렬 데이터 신호에 대응되는 상기 N위상 클록 신호와 앤드 연산(Logic AND)하여 2차 연산 신호를 각각 출력하는 N개의 앤드 게이트; 및 상기 N개의 앤드 게이트로부터 출력되는 2차 연산 신호를 오아 연산(Logic OR)하여 상기 프리앰퍼시스 펄스 신호를 출력하는 오아 게이트로 이루어진다.
한편, 본 발명의 제 3 목적을 달성하기 위한 본 발명에 따른 저전압 차동 신호 송신기의 프리앰퍼시스 방법은, 외부로부터 입력되는 N개의 병렬 데이터 신호 및 위상 동기 루프로부터 입력되는 N위상 클록 신호를 이용하여 프리앰퍼시스 펄스 신호를 생성하는 단계; 및 상기 생성된 상기 프리앰퍼시스 펄스 신호에 응답하여 저전압 차동 신호 드라이버의 전류원에 프리앰퍼시스를 위한 추가 전류를 공급하는 단계로 이루어진다.
상기 프리앰퍼시스 펄스 신호 생성 단계는, 상기 입력되는 N개의 병렬 데이터 신호를 인접한 병렬 데이터 신호와 각각 배타적오아 연산(Logic XOR)하여 N개의 1차 연산 신호를 출력하는 단계와; 상기 출력되는 N개의 1차 연산 신호를, 상기 인접한 병렬 데이터 신호에 대응되는 상기 N위상 클록 신호와 각각 앤드 연산(Logic AND)하여 N개의 2차 연산 신호를 출력하는 단계; 및 상기 출력되는 N개의 2차 연산 신호를 오아 연산(Logic OR)하여 상기 프리앰퍼시스 펄스 신호를 출력하는 단계로 이루어진다.
또한, 상기 저전압 차동 신호 송신기의 프리앰퍼시스 방법은, 상기 프리앰퍼시스 펄스 신호에 응답하여 공급될 추가 전류를 조정하는 단계를 더 포함할 수 있 다. 이때, 상기 추가 전류 조정 단계는, 상기 저전압 차동 신호 드라이버의 전류원에 25%, 50% 및 75% 중 어느 하나의 크기의 전류가 추가로 공급되도록 조정한다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 7은 본 발명의 바람직한 실시예에 따른 프리앰퍼시스 장치가 구비된 저전압 차동 신호 송신기의 구성을 도시하는 블록도로서, 하나의 채널 전송을 위한 구조가 도시되어 있다.
도 7을 참조하면, 저전압 차동 신호 송신기(1000)에는 앞선 도 1에서 설명했듯이 하나의 채널을 전송하기 위해서 7개의 병렬 데이터 신호(D[6:0])가 입력된다.
상기 입력되는 7개의 병렬 데이터 신호(D[6:0])는 병렬/직렬 데이터 변환기(300)에 의하여 직렬 데이터 신호(DA)로 변환된다. 이때, 각 병렬 데이터 신호(D[6:0])의 샘플링을 위해서 위상 동기 루프(200)에서 출력되는 7위상 클록 신호가 사용된다. 상기 병렬/직렬 데이터 변환기(300)로부터 출력되는 직렬 데이터 신호(DA)는 저전압 차동 신호 드라이버(400)에 의해서 저전압 차동 신호 레벨로 변환되어 외부로 출력되게 된다.
본 발명의 바람직한 실시예에 따른 프리앰퍼시스 장치(100)는 프리앰퍼시스 펄스 신호 생성부(110), 프리앰퍼시스 전류 선택부(150) 및 프리앰퍼시스 전류 출력부(130)로 구성된다.
상기 프리앰퍼시스 펄스 신호 생성부(110)는 외부로부터 입력되는 7개의 병 렬 데이터 신호(D[6:0]) 및 위상 동기 루프부(200)로부터 출력되는 7위상 클록 신호를 이용하여 프리앰퍼시스 펄스 신호(DPEM)를 생성하여 프리앰퍼시스 전류 출력부(130)전송하는 기능을 수행한다.
도 8은 도 7에 도시된 프리앰퍼시스 펄스 신호 생성부(110)의 구성을 나타내는 논리 회로도이다.
도 8을 참조하면, 프리앰퍼시스 펄스 신호 생성부(110)에는 7개의 병렬 데이터 신호 즉, D6, D5, D4, D3, D2, D1 및 D0과, 7위상 클록 신호 CK6, CK5, CK4, CK3, CK2, CK1 및 CK0이 입력된다.
이때, 상기 7개의 병렬 데이터 신호 D6, D5, D4, D3, D2, D1 및 D0 및 7위상 클록 신호 CK6, CK5, CK4, CK3, CK2, CK1, CK0은 병렬/직렬 데이터 변환을 위하여 병렬/직렬 데이터 변환기(300)로도 입력되는 신호이다.
상기 7위상 클록 신호 CK6, CK5, CK4, CK3, CK2, CK1 및 CK0은 병렬/직렬 데이터 변환 시에 7개의 병렬 데이터 신호 D6, D5, D4, D3, D2, D1 및 D0을 각각 차례로 샘플링하기 위한 클록 신호로서, CK6, CK5, CK4, CK3, CK2, CK1 및 CK0의 순서로 순차적인 펄스를 발생시킨다.
본 발명에서는 이 신호들을 이용하여 프리앰퍼시스 펄스 신호를 생성하게 된다.
프리앰퍼시스 펄스 신호 생성부(110)는 입력되는 각 병렬 데이터 신호 D6, D5, D4, D3, D2, D1 및 D0을 이와 인접한 병렬 데이터 신호 D5, D4, D3, D2, D1, D0 및 D6과 배타적오아 연산(Logic XOR)하여, 1차 연산 신호 D6', D5', D4', D3', D2', D1' 및 D0'를 각각 출력하는 7개의 배타적오아 게이트(XOR Gate)(506, 505, 504, 403, 502, 501, 500)와, 각각의 배타적오아 게이트(506, 505, 504, 503, 502, 501, 500)로부터 출력되는 1차 연산 신호 D6', D5', D4', D3', D2', D1' 및 D0'를 상기 인접한 병렬 데이터 신호 D5, D4, D3, D2, D1, D0 및 D6에 대응되는 7위상 클록 신호 CK5, CK4, CK3, CK2, CK1, CK0 및 CK6과 앤드 연산(Logic AND)하여 2차 연산 신호 DT6, DT5, DT4, DT3, DT2, DT1 및 DT0을 각각 출력하는 7개의 앤드 게이트(AND Gate) 및 상기 7개의 앤드 게이트(516, 515, 514, 513, 512, 511, 510)에 의하여 출력된 2차 연산 신호 DT6, DT5, DT4, DT3, DT2, DT1 및 DT0을 오아 연산(Logic OR)하여 프리앰퍼시스 펄스 신호(DPEM)를 출력하는 오아 게이트(OR Gate)(520)로 구성된다.
상기 프리엠퍼시스 펄스 신호 생성부(110)의 동작 예를 들면,
예시된 배타적오아 게이트(506)는 입력되는 병렬 데이터 신호 D6과 그 병렬 데이터 신호 D6에 인접한 병렬 데이터 신호 D5를 입력받아 1차 연산 신호 D6'을 출력한다. 이러한 과정이 7개의 배타적오아 게이트(506, 505, 504, 503, 502, 501, 500)에서 수행됨으로써 1차 연산 신호 D6', D5', D4', D3', D2', D1' 및 D0'이 출력된다.
한편, 출력된 1차 연산 신호 D6'은 대응된 앤드 게이트(516)로 입력된다. 예시된 앤드 게이트(516)는 입력되는 1차 연산 신호 D6'과 상기 인접한 병렬 데이터 신호 D5에 대응되는 7위상 클록 신호 CK5를 앤드 연산하여, 2차 연산 신호 DT6을 출력한다. 이러한 과정이 7개의 앤드 게이트(516, 515, 514, 513, 512, 511, 510) 에서 수행됨으로써 2차 연산 신호 DT6, DT5, DT4, DT3, DT2, DT1 및 DT0이 출력된다.
상기 출력된 2차 연산 신호 DT6, DT5, DT4, DT3, DT2, DT1 및 DT0은 오아 게이트(520)에 의하여 오아 연산됨으로써, 출력 신호인 프리앰퍼시스 펄스 신호 DPEM이 출력된다.
프리앰퍼시스를 수행하기 위해서는, 입력되는 병렬 데이터 신호들이 직렬 데이터 신호로 변환되었을 때 데이터 신호의 천이가 있는 부분을 찾아야 하므로, 신호의 변동을 용이하게 검출할 수 있는 배타적오아 연산을 이용하여 인접한 신호를 연산하고 이를 7위상 클록 신호와 먹싱(Muxing)하여 프리앰퍼시스 펄스 신호를 생성하는 것이다.
이러한 과정들을 통하여 출력되는 프리앰퍼시스 펄스 신호(DPEM)는 다음의 수학식 1과 같은 논리식으로 표현될 수 있다.
DPEM = DT6 OR DT5 OR DT4 OR DT3 OR DT2 OR DT1 OR DT0
이때,
DT6 = (D6 XOR D5) AND CK5
DT5 = (D5 XOR D4) AND CK4
DT4 = (D4 XOR D3) AND CK3
DT3 = (D3 XOR D2) AND CK2
DT2 = (D2 XOR D1) AND CK1
DT1 = (D1 XOR D0) AND CK0
DT0 = (D0 XOR D6+1) AND CK6 (D6+1은 Next D6)
도 9는 도 8의 프리앰퍼시스 펄스 신호 생성부(110)의 구성에 따른 주요 신호의 상태를 도시하는 타이밍도이다.
도 9를 참조하면, 병렬 데이터 신호 D6, D5, D4, D3, D2, D1 및 D0의 입력에 따라 병렬/직렬 데이터 변환에 의하여 직렬 데이터 신호 DA가 발생되는 것을 알 수 있다. 또한, 7위상 클록 신호인 CK6, CK5, CK4, CK3, CK2, CK1 및 CK0은 순차적으로 1UI의 펄스 신호를 발생시킨다.
이때, 병렬 데이터 신호 D6, D5, D4, D3, D2, D1 및 D0 및 7위상 클록 신호의 CK6, CK5, CK4, CK3, CK2, CK1 및 CK0을 이용하여 생성된 프리앰퍼시스 펄스 신호 DPEM을 살펴보면, 직렬 데이터 신호 DA가 '0'에서 '1로, 또는 '1'에서 '0'으로 천이 될 때마다 1UI의 펄스가 발생되는 것을 알 수 있다.
이때, 발생된 프리앰퍼시스 펄스 신호(DPEM)를 이용하여 프리앰퍼시스 전류 출력부(130)에 구비된 추가 전류원(A1, A2, A3)들을 동작시킬 수 있다.
도 7을 다시 참조하면, 프리앰퍼시스 전류 출력부(130)는 상기 출력되는 프리앰퍼시스 펄스 신호(DPEM)에 응답하여 저전압 차동 신호 드라이버(400)에 프리앰퍼시스를 위한 추가 전류를 공급하는 기능을 수행한다.
상기 프리앰퍼시스 전류 출력부(130)는 저전압 차동 신호 드라이버(400)의 전류원(AD)에 병렬로 연결되며, 상기 프리앰퍼시스 펄스 신호(DPEM)에 응답하여 동 작되는 3개의 추가 전류원(A1, A2, A3)으로 구성된다. 이때, 본 실시예에서는 상기 추가 전류원의 개수를 3개로 예시하였으나, 실시 환경에 따라 다양한 개수의 전류원이 구비될 수 있음은 자명한 일일 것이다.
상기 각 추가 전류원(A1, A2, A3)은 저전압 차동 신호 드라이버(400)의 전류원(AD)에 프리앰퍼시스를 위한 25%의 전류를 추가로 공급한다. 따라서, 하나의 추가의 전류원(예를 들면, A1)만을 사용하면 25%의 전류가 추가로 공급되고, 두 개의 전류원(예를 들면, A1, A2)을 사용하면 50%의 전류가 추가로 공급되고, 세 개의 전류원(예를 들면, A1, A2, A3)을 모두 사용하면 75%의 전류를 추가로 공급될 수 있다.
따라서, 저전압 차동 신호를 이용한 통신 시에 데이터 레잇 및 전송 라인의 케이블 부하 조건 등을 고려하여, 프리앰퍼시스 시의 저전압 차동 신호의 진폭을 보강하기 위한 25%, 50% 및 75%의 추가 전류를 선택할 수 있다.
이러한 전류원(A1, A2, A3)의 선택적인 사용을 위해서, 프리앰퍼시스 전류 선택부(150)가 구비된다. 프리앰퍼시스 전류 선택부(150)는 외부로부터 인가되는 추가 전류원 선택 신호(SEL)를 입력받아 상기 각 전류원(A1, A2, A3)의 사용을 선택함으로써, 상기 프리앰퍼시스를 위한 추가 전류를 조정할 수 있도록 하는 기능을 수행한다.
상기 프리앰퍼시스 전류 선택부(150)는 상기 추가 전류원 선택 신호(SEL)를 입력받아 동작 제어 신호(CL)를 출력하는 전류원 선택부(151) 및 상기 각 추가 전류원(A1, A2, A3)에 각각 직렬로 연결되며 상기 동작 제어 신호(CL)에 응답하여 턴 온(Turn On)되는 선택 스위치(S1, S2, S3)들로 구성된다. 상기 전류원 선택 신호(SEL)는 2비트의 신호로서, 외부의 사용자가 입력할 수 있다.
이상 본 발명에 대하여 그 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 기술적 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시켜 실시할 수 있음을 이해할 수 있을 것이다. 따라서, 본 발명의 앞으로의 실시예들의 변경은 본 발명의 기술을 벗어날 수 없을 것이다.