KR100609135B1 - Setup/hold time control circuit - Google Patents
Setup/hold time control circuit Download PDFInfo
- Publication number
- KR100609135B1 KR100609135B1 KR1020040037381A KR20040037381A KR100609135B1 KR 100609135 B1 KR100609135 B1 KR 100609135B1 KR 1020040037381 A KR1020040037381 A KR 1020040037381A KR 20040037381 A KR20040037381 A KR 20040037381A KR 100609135 B1 KR100609135 B1 KR 100609135B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- signal
- input
- clock
- synchronization
- Prior art date
Links
- 230000006641 stabilisation Effects 0.000 claims abstract description 7
- 238000011105 stabilization Methods 0.000 claims abstract description 7
- 230000003111 delayed effect Effects 0.000 claims abstract description 6
- 238000000034 method Methods 0.000 claims abstract description 5
- 238000001514 detection method Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 7
- 230000007704 transition Effects 0.000 description 3
- 230000001934 delay Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 239000003381 stabilizer Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61H—PHYSICAL THERAPY APPARATUS, e.g. DEVICES FOR LOCATING OR STIMULATING REFLEX POINTS IN THE BODY; ARTIFICIAL RESPIRATION; MASSAGE; BATHING DEVICES FOR SPECIAL THERAPEUTIC OR HYGIENIC PURPOSES OR SPECIFIC PARTS OF THE BODY
- A61H33/00—Bathing devices for special therapeutic or hygienic purposes
- A61H33/06—Artificial hot-air or cold-air baths; Steam or gas baths or douches, e.g. sauna or Finnish baths
- A61H33/066—Cabins therefor
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61H—PHYSICAL THERAPY APPARATUS, e.g. DEVICES FOR LOCATING OR STIMULATING REFLEX POINTS IN THE BODY; ARTIFICIAL RESPIRATION; MASSAGE; BATHING DEVICES FOR SPECIAL THERAPEUTIC OR HYGIENIC PURPOSES OR SPECIFIC PARTS OF THE BODY
- A61H33/00—Bathing devices for special therapeutic or hygienic purposes
- A61H33/06—Artificial hot-air or cold-air baths; Steam or gas baths or douches, e.g. sauna or Finnish baths
- A61H33/063—Heaters specifically designed therefor
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61N—ELECTROTHERAPY; MAGNETOTHERAPY; RADIATION THERAPY; ULTRASOUND THERAPY
- A61N5/00—Radiation therapy
- A61N5/06—Radiation therapy using light
- A61N5/0613—Apparatus adapted for a specific treatment
- A61N5/0625—Warming the body, e.g. hyperthermia treatment
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61H—PHYSICAL THERAPY APPARATUS, e.g. DEVICES FOR LOCATING OR STIMULATING REFLEX POINTS IN THE BODY; ARTIFICIAL RESPIRATION; MASSAGE; BATHING DEVICES FOR SPECIAL THERAPEUTIC OR HYGIENIC PURPOSES OR SPECIFIC PARTS OF THE BODY
- A61H2201/00—Characteristics of apparatus not provided for in the preceding codes
- A61H2201/02—Characteristics of apparatus not provided for in the preceding codes heated or cooled
- A61H2201/0221—Mechanism for heating or cooling
- A61H2201/0228—Mechanism for heating or cooling heated by an electric resistance element
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61H—PHYSICAL THERAPY APPARATUS, e.g. DEVICES FOR LOCATING OR STIMULATING REFLEX POINTS IN THE BODY; ARTIFICIAL RESPIRATION; MASSAGE; BATHING DEVICES FOR SPECIAL THERAPEUTIC OR HYGIENIC PURPOSES OR SPECIFIC PARTS OF THE BODY
- A61H2201/00—Characteristics of apparatus not provided for in the preceding codes
- A61H2201/10—Characteristics of apparatus not provided for in the preceding codes with further special therapeutic means, e.g. electrotherapy, magneto therapy or radiation therapy, chromo therapy, infrared or ultraviolet therapy
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61H—PHYSICAL THERAPY APPARATUS, e.g. DEVICES FOR LOCATING OR STIMULATING REFLEX POINTS IN THE BODY; ARTIFICIAL RESPIRATION; MASSAGE; BATHING DEVICES FOR SPECIAL THERAPEUTIC OR HYGIENIC PURPOSES OR SPECIFIC PARTS OF THE BODY
- A61H2201/00—Characteristics of apparatus not provided for in the preceding codes
- A61H2201/12—Driving means
- A61H2201/1207—Driving means with electric or magnetic drive
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61H—PHYSICAL THERAPY APPARATUS, e.g. DEVICES FOR LOCATING OR STIMULATING REFLEX POINTS IN THE BODY; ARTIFICIAL RESPIRATION; MASSAGE; BATHING DEVICES FOR SPECIAL THERAPEUTIC OR HYGIENIC PURPOSES OR SPECIFIC PARTS OF THE BODY
- A61H2201/00—Characteristics of apparatus not provided for in the preceding codes
- A61H2201/50—Control means thereof
- A61H2201/5007—Control means thereof computer controlled
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61H—PHYSICAL THERAPY APPARATUS, e.g. DEVICES FOR LOCATING OR STIMULATING REFLEX POINTS IN THE BODY; ARTIFICIAL RESPIRATION; MASSAGE; BATHING DEVICES FOR SPECIAL THERAPEUTIC OR HYGIENIC PURPOSES OR SPECIFIC PARTS OF THE BODY
- A61H2201/00—Characteristics of apparatus not provided for in the preceding codes
- A61H2201/50—Control means thereof
- A61H2201/5058—Sensors or detectors
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61H—PHYSICAL THERAPY APPARATUS, e.g. DEVICES FOR LOCATING OR STIMULATING REFLEX POINTS IN THE BODY; ARTIFICIAL RESPIRATION; MASSAGE; BATHING DEVICES FOR SPECIAL THERAPEUTIC OR HYGIENIC PURPOSES OR SPECIFIC PARTS OF THE BODY
- A61H2201/00—Characteristics of apparatus not provided for in the preceding codes
- A61H2201/50—Control means thereof
- A61H2201/5058—Sensors or detectors
- A61H2201/5082—Temperature sensors
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61N—ELECTROTHERAPY; MAGNETOTHERAPY; RADIATION THERAPY; ULTRASOUND THERAPY
- A61N5/00—Radiation therapy
- A61N5/06—Radiation therapy using light
- A61N2005/0658—Radiation therapy using light characterised by the wavelength of light used
- A61N2005/0659—Radiation therapy using light characterised by the wavelength of light used infrared
- A61N2005/066—Radiation therapy using light characterised by the wavelength of light used infrared far infrared
Landscapes
- Health & Medical Sciences (AREA)
- Public Health (AREA)
- Life Sciences & Earth Sciences (AREA)
- Veterinary Medicine (AREA)
- General Health & Medical Sciences (AREA)
- Animal Behavior & Ethology (AREA)
- Physical Education & Sports Medicine (AREA)
- Rehabilitation Therapy (AREA)
- Pain & Pain Management (AREA)
- Epidemiology (AREA)
- Engineering & Computer Science (AREA)
- Biomedical Technology (AREA)
- Pathology (AREA)
- Nuclear Medicine, Radiotherapy & Molecular Imaging (AREA)
- Radiology & Medical Imaging (AREA)
- Electronic Switches (AREA)
Abstract
본 발명은 셋업/홀드 타임 제어 회로에 관한 것으로서, 특히, 외부로 부터 신호를 입력 받는 VLSI(Very Large Scale Integrated) 칩 구조에서 외부입력신호와 VLSI 칩의 입력 레지스터가 서로 다른 클럭을 사용하는 경우 전달되는 신호의 준안정(Metastability) 현상을 방지할 수 있도록 하는 기술을 개시한다. 이를 위해, 본 발명은 직렬로 연결되고 동일 클럭에 동기되어 동작하는 복수의 입력 레지스터를 구비하며, 복수의 입력 레지스터를 통해 외부 입력신호를 다단으로 지연시켜 출력하는 안정화부; 및 클럭에 동기하여 외부입력신호를 다단으로 지연하고, 지연된 신호들을 조합하여, 조합 결과에 따라 복수의 입력 레지스터의 출력 중 안정적인 하나를 선택하여 출력하는 출력 제어부를 구비한다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a setup / hold time control circuit. In particular, in a VLSI chip structure that receives a signal from an external source, the external input signal and the input register of the VLSI chip use different clocks. Disclosed is a technique for preventing metastability of a signal to be generated. To this end, the present invention includes a stabilization unit having a plurality of input registers connected in series and operated in synchronization with the same clock, and delaying and outputting an external input signal in multiple stages through the plurality of input registers; And an output control unit for delaying the external input signal in multiple stages in synchronization with a clock, combining the delayed signals, and selecting and outputting a stable one of the outputs of the plurality of input registers according to the combination result.
Description
도 1 내지 도 4는 종래기술의 셋업/홀드 타임 제어 회로에 관한 구성도 및 동작 타이밍도. 1 to 4 are schematic diagrams and operation timing diagrams of a conventional setup / hold time control circuit.
도 5는 본 발명에 따른 셋업/홀드 타임 제어 회로에 관한 구성도. 5 is a block diagram of a setup / hold time control circuit according to the present invention;
도 6은 본 발명에 다른 셋업/홀드 타임 제어 회로의 동작 타이밍도. 6 is an operation timing diagram of a setup / hold time control circuit according to the present invention.
본 발명은 셋업/홀드 타임 제어 회로에 관한 것으로써, 특히, 외부로 부터 신호를 입력받아 동작하는 VLSI(Very Large Scale Integrated) 칩 구조에서 외부입력신호의 클럭과 VLSI칩의 입력 레지스터가 동기되는 클럭이 상이한 경우, 전달되는 신호의 준안정(Metastability) 현상을 없앨 수 있도록 하는 기술이다. The present invention relates to a setup / hold time control circuit, and more particularly, a clock in which a clock of an external input signal and an input register of a VLSI chip are synchronized in a VLSI (Very Large Scale Integrated) chip structure that operates by receiving a signal from an external source. In this different case, it is a technique that can eliminate the metastability of the transmitted signal.
일반적으로 레지스터의 데이터가 정상적인 값을 저장하기 위해서는 클럭에 대하여 정상적인 셋업 타임(Setup time)과 홀드 타임(Hold time)을 요구한다. 여기서, 셋업 타임은 클럭에 의해 입력신호가 샘플링(또는 래치) 되기 이전에 일정시간 동안 입력신호가 안정된 값을 가지고 있어야 됨을 의미한다. 그리고, 홀드 타임은 클럭에 의해 입력 신호를 샘플링한 이후에 일정시간 동안 입력신호가 안정된 값을 가지고 있어야 됨을 의미한다. Generally, the clock requires a normal setup time and hold time for the register data to store a normal value. Here, the setup time means that the input signal must have a stable value for a predetermined time before the input signal is sampled (or latched) by the clock. The hold time means that the input signal should have a stable value for a predetermined time after sampling the input signal by the clock.
도 1은 VLSI 칩(3)의 입력 레지스터(2)에, 입력 레지스터의 클럭 CLK과 다른 클럭을 사용하는 외부입력신호 RIN을 입력하여 신호를 생성하는 경우를 나타낸다. FIG. 1 shows a case where a signal is generated by inputting an external input signal RIN using a clock different from the clock CLK of the input register to the
클럭 CLK를 사용하는 입력 레지스터(2)는 소정의 클럭을 사용하는 외부입력신호 RIN를 이용하여 출력신호 ROUT를 생성한다. The
이러한 구조에서 외부입력신호 RIN와 입력 레지스터(2)의 클럭이 동일한 경우에는 입력 레지스터(2) 내부의 신호처리 시간이 있기 때문에 적정한 셋업/홀드 타임을 만족할 수 있다. 하지만, 외부입력신호 RIN과 입력레지스터(2)에서 사용되는 클럭 CLK이 서로 달라서 비동기성을 갖는 경우에는 (A)에서 보는 바와 같이 셋업/홀드 타임 바이얼레이션(Violation)이 발생하게 되는 문제점이 있다. In this structure, when the external input signal RIN and the clock of the
도 2는 도 1의 입력 레지스터(2)에서 셋업/홀드 타임 바이얼레이션이 발생한 경우 출력신호 ROUT가 영향을 받을 수 있음을 나타낸다. 2 illustrates that the output signal ROUT may be affected when setup / hold time vibration occurs in the
입력 레지스터(2)에서 외부입력신호 RIN이 천이하는 순간에 입력 레지스터(2)의 클럭 CLK도 천이하는 상황이 발생할 수 있다. 이때, 외부입력신호 RIN가 안정된 값이 아니기 때문에 출력신호 ROUT가 안정된 상태가 되는 준비 구간이 비정상적으로 길어지게 된다. 이러한 상태를 준안정(Metastability) 상태라고 한다. A situation may occur in which the clock CLK of the
그런데, 여러 가지 클럭을 사용하는 외부입력신호를 입력받는 VLSI(Very Large Scale Integrated) 칩 구조에서 이러한 준안정 상태가 존재할 경우 다음과 같은 문제점이 발생할 수 있다. However, when such a metastable state exists in a VLSI chip structure that receives an external input signal using various clocks, the following problem may occur.
첫째, 준안정한 데이터가 다음 회로에 전달되어 전체 회로가 비정상적으로 동작하게 된다. First, metastable data is transferred to the next circuit, causing the entire circuit to behave abnormally.
둘째, 외부입력신호가 인가되는 입력 레지스터(2)의 내부의 NMOS와 PMOS가 동시에 턴온되어 형성되면, 전원 전압 VDD와 그라운드 전압 GND 사이에 작은 저항 성분을 갖는 전류 경로가 생기게 되고, 이 저항 경로에 급격한 전류가 흐르게 되어 회로의 파손을 유발하게 된다. Second, when the NMOS and the PMOS inside the
이러한 문제점을 해결하기 위하여 도 3에서와 같은 셋업/홀드 타임 제어 회로가 개시된 바 있다.In order to solve this problem, a setup / hold time control circuit as shown in FIG. 3 has been disclosed.
도 3은 종래의 셋업/홀드 타임 제어회로로서, 동일한 클럭 CLK를 사용하는 입력 레지스터(5)와 입력 레지스터(6)를 구비한다.3 is a conventional setup / hold time control circuit, having an
이러한 구성을 갖는 종래기술에서 도 4의 동작 타이밍도를 참조하여 그 동작을 설명하면 다음과 같다. Referring to the operation timing diagram of Figure 4 in the prior art having such a configuration will be described as follows.
먼저, T1에서 클럭 CLK가 하이로 천이하면 외부입력신호 RIN에 따라 입력 레지스터(5)의 출력 X가 서서히 변하게 된다. 이때, 입력 레지스터(6)는 출력 X의 값의 변화가 크지 않기 때문에 출력 Y의 값으로 "0"을 출력한다. First, when the clock CLK transitions high at T1, the output X of the
이후에, T1의 한 클럭 이후에 T2에서 출력 X는 비록 "1"의 값으로 안정화되지 않더라도 출력 X의 값이 "1"로 판단될 정도의 신호크기를 가지고 있기 때문에 입력 레지스터(6)는 출력 Y의 값으로 "1"을 출력한다. Later, after one clock of T1, the
그런데, 이러한 도 3의 구성은 입력 레지스터(5)의 출력 X가 1클럭의 주기 이내에 준안정적인 상태를 벗어난 경우에만 정상적인 출력값을 생성할 수 있게된 다. 즉, 입력 레지스터(6)의 출력 Y에 준안정적인 데이터가 존재할 경우 상술된 조건을 충족할 수 없게 된다. By the way, the configuration of FIG. 3 can generate a normal output value only when the output X of the
또한, 입력 레지스터(6)의 출력 Y가 입력 레지스터(5)의 출력 X에 비해서 1클럭 늦게 출력되기 때문에 타임 임계(Time critical) 어플리케이션 회로에서는 도 3과 같은 구조를 사용할 수 없게 되는 문제점이 있다. In addition, since the output Y of the
본 발명은 상기와 같은 문제점을 해결하기 위하여 창출된 것으로, 특히, 여러가지 클럭을 사용하는 외부입력신호를 인가받아 동작하는 VLSI(Very Large Scale Integrated) 칩 구조에서, 외부입력신호와 외부입력신호를 입력받는 VLSI 칩 내부의 입력 레지스터가 서로 다른 클럭을 사용하는 경우, 안정적인 신호를 전달하여 셋업/홀드 타임을 제어하며 신호의 지연을 방지하는데 그 목적이 있다. The present invention was created to solve the above problems, and in particular, in the VLSI (Very Large Scale Integrated) chip structure operating by receiving an external input signal using various clocks, the external input signal and the external input signal are inputted. When the input registers inside the receiving VLSI chip use different clocks, the purpose is to deliver a stable signal to control the setup / hold time and to prevent signal delay.
상기한 목적을 달성하기 위한 본 발명의 셋업/홀드 타임 제어 회로는, 직렬로 연결되고 동일 클럭에 동기되어 동작하는 복수의 입력 레지스터를 구비하며, 복수의 상기 입력 레지스터를 통해 외부 입력신호를 다단으로 지연시켜 출력하는 안정화부; 및 상기 클럭에 동기하여 상기 외부입력신호를 다단으로 지연하고, 지연된 신호들을 조합하여, 상기 조합 결과에 따라 복수의 상기 입력 레지스터의 출력 중 안정적인 하나를 선택하여 출력하는 출력 제어부를 구비한다.The setup / hold time control circuit of the present invention for achieving the above object has a plurality of input registers connected in series and operating in synchronization with the same clock, and multiple stages of external input signals through the plurality of input registers. Stabilization unit for delayed output; And an output control unit for delaying the external input signal in multiple stages in synchronization with the clock, combining the delayed signals, and selecting and outputting a stable one of the outputs of the plurality of input registers according to the combination result.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대해 상세히 설명하고자 한다.Hereinafter, with reference to the accompanying drawings will be described in detail an embodiment of the present invention.
도 5는 본 발명에 따른 셋업/홀드 타임 제어 회로의 블록 구성도이다.5 is a block diagram of a setup / hold time control circuit according to the present invention.
도 5를 참조하면, 본 발명에 따른 셋업/홀드 타임 제어회로는 안정화부(10)와 출력 제어부(20)를 구비한다. Referring to FIG. 5, the setup / hold time control circuit according to the present invention includes a
여기서, 안정화부(10)는 동일한 클럭 CLK를 사용하는 입력 레지스터(13) 및 입력 레지스터(14)를 구비한다. Here, the
그리고, 출력 제어부(20)는 데이터 감지부(22), 및 데이터 선택부(26)를 구비한다. The
데이터 감지부(22)는, 래치(23), 입력 레지스터(24), 및 배타적 오아게이트(25)를 구비하여 셋업 타임의 바이올레이션을 방지한다. 래치(23)는 클럭 CLK에 동기하여 외부입력신호 RIN를 래치하여 신호 LAT를 출력한다. 입력 레지스터(24)는 클럭 CLK에 동기하여 신호 LAT를 지연하여 신호 DEL를 출력한다. 배타적 오아게이트(25)는 신호 LAT와 신호 DEL를 논리연산하여 선택신호 SEL를 출력한다.The
데이터 선택부(26)는 멀티플렉서(27) 및 인버터(28)으로 구성된다. 멀티플렉서(27)는 선택신호 SEL가 "1"일 때에는 인버터(28)에 의해 반전된 입력 레지스터(14)의 출력 신호 A를 선택하고, "0"일 경우에는 입력 레지스터(13)의 출력 신호 B를 선택하여 출력한다. The
이러한 구성을 갖는 본 발명의 동작 과정을 도 6의 타이밍도를 참조하여 설명하면 다음과 같다. An operation process of the present invention having such a configuration will be described below with reference to the timing diagram of FIG. 6.
먼저, 안정화부(10)의 동작 과정을 살펴보면 다음과 같다. First, the operation process of the
외부 입력신호 RIN이 하이로 천이되고 일정시간 이후에 클럭 CLK이 하이로 천이하면 입력 레지스터(13)의 출력이 서서히 변하게 된다. 이때 입력 레지스터(13)는 출력값의 변화가 크지 않기 때문에 출력값으로 "0"을 출력한.If the external input signal RIN goes high and the clock CLK goes high after a certain time, the output of the
이후에, 한 클럭 이후에 입력 레지스터(13)의 출력은 비록 "1"의 값으로 안정화되지 않더라도 출력 값이 "1"로 판단될 정도의 신호크기를 가지고 있기 때문에 입력 레지스터(14)는 출력의 값으로 "1"을 출력한다. Thereafter, after one clock, the output of the
이하 입력 레지스터(13)과 입력 레지스터(14)는 도 3에서 상술된 바 있는 입력 레지스터(5) 및 입력레지스터(6)와 동일하게 동작한다.The
한편, 데이터 감지부(22)를 살펴보면, 래치(23)는 외부입력신호 RIN를 클럭 CLK에 동기하여 신호 LAT로 출력한다. 여기서, 래치(23)에 사용되는 클럭 CLK은 입력 레지스터(13)에서 사용되는 클럭 CLK와 주파수 및 위상이 동일하다. Meanwhile, referring to the
래치(23)에서 출력되는 신호인 LAT는 클럭 CLK가 "1"일 경우 외부입력신호 RIN를 출력하도록 한다. 따라서, 클럭 CLK가 "1"이 되기 이전, 즉 셋업 타임 바이올레이션이 발생할 수 있는 만큼의 시간 이전에 외부입력신호 RIN가 변화하는 것을 방지할 수 있다. 그리고, 입력 레지스터(24)는 클럭 CLK에 동기하여 신호 LAT를 한 클럭 지연하여 신호 DEL를 출력한다. The LAT, which is a signal output from the
이어서, 배타적 오아게이트(25)는 신호 LAT와 신호 DEL를 논리연산하여 선택신호 SEL를 출력한다. 여기서, 선택신호 SEL는 신호 LAT가 변하는 시점부터 신호 DEL와 신호 LAT가 같은 값을 가는 시점 까지 "1"을 출력한다. Subsequently, the
다음으로, 데이터 선택부(26)를 살펴보면, 데이터 선택부(26)는 데이터 감지 부(22)로부터 인가되는 선택신호 SEL의 상태에 따라서 입력 레지스터(13)의 출력 또는 입력 레지스터(14)의 출력을 선택하여, 출력신호 ROUT로 출력한다. 즉, 선택신호 SEL가 "1"인 경우 멀티플렉서(27)는 입력 레지스터(14)의 출력신호인 A를 선택하여 출력신호 ROUT로서 출력하고, 선택신호 SEL가 "0"인 경우 멀티플렉서(27)는 입력 레지스터(13)의 출력 신호 B를 선택하여, 출력신호 ROUT로써 출력한다.Next, referring to the
이때, 배타적 오아게이트(25)의 선택신호 SEL가 "1"인 경우에는 외부입력신호 RIN가 이전의 값과 다른 값을 가지는 구간이 된다. 이에 따라, 입력 레지스터(13)에서는 셋업/홀드 타임 바이올레이션 현상이 발생하여 준안정적인 값을 출력할 수 있다. 따라서, 데이터 감지부(22)의 선택신호 SEL이 "1"인 경우에 있어서 데이터 선택부(26)는 입력 레지스터(14)의 출력을 선택하여 출력함으로써 준안정적인 데이터의 전달을 방지할 수 있게 된다.At this time, when the selection signal SEL of the
이상에서 설명한 바와 같이, 본 발명은 여러 가지 클럭을 사용하는 외부입력신호를 입력받아 동작하는 VLSI(Very Large Scale Integrated) 칩 구조에서 외부입력신호와 VLSI 칩의 입력 레지스터가 서로 다른 클럭을 사용하는 경우 셋업/홀드 타임을 안정적으로 제어하여 회로의 오동작을 방지하고 급격한 전류의 발생을 방지할 수 있도록 하는 효과를 제공한다. 또한 신호의 지연이 발생하지 않기 때문에, 시간임계(Time Critical) 회로에 응용하는 것이 가능하다. 한편, 이러한 본 발명은 디지탈 VLSI 뿐만 아니라 RF(Radio Frequency), 디지탈, 아날로그 인터페이스 회로에 응용되어 사용될수도 있음은 물론이다.As described above, in the present invention, when the external input signal and the input register of the VLSI chip use different clocks in a VLSI (Very Large Scale Integrated) chip structure operating by receiving an external input signal using various clocks. Stable control of setup / hold time prevents circuit malfunction and prevents rapid current generation. In addition, since signal delay does not occur, it is possible to apply to a time critical circuit. Meanwhile, the present invention can be applied to not only digital VLSI but also RF (Radio Frequency), digital, and analog interface circuits.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040037381A KR100609135B1 (en) | 2004-05-25 | 2004-05-25 | Setup/hold time control circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040037381A KR100609135B1 (en) | 2004-05-25 | 2004-05-25 | Setup/hold time control circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050112329A KR20050112329A (en) | 2005-11-30 |
KR100609135B1 true KR100609135B1 (en) | 2006-08-08 |
Family
ID=37287244
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040037381A KR100609135B1 (en) | 2004-05-25 | 2004-05-25 | Setup/hold time control circuit |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100609135B1 (en) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0522120A (en) * | 1991-07-09 | 1993-01-29 | Mitsubishi Electric Corp | Counter circuit |
JPH05233280A (en) * | 1992-02-17 | 1993-09-10 | Omron Corp | Pipeline arithmetic processor |
JPH09145802A (en) * | 1995-11-27 | 1997-06-06 | Ando Electric Co Ltd | Pattern generating circuit |
KR20020048444A (en) * | 2000-12-14 | 2002-06-24 | 박종섭 | Clock switch circuit |
-
2004
- 2004-05-25 KR KR1020040037381A patent/KR100609135B1/en active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0522120A (en) * | 1991-07-09 | 1993-01-29 | Mitsubishi Electric Corp | Counter circuit |
JPH05233280A (en) * | 1992-02-17 | 1993-09-10 | Omron Corp | Pipeline arithmetic processor |
JPH09145802A (en) * | 1995-11-27 | 1997-06-06 | Ando Electric Co Ltd | Pattern generating circuit |
KR20020048444A (en) * | 2000-12-14 | 2002-06-24 | 박종섭 | Clock switch circuit |
Also Published As
Publication number | Publication date |
---|---|
KR20050112329A (en) | 2005-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8994402B2 (en) | Level shifter circuit optimized for metastability resolution and integrated level shifter and metastability resolution circuit | |
US7746142B2 (en) | Circuit and method for clock skew compensation in voltage scaling | |
JP4943729B2 (en) | Semiconductor integrated circuit device and AC characteristic measurement system | |
JP6397829B2 (en) | Rotating synchronizer circuit for metastability solution | |
KR20050089475A (en) | Delay locked loop in semicinductor memory device and its clock locking method | |
KR20060095260A (en) | Delay locked loop circuit in semiductor and its control method | |
US10594307B2 (en) | Skew sensor with enhanced reliability | |
US5180937A (en) | Delay compensator and monitor circuit having timing generator and sequencer | |
EP2122625B1 (en) | Digital data buffer | |
US7242737B2 (en) | System and method for data phase realignment | |
US20080001631A1 (en) | Common input/output terminal control circuit | |
US7716514B2 (en) | Dynamic clock phase alignment between independent clock domains | |
US7178048B2 (en) | System and method for signal synchronization based on plural clock signals | |
US6809555B1 (en) | Glitch-free digital phase detector circuits and methods with optional offset and lock window extension | |
KR100632615B1 (en) | Data Strobe Signal Generation Circuit for Testing Synchronous Memory Devices | |
KR100609135B1 (en) | Setup/hold time control circuit | |
KR100588375B1 (en) | Setup/hold time control circuit | |
US8014480B1 (en) | Zero-delay serial communications circuitry for serial interconnects | |
US20090251179A1 (en) | Clock disabling circuit and clock switching device utilizing the same | |
US7119593B2 (en) | Delayed signal generation circuits and methods | |
US6362657B1 (en) | Small aperture latch for use with a differential clock | |
US11545987B1 (en) | Traversing a variable delay line in a deterministic number of clock cycles | |
KR100303996B1 (en) | Multiphase Detection Device | |
KR100800138B1 (en) | DLL device | |
EP2124338B1 (en) | Clock-signal generator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130620 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140618 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150617 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160620 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20170626 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20180618 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20190619 Year of fee payment: 14 |