KR100386773B1 - 디스플레이 장치, 컴퓨터 및 컴퓨터 시스템 - Google Patents

디스플레이 장치, 컴퓨터 및 컴퓨터 시스템 Download PDF

Info

Publication number
KR100386773B1
KR100386773B1 KR10-2000-0030600A KR20000030600A KR100386773B1 KR 100386773 B1 KR100386773 B1 KR 100386773B1 KR 20000030600 A KR20000030600 A KR 20000030600A KR 100386773 B1 KR100386773 B1 KR 100386773B1
Authority
KR
South Korea
Prior art keywords
video signal
display device
pixel
format information
image signal
Prior art date
Application number
KR10-2000-0030600A
Other languages
English (en)
Other versions
KR20010014994A (ko
Inventor
유이히로카츠
Original Assignee
마쯔시다덴기산교 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마쯔시다덴기산교 가부시키가이샤 filed Critical 마쯔시다덴기산교 가부시키가이샤
Publication of KR20010014994A publication Critical patent/KR20010014994A/ko
Application granted granted Critical
Publication of KR100386773B1 publication Critical patent/KR100386773B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

디스플레이 장치는, 입력 영상 신호를 수신하기 위한 영상 신호 프로세서(processor)와 디스플레이 장치가 화소 표시 장치에 적정한 영상으로서 입력 영상 신호를 표시하도록 영상 신호 프로세서로부터의 출력 신호의 픽셀(pixel)을 변환하기 위한 화소 변환 회로를 구비하는데, 이 디스플레이 장치는 입력 영상 신호와 별도의 제어 버스부를 통해 입력 영상 신호의 픽셀 포맷 정보를 수신한다. 컴퓨터 시스템은, 디스플레이 장치로 영상 신호를 출력하기 위한 영상 신호 출력 수단, 영상 신호 출력 수단으로부터의 영상 신호 출력의 포맷 정보를 출력하기 위한 영상 신호 정보 출력 수단, 및 디스플레이 장치로부터의 포맷 정보의 전송 요구 뿐만아니라 입력 영상 신호의 포맷 정보를 전송하기 위한 제어 버스부를 갖는 컴퓨터를 구비한다.

Description

디스플레이 장치, 컴퓨터 및 컴퓨터 시스템{Display Device, Computer and Computer System}
본 발명은 액정 디스플레이(liquid crystal display)(LCD) 등의 화소 디스플레이 장치, 컴퓨터 및 컴퓨터 시스템에 관한 것이다.
도2는 종래의 컴퓨터 시스템의 블록도이다. 도2에서, 디스플레이 장치(202)는 다음의 구성요소를 구비한다.
(a) 입력 영상 신호를 수신하기 위한 영상 신호 프로세서(16).
(b) LCD 등의 영상을 표시하기 위한 화소 표시 장치(2).
(c) 입력 영상 신호의 동기 신호의 수를 카운트하여 입력 영상 신호의 픽셀 포맷을 판정하기 위한 마이크로컴퓨터(42).
(d) 마이크로컴퓨터(42)로부터의 출력을 참조함으로써, 영상 신호 프로세서(16)로부터의 출력 신호의 픽셀을 변환한 다음에 변환된 신호를 화소 표시 장치(2)로 출력하기 위한 화소 변환 회로(3).
영상 신호 프로세서(16)는 영상 신호를 증폭하기 위한 영상 증폭기(6)와 영상 증폭기(6)에 의해 증폭된 신호를 디지털 신호로 변환하기 위한 A/D 변환기(5)로 이루어진다.
컴퓨터(102)에 내장된 영상 신호 출력 수단(11)으로부터 영상 신호 케이블(8)을 통하여 영상 신호를 수신하면, 상기와 같이 구성된 디스플레이 장치(202)는, 마이크로컴퓨터(42)를 사용하여 영상 신호의 수평 동기 신호와 수직 동기 신호의 펄스의 수를 카운트한다. 그 다음에 마이크로컴퓨터(42)는 영상 신호의 픽셀 포맷을 특정한다.
특정된 픽셀 포맷을 따르는 마이크로컴퓨터(42)로부터의 출력 신호에 의해 디지털 영상 신호가 변환된다.
화소 변환 회로(3)는 디지털 영상 신호의 픽셀을 변환하여, 화소 표시 장치(2)가 영상을 적절히 표시하도록 한다.
그러나, 전술한 종래의 컴퓨터 시스템에서, 디스플레이 장치(202)는 마이크로컴퓨터(42)에 의해 컴퓨터(102)로부터 제공된 영상 신호의 정보를 카운트하고, 동기 신호의 극성 검출을 함으로써 영상 신호를 특정한다. 그러므로, 동기 신호의 펄스 카운팅은 크게 마이크로컴퓨터(42)의 성능에 의존한다. 또, 화소 변환 능력 또한 마이크로컴퓨터(42)에 의해 처리되는 인터럽트(interrupt)의 수에 크게 의존한다.
컴퓨터(102)로부터 디스플레이 장치(202)로의 입력 신호와 유사한 신호가 사용되고 있다. 그러므로, 단지 수평 동기 신호와 수직 동기 신호의 주파수와 극성만으로는 정확하게 영상 신호의 픽셀 포맷을 특정하는데 충분하지 못하다.
그 결과, LCD 패널을 포함하는 화소 표시 장치(2)는, 영상을 표시하지 못하거나, 또는 영상을 표시할 수 있더라도, 표시된 영상이 최적의 상태에 있지 못한다.
디스플레이 장치는 컴퓨터에 의해 특정된 픽셀 포맷 정보(pixel format data)(PFD)를 수신하도록 함으로써 화소 표시 장치에 영상을 표시한다.
컴퓨터는 영상 신호와 별도로 PFD를 출력하고 디스플레이 장치는 영상 신호와 별도로 PFD를 수신하여 판정한다.
이 구성에 의해, 디스플레이 장치는 정확하게 입력 영상 신호의 PFD를 판정할 수 있어, 화소 표시 장치가 최적의 상태로 영상을 표시할 수 있다.
도1은 본 발명의 모범적인 실시예에 따른 컴퓨터 시스템의 블록도,
도2는 종래의 컴퓨터 시스템의 블록도이다.
〈도면의 주요부분에 대한 부호의 설명〉
201 : 디스플레이 장치
41 : 마이크로컴퓨터
101 : 컴퓨터
12 : 영상 신호 정보 출력 수단
13 : 제1 제어 버스 입출력 단자
14 : 제2 제어 버스 입출력 단자
15 : 제어 버스 케이블
이하, 본 발명의 양호한 실시예가 첨부 도면을 참조하여 설명된다. 도2에 도시된 종래의 컴퓨터 시스템과 동일한 구성요소는 도1에 동일한 참조번호로 표시된다.
본 실시예에서는, 종래의 디스플레이 장치보다 정확하게 화소 변환을 수행하기 위해서 입력 영상 신호에 대응하는 PFD를 수신하기 위한 제어 버스부가 제공된다. 또한, 마이크로컴퓨터(42)는 특수한 구조를 가지는 마이크로컴퓨터(41)로 대체된다.
종래의 마이크로컴퓨터(42)는 수평 동기 신호의 수평 동기 주파수와 수직 동기 신호의 수직 동기 주파수를 카운트한다. 카운트된 수평과 수직 주파수를 기초로, 마이크로컴퓨터(42)는, 예를 들면, VESA-GTF(Video Electronics Standards Association-Generalized Timing Formula Standard)의 계산식을 사용하여 영상 신호의 픽셀 포맷을 계산한다.
이에 반해, 마이크로컴퓨터(41)는 제어 버스부(15)를 통해 영상 신호의 픽셀 포맷을 수신한다(픽셀 포맷은, 수평 동기 주파수, 수직 동기 주파수, 수평 표시 영역, 수평 백 포치 등을 포함한다.). 따라서, 마이크로컴퓨터(41)는 VESA-GTF와 같은 계산식을 필요로 하지 않는다.
제어 버스부와 마이크로컴퓨터(41) 이외의 본 발명의 컴퓨터 시스템의 구성요소는 도2에 도시한 종래의 컴퓨터 시스템과 동일하다. 즉, 도1에 도시된 디스플레이 장치(201)는 마이크로컴퓨터(41)와 마이크로컴퓨터(41)에 접속된 제1 제어 버스의 입출력 단자(13)가 도2에 도시된 종래의 디스플레이 장치(202)와 다르다.
컴퓨터(101)에는, 영상 신호 정보 출력 수단(12)과 영상 신호 정보 출력 수단(12)에 접속되는 제2 제어 버스의 입출력 단자(14)가 도2에 도시된 종래의 컴퓨터(102)에 제공되어 있다.
디스플레이 장치(201)측의 제어 버스부는 제1 제어 버스의 입출력 단자(13)와 마이크로컴퓨터(41)를 구비한다.
구체적으로, 마이크로컴퓨터(41)는, 제1 제어 버스의 입출력 단자(13), 제어 버스 케이블(15), 및 제2 제어 버스의 입출력 버스 단자(14)를 통해, 컴퓨터(101)로부터 입력 영상 신호의 PFD를 전송하도록 요구한다. 다음 타이밍에서, 마이크로컴퓨터(41)는 전술한 것과 동일한 루트를 통하여, 그러나 반대의 순서로, 영상 신호 정보 출력 수단(12)으로부터 PFD를 수신한다.
전술한 구성에 의해, 디스플레이 장치(201)는 입력 영상 신호와 별도의 제어버스부를 통하여 컴퓨터(101)로부터 입력 영상 신호의 PFD를 수신할 수 있다. 따라서, 입력 영상 신호가 변경되거나 또는 이와 유사한 신호가 처리된다 해도, 디스플레이 장치(201)는 정확하게 영상 신호의 픽셀 포맷을 판정할 수 있어 입력 영상 신호의 오인식(erroneous recognition)이 없다. 그 결과, 화소 표시 장치(2)는 항상 최적의 상태로 영상을 표시할 수 있다.
PFD의 상세한 설명은 예를 들면 비디오 그래픽 어레이(Video Graphic Array)(VGA) 구성에서 다음의 항목을 포함한다.
(a) 수평 주파수 = 31.46 kHz(800 dot)
(b) 수평 표시 시간 = 25.423 ㎲ec(640 dot)
(c) 수평 동기 시간 = 3.813 ㎲ec(96 dot)
(d) 수평 백 포치 시간 = 1.907 ㎲ec(48 dot)
(e) 수평 프론트 포치 시간 = 0.636 ㎲ec(16 dot)
(f) 수직 주파수 = 59.93 Hz(525 line)
(g) 수직 표시 시간 = 15.254 msec(480 line)
(h) 수직 동기 시간 = 0.064 msec(2 line)
(i) 수직 백 포치 = 1.049 msec(33 lines)
(j) 수직 프론트 포치 = 0.318 msec(10 line)
(k) 도트 클록 주파수 = 25.17 MHz
(l) 인터레이스 = 불가능
PFD의 상세한 설명은 전술한 항목에 제한되지 않고, 포함된 소수의 항목이라도 PFD가 특정될 수 있는 한 받아들일 수 있다.
이 구성은 사용자 의해서 또는 회로에 의한 미세 조정(fine tuning)을 제거하여 항상 화소 표시 장치(2)에 최적의 영상 표시를 보증한다.
전술한 실시예에서, 영상 신호 출력 수단(11)과 영상 증폭기(6)는, 영상 신호 케이블(8), 영상 신호 입력 단자(7), 및 영상 신호 출력 단자(9)에 의해 접속된다. 그러나, 영상 증폭기(6)는 영상 신호 출력 수단(11)에 직접 접속될 수 있다.
영상 신호 정보 출력 수단(12)과 마이크로컴퓨터(41)는, 제어 버스 케이블(15), 제1 제어 버스의 입출력 단자(13), 및 제2 제어 버스의 입출력 단자(14)에 의해 접속된다. 그러나, 마이크로컴퓨터(41)는 영상 신호 정보 출력 수단(12)에 직접 접속될 수 있다.
본 발명의 디스플레이 장치는, 전술한 바와 같이, 입력 영상 신호를 수신하기 위한 영상 신호 프로세서와, 디스플레이 장치가 입력 영상 신호를 화소 표시 장치에 적정한 영상으로서 표시할 수 있도록 영상 신호 프로세서로부터의 출력 신호의 픽셀을 변환하기 위한 화소 변환 회로를 구비한다. 이 구성에 의해, 정확한 PFD를 얻을 수 있기 때문에 디스플레이 장치는 최적의 상태로 영상을 표시할 수 있다. 모범적인 화소 변환 방법이 미국특허 제 5,933,196호에 개시되어 있다. 그러나, 어떠한 화소 변환 방법도 사용될 수 있다.
구체적으로, 제어버스부가, 디스플레이 장치로부터 컴퓨터로 PFD 전송 요구를 전송하고, 또한 컴퓨터로부터 디스플레이 장치로 PFD를 전송하여, 입력 영상 신호는 그것의 픽셀 포맷의 오인식이 없어 항상 디스플레이 장치에 최적의 상태로 표시될 수 있다. 그 결과, 영상 신호의 미세 조정이 제거될 수 있다.

Claims (5)

  1. 디스플레이 장치에 있어서,
    영상 신호 버스부를 통해 입력 영상 신호를 수신하고, 상기 입력 영상 신호에 대응하는 출력 영상 신호를 발생시키기 위한 영상 신호 프로세서;
    컴퓨터로부터 제어 버스부를 통해 상기 입력 영상 신호의 픽셀 포맷 정보를 수신하여 화소 변환 회로로 전송하는 마이크로컴퓨터; 및
    상기 마이크로컴퓨터로부터 수신된 픽셀 포맷 정보를 기초로, 상기 출력 영상 신호의 픽셀을 변환하기 위한 화소 변환 회로를 구비한 디스플레이 장치.
  2. 제1항에 있어서,
    상기 제어 버스부는 상기 마이크로컴퓨터로부터의 픽셀 포맷 정보 요구에 대응하여 상기 컴퓨터로부터 상기 마이크로컴퓨터로 픽셀 포맷 정보를 전송하는 것인 디스플레이 장치.
  3. 컴퓨터에 있어서,
    영상 신호를 출력하기 위한 영상 신호 출력 수단;
    상기 영상 신호에 대응하는 픽셀 포맷 정보를 출력하기 위한 영상 신호 정보 출력 수단;
    상기 영상 신호 출력 수단으로부터의 영상 신호를 디스플레이 장치로 전송하는 영상 신호 버스부; 및
    상기 디스플레이 장치 내의 마이크로컴퓨터로 상기 영상 신호의 픽셀 포맷 정보를 전송하기 위한 제어 버스부를 구비한 컴퓨터.
  4. 컴퓨터 시스템에 있어서,
    영상 신호 버스부를 통해 입력 영상 신호를 수신하고, 상기 입력 영상 신호에 대응하는 출력 영상 신호를 발생시키기 위한 영상 신호 프로세서와,
    컴퓨터로부터 상기 입력 영상 신호의 픽셀 포맷 정보를 수신하여 화소 변환 회로로 전송하는 마이크로컴퓨터와,
    상기 마이크로컴퓨터로부터 수신된 픽셀 포맷 정보를 기초로, 상기 출력 영상 신호의 픽셀을 변환하기 위한 화소 변환 회로를 포함하는 디스플레이 장치; 및
    영상 신호를 출력하기 위한 영상 신호 출력 수단과,
    상기 영상 신호에 대응하는 픽셀 포맷 정보를 출력하기 위한 영상 신호 정보 출력 수단과,
    상기 영상 신호 출력 수단으로부터의 영상 신호를 디스플레이 장치로 전송하는 영상 신호 버스부와,
    상기 디스플레이 장치로 픽셀 포맷 정보를 전송하는 제어 버스부를 포함하는 컴퓨터를 구비한 컴퓨터 시스템.
  5. 제4항에 있어서,
    상기 제어 버스부는 상기 디스플레이 장치로 픽셀 포맷 정보를 전송하고 또한 상기 컴퓨터로 픽셀 포맷 정보의 전송 요구를 전송하는 것인 컴퓨터 시스템.
KR10-2000-0030600A 1999-06-03 2000-06-03 디스플레이 장치, 컴퓨터 및 컴퓨터 시스템 KR100386773B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP99-155836 1999-06-03
JP11155836A JP2000347637A (ja) 1999-06-03 1999-06-03 ディスプレイ装置、及びコンピュータ、並びにコンピュータシステム

Publications (2)

Publication Number Publication Date
KR20010014994A KR20010014994A (ko) 2001-02-26
KR100386773B1 true KR100386773B1 (ko) 2003-06-09

Family

ID=15614570

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-0030600A KR100386773B1 (ko) 1999-06-03 2000-06-03 디스플레이 장치, 컴퓨터 및 컴퓨터 시스템

Country Status (6)

Country Link
EP (1) EP1058228A3 (ko)
JP (1) JP2000347637A (ko)
KR (1) KR100386773B1 (ko)
CN (1) CN1276589A (ko)
MY (1) MY122646A (ko)
TW (1) TW469738B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030002532A (ko) * 2001-06-29 2003-01-09 에스케이 텔레콤주식회사 확대전시 기능을 갖는 이동전화 단말기
US7002593B2 (en) * 2001-11-01 2006-02-21 Eastman Kodak Company Method for reducing the power used by emissive display devices
US20030117382A1 (en) * 2001-12-07 2003-06-26 Pawlowski Stephen S. Configurable panel controller and flexible display interface

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02127688A (ja) * 1988-11-07 1990-05-16 Nec Corp 陰極線管表示装置制御方式
JPH08137444A (ja) * 1994-11-11 1996-05-31 Hitachi Ltd 液晶マルチスキャン表示方法及びその装置
JPH10133995A (ja) * 1996-05-13 1998-05-22 Sun Microsyst Inc コンピュータ・システムと周辺装置間の最適能力を選択する方法および装置
JPH10326169A (ja) * 1997-05-27 1998-12-08 Toshiba Corp 情報処理装置、表示制御方法及び表示制御プログラムを記録した記録媒体
KR19990066335A (ko) * 1998-01-24 1999-08-16 윤종용 평판 디스플레이 장치의 화상 자동 조정 장치 및 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0618561B1 (en) * 1990-05-14 1996-03-06 International Business Machines Corporation Display system
US5880702A (en) * 1994-10-20 1999-03-09 Canon Kabushiki Kaisha Display control apparatus and method
US5748167A (en) * 1995-04-21 1998-05-05 Canon Kabushiki Kaisha Display device for sampling input image signals
JPH1115425A (ja) * 1997-06-26 1999-01-22 Hitachi Ltd 表示モード切り替え制御ディスプレイ
WO1999026131A1 (fr) * 1997-11-13 1999-05-27 Hitachi, Ltd. Afficheur

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02127688A (ja) * 1988-11-07 1990-05-16 Nec Corp 陰極線管表示装置制御方式
JPH08137444A (ja) * 1994-11-11 1996-05-31 Hitachi Ltd 液晶マルチスキャン表示方法及びその装置
JPH10133995A (ja) * 1996-05-13 1998-05-22 Sun Microsyst Inc コンピュータ・システムと周辺装置間の最適能力を選択する方法および装置
JPH10326169A (ja) * 1997-05-27 1998-12-08 Toshiba Corp 情報処理装置、表示制御方法及び表示制御プログラムを記録した記録媒体
KR19990066335A (ko) * 1998-01-24 1999-08-16 윤종용 평판 디스플레이 장치의 화상 자동 조정 장치 및 방법

Also Published As

Publication number Publication date
EP1058228A3 (en) 2005-07-27
MY122646A (en) 2006-04-29
KR20010014994A (ko) 2001-02-26
EP1058228A2 (en) 2000-12-06
TW469738B (en) 2001-12-21
JP2000347637A (ja) 2000-12-15
CN1276589A (zh) 2000-12-13

Similar Documents

Publication Publication Date Title
US6392642B1 (en) Display device which can automatically adjust its resolution
US6577322B1 (en) Method and apparatus for converting video signal resolution
KR960020468A (ko) 다포맷 텔레비전 아키텍처
KR930024471A (ko) 다중모드 모니터의 온스크린 디스플레이 장치 및 방법
KR100386773B1 (ko) 디스플레이 장치, 컴퓨터 및 컴퓨터 시스템
GB2331438A (en) Flat panel display apparatus having on-screen-display function
MXPA00007414A (es) Dispositivo de visualizacion de imagen fuera de rango y metodo de monitoreo.
KR0182922B1 (ko) 동기 신호 자기 진단 장치 및 진단 방법
US7443450B2 (en) Sync processor of flat panel display for determining signal safety on the basis of HSYNC/VSYNC signal generated according to data enable signal
KR200160668Y1 (ko) 평판 디스플레이 장치 및 이를 사용하는 디지탈 데이터 처리 장치
KR100229928B1 (ko) 액정 모니터의 동기신호 유무 표시 방법 및 그 장치
KR970705298A (ko) 비디오 데이터에 대한 타이밍 신호 제공용 제어기(a controller for providing timing signals for video data)
JPS62149279A (ja) 情報処理装置
KR20040013762A (ko) 신호 송/수신 장치 및 방법
KR20050048398A (ko) 차량용 디지털 디스플레이 장치
KR100357149B1 (ko) 모니터의 화면조정 장치 및 방법
KR100516052B1 (ko) 블랭크구간을이용한비디오패러미터의전송방법
KR19990080023A (ko) 표시 모드 변경에 따른 영상 위치를 자동 조정하는 디스플레이장치 및 이를 사용하는 컴퓨터 시스템
KR100569714B1 (ko) 박막 트랜지스터 데이터 출력장치 및 디스플레이 모드 설정방법
KR950007662Y1 (ko) 평판표시장치
KR20020071621A (ko) 모니터의 송수신 장치
JP2002006826A (ja) ディスプレイ装置、及びコンピュータ、並びにコンピュータシステム
KR101050996B1 (ko) 모니터 겸용 텔레비전에서 컴퓨터 입력 포맷에 따른 화면표시 방법 및 그 텔레비전 수상기
KR20020072017A (ko) 모니터의 통신장치
KR20020060521A (ko) 디스플레이장치 및 그 제어방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130430

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20140507

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20150430

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee