KR100272158B1 - 콘트라스트 조절회로 - Google Patents

콘트라스트 조절회로 Download PDF

Info

Publication number
KR100272158B1
KR100272158B1 KR1019930019676A KR930019676A KR100272158B1 KR 100272158 B1 KR100272158 B1 KR 100272158B1 KR 1019930019676 A KR1019930019676 A KR 1019930019676A KR 930019676 A KR930019676 A KR 930019676A KR 100272158 B1 KR100272158 B1 KR 100272158B1
Authority
KR
South Korea
Prior art keywords
transistor
voltage
output terminal
base
emitter
Prior art date
Application number
KR1019930019676A
Other languages
English (en)
Other versions
KR950010502A (ko
Inventor
정재천
노인열
이태동
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019930019676A priority Critical patent/KR100272158B1/ko
Publication of KR950010502A publication Critical patent/KR950010502A/ko
Application granted granted Critical
Publication of KR100272158B1 publication Critical patent/KR100272158B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)
  • Television Receiver Circuits (AREA)

Abstract

본 발명은 콘트라스트 조절회로에 관한 것으로 특히 출력전압과 기준입력전압의 차를 증폭하고 제1 및 제2출력단자를 가지며 한쌍의 에미터 결합 제1 및 제2트랜지스터로 구성한 증폭회로: 상기 증폭회로의 제1출력단자에 제1트랜지스터 사잉에 결합되어 제1기준전압에 따라 제1정전류를 상기 제1트랜지스터의 콜렉터에 공급하는 정전류수단: 상기 제1출력단자와 접지사이에 연결되고 상기 제1기준전압에 따라 상기 제1트랜지스터의 베이스에 상기 기준입력전압을 제공하는 기준입력회로: 상기 증폭회로의 제2출력단자에 결합된 제2트랜지스터의 콜렉터에 외부콘트라스트 조정전압을 결합하기 위한 저항수단: 및 상기 제1출력단자와 접지사이에 연결되고 상기 제2출력단자의 전압에 따라 상기 출력전압을 발생하며 발생된 출력전압을 상기 제2트랜지스터의 베이스에 피드백 결합시키고 출력회로를 구비한 것을 특징으로 한다.
따라서, 본 발명은 콘트라스트 선형조절 범위를 확장할 수 있다.

Description

콘트라스트 조절회로
제1도는 본 발명에 의한 콘트라스트 조절회로의 바람직한 일 실시예의 회로도.
제2도는 본 발명에 의한 콘트라스트 조절회로의 콘트라스트 조정볼륨전압에 따른 출력전압의 특성을 나타낸 그래프선도.
본 발명은 콘트라스트 조절회로에 관한 것으로, 특히 출력전압의 선형성을 향상시킬 수 있는 콘트라스트 조절회로에 관한 것이다. 일반적으로 콘트라스트 조절회로는 콘트라스트 조절회로노브(Knob)의 볼륨가변에 의해 영상신호 이득을 제어함으로써 흑백을 신장시켜 명암대조를 뚜렷하게 조절하기 위한 회로이다. 모니터에 있어서는 TV수상기와는 달리 정지화면을 디스플레이 하기 때문에 노이즈나 흑백신장의 정도등이 사용자에게 쉽게 감지되게 된다. 따라서, 모니터에 채용되는 콘트라스트 조절회로에 있어서는 콘트라스트 조절에 의한 이득 특성이나 선형성은 매우 중요하다. 즉, 모니터에 있어서는 사용자가 외부콘트라스트 조절노브를 돌려서 화면상의 흑백신장을 임의 조절하기 위해서는 콘트라스트 조절에 따른 선형조절 범위가 최대로 확보되지 않으면 안된다.
본 발명의 목적은 이와 같은 종래 기술의 문제점을 해결하기 위하여 선형영역을 향상시킬 수 있는 콘트라스트 조절회로를 제공하는데 있다.
본 발명의 목적을 달성하기 위하여 본 발명은 출력전압과 기준입력전압의 차를 증폭하고 제1 및 제2출력단자를 가지며 한쌍의 에미터 결합 제1 및 제2트랜지스터로 구성한 증폭회로: 상기 증폭회로의 제1출력단자와 제1트랜지스터 사이에 결합되어 제1기준전압에 따라 제1정전류를 상기 제1트랜지스터의 콜렉터에 공급하는 정전류수단; 상기 제1출력단자와 접지사이에 연결되고 상기 제1기준전압에 따라 상기 제1트랜지스터의 베이스에 상기 기준입력전압을 제공하는 기준입력회로; 상기 증폭회로의 제2출력단자에 결합된 제2트랜지스터의 콜렉터에 외부콘트라스트 조절전압을 결합하기 위한 저항수단; 및 상기 제1출력단자와 접지사이에 연결되고 상기 제2출력단자의 전압에 따라 상기 출력전압을 발생하며 발생된 출력전압을 상기 제2트랜지스터의 베이스에 피드백 결합시키는 출력회로를 구비한 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명을 보다 상세하게 설명하고자 한다.
제1도는 본 발명에 의한 콘트라스트 조절회로의 바람직한 일 실시예의 회로도이다.
제1도에서 본 발명의 회로는 크게 증폭회로 (QA,QB)와, 정전류회로(QC)와, 기준입력회로(QH,QI)와, 선형영역설정용 저항수단(RSS)와 출력회로(Q7)를 구비한다. 트랜지스터(QG)와 저항(R7)은 증폭회로의 메이터 정전류회로이고, 저항(R1,R4) 및 트랜지스터(QE,QF)는 기준전압발생 회로이다.
증폭회로(QA,QB)는 한쌍의 에미터결합 제1 및 제2트랜지스터(QA,QB)로 구성하며, 제1트랜지스터(QA)의 콜렉터는 정전류회로(QC)를 통해서 제1출력단자(N1)에 연결되고 제1트랜지스터(QA)의 베이스에는 기준입력전압(VA)이 결합된다. 제2트랜지스터(QB)의 콜렉터는 제2출력단자(N2)에 연결되고 제2트랜지스터(QB)의 베이스에는 출력전압(VB), 즉 영상증폭 회로에 제공되는 콘트라스트 조절전압이 피드백 결합된다.
정전류회로(QC)는 제1출력단자(N1)에 콜렉터가 연결되고 제1트랜지스터(QA)의 콜렉터에 에미터가 연결되고 베이스가 제1기준전압이 인가되는 트랜지스터(QC)로 구성한다.
기준입력회로(QH,Q1)는 제1출력단자(QN)에 콜렉터가 연결되고 제1트랜지스터(QA)의 베이스에 에미터가 연결된 트랜지스터(Q1)와, 제1출력단자(N1)에 콜렉터가 연결되고 Q1의 베이스에 에미터가 연결되고 제1기준전압(VR1)이 베이스에 인가되는 트랜지스터(QH)와, 상기 트랜지스터(QH)의 에미터와 접지사이에 연결된 저항(R5)과, 상기 트랜지스터(Q1)의 베이스와 접지사이에 병렬연결된 저항(R6) 및 캐패시터(Q1)로 구성하다.
출력회로(QD)는 제1출력단자(N1)에 콜렉터가 연결되고 제2출력단자(N2)에 베이스가 연결되고 제2트랜지스터(QB)의 베이스에 에미터가 연결된 트랜지스터(QN)와 트랜지스터(QD)의 에미터와 접지사이에 병렬 연결된 저항(R8)과 캐패시터(C2)로 구성한다.
트랜지스터(QG)의 콜렉터는 제1 및 제2트랜지스터(QA,QB)의 에미터에 공통연결되고 에미터는 저항(R7)을 통해서 접지되며, 베이스에는 제2기준전압(VR2)이 결합된다. 기준전압회로는 전원전압(VCC)과 접지사이에 저항(R1), 저항(R4), 트랜지스터(QE)의 베이스에미터간 다이오드, 트랜지스터(QF)의 베이스 에미터간 다이오드를 차례로 직렬 접속하여서 구성하며 저항(R1과 R2)의 공통노드에서 제1기준전압(VR1)을 발생하며, 저항(R4)와 트랜지스터(QE)의 콜렉터 사이의 공통노드에서 제2기준전압(VR2)을 발생한다.
증폭회로의 제1출력노드(N1)는 저항(R2)을 통해서 전원전압(VCC)과 결합되며, 제2출력노드(N2)는 저항(R3)을 통해서 전원전압(VCC)과 결합된다.
또한 제2출력노드(N2)는 선형 영역 설정용 저항수단(RSS)을 통해서 콘트라스트 조정볼륨 전압(VSS)과 결합된다. 여기서 VSS는 외부 콘트라스트 조정용 노브를 사용자가 돌려서 조정되는 볼륨전압이다.
이와 같이 구성한 본 발명의 작용 효과는 다음과 같다.
제1도에서 콘트라스트 조절출력은 B점으로 콘트라스트 조절용 볼륨전압(VSS)의 가변에 의해 B점의 전위 VB가 변화되게 된다. VB의 계산은 다음과 같다.
차동증폭기(QA와 QB)의 입력전압신호의 차 Vi는
여기서 전압차라면
IA: QA의 콜렉터 전류
IB: QB의 콜렉터 전류
으로 나타낼 수 있다. 여기서
으로 나타낼 수 있다. 식(4)를 식(3)에 대입하면,
으로 된다. 트랜지스터 QD의 콜렉터 전류 ID이므로 여기서 식(5)를 대입하면
이 된다. 노드 K의 전압 VAD
IS: QD의 포화전류으로
나타낼 수 있다. 콘트라스트 조절전류 ISS
으로 되며, 저항(R3)에 흐르는 전류 IR3
으로 된다. 따라서 전류 IB
임을 알 수 있다.
따라서 IB는 식(10)으로 RSS의 값에 의해 결정될 수 있으므로 식(3)으로 표시되는 콘트라스트 출력전압(VB)는 제2도에 도시한 바와 같이 콘트라스트 선형영역 설정용 저항(RSS)에 의해 선형 범위가 결정되게 된다.
제2도는 IG가 1mA이고 VCC가 12V, 가 OV에서 12V사이에서 가변될 때 RSS값이 6KΩ에서 10KΩ으로 변화하면서 측정한 V8의 선형특성을 도시하였다. 도시한 바와 같이 VSS= 10KΩ일 때 선형영역이 최대로 확장됨을 알 수 있었다.

Claims (6)

  1. 출력전압과 기준입력전압의 차를 증폭하고 제1 및 제2출력단자를 가지며 한쌍의 에미터 결합 제1 및 제2트랜지스터로 구성한 증폭회로: 사이 증폭회로의 제1출력단자에 제1트랜지스터 사이에 결합되어 제1기준전압에 따라 제1정전류를 상기 제1트랜지스터의 콜렉터에 공급하는 정전류수단: 상기 제1출력단자와 접지사이에 연결되고 상기 제1기준전압에 따라 상기 제1트랜지스터의 베이스에 상기 기준입력전압을 제공하는 기준입력회로: 상기 증폭회로의 제2출력단자에 결합된 제2트랜지스터의 콜렉터에 외부콘트라스트 조정전압을 결합하기 위한 저항수단: 및 상기 제1출력단자와 접지사이에 연결되고 상기 제2출력단자의 전압에 따라 상기 출력전압을 발생하며 발생된 출력전압을 상기 제2트랜지스터의 베이스에 피드백 결합시키고 출력회로를 구비한 것을 특징으로 하는 콘트라스트 조절회로.
  2. 제1항에 있어서, 상기 콘트라스트 조절회로는 상기 제1 및 제2트랜지스터의 공통 에미터전류를 제2기준전압에 의해 접지로 싱크하는 정전류수단을 더 구비하는 것을 특징으로 하는 콘트라스트 조절회로.
  3. 제2항에 있어서, 상기 제1 및 제2기준전압을 발생하기 위해 전원전압과 접지사이에 연결된 기준전압회로를 더 구비한 것을 특징으로 하는 큰트라스트 조절회로.
  4. 제1항에 있어서, 상기 증폭회로는 상기 기준입력전압이 베이스에 결합되고 상기 정전류수단을 통해서 상기 제1출력단자에 코렉터가 연결된 제1트랜지스터와, 상기 제1트랜지스터와 전원전압사이에 연결된 저항과, 상기 출력전압이 베이스에 결합되고 콜렉터와 상기 제2출력단자에 연결되고 에미터가 상기 제1트랜지스터의 에미터에 연결된 제2트랜지스터와, 상기 제2출력단자와 전원전압사이에 연결된 저항을 구비하는 것을 특징으로 하는 콘트라스트 조절회로.
  5. 제1항에 있어서, 상기 기준입력회로는 상기 제1출력단자에 콜렉터가 연결되고 상기 제1트랜지스터의 베이스에 에미터가 연결된 출력 트랜지스터와, 상기 제1출력단자에 콜렉터가 연결되고, 상기 출력 트랜지스터의 베이스에 에미터가 연결되고 베이스에 상기 제1기준전압이 결합된 구동 트랜지스터와 상기 구동트랜지스터의 에미터와 접지사이에 연결된 제1에미터저항과, 상기 출력트랜지스터의 에미터와 접지사이에 병렬 연결된 제2에미터저항 및 커패시터를 구비한 것을 특징으로 하는 콘트라스트 조절회로.
  6. 제1항에 있어서, 상기 출력회로는 상기 제1출력단자에 콜렉터가 연결되고 상기 제2출력단자에 베이스가 연결되고 상기 제2트랜지스터의 베이스에 에미터가 연결된 트랜지스터와, 상기 출력회로의 트랜지스터의 에미터와 접지사이에 병렬 연결된 저항과 캐패시터를 구비한 것을 특징으로 하는 콘트라스트 조절회로.
KR1019930019676A 1993-09-24 1993-09-24 콘트라스트 조절회로 KR100272158B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930019676A KR100272158B1 (ko) 1993-09-24 1993-09-24 콘트라스트 조절회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930019676A KR100272158B1 (ko) 1993-09-24 1993-09-24 콘트라스트 조절회로

Publications (2)

Publication Number Publication Date
KR950010502A KR950010502A (ko) 1995-04-28
KR100272158B1 true KR100272158B1 (ko) 2000-11-15

Family

ID=19364551

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930019676A KR100272158B1 (ko) 1993-09-24 1993-09-24 콘트라스트 조절회로

Country Status (1)

Country Link
KR (1) KR100272158B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990058436A (ko) * 1997-12-30 1999-07-15 김영환 대형 모니터에서의 콘트라스트 이득 보상장치
KR102256746B1 (ko) 2019-03-12 2021-05-26 박수연 결합식 의자

Also Published As

Publication number Publication date
KR950010502A (ko) 1995-04-28

Similar Documents

Publication Publication Date Title
US3939434A (en) Wideband DC current amplifier
US3940708A (en) Gain control circuit
US4426625A (en) Circuit for linearly gain controlling a differential amplifier
KR100272158B1 (ko) 콘트라스트 조절회로
KR930002040B1 (ko) 증폭기
KR101258281B1 (ko) 전압-전류 변환기 및 변환하기 위한 방법
JPH027552B2 (ko)
CA1210089A (en) Current source circuit arrangement
JP2515070B2 (ja) 増幅器
US6091294A (en) Amplifier circuit
US3491306A (en) Dc coupled amplifier with automatic gain control
US5334949A (en) Differential amplifiers
US5153528A (en) Gain control type amplifying apparatus
JP3381100B2 (ja) 増幅器
JPS63308617A (ja) 微小定電流回路
KR100203785B1 (ko) 신호의 코링 문턱값 조정회로
JP3565258B2 (ja) リップルフィルタ回路とこれを用いた増幅器
JPH0753105Y2 (ja) 垂直ラスタセンタリング回路
JP2623954B2 (ja) 利得可変増幅器
KR900001995B1 (ko) 자동레벨 조정 집적회로
JP2661303B2 (ja) 変調回路
KR830001146B1 (ko) 신호 변환회로
KR960011406B1 (ko) 연산트랜스콘덕턴스증폭기(ota)
JP2505821Y2 (ja) 映像出力回路
JPH08710Y2 (ja) 映像出力回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060728

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee