KR100259350B1 - 타이밍 에러 검출장치 - Google Patents

타이밍 에러 검출장치 Download PDF

Info

Publication number
KR100259350B1
KR100259350B1 KR1019970078888A KR19970078888A KR100259350B1 KR 100259350 B1 KR100259350 B1 KR 100259350B1 KR 1019970078888 A KR1019970078888 A KR 1019970078888A KR 19970078888 A KR19970078888 A KR 19970078888A KR 100259350 B1 KR100259350 B1 KR 100259350B1
Authority
KR
South Korea
Prior art keywords
signal
timing
receives
comparator
sampling
Prior art date
Application number
KR1019970078888A
Other languages
English (en)
Other versions
KR19990058734A (ko
Inventor
양두식
Original Assignee
김영환
현대반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대반도체주식회사 filed Critical 김영환
Priority to KR1019970078888A priority Critical patent/KR100259350B1/ko
Publication of KR19990058734A publication Critical patent/KR19990058734A/ko
Application granted granted Critical
Publication of KR100259350B1 publication Critical patent/KR100259350B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31725Timing aspects, e.g. clock distribution, skew, propagation delay
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

본 발명은 타이밍 에러검출장치에 관한 것으로, 종래에는 단지 피검증회로의 타이밍에러만을 검출할 뿐 타이밍 에러수치를 확인할 수 없는 문제점이 있었다. 따라서, 본 발명은 입력신호와 샘플링신호를 입력받아 이를 다중송신하는 멀티플렉서와; 상기 멀티플렉서의 다중송신신호를 입력받아 그에 따라 소정동작을 수행하는 피검증회로부와; 입력신호에 의해 소정의 타이밍스펙을 가지는 타이밍스펙부와; 상기 피검증회로부의 타이밍신호와 상기 타이밍스펙부의 타이밍신호를 입력받아 이를 비교하여 그에따른 차이를 검출하는 비교기와; 상기 비교기의 검출신호가 페일이면 그 검출신호를 입력받아 원래의 타이밍신호를 복원하는 복원기와; 상기 복원기의 신호를 입력받아 이를 상기 비교기의 검출신호에 의해 샘플링 및 카운팅하는 샘플링-카운터로 구성하여 설계전 표준셀이나 또는 이미 디자인된 회로들을 검증함으로써 설계중에 회로를 검증하는 시간을 줄일 수 있고, 또한 설계자가 원하는 타이밍을 가진회로를 구현할 수 있는 효과가 있다.

Description

타이밍 에러 검출장치
본 발명은 타이밍 에러 검출장치에 관한 것으로, 특히 라이브러리화된 셀이나 기존에 설계된 회로를 사용할 때 타이밍이 스펙을 만족시키는 지를 확인하고 그 차이를 검출하여 적절한 설계를 할 수 있도록 한 타이밍 에러 검출장치에 관한 것이다.
도1은 종래 타이밍 에러검출장치의 구성을 보인 블록도로서, 이에 도시된 바와같이
타이밍 스펙을 가지고 있는 타이밍스펙부(2)와; 상기 타이밍스펙부(2)의 타이밍신호를 입력받아 이를 피검증회로부(1)의 타이밍신호와 비교하여 그에 따른 차이를 검출하는 비교기(3)로 구성되며, 이와같이 구성된 종래 장치의 동작을 설명한다.
먼저, 피검증회로부(1)는 신호를 입력받아 그에 따라 소정동작을 수행하고, 또한 타이밍스펙부(2)는 상기 신호를 입력받아 그에 따른 타이밍스펙을 가진다.
이후, 비교기는 상기 피검증회로부(1)의 타이밍신호를 입력받아 이를 상기 타이밍스펙부(2)의 타이밍신호와 비교하여 그에 따른 검출신호를 출력한다.
즉, 상기 비교기(3)의 검출신호에 의해 피검증회로부(1)의 타이밍에러를 검출하게 된다.
그러나, 상기와 같이 동작하는 종래장치는 단지 피검증회로의 타이밍에러만을 검출할 뿐 타이밍 에러수치를 확인할 수 없는 문제점이 있었다.
따라서, 상기와 같은 문제점을 감안하여 창안한 본 발명은 설계전 표준셀이나 또는 이미 디자인된 회로들을 검증함으로써 설계중에 회로를 검증하는 시간을 줄일 수 있도록 한 타이밍 에러검출장치를 제공함에 그 목적이 있다.
도1은 종래 타이밍 에러 검출장치의 구성을 보인 블록도.
도2는 본 발명 타이밍 에러 검출장치의 구성을 보인 블록도.
*도면의 주요부분에 대한 부호의 설명*
1:피검증회로부 2:타이밍스펙부
3:비교기 4:멀티플렉서
5:복원기 6:샘플링-카운터
상기와 같은 목적은 입력신호와 샘플링신호를 입력받아 이를 다중송신하는 멀티플렉서와; 상기 멀티플렉서의 다중송신신호를 입력받아 그에 따라 소정동작을 수행하는 피검증회로부와; 입력신호에 의해 소정의 타이밍스펙을 가지는 타이밍스펙부와; 상기 피검증회로부의 타이밍신호와 상기 타이밍스펙부의 타이밍신호를 입력받아 이를 비교하여 그에따른 차이를 검출하는 비교기와; 상기 비교기의 검출신호가 페일이면 그 검출신호를 입력받아 원래의 타이밍신호를 복원하는 복원기와; 상기 복원기의 신호를 입력받아 이를 상기 비교기의 검출신호에 의해 샘플링 및 카운팅하는 샘플링-카운터로 구성함으로써 달성되는 것으로, 이와같은 본 발명을 설명한다.
도2은 본 발명 타이밍 에러검출장치의 일실시예의 구성을 보인 블록도로서, 이에 도시한 바와같이 입력신호와 샘플링신호를 입력받아 이를 다중송신하는 멀티플렉서(4)와; 상기 멀티플렉서(4)의 다중송신신호를 입력받아 그에 따라 소정동작을 수행하는 피검증회로부(1)와; 입력신호에 의해 소정의 타이밍스펙을 가지는 타이밍스펙부(2)와; 상기 피검증회로부(1)의 타이밍신호와 상기 타이밍스펙부(2)의 타이밍신호를 입력받아 이를 비교하여 그에따른 차이를 검출하는 비교기(3)와; 상기 비교기(3)의 검출신호가 페일이면 그 검출신호를 입력받아 원래의 타이밍신호를 복원하는 복원기(5)와; 상기 복원기(5)의 신호를 입력받아 이를 상기 비교기(3)의 검출신호에 의해 샘플링 및 카운팅하는 샘플링-카운터(6)로 구성하며, 이와같이 구성한 본 발명의 일실시예의 동작을 설명한다.
먼저, 멀티플렉서(4)는 입력신호와 샘플링신호를 입력받아 이를 다중송신하고, 피검증회로부(1)는 상기 멀티플렉서(4)의 다중송신신호를 입력받아 그에 따라 소정동작을 수행한다.
이때, 타이밍스펙부(2)는 입력신호에 의해 소정의 타이밍스펙을 가진다.
이에따라, 비교기(3)는 상기 피검증회로부(1)의 타이밍신호와 상기 타이밍스펙부(2)의 타이밍신호를 입력받아 이를 비교하여 그에따른 차이를 검출하고, 만약 상기 비교기(3)의 검출신호가 페일이면 복원기(5)는 그 검출신호를 입력받아 원래의 타이밍신호를 복원한다.
이후, 샘플링-카운터(6)는 상기 복원기(5)의 신호를 입력받아 이를 상기 비교기(3)의 검출신호에 의해 샘플링 및 카운팅하여 그에 따른 신호를 상기 멀티플렉서(4)로 피이드백한다.
즉, 상기 비교기(3)는 피검증회로부(1)의 타이밍신호를 입력받아 이 타이밍신호가 타이밍스펙에 만족하는지를 비교하는데, 이때 타이밍의 한계가 최소인지 최대인지를 확인하여 그에 따른 신호에 의해 샘플링-카운터(6)를 제어한다.
여기서, 상기 비교기(3)의 비교결과가 스펙을 만족할 경우는 패스신호를 출력하고, 또한 상기 샘플링-카운터(6)로 카운터중단신호를 출력한다.
만약, 상기 비교기(3)의 결과가 불만족일 경우는 페일신호를 출력하여, 이 페일신호에 의해 복원기(5)는 원래의 신호를 복원한다.
이때, 샘플링-카운터(6)는 상기 비교기(3)로부터의 합/차 제어신호에 의해 샘플링계수값을 선택하여 이 선택된 샘플링계수값만큼 타이밍을 조정하고 루프 횟수를 카운팅하여 출력한다.
이후, 멀티플렉서(4)는 상기 샘플링-카운터(6)의 출력을 선택하여 피검증회로부(1)로 입력되어 상기와 같은 동작을 반복한다.
이상에서 상세히 설명한 바와같이 본 발명은 설계전 표준셀이나 또는 이미 디자인된 회로들을 검증함으로써 설계중에 회로를 검증하는 시간을 줄일 수 있고, 또한 설계자가 원하는 타이밍을 가진회로를 구현할 수 있는 효과가 있다.

Claims (1)

  1. 입력신호와 샘플링신호를 입력받아 이를 다중송신하는 멀티플렉서와; 상기 멀티플렉서의 다중송신신호를 입력받아 그에 따라 소정동작을 수행하는 피검증회로부와; 입력신호에 의해 소정의 타이밍스펙을 가지는 타이밍스펙부와; 상기 피검증회로부의 타이밍신호와 상기 타이밍스펙부의 타이밍신호를 입력받아 이를 비교하여 그에따른 차이를 검출하는 비교기와; 상기 비교기의 검출신호가 페일이면 그 검출신호를 입력받아 원래의 타이밍신호를 복원하는 복원기와; 상기 복원기의 신호를 입력받아 이를 상기 비교기의 검출신호에 의해 샘플링 및 카운팅하는 샘플링-카운터로 구성한 것을 특징으로 하는 타이밍 에러 검출장치.
KR1019970078888A 1997-12-30 1997-12-30 타이밍 에러 검출장치 KR100259350B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970078888A KR100259350B1 (ko) 1997-12-30 1997-12-30 타이밍 에러 검출장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970078888A KR100259350B1 (ko) 1997-12-30 1997-12-30 타이밍 에러 검출장치

Publications (2)

Publication Number Publication Date
KR19990058734A KR19990058734A (ko) 1999-07-15
KR100259350B1 true KR100259350B1 (ko) 2000-06-15

Family

ID=19529952

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970078888A KR100259350B1 (ko) 1997-12-30 1997-12-30 타이밍 에러 검출장치

Country Status (1)

Country Link
KR (1) KR100259350B1 (ko)

Also Published As

Publication number Publication date
KR19990058734A (ko) 1999-07-15

Similar Documents

Publication Publication Date Title
US4122995A (en) Asynchronous digital circuit testing system
JP2002232409A (ja) ディジタル・データ・パターン検出方法および装置
US7187192B2 (en) Semiconductor test device having clock recovery circuit
JPH0782042B2 (ja) 非安定データ認識回路
US4554662A (en) Input signal testing device for electronic copier
KR100259350B1 (ko) 타이밍 에러 검출장치
US6239629B1 (en) Signal comparison system and method for detecting and correcting timing errors
US6717428B1 (en) Method and apparatus for detecting defects in a circuit using spectral analysis of transient power supply voltage
KR20030020951A (ko) 디지털 시스템 및 그것의 에러 탐지를 위한 방법
US3047841A (en) Marginal checking means for electrical pulse circuits
US5652532A (en) Frequency difference detection apparatus
US20020004926A1 (en) Signal comparison system and method for detecting and correcting timing errors
CN107843682B (zh) Voc废气连续分析装置的故障检测方法以及voc废气连续分析装置
US20100318325A1 (en) Signal processing device
US6198700B1 (en) Method and apparatus for retiming test signals
JPS5820051A (ja) 論理レベル判定回路
KR101192902B1 (ko) 이동 통신 시스템에서의 동기 검출 방법 및 장치
US6728938B2 (en) Knowledge-based intelligent full scan dump processing methodology
US12019526B2 (en) Lock-stepping asynchronous logic
US11057291B2 (en) Test system
US20220321320A1 (en) Linearity test system, linearity signal providing device, and linearity test method
JPH05204692A (ja) 情報処理装置の故障検出・切離方式
KR100229429B1 (ko) 인터럽트 요구 신호 발생장치
JPH08240641A (ja) 半導体集積回路における出力同時動作数制限の検査法
KR100213347B1 (ko) 노이즈 자동 검사장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050221

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee