KR100235248B1 - 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템 - Google Patents

신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템 Download PDF

Info

Publication number
KR100235248B1
KR100235248B1 KR1019960067645A KR19960067645A KR100235248B1 KR 100235248 B1 KR100235248 B1 KR 100235248B1 KR 1019960067645 A KR1019960067645 A KR 1019960067645A KR 19960067645 A KR19960067645 A KR 19960067645A KR 100235248 B1 KR100235248 B1 KR 100235248B1
Authority
KR
South Korea
Prior art keywords
hardware
signal cable
signal
connection state
address
Prior art date
Application number
KR1019960067645A
Other languages
English (en)
Other versions
KR19980048984A (ko
Inventor
김승수
Original Assignee
서평원
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신주식회사 filed Critical 서평원
Priority to KR1019960067645A priority Critical patent/KR100235248B1/ko
Publication of KR19980048984A publication Critical patent/KR19980048984A/ko
Application granted granted Critical
Publication of KR100235248B1 publication Critical patent/KR100235248B1/ko

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/08Locating faults in cables, transmission lines, or networks

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

본 발명의 목적은, 시스템 상호간에 연결되어 있는 신호케이블의 연결상태가 정상적이지 못하여 오류가 발생하는 경우, 해당 오류를 자동적으로 검출할 수 있는 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템을 제공하는 데에 있다.
본 발명의 구성은, 소프트웨어적으로 어드레스 정보 데이터를 가지는 제1하드웨어(22)와, 각각의 어드레스를 가진 복수개의 제2하드웨어들(23)과, 상기 제1하드웨어(22)와 상기 제2하드웨어들(23 외 미도시) 사이에 신호를 전달하도록 각각 연결하는 커넥터를 가지는 복수개의 신호케이블(11)과, 상기 제1하드웨어(22) 내에 구성되고 상기 복수개의 제2하드웨어(23)의 각각의 어드레스를 읽어 상기 어드레스 정보데이터와 비교하여 상기 각각의 신호케이블의 연결상태를 판단하는 중앙처리부(21)를 포함하여 이루어진 것을 특징으로 한다.

Description

신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템
본 발명은 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템에 관한 것으로서, 더 상세하게 말하자면, 소프트웨어적으로 구성데이터가 할당된 하드웨어 상호간의 신호전송에 연결하는 신호케이블의 연결상태에 오류가 발생하는 것을 자동적으로 검출할 수 있는 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템에 관한 것이다.
전자 시스템에서는 하드웨어들은 분리된 랙의 셀프내에 실장되고 동일한 랙의 셀프에 실장된 하드웨어 상호간 또는 랙을 달리하여 실장된 하드웨어 상호간은 다수의 신호케이블에 의하여 연결된다.
이하, 첨부된 도면을 참조하여, 종래 기술의 신호케이블을 설명하기로 한다.
도1은 종래의 신호케이블의 구성도이다.
도1에 도시되어 있듯이, 종래의 신호케이블은 신호의 입력측 하드웨어와 접속하는 입력커넥터(2)와; 신호의 전송경로를 이루는 신호선(4)과; 하드웨어에 기준전위를 공급하는 접지선(5)과; 신호의 출력측 하드웨어와 접속하는 출력커넥터(3)로 구성된다.
신호는 신호원으로부터 입력측 하드웨어 및 신호선을 경유하여 출력측 하드웨어로 전송되고, 신호케이블의 신호선 수는 전송되는 신호의 수에 따라 정해진다.
셀프에 실장된 하드웨어는 시스템 구성 데이터를 나타내는 소프트웨어적인 어드레스를 가지고 있으며, 신호케이블은 각 어드레스를 전달하는 경로를 제공한다.
따라서, 신호케이블의 전달어드레스와 하드웨어의 어드레스가 일치하도록 신호케이블이 설치되어야 한다.
그런데, 종래의 신호케이블에 의하면, 신호케이블을 설치한 후, 신호케이블의 연결에 오류가 없는지의 여부를 판단할 수 있는 방법이 없는 문제점이 있다.
즉, 신호케이블을 연결한 후, 전체 시스템의 동작이 정상적이지 못하게 나타나면, 그 원인이 신호케이블이 잘못 연결된 경우인지 아니면 시스템 일부의 오류가 발생한 것인지 파악할 수도 없어 오류 진단에 많은 시간과 비용이 소요되는 문제점이 있다.
따라서, 본 발명의 목적은 상기와 같은 종래 기술의 문제점을 해결하기 위한 것으로서, 시스템 상호간에 연결되어 있는 신호케이블의 연결상태가 정상적이지 못하여 오류가 발생하는 경우, 해당 오류를 자동적으로 검출할 수 있는 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템을 제공하는 데에 있다.
제1도는 종래 기술에 의한 신호케이블을 적용한 구성도.
제2도는 본 발명의 실시예에 따른 신호케이블을 적용한 구성도.
제3도는 본 발명의 실시예에 따른 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템을 적용한 구성도이다.
* 도면의 주요부분에 대한 부호의 설명
21 : 중앙처리부 22 : 제1하드웨어
23 : 제2하드웨어 11 : 신호케이블
14 : 신호선 15 : 접지선
16 : 어드레스선
상기 목적을 달성하기 위한 본 발명의 구성은 다음과 같이 이루어진다.
소프트웨어적으로 어드레스 정보데이터를 가지는 제1하드웨어와, 각각의 어드레스를 가진 복수개의 제2하드웨어들과, 상기 제1하드웨어와 상기 제2하드웨어들 사이에 신호를 전달하도록 각각 연결하는 커넥터를 가지는 복수개의 신호케이블과, 상기 제1하드웨어 내에 구성되고 상기 복수개의 제2하드웨어의 각각의 어드레스를 읽어 상기 어드레스 정보데이터와 비교하여 상기 각각의 신호 케이블의 연결 상태를 판단하는 중앙처리부를 포함하여 이루어진 것을 특징으로 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명한다.
제2도 및 제3도에 도시되어 있듯이, 본 발명의 실시예에 의한 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템의 구성은 다음과 같이 이루어진다.
소프트웨어적으로 어드레스 정보데이터를 가지는 제1하드웨어(22)와, 각각의 어드레스를 가진 복수개의 제2하드웨어들(23)과, 상기 제1하드웨어(22)와 상기 제1하드웨어들(23 외 미도시)사이에 신호를 전달하도록 각각 연결하는 커넥터를 가지는 목수개의 신호케이블(11)과, 상기 제1하드웨어(22)내에 구성되고 상기 복수개의 제2하드웨어(23)의 각각의 어드레스를 읽어 상기 어드레스 정보데이터와 비교하여 상기 각각의 신호케이블의 연결상태를 판단하는 중앙처리부(21)를 포함하여 이루어진 것을 특징으로 한다.
상기 신호케이블(11)의 구성은, 상기 제1하드웨어(22)와 접속하는 제1커넥터(12)와, 신호의 전송경로를 이루는 신호선(14)과, 기준전위를 공급하는 접지선(15)과, 상기 제2하드웨어(23)와 접속하는 제2커넥터(13)와, 상기 제2하드웨어(23)의 어드레스 값을 전달하는 어드레스선(16)을 포함하여 이루어진다.
상기와 같이 이루어진 발명의 실시예의 동작은 다음과 같다.
제1랙(31)과 제2랙(32)은 전자 시스템의 부분으로서, 서로 교환해야할 데이터를 다수의 신호케이블(11)을 통하여 연결하고 있는데, 예를 들면 사어기 제1랙(31)의 제1하드웨어(22)와 제2랙(32)의 제2하드웨어(23)간에 신호케이블(11)을 통하여 연결되어 있다.
따라서, 상기 제1하드웨어(22)와 제2하드웨어(23)는 상기 신호케이블(11)의 다수의 라인으로 된 신호선(14)을 통하여 필요한 데이터를 주고 받는다.
그런데, 상기 제1하드웨어(22)와 제2하드웨어(23) 사이에 신호케이블(11)을 연결하면, 상기 제2하드웨어(23)는 상기 신호케이블(11)의 어드레스선(16)을 통하여 자기 고유의 어드레스값(예를 들면 '110')을 출력하며, 해당 어드레스값(110)은 상기 어드레스선(16)을 통하여 제1하드웨어(22)로 전달되고, 그 값은 다시 중앙처리부(21)로 전달된다.
상기 중앙처리부(21)는 상기 제2하드웨어(23)의 어드레스값(110)을 입력받아 원래 제1하드웨어(22)가 연결되어야 할 어드레스값과 비교하여 그 값이 다른 경우에 그에 따른 신호를 생성하여 출력함으로써, 사용자가 신호케이블 연결에 오류가 발생하였음을 알 수 있도록 한다.
상기 어드레스선의 수는 동일한 신호선의 구성을 갖는 하드웨어의 수에 따라 정해진다.
예를 들면, 동일한 신호선의 구성을 갖는 신호케이블이 8개이고, 어드레스선에 공급되는 전압을 2개로 하는 경우 3개(8=23)의 어드레스선을 구성하면 된다.
따라서, 상기 8개의 신호케이블에 따라 연결되는 하드웨어들에 고유 어드레스를 각각 하나씩 부여하여, 고유한 어드레스값에 따라 적절하게 연결되어 있는지의 여를 상기 중앙처리부(21)에서 프로그램된 소프트웨어에 따라 비교함으로써 연결 오류를 검출할 수 있는 것이다.
예를 들어, 상기 제1하드웨어(22)가 상기 신호케이블(11)을 통하여 제2하드웨어(23)와 연결되는 것이 아니고, 제3하드웨어(미도시) 내지 다른 하드웨어와 연결되어야 하는데, 제2하드웨어(23)와 연결되었다면, 어드레스값이 다르므로, 상기와 같은 방법에 의하여 어드레스선을 이용하여 연결에 오류가 있음을 검출할 수 있다.
상기와 같이 함으로써, 전자 시스템의 각 하드웨어간에 연결되는 신호케이블이 다른 하드웨어에 연결되는 연결오류를 자동적으로 손쉽게 검출할 수 있다.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정된 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러가지 치환, 변환 및 변경이 가능한 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 병백할 것이다.
따라서, 상기와 같이 동작하는 본 발명은 시스템 상호간에 연결되어 있는 신호케이블의 연결상태가 정상적이지 못하여 오류가 발생하는 경우, 해당 오류를 자동적으로 검출할 수 있기에 신호케이블의 연결오류에 따른 시스템 설치에 드는 시간과 비용을 절감할 수 있는 효과가 있다.

Claims (1)

  1. 소프트웨어적으로 어드레스 정보데이터를 가지는 제1하드웨어와, 각각의 어드레스를 가진 복수개의 제2하드웨어들과, 상기 제1하드웨어와 상기 제2하드웨어들 사이에 신호를 전달하도록 각각 연결하는 커넥터를 가지는 복수개의 신호케이블과, 상기 제1하드웨어 내에 구성되고 상기 복수개의 제2하드웨어의 각각의 어드레스를 읽어 상기 어드레스 정보데이터와 비교하여 상기 각각의 신호케이블의 연결 상태를 판단하는 중앙처리부를 포함하여 이루어진 것을 특징으로 하는 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템.
KR1019960067645A 1996-12-19 1996-12-19 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템 KR100235248B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960067645A KR100235248B1 (ko) 1996-12-19 1996-12-19 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960067645A KR100235248B1 (ko) 1996-12-19 1996-12-19 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템

Publications (2)

Publication Number Publication Date
KR19980048984A KR19980048984A (ko) 1998-09-15
KR100235248B1 true KR100235248B1 (ko) 1999-12-15

Family

ID=19488997

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960067645A KR100235248B1 (ko) 1996-12-19 1996-12-19 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템

Country Status (1)

Country Link
KR (1) KR100235248B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439241B1 (ko) * 1999-09-20 2004-07-05 엘지전자 주식회사 데이터 통신 케이블 접속의 자동 확인 장치

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030047070A (ko) * 2001-12-07 2003-06-18 엘지이노텍 주식회사 신호전달 제어장치와 신호전달 제어장치의 점검장치
KR101644457B1 (ko) * 2015-12-31 2016-08-12 (주)파워닉스 케이블링 시 휴먼에러 방지 장치 및 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439241B1 (ko) * 1999-09-20 2004-07-05 엘지전자 주식회사 데이터 통신 케이블 접속의 자동 확인 장치

Also Published As

Publication number Publication date
KR19980048984A (ko) 1998-09-15

Similar Documents

Publication Publication Date Title
US6002638A (en) Memory device having a switchable clock output and method therefor
US5119498A (en) Feature board with automatic adjustment to one of two bus widths based on sensing power level at one connection contact
US6438625B1 (en) System and method for automatically identifying slots in a backplane
JP3634393B2 (ja) コンピュータ・メモリの構成を決定するための装置
US8047853B2 (en) Printed circuit board with an adaptable connector module
NL8101562A (nl) Foutdetectieketen voor een geheugeninrichting.
US5678005A (en) Cable connect error detection system
US4042832A (en) Logic board interlock indication apparatus
KR100235248B1 (ko) 신호케이블에 따른 하드웨어간 연결상태를 점검하는 시스템
US6065079A (en) Apparatus for switching a bus power line to a peripheral device to ground in response to a signal indicating single ended configuration of the bus
US6289043B1 (en) Data communication device
JPH0412493B2 (ko)
EP2752768B1 (en) Error detection in a circuit module
CN117667818B (zh) 信号传输结构、服务器以及信号传输方法
US5734845A (en) Bus arbiter provided in a multi-processor system
US6553519B1 (en) Method for detecting signal transfer errors in near real time in a digital system
KR100274050B1 (ko) 네트워크 디바이스의 인식 장치
JP2830486B2 (ja) 通信装置
JPS636642A (ja) カ−ド実装状態検出装置
JPH04194672A (ja) プリント基板の誤接続検出装置
JPH0443417A (ja) プリント板一致検出方式
JPH05307426A (ja) 実装情報検出方式
US6239714B1 (en) Controller for use in an interconnection system
CN113505033A (zh) 线缆防插错系统、主板、子卡组件及方法
JPH0533558B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050628

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee