KR100202978B1 - Apparatus for detecting fail of subsystem in the switching system - Google Patents

Apparatus for detecting fail of subsystem in the switching system Download PDF

Info

Publication number
KR100202978B1
KR100202978B1 KR1019960022339A KR19960022339A KR100202978B1 KR 100202978 B1 KR100202978 B1 KR 100202978B1 KR 1019960022339 A KR1019960022339 A KR 1019960022339A KR 19960022339 A KR19960022339 A KR 19960022339A KR 100202978 B1 KR100202978 B1 KR 100202978B1
Authority
KR
South Korea
Prior art keywords
data
subsystem
transmitted
processor
alarm signal
Prior art date
Application number
KR1019960022339A
Other languages
Korean (ko)
Other versions
KR980007332A (en
Inventor
오종환
김재평
Original Assignee
유기범
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신주식회사 filed Critical 유기범
Priority to KR1019960022339A priority Critical patent/KR100202978B1/en
Publication of KR980007332A publication Critical patent/KR980007332A/en
Application granted granted Critical
Publication of KR100202978B1 publication Critical patent/KR100202978B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/08Indicating faults in circuits or apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles

Abstract

본 서브시스템의 장애검출장치 교환기에 있어서 서브시스템내에 구비된 메인프로세서가 듀얼다운시에도 연결망 서브시스템내의 메인프로세서가 장애내역을 용이하게 파악할 수 있도록 하기 위한 것으로, 본 장치는 서브시스템에 구비된 주변디바이스들로부터 발생되는 알람신호를 취합하는 주변프로세서:주변프로세서에서 취합한 알람신호는 IPC 데이터 형태로 전송하고 자체 보드의 탈장 또는 기능장애로 인한 알람신호를 기능 수행시 발생되는 프로세서간 통신(IPC) 데이터와 별도의 전송라인을 통해 출력하는 메인프로세서; 별도의 전송라인을 통해 전송되는 알람신호와 프로세서간 통신 데이터를 멀티플렉싱하여 연결망 서브시스템으로 전송하는 데이터 멀티플렉싱부를 포함하도록 구성된다.In the failure detector switchboard of the present subsystem, even when the main processor of the subsystem is dual-down, the main processor in the network subsystem can easily grasp the breakdown history. A peripheral processor that collects alarm signals generated from devices: The alarm signals collected from the peripheral processor are transmitted in the form of IPC data, and an alarm signal due to a malfunction or failure of the own board is transmitted to the interprocessor communication (IPC) A main processor for outputting data through a separate transmission line; And a data multiplexing unit multiplexing the alarm signal and the inter-processor communication data transmitted through the separate transmission line and transmitting the multiplexed signal to the connection network subsystem.

Description

교환기에 있어서 서브시스템의 장애검출장치In the switching system,

제1도는 본 발명에 따른 서브시스템의 장애검출장치를 구비한 교환기의 블록도.FIG. 1 is a block diagram of an exchange having a fault detection device of a subsystem according to the present invention; FIG.

제2도는 제1도에 도시된 타임스위치 및 데이터링크부의 상세블럭도.Figure 2 is a detailed block diagram of the time position and data link portion shown in Figure 1;

* 도면의 주요부분에 대한 부호의 설명DESCRIPTION OF THE REFERENCE NUMERALS

100 : 연결망 서브시스템(Interconnection Network Subsystem)100: Interconnection Network Subsystem

101 : HIPCU(High speed IPC Unit) 102 : 공간스위치 및 데이터링크부101: High speed IPC unit (HIPCU) 102: Space switch and data link unit

110 : 가입자 및 트렁크회전 정합부(ASS)110: subscriber and trunk rotation adapter (ASS)

111 : 메인프로세서 112 : 주변프로세서111: main processor 112: peripheral processor

113 : 주변디바이스 114 : 타임스위치 및 데이터링크부113: peripheral device 114: time position and data link unit

201 : 데이타 멀티플렉싱 및 광링크 정합부201: Data Multiplexing and Optical Link Matching Unit

202 : 전화채널 데이터 래치부 203 : IPC데이타 래치부202: telephone channel data latch unit 203: IPC data latch unit

204 : 알람래치부204: an alarm latch unit

본 발명은 교환기에 있어서 서브시스템의 장애검출장치에 관한 것으로, 특히 서브시스템내의 메인프로세서가 듀얼다운(Dual Down)시에도 장애내역을 검출할 수 있는 장애검출장치에 관한 것이다.The present invention relates to a fault detection apparatus for a subsystem in an exchange, and more particularly, to a fault detection apparatus capable of detecting a fault detail even when the main processor in the subsystem is dual down.

일반적으로 교환기는 다수의 서브시스템을 구비하게 되는데. 이러한 서브시스템에서 임의의 장애가 발생되면 서브시스템내의 메인프로세서에서 모두 취합하고 메인프로세서는 취합된 장애 알람과 일반 IPC(Inter Processor Communication)데이타를 타임스위치 및 데이터링크부를 통해 연결망 서브시스템(이하 INS(Interconnection Network Subsystem)라고 약함)으로 함께 전송하게 된다. 이 때 서브시스템내의 메인프로세서가 듀얼다운(Dual Down)되면, IPC데이타를 전송할 수 없어 듀얼다운 장애내역을 INS로 전송할 수 없게 된다. 여기서 메인프로세서의 듀얼다운현상은 이중화구조로 운영되는 메인프로세서가 모두 다운되는 현상을 말한다.In general, the exchange will have multiple subsystems. When an arbitrary failure occurs in such a subsystem, the main processor in the subsystem collects all of the fault alarms and general IPC (Inter Processor Communication) data collected through the time location and data link unit, Network Subsystem). ≪ / RTI > At this time, if the main processor in the subsystem is dual down, the IPC data can not be transmitted and the dual down failure history can not be transmitted to the INS. Here, the dual down phenomenon of the main processor refers to a phenomenon that all the main processors operating in a redundant structure are down.

한편, INS내의 고속 IPC 유니트HIPCU(High speed IPC Unit) 또는 중앙 IPC유니트 CIPCU(Central IPC Unit)는 서브시스템으로부터 IPC데이타 형태로 전송되는 데이터중 순수한 IPC(Inter Processor Communication)데이타와 알람신호를 구분하여 상위프로세서로 전송하게 되는데, 상술한 바와 같이 서브시스템내의 메인프로세서가 듀얼다운시에는 INS로 IPC데이타가 전송되지 않아 INS내의 메인프로세서는 해당 서브시스템의 장애원인을 파악하기 위하여 모든 경우의 수를 고려하여 IPC 경로시험을 하여야 하기 때문에 교환기의 유지보수 효율이 저하되는 문제가 있었다.Meanwhile, a high speed IPC unit (HIPCU) or a central IPC unit (CIPCU) in the INS distinguishes pure IPC (Inter Processor Communication) data and alarm signals transmitted from the subsystem in IPC data format As described above, when the main processor in the subsystem is dual-down, the IPC data is not transmitted to the INS. As a result, the main processor in the INS considers all cases in order to determine the cause of the failure of the subsystem The IPC path test has to be performed, so that there has been a problem that the maintenance efficiency of the exchanger is deteriorated.

따라서 본 발명의 목적은 교환기에 있어서 서브시스템내에 구비된 메인프로세서가 듀얼다운시에도 연결망 서브시스템내의 메인프로세서가 장애내역을 용이하게 파악할 수 있도록 하기 위한 장애검출장치를 제공하는데 있다.It is therefore an object of the present invention to provide a fault detection apparatus for allowing a main processor in a network subsystem to easily grasp a fault history even when a main processor provided in the subsystem is dual-down.

본 발명에 따른 장치는 적어도 1개 이상의 서브시스템과 서브시스템과 상위프로세서간에 데이터 전송이 가능하도록 연결시켜 주는 연결망 서브시스템을 포함하도록 구성된 교환기에서 서브시스템의 장애검출장치에 있어서, 서브시스템에 구비된 주변디바이스들로부터 발생되는 알람신호를 취합하는 주변프로세서;주변프로세서에서 취합한 알람신호는 IPC 데이터 형태로 전송라인을 통해 출력하고 자체 보드의 탈장 또는 기능장애로 인한 알람신호를 기능 수행시 발생되는 프로세서간 통신(IPC)데이터와 별도의 전송라인을 통해 출력하는 메인프로세서;별도의 전송라인을 통해 전송되는 알람신호와 프로세서간 통신 데이터를 멀티플렉싱하여 연결망 서브시스템으로 전송하는 데이터 멀티플렉싱부를 포함하는 것을 특징으로 한다.The apparatus according to the present invention is characterized in that it comprises at least one subsystem, a connection subsystem for connecting data between the subsystem and an upper processor, A peripheral processor for collecting an alarm signal generated from peripheral devices, an alarm signal collected from a peripheral processor, outputting an IPC data through a transmission line, and outputting an alarm signal due to a malfunction or self- And a data multiplexing unit for multiplexing the alarm signal and the interprocessor communication data transmitted through the separate transmission line and transmitting the multiplexed data to the connection network subsystem. do.

이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세하게 설명하기로 한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 발명에 따른 서브시스템의 장애검출장치를 구비한 교환기의 블록도로서, 특히 서브시스템중 가입자 및 트렁크회선 정합부(이하 ASS라고 약함)의 경우를 예로서 도시하였다.FIG. 1 is a block diagram of an exchange having a fault detection apparatus of a subsystem according to the present invention. In particular, FIG. 1 shows a subscriber and a trunk line matching unit (hereinafter, abbreviated as ASS) of the subsystem as an example.

제1도에 도시된 블록도는, 주변디바이스(113), 주변디바이스(113)의 기능제어 및 장애발생시 발생되는 알람신호를 취합하는 주변프로세서(112), 주변프로세서(112)에서 전송되는 알람신호는 IPC 데이터 형태로 전송하고 자체 장애시의 알람신호를 취합한 신호는 IPC데이타와는 별도의 전송라인을 통해 전송하도록 구성된 메인프로세서(111), 메인프로세서(111) 및 전화채널과 광링크간에 데이터 송수신이 가능하도록 정합처리를 하는 타임스위치 및 데이터링크부(114)를 포함하도록 구성된 가입자 및 트렁크회선 정합부(110), 가입자 및 트렁크회선 정합부(110)와 광링크를 통해 데이터를 송수신할 수 있도록 정합처리를 하는 공간스위치 및 데이터링크부(102)와 고속 IPC 유니트인 HIPCU(101)를 포함하도록 구성된 연결망 서브시스템(100, 이하 INS라고 약함)으로 구성된다.The block diagram shown in FIG. 1 illustrates a peripheral processor 112 for collecting alarm signals generated upon control of functions of the peripheral device 113 and the peripheral device 113 and a failure, an alarm signal A main processor 111 configured to transmit the IPC data in the form of IPC data and a signal obtained by collecting the alarm signal in case of self-failure via a transmission line separate from the IPC data, a main processor 111, A subscriber and a trunk line matching unit 110 configured to include a time position and a data link unit 114 for performing matching processing so that transmission and reception can be performed, a subscriber and a trunk line matching unit 110, And a connection network subsystem 100 (hereinafter abbreviated as INS) configured to include a spatial switch and a data link unit 102 and a high-speed IPC unit HIPCU 101 for matching processing.

이와 같이 구성된 ASS의 장애검출은 다음과 같이 이루어진다.The fault detection of the ASS thus configured is performed as follows.

우선 ASS(110)내에 구비된 주변디바이스(113)로부터 장애(Fail)상태를 나타내는 알람신호가 발생되면, 주변 프로세서(112)로 전송된다. 주변 프로세서(112)는 주변디바이스(113)의 동작제어는 물론 상술한 바와같이 주변디바이스(113)로부터 전송되는 알람신호들을 취합하는 역할을 한다. 그리고 취합된 알람신호는 메인프로세서(111)로 전송한다.When an alarm signal indicating a failure state is generated from the peripheral device 113 provided in the ASS 110, the alarm signal is transmitted to the peripheral processor 112. The peripheral processor 112 controls the operation of the peripheral device 113 and collects alarm signals transmitted from the peripheral device 113 as described above. The collected alarm signal is transmitted to the main processor 111.

메인프로세서(111)는 ASS(110)내의 상위프로세서로서, 운용시 발생되는 데이터 및 주변 프로세서에서 전송되어 온 알람은 IPC데이타형태로 출력하고 메인프로세서의 탈장 및 자체기능(Function) 장애에 의한 알람은 IPC데이타와는 구분되는 일반 신호의 형태로 출력한다. 이때 IPC데이타와 알람신호는 각각 분리되어 출력된다. 출력된 IPC데이타와 알람신호는 타임스위치 및 데이터링크부(114)로 전송된다.The main processor 111 is an upper processor in the ASS 110. The main processor 111 outputs data generated during operation and alarms transmitted from peripheral processors in the form of IPC data, And outputs it in the form of a general signal different from IPC data. At this time, the IPC data and the alarm signal are outputted separately. The output IPC data and the alarm signal are transmitted to the time position and data link unit 114.

타임스위치 및 데이터링크부(114)는 제2도에 도시된 바와 같이 ASS(110)에 구비된 전화채널을 통해 가입자 또는 트렁크와 송수신되는 데이터를 래치하기 위한 전화채널 데이터 래치부(202), 메인프로세서(111)와 송수신되는 IPC데이타를 래치하기 위한 IPC데이타 래치부(203), 메인프로세서(111)에서 출력되는 메인프로세서 탈장알람 및 기능장애 알람신호를 래치하기 위한 알람래치부(204) 및 전화채널데이터 래치부(202), IPC데이타 래치부(203)와 알람래치부(204)에 송수신되는 데이터의 멀티플렉싱 및 광링크(Optic Link)와의 정합처리를 하기 위한 데이터의 멀티플렉싱 및 광링크정합부(201)로 구성되어 메인프로세서(111) 및 전화채널(미도시됨)을 통해 인가되는 데이터를 INS(100)로 전송하거나 INS(100)로부터 전송되는 데이터를 메인프로세서(111) 및 전화채널로 전송한다.The time position and data link unit 114 includes a telephone channel data latch unit 202 for latching data to be transmitted to or received from a subscriber or a trunk through a telephone channel provided in the ASS 110 as shown in FIG. 2, An IPC data latch unit 203 for latching IPC data transmitted and received by the processor 111, an alarm latch unit 204 for latching main processor hangup alarms and malfunction alarm signals output from the main processor 111, The channel data latch unit 202, the IPC data latch unit 203 and the alarm latch unit 204, and multiplexing and multiplexing of data for performing the matching process with the optical link (optical link) 201 to transmit data applied through the main processor 111 and a telephone channel (not shown) to the INS 100 or to transmit data transmitted from the INS 100 to the main processor 111 and the telephone channel do.

이와같이 데이터를 전송할 때, 데이터 멀티플렉싱 및 광링크 정합부(201)는 알람신호가 IPC데이타와 전화채널 데이터를 전송하고 남은 채널을 이용하여 전송되도록 채널을 할당한다. 예를 들어 사용가능한 총 채널이 2340채널일 때, 전화채널용으로는 2048채널을 할당하고, IPC데이타용으로는 최대 256채널을 할당하고, 나머지 36채널을 알람신호용으로 할당하여 멀티플렉싱을 한다.When transmitting the data, the data multiplexing and optical link matching unit 201 allocates the channel so that the alarm signal is transmitted using IPC data and telephone channel data and remaining channels. For example, when the total available channel is 2340 channels, 2048 channels are allocated for the telephone channel, 256 channels are allocated for the IPC data, and the remaining 36 channels are allocated for the alarm signal.

한편, INS(100)는 ASS(110)로부터 상술한 예에서와 같이 할당된 채널을 통해 데이터가 전송되면, 공간스위치 및 데이터링크부(102)에 형성되어 있는 링크를 통해 HIPCU(101)로 인가한다. HIPCU(101)는 각각의 채널로 전송되는 신호를 용도별로 분리하여 상위프로세서로 전송한다. 이 때 HIPCU(101)는 채널별로 전송되는 신호의 용도를 미리 알고 있어 전송되는 신호에 대한 분리가 용이하고, 특히 ASS(110)의 메인프로세서의 듀얼 다운시에도 알람신호가 전송되는 채널분석에 의하여 장애상태를 용이하게 파악할 수 있다.When data is transmitted from the ASS 110 through the assigned channel as in the above example, the INS 100 transmits the data to the HIPCU 101 through the link formed in the spatial switch and the data link unit 102 do. The HIPCU 101 separates the signals transmitted on the respective channels according to the use and transmits them to the upper processor. At this time, the HIPCU 101 knows the use of the signal transmitted on a channel-by-channel basis, so that it can be easily separated from the transmitted signal. In particular, when the main processor of the ASS 110 is dual- The fault condition can be easily grasped.

이상, 상술한 바와같이 본 발명은 교환기에 구비된 서브시스템내의 메인프로세서에서 발생하는 자체 장애데이타를 IPC데이타와 별도의 전송로를 통해 연결망 서브시스템으로 전송하도록 함으로서, 연결망 서브시스템내의 프로세서가 서브시스템내의 메인프로세서의 듀얼다운시에도 장애상태를 용이하게 파악할 수 있어 교환기의 유지보수 효율을 증대시킬 수 있는 효과가 있다.As described above, according to the present invention, the self fault data generated in the main processor in the subsystem of the exchange is transferred to the connection network subsystem through the IPC data and a separate transmission path, The failure state can be easily grasped even when the main processor in the main processor is dual-down, so that the maintenance efficiency of the exchange can be increased.

Claims (4)

적어도 1개 이상의 서브시스템(110)과, 상기서브시스템(110)과 상위프로세서간에 데이터 전송이 가능하도록 연결시켜 주는 연결망 서브시스템(100)을 포함하도록 구성된 교환기에서 상기 서브시스템(110)의 장애검출장치에 있어서, 상기 서브시스템에 구비된 주변디바이스들(113)로부터 발생되는 알람신호를 취합하는 주변프로세서(112); 상기 주변프로세서(112)에서 취합한 상기 알람신호는 IPC데이타 형태로 전송하고 자체 보드의 탈장 또는 기능장애로 인한 알람신호를 기능 수행시 발생되는 프로세서간 통신(IPC)데이터와 별도의 전송라인을 통해 출력하는 메인프로세서(111); 및 상기 별도의 전송라인을 통해 전송되는 상기 알람신호와 프로세서간 통신 데이터를 멀티플렉싱하여 상기 연결망 서브시스템(100)으로 전송하는 타임스위치 및 데이터링크부(114)를 포함하는 것을 특징으로 하는 교환기에 있어서 서부시스템의 장애검출장치.The subsystem (110) is configured to include at least one subsystem (110) and a connection subsystem (100) for connecting data between the subsystem (110) An apparatus comprising: a peripheral processor (112) for collecting alarm signals generated from peripheral devices (113) included in the subsystem; The alarm signal collected by the peripheral processor 112 is transmitted in the form of IPC data, and an alarm signal due to a malfunction or a malfunction of the self-board is transmitted through a transmission line separate from interprocessor communication (IPC) A main processor 111 for outputting data; And a time position and data link unit (114) for multiplexing the alarm signal and the inter-processor communication data transmitted through the separate transmission line and transmitting the multiplexed signal to the connection network subsystem (100) The fault detection device of the western system. 제1항에 있어서, 상기 타임스위치 및 데이터링크부(114)는 상기 프로세서간 통신 데이터와 상기 알람신호외의 상기 서브시스템(110)내에 구비되어 있는 가입자 또는 트렁크회선과 연결되어 있는 전화채널을 통해 전송되는 데이터도 함께 멀티플렉싱처리를 하여 전송하는 것을 특징으로 하는 교환기에 있어서 서브시스템의 장애검출장치.The system according to claim 1, wherein the time position and data linking unit (114) is configured to transmit the interprocessor communication data and the alarm signal through a telephone channel connected to a subscriber or a trunk line provided in the subsystem (110) Multiplexing processing is performed on the data to be transmitted to the subscriber station. 제2항에 있어서, 상기 타임스위치 및 데이터링크부(201)는 사용가능한 총채널중 상기 전화채널을 통해 전송되는 데이터와 상기 프로세서간 통신데이터를 전송하기 위한 채널을 할 당 후 여분의 채널을 통해 상기 알람신호가 전송되도록 멀티플렉싱을 하는 것을 특징으로 하는 교환기에 있어서 서브시스템의 장애검출장치.3. The method of claim 2, wherein the time location and data linking unit (201) is configured to transmit data through the telephone channel and a channel for transmitting the inter-processor communication data among a total available channel, And the multiplexing is performed so that the alarm signal is transmitted. 제2항에 있어서, 상기 타임스위치 및 데이터링크부(114)는, 상기 전화채널을 통해 전송되는 데이터를 래치하기 위한 제 1 래치부(202); 상기 메인프로세서(111)에 송수신되는 상기 프로세서간 통신데이터를 래치하기 위한 제 2 래치부(203); 상기 메인프로세서(111)에서 출력되는 알람신호르 래치하기 위한 제 3 래치부(204); 및 상기 제 1 내지 제 3래치부(202, 203, 204)로부터 전송되는 데이터를 멀티플렉싱하여 상기 연결망 서브시스템(100)으로 전송하고, 상기 연결망 서브시스템(100)으로 전송되는 상기 전화채널데이타와 프로세서간 통신데이타를 멀티플렉싱하여 상기 제 1 및 제 2 래치부(202, 203)로 각각 전송하기 위한 데이터 멀티플렉싱수단(201)을 포함하도록 구성되는 것을 특징으로 하는 교환기에 있어서 서브시스템의 장애검출장치.3. The apparatus of claim 2, wherein the time position and data link unit (114) comprises: a first latch unit (202) for latching data transmitted through the telephone channel; A second latch unit (203) for latching the interprocessor communication data transmitted to and received from the main processor (111); A third latch unit 204 for latching an alarm signal output from the main processor 111; And multiplexes the data transmitted from the first to third latch units 202, 203 and 204 to the connection network subsystem 100 and transmits the multiplexed data to the network subsystem 100, And data multiplexing means (201) for multiplexing the inter-communication data to the first and second latch units (202, 203), respectively.
KR1019960022339A 1996-06-19 1996-06-19 Apparatus for detecting fail of subsystem in the switching system KR100202978B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960022339A KR100202978B1 (en) 1996-06-19 1996-06-19 Apparatus for detecting fail of subsystem in the switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960022339A KR100202978B1 (en) 1996-06-19 1996-06-19 Apparatus for detecting fail of subsystem in the switching system

Publications (2)

Publication Number Publication Date
KR980007332A KR980007332A (en) 1998-03-30
KR100202978B1 true KR100202978B1 (en) 1999-06-15

Family

ID=19462497

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960022339A KR100202978B1 (en) 1996-06-19 1996-06-19 Apparatus for detecting fail of subsystem in the switching system

Country Status (1)

Country Link
KR (1) KR100202978B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100321479B1 (en) * 1998-12-24 2002-05-13 서평원 How to manage error collection on the exchange subprocessor
KR100518452B1 (en) * 2003-12-03 2005-09-30 한국전자통신연구원 Method for processing fallacy data of router

Also Published As

Publication number Publication date
KR980007332A (en) 1998-03-30

Similar Documents

Publication Publication Date Title
US5796717A (en) System for switching from working units to stand-by units
US4601028A (en) Method of and apparatus for checking datapath failure in a communication muldem
EP1519506A1 (en) Wdm layer-based optical channel protecting device and the method thereof
US5313456A (en) Data link protecting system
KR940006366A (en) High speed facility protection method and system of digital telecommunication system
US5936938A (en) System and method for providing switching between paths in a telecommunications system
KR100202978B1 (en) Apparatus for detecting fail of subsystem in the switching system
KR100250660B1 (en) Duplexing apparatus that solve the problem on ipc path
JP2601193B2 (en) Optical transmission system
JPH0630467B2 (en) Optical loop monitoring device
US7349962B2 (en) Signaling method for line terminal equipment health and status
KR100211889B1 (en) Stand alone function processing method of remote access switching module of time division exchange-10 series
KR0175454B1 (en) Alarm processing reporting system to identify system alarm status
JP2002353907A (en) Method for detecting fault occurrence spot in optical communication network and optical communication system
KR19980039222A (en) STM-16 trunk line matching device and fault detection method using the same
KR100247024B1 (en) The atm loopback test method and apparatus for pdh call service
JPH1065696A (en) Communication network and failure notification method
KR100228309B1 (en) Apparatus and method for switching between shelf in optical transmission system
KR100286225B1 (en) Method for processing inter processor communication message of full electronic exchange
JP2593553B2 (en) Alarm transfer device
JP2839378B2 (en) Communication device monitoring method
KR0168938B1 (en) D-channel packet call testing jig
JP2876908B2 (en) Transmission path failure notification method
KR100202990B1 (en) Apparatus for discriminiating the alarm in a full electronic switching system
JPH0653995A (en) Line correspondence part for packet switching device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020322

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee