KR0165052B1 - 디지탈 링백톤 발생회로 - Google Patents

디지탈 링백톤 발생회로 Download PDF

Info

Publication number
KR0165052B1
KR0165052B1 KR1019940019503A KR19940019503A KR0165052B1 KR 0165052 B1 KR0165052 B1 KR 0165052B1 KR 1019940019503 A KR1019940019503 A KR 1019940019503A KR 19940019503 A KR19940019503 A KR 19940019503A KR 0165052 B1 KR0165052 B1 KR 0165052B1
Authority
KR
South Korea
Prior art keywords
frequency
output
predetermined
digital
generator
Prior art date
Application number
KR1019940019503A
Other languages
English (en)
Inventor
조현주
Original Assignee
정장호
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 엘지정보통신주식회사 filed Critical 정장호
Priority to KR1019940019503A priority Critical patent/KR0165052B1/ko
Application granted granted Critical
Publication of KR0165052B1 publication Critical patent/KR0165052B1/ko

Links

Landscapes

  • Devices For Supply Of Signal Current (AREA)

Abstract

본 발명은 전화기에 있어서 디지탈 링백톤(Ring Back Tone) 발생회로에 관한 것으로, 종래에 아날로그소자를 이용하여 링백톤을 발생하였기 때문에 게이트 어레이나 FPGA에 집적시키기 어려운 문제점을 해결하기 위해, 전화기에 입력되는 소정클록을 각기 상이하게 분주하여 소정레벨의 신호를 출력하는 제1및 제2주파수발생부와, 상기 제1및 제2주파수발생부로 부터 분주된 각 주파수를 합성하는 주파수합성부(30)와, 상기 합성된 주파수에 따라 링백톤 발생을 하기 위해 디지탈코드값을 생성하는 디지탈코드생성부(40)와, 상기 디지탈코드생성부(40)에서 생성된 각 디지탈코드값을 소정프레임마다 로우드하여 소정데이타열로 생성하는 데이타열생성부(50)로 구성된 회로를 제공함으로써 FPGA나 게이트어레이에 집적화할 수 있는 이점이 있다.

Description

디지탈 링백통 발생회로
제1도는 종래 링백통 발생회로도.
제2도는 본 발명의 디지탈회로도.
제3도는 본 발명에 의한 타이밍도로서,
(a)는 프레이 8KHz의 클록파형도.
(b)는 2M클록파형도.
(c)는 제1클록(8KHz) 파형도.
(d)는 제2클록(16KHz) 파형도.
(e)는 RBT(아날로그) 파형도.
* 도면의 주요부분에 대한 부호의 설명
10 : 제1주파수발생부 20 : 제2주파수발생부
30 : 주파수합성부 40 : 디지탈코드생성부
50 : 데이타열발생부
본 발명은 디지탈 링백통 발생회로에 관한 것으로, 보다 구체적으로는 전화기에 링을 공급할때 링이 출력되고 있다는 것을 알려주기 위한 링백톤(Ring Back Tone)을 디지탈로 발생시킨 회로에 관한 것이다.
종래기술의 구성은 제1도와 같이 TTL레벨의 440Hz 와 480Hz를 중첩시켜주는 저항(R109,R110)과, 입력레벨의 이득값을 조절하는 오피앰프(1)와, 이 오피앰프(1)의 출력에 혼합된 고주파신호를 필터링하여 주는 저역필터(LPF)용 오피앰프(2)로 구성되어 있다.
이 구성에 의한 동작은 TTL레벨 440Hz와 480Hz를 저항(R109,R110)으로 중첩시킨 후 상기 오피앰프(1)의 (-)단자로 입력하고, 이 입력레벨의 크기를 오피앰프(1)와 저항(R111)으로 조정하여 저항(R108)으로 출력하고, 상기 저항(R108)앞단에서 발생될 우려가 있는 고주파성분을 오피앰프(2)로 구성된 저역필터로 통과시켜 제거하고 RB로 링백톤을 출력시킨다.
이러한 종래기술은 링백톤을 아날로그소자를 이용하여 회로구성을 하였기 때문에 게이트어레이(Gate Array)나 FPGA(Field Programmable Gate Array)에 집적화하기가 어려운 문제점이 있었다.
본 발명은 상기한 종래기술의 문제점을 해결하기 위해 FPGA에 디지탈로 집적화하기에 적합하도록 한 디지탈 링백톤 발생회로를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명을 첨부한 도면에 의거하여 상세히 설명한다.
제2도에 의한 본 발명의 구성은 제2클록(CLK2)에 대하여 36분주를 하기 위해 제1주파수 발생부(10)가 소정클록(CLK)이 입력되는 분주용 제1및 제2카운터(11,12)와 상기 제1및 제2카운터(11,12)의 출력단자(Q1,Q1)로 부터 각각 출력된 신호를 논리연산하는 제1낸드게이크(13)와, 상기 제2카운터(12)의 출력주파수를 분주하기 위한 제1T-플립플롭(14)으로 구성되어 있고, 제2클록(CLK2)에 대하여 34분주를 하기 위해 제2주파수발생부(20)가 소정클록(CLK2)이 입력되는 분주용 제3및 제4 카운터(21,22)와, 상기 제3카운터(21)의 출력단자(Q1)로 부터 출력된 신호를 인버터(23)에 의해 지연시킨 신호와 상기 제4 카운터(22)의 출력단자(Q1)로 부터 출력된 신호를 논리 연산하는 제2낸드게이트(24)와, 상기 제4 카운터(22)의 출력주파수를 분주하기 위한 제2T-플립플롭(25)으로 구성되어 있따.
상기 제1, 제2주파수발생부(10,20)로 분주된 각주파수를 합성하는 주파수합성부(30)는 제2클록(CLK2)에 대하여 36분주마다 디지탈코드생성부(40)를 로우드(Load) 시켜주는 오아게이트(31)와, 상기 제1및 제2주파수발생부(10,20)의 제1및 제2T-플립플롭(14,25)으로 부터 출력된 신호가 동일한 신호레벨일때 디지탈코드생성부(40)의 단자(ENT,ENP)를 통해 업다운카운터(41)를 동작시켜주는 제1배타적 오아게이트(32)와, 상기 제1및 제2T-플립플롭(14,25)의 출력이 모두 하이레벨일때 업(up)쪽으로 업다운 카운터(41)를 동작시켜주는 앤드게이트(33)로 구성되어 있다.
상기한 주파수합성부(30)의 제1및 제2T-플립플롭(14,25)으로부터 출력된 두개주파수의 합성주파수를 디지탈코드값으로 만들어주는 디지탈코드생성부(40)는 상기 주파수 합성부(30)에서 출력된 주파수에 상응한 코드값을 출력하는 업다운 카운터(41)와, 상기 업다운카운터(41)의 단자(R10)로 부터 출력된 신호와 상기 제1배타적오아게이트(32)로 부터 출력된 신호를 노아게이트(46)에 의해 인에이블되어 상기 업다운카운터(41)가 동작하는 동안 업(up)코드인지 다운(down)코드인지를 알려 디지탈코드값이 출력되도록 하여주는 D-플립플롭(47)과, 상기 업다운카운터(41)로 부터 출력된 디지탈 코드값과 상기 D-플립플롭(47)으로 부터 출력된 디지탈코드값을 논리연산하는 제2및 제3배타적오아게이트(42,44)와 제1및 제2배타적노아게이트(43,45)로 구성되어 있다.
상기 디지탈코드생성부(40)로 부터 논리연산된 디지탈코드값을 데이타열발생부(50)(예 : 쉬프트래지스터)의 로우드(Load)단자를 통해 프레임 8K(F8K)로 로우딩시켜 2M비트열로 만들어주어 링백톤 코드값이 임의의 타임슬롯에서도 발생되도록 하여준다.
상기한 구성 및 동작을 제3도를 참조하여 좀더 상세히 설명하면 다음과 같다.
회로에 입력되는 제2클록(CLK2)의 클록이 16KHz일때 제1주파수발생부(10)내의 제1T-플립플롭(14)의 출력은 444KHz이고, 제2주파수발생부(20)내의 제2T-플립플롭(25)의 출력은 470Hz가 된다.
상기 주파수합성부(30)의 오아게이트(31)는 914Hz마다 업다운카운터(41)의 입력값을 로우드하게 하여 링백톤(RBT)의 디지탈코드값이 코덱(CODEC)을 통하여 아날로그로 출력될때 제3도의 (e)에 도시된 바와 같이 A,B,C점이 되도록 한다.
상기에서 제1및 제2T-플립플롭(14,25)의 출력이 같은 값일때 제1배타적오아게이트(32)는 업다운카운터(41)를 동작시키며, (e)에 나타낸 링백톤(아날로그)의 A와 B점 사이에 있는 91Hz의 각각 다른 진폭을 코드값이 되도록 한다.
또한 상기 제1및 제2T-플립플롭(14,25)의 출력이 같은 하이값일때 앤드게이트(33)는 (a)에 나타낸 A와 B점 사이에 있는 914Hz의 진폭이 윗쪽(+)으로 업(up)되는 코드값을 생성하고, 반면에 같은 로우값일때 진폭이 아래쪽(-)으로 다운(down)되는 코드값이 되도록 생성해준다.
상기에서 업다운카운터(41)가 동작되는 동안 D-플립플롭(47)은 (e)에 나타낸 A와 B점 사이의 진폭이 윗쪽(+)인지 아래쪽(-)인지를 알려주는 코드값이 되도록 한다.
상기 업다운카운터(41), 제2및 제3배타적오아게이트(42,44) 그리고, 제1및 제2배타적노아게이트(43,45)는 (e)에 나타낸 C와 F점 사이의 진폭중 D와 E와 같은 파형이 나올 수 있는 코드값이 되도록 만들어 준다.
이렇게 생성된 코드값을 데이타열발생부(50)는 프레임 8K(제3도의 (a)참조)마다 로우드하여 2M데이타열로 만들어 어느 타임슬롯에서도 제3도의 (e)와 같은 파형의 링백톤 코드값이 나오도록 생성해 준다.
이상과 같이 본 발명은 FPGA나 게이트어레이에 집적화가 용이한 이점이 있다.

Claims (5)

  1. 전화기에서 입력되는 소정클록을 각기 상이하게 분주하여 소정레벨의 신호를 출력하는 제1및 제2주파수 발생부(10,20)와, 상기 제1및 제2주파수 발생부(10,20)로 부터 분주된 각 주파수를 합성하는 주파수 합성부(30)와, 상기 주파수 합성부(30)에서 합성된 주파수에 따라 링백톤을 발생하기 위해 디지탈 코드값으로 생성하는 디지탈 코드생성부(40)와, 상기 디지탈 코드생성부(40)에서 생성된 각 디지탈 코드값을 소정프레임마다 로우드하여 소정데이타열로 생성하는 데이타열 생성부(50)로 구성된 디지탈 링백톡 발생회로.
  2. 제1항에 있어서, 상기 제1주파수발생부(10)는 소정클럭이 입력되는 분주용 제1및 제2카운터(11,12)와, 상기 제1및 제2카운터(11,12)로 부터 각각 출력된 신호를 논리연산하는 제1낸드게이트(13)와, 상기 제2카운터(12)의 출력주파수를 분주하기 위한 제1T플립플롭(14)으로 구성되어 상기 입력되는 클록을 36분주하는 것을 특징으로 하는 디지탈 링백통 발생회로.
  3. 제1항에 있어서, 상기 제2주파수발생부(20)는 소정클록이 입력되는 분주용 제3및 제4 카운터(21,22)와, 상기 제3카운터(21)로 부터 출력된 신호를 인버터(23)에 의해 지연시킨 신호와 상기 제4 카운터(22)로 부터 출력된 신호를 논리연산하는 제2낸드게이트(24)와, 상기 제4 카운터(22)의 출력주파수를 분주하기 위한 제2T플립플롭(25)으로 구성되어 상기 입력되는 클록을 34분주하는 것을 특징으로 하는 디지탈 링백톤 발생회로.
  4. 제1항에 있어서, 상기 주파수합성부(30)는 소정클록을 소정분주마다 상기 디지탈코드 생성부(40)를 로우드 시켜주는 오아게이트(31)와, 상기 제1및 제2주파수 발생부(10,20)의 출력신호에 따라 상기 디지탈코드생성부(40)를 동작시키는 제1배타적오아게이트(32)와, 앤드게이트(33)로 구성된 것을 특징으로 하는 디지탈 링백톤 발생회로.
  5. 제1항에 있어서, 상기 디지탈코드생성부(40)는 상기 주파수합성부(30)에서 출력된 주파수에 상응한 코드값을 출력하는 업다운카운터(41)와, 노아게이트(46)에 의해 인에이블되어 상기 업다운카운터(41)가 동작하는 동안 업(up)코드인지 다운(down)코드인지를 알려주는 코드값이 출력되도록 하는 D플립플롭(47)과, 상기 업다운카운터(41)로 부터 출력된 코드값과 상기 D플립플롭(47)으로 부터 출력된 코드값을 논리연산하는 제2및 제3배타적오아게이트(42,44)와 제1및 제2배타적노아게이트(43,45)로 구성된 것을 특징으로 하는 디지탈 링백톤 발생회로.
KR1019940019503A 1994-08-08 1994-08-08 디지탈 링백톤 발생회로 KR0165052B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940019503A KR0165052B1 (ko) 1994-08-08 1994-08-08 디지탈 링백톤 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940019503A KR0165052B1 (ko) 1994-08-08 1994-08-08 디지탈 링백톤 발생회로

Publications (1)

Publication Number Publication Date
KR0165052B1 true KR0165052B1 (ko) 1999-02-01

Family

ID=19389977

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940019503A KR0165052B1 (ko) 1994-08-08 1994-08-08 디지탈 링백톤 발생회로

Country Status (1)

Country Link
KR (1) KR0165052B1 (ko)

Similar Documents

Publication Publication Date Title
US3828109A (en) Chorus generator for electronic musical instrument
US4727570A (en) Waveform generators
US3590131A (en) Electronic musical scale generator employing a single master oscillator
US4132871A (en) Digitally synthesized multi-frequency signal generator
US5714954A (en) Waveform-generating apparatus
US4077010A (en) Digital pulse doubler with 50 percent duty cycle
JPH0894725A (ja) 複数基準発振器用タイミング発生器
EP0391524B1 (en) Phase accumulation dual tone multiple frequency generator
KR0165052B1 (ko) 디지탈 링백톤 발생회로
KR910001675B1 (ko) 이중음 다중주파수 및 고저음 발생회로
US4508000A (en) Frequency-selectable signal generator
US10303423B1 (en) Synchronous sampling of analog signals
Brigati et al. Digital synthesis of analog signals for audiometric applications
JP2803587B2 (ja) 周波数合成回路
USRE30982E (en) Time shared tone keying system in electronic musical instrument
KR940000661Y1 (ko) 다주파음 발생회로
US6847264B2 (en) Method for generating wander or wander sequences
SU553656A1 (ru) Формантный синтезатор речи
GB2066005A (en) A tone generator for producing a tone signal from a digital signal
JPS61144902A (ja) 信号形成回路
JP3026382B2 (ja) Dtmf信号生成回路
KR950005046B1 (ko) 디지탈 제어 발진장치
SU1196913A2 (ru) Функциональный генератор ступенчатого напр жени
JP2834280B2 (ja) 電子楽器の楽音制御装置
JPS60677B2 (ja) 混合波形信号発生器

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050628

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee