JPS6415984U - - Google Patents

Info

Publication number
JPS6415984U
JPS6415984U JP10787887U JP10787887U JPS6415984U JP S6415984 U JPS6415984 U JP S6415984U JP 10787887 U JP10787887 U JP 10787887U JP 10787887 U JP10787887 U JP 10787887U JP S6415984 U JPS6415984 U JP S6415984U
Authority
JP
Japan
Prior art keywords
circuit
output
pulse compression
clutter suppression
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10787887U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP10787887U priority Critical patent/JPS6415984U/ja
Publication of JPS6415984U publication Critical patent/JPS6415984U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

【図面の簡単な説明】
第1図はこの考案による妨害波除去装置の全体
構成図、第2図は従来の妨害波除去装置の全体構
成図、第3図はこの考案による妨害波除去装置に
て示される波形を示す図、第4図は従来の妨害波
除去装置にて示される波形を示す図である。 図において、1は第1のA/D変換回路、2は
第1のパルス圧縮回路、3は第1のクラツタ抑圧
回路、4はサイドローブ信号検出回路、5は禁止
ゲート回路、6は自動検出回路、7は第2のA/
D変換回路、8は第2のパルス圧縮回路、9は第
2のクラツタ抑圧回路、10はメインアンテナの
入力信号、11はサイドローブ入力信号、12は
第1のクラツタ抑圧回路3へ入力される前のメイ
ンアンテナの入力信号、13は第2のクラツタ抑
圧回路9へ入力される前のサイドローブ入力信号
、14はクラツタ、15は目標、16は妨害波、
17は目標、18は第1のクラツタ抑圧回路3か
ら出力されたメインアンテナの入力信号、19は
第2のクラツタ抑圧回路9から出力されたサイド
ローブ入力信号、20は禁止帯、21は自動検出
回路6へ入力される前のメインアンテナの入力信
号、22は禁止ゲート回路5から出力されるメイ
ンアンテナの入力信号である。なお、各図中同一
符号は同一または相当部分を示す。

Claims (1)

    【実用新案登録請求の範囲】
  1. メインアンテナの入力信号に対し、アナログ信
    号をデイジタル信号に変換するための第1のA/
    D変換回路と、前記第2のA/D変換回路の出力
    を入力とし、パルス圧縮を行うための第1のパル
    ス圧縮回路と、前記第1のパルス圧縮回路の出力
    を入力とし、クラツタ抑圧を行うための第1のク
    ラツタ抑圧回路と、サイドローブ入力信号に対し
    、アナログ信号をデイジタル信号に変換するため
    の第2のA/D変換回路と、前記第2のA/D変
    換回路の出力を入力とし、パルス圧縮を行うため
    の第2のパルス圧縮回路と、前記第2のパルス圧
    縮回路の出力を入力とし、クラツタ抑圧を行うた
    めの第2のクラツタ抑圧回路と、上記第1のクラ
    ツタ抑圧回路の出力と前記第2のクラツタ抑圧回
    路の出力を入力とし、サイドローブ信号を検出す
    るためのサイドローブ信号検出回路と、上記第1
    のクラツタ抑圧回路の出力と前記サイドローブ信
    号検出回路を入力とし、禁止ゲートを発生させる
    ための禁止ゲート回路と、前記禁止ゲート回路の
    出力を入力とし、自動検出を行うための自動検出
    回路とを備えたことを特徴とする妨害波除去装置
JP10787887U 1987-07-14 1987-07-14 Pending JPS6415984U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10787887U JPS6415984U (ja) 1987-07-14 1987-07-14

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10787887U JPS6415984U (ja) 1987-07-14 1987-07-14

Publications (1)

Publication Number Publication Date
JPS6415984U true JPS6415984U (ja) 1989-01-26

Family

ID=31342690

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10787887U Pending JPS6415984U (ja) 1987-07-14 1987-07-14

Country Status (1)

Country Link
JP (1) JPS6415984U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008116345A (ja) * 2006-11-06 2008-05-22 Toshiba Corp レーダ信号処理装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008116345A (ja) * 2006-11-06 2008-05-22 Toshiba Corp レーダ信号処理装置

Similar Documents

Publication Publication Date Title
JPS6415984U (ja)
JPS5552976A (en) Radar signal processor
JPS6160340U (ja)
JPS6367888U (ja)
SU723760A1 (ru) Согласованный фильтр дл кодоманипулированного сигнала
JPS6392273U (ja)
JPS6356826U (ja)
JPH0383889U (ja)
JPH0323381U (ja)
JPS63140737U (ja)
JPS637823U (ja)
JPH0186324U (ja)
JPH02100359U (ja)
JPH01160734U (ja)
JPH0286234U (ja)
JPS61203792U (ja)
JPH0485935U (ja)
JPS59169146U (ja) 受信々号の記録図形に含まれる雑音を除去する装置
JPS54106837A (en) Analog signal transmission system
JPS6363783U (ja)
JPS63161370U (ja)
JPH01107226U (ja)
JPS639644U (ja)
JPH01165414U (ja)
JPH02118374U (ja)