JPS6413796U - - Google Patents
Info
- Publication number
- JPS6413796U JPS6413796U JP1987108644U JP10864487U JPS6413796U JP S6413796 U JPS6413796 U JP S6413796U JP 1987108644 U JP1987108644 U JP 1987108644U JP 10864487 U JP10864487 U JP 10864487U JP S6413796 U JPS6413796 U JP S6413796U
- Authority
- JP
- Japan
- Prior art keywords
- electronic circuit
- sealing resin
- shield
- circuit board
- package
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000007789 sealing Methods 0.000 claims description 10
- 239000011347 resin Substances 0.000 claims description 9
- 229920005989 resin Polymers 0.000 claims description 9
- 238000000034 method Methods 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
Landscapes
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
Description
第1図は、この考案に係る電子回路用基板のシ
ールドパツケージの好適な実施例の斜視図である
。第2図は、第1図の電子回路用基板のシールド
パツケージの第1組立手順を示す断面図である。
第3図は、第1図の電子回路用基板のシールドパ
ツケージの第2組立手順を示す断面図である。第
4図は、第1図の電子回路用基板のシールドパツ
ケージの第3組立手順を示す断面図である。第5
図は、第1図の電子回路用基板のシールドパツケ
ージの第4組立手順を示す断面図である。 1……基板、2……半導体素子、3……端子、
4……第1封止樹脂、5……シールド部材、6…
…第2封止樹脂。
ールドパツケージの好適な実施例の斜視図である
。第2図は、第1図の電子回路用基板のシールド
パツケージの第1組立手順を示す断面図である。
第3図は、第1図の電子回路用基板のシールドパ
ツケージの第2組立手順を示す断面図である。第
4図は、第1図の電子回路用基板のシールドパツ
ケージの第3組立手順を示す断面図である。第5
図は、第1図の電子回路用基板のシールドパツケ
ージの第4組立手順を示す断面図である。 1……基板、2……半導体素子、3……端子、
4……第1封止樹脂、5……シールド部材、6…
…第2封止樹脂。
Claims (1)
- 【実用新案登録請求の範囲】 (1) 基板上に載設された電子回路を封止する封
止樹脂中にシールド部材を有することを特徴とし
た電子回路用基板のシールドパツケージ。 (2) 前記封止樹脂は、第1及び第2封止樹脂か
らなるとともに、電子回路を封止した第1封止樹
脂の表面にシールド部材を被着し、更に第2封止
樹脂で封止する構成としたことを特徴とした実用
新案登録請求の範囲第1項記載の電子回路用基板
のシールドパツケージ。 (3) 前記基板は導電性基板で構成されたことを
特徴とする実用新案登録請求の範囲第1項記載の
電子回路用基板のシールドパツケージ。 (4) 前記シールド部材は、導電性メツシユで構
成されたことを特徴とする実用新案登録請求の範
囲第1項又は第2項記載の電子回路用基板のシー
ルドパツケージ。 (5) 前記基板及びシールド部材は、電子回路の
アース端子に電気的接続されることを特徴とした
実用新案登録請求の範囲第1項又は第2項記載の
電子回路用基板のシールドパツケージ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987108644U JPS6413796U (ja) | 1987-07-15 | 1987-07-15 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987108644U JPS6413796U (ja) | 1987-07-15 | 1987-07-15 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6413796U true JPS6413796U (ja) | 1989-01-24 |
Family
ID=31344171
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1987108644U Pending JPS6413796U (ja) | 1987-07-15 | 1987-07-15 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6413796U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017199752A (ja) * | 2016-04-26 | 2017-11-02 | ローム株式会社 | パワーモジュールおよびその製造方法 |
-
1987
- 1987-07-15 JP JP1987108644U patent/JPS6413796U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017199752A (ja) * | 2016-04-26 | 2017-11-02 | ローム株式会社 | パワーモジュールおよびその製造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0278372U (ja) | ||
JPS6413796U (ja) | ||
JPH0511Y2 (ja) | ||
JPS625673U (ja) | ||
JPS6343495U (ja) | ||
JPS6218049Y2 (ja) | ||
JPS61199051U (ja) | ||
JPH0134360Y2 (ja) | ||
JPH038464U (ja) | ||
JPS58168141U (ja) | リ−ドレスパツケ−ジ | |
JPH0325244U (ja) | ||
JPS5897896U (ja) | シ−ルド兼用チツプ回路 | |
JPH0241471U (ja) | ||
JPH0397999U (ja) | ||
JPS6413141U (ja) | ||
JPS6343494U (ja) | ||
JPH0231177U (ja) | ||
JPS61146977U (ja) | ||
JPS59128797U (ja) | シ−ルド装置 | |
JPS58175661U (ja) | 高集積混成集積回路 | |
JPS61106072U (ja) | ||
JPS63114095U (ja) | ||
JPS6175158U (ja) | ||
JPS6183386U (ja) | ||
JPS60119777U (ja) | 部品の組立構造 |