JPS63127673A - 画信号処理装置 - Google Patents

画信号処理装置

Info

Publication number
JPS63127673A
JPS63127673A JP27446886A JP27446886A JPS63127673A JP S63127673 A JPS63127673 A JP S63127673A JP 27446886 A JP27446886 A JP 27446886A JP 27446886 A JP27446886 A JP 27446886A JP S63127673 A JPS63127673 A JP S63127673A
Authority
JP
Japan
Prior art keywords
signal
image signal
serial
data
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27446886A
Other languages
English (en)
Inventor
Hidehiko Kawakami
秀彦 川上
Wataru Fujikawa
渡 藤川
Kunio Sannomiya
三宮 邦夫
Katsuo Nakazato
中里 克雄
Hiroyoshi Tsuchiya
博義 土屋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP27446886A priority Critical patent/JPS63127673A/ja
Publication of JPS63127673A publication Critical patent/JPS63127673A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ファクシミリあるいはスキャナ装置等の画信
号処理装置に関するものである。
従来の技術 ファクシミリあるいはスキャナ装置等で読取られ、画像
処理の行なわれた画信号データは、通常2値化されてい
るため、シリアル伝送の形式になっている。
これらの画信号をコンピュータシステムのメモリ領域に
格納するためには、シリアル画信号データをパラレル画
信号に変換して伝送した方が都合がよく、又高速の画信
号伝送が行なえる。
この様な場合、特願昭61−154501号に記載の如
く、ダブル構成のバッファメモリを使用して、複数のバ
ッファに順次切れ目なくデータを収集し、各バッファへ
の転送が終るたびに、逐次外部の補助メモリ(例えば磁
気ディスク装置)への格納を行なわせる方法を用いる事
により、高速のデータ収集、転送が可能となる。
この場合、シリアル画信号データ列とパラレル画信号デ
ータ列に変換する方法として、単純に先頭画信号データ
からワード単位(16画素/ワード)毎にシリアル−パ
ラレル変換するものがよく知られている。
発明が解決しようとする問題点 しかしながら、スキャナ装置では、与えらnた読取寸法
あるいは出力寸法により決定される画素数で主走査方向
の読取領域の制御が行なわ口るのが通常であり、この場
合、読取画素数は必ずしもワード単位にはならず、特に
、ワード単位に計算した時の余りの画素数の取扱いが重
要となる。例えば、スキャナ装置がホストコンピュータ
システムと接続されていて、ホストコンピュータからの
読取寸法、あるいは読取画素数等のパラメータにより読
取領域の制御を行い、これらの画信号データをホストコ
ンピュータに転送する場合は、ワード単位毎等のパラレ
ル画信号に変換して行なわれるが、前述の如き端数部の
画素はホストコンピュータで管理し易い形状に処理され
ている方が都合がよい。
本発明は、上記の問題点に鑑み、主走査方向の読取画素
数のワード単位に計算しtコ余りの画素数を、有効シリ
アル画信号データに付加する事により、ワード単位の読
取制御を行い、かつ外部機器へのワード単位毎のデータ
転送制御を可能にした画信号処理装置を提供するもので
ある。
問題点を解決する1こめの手段 本発明は入力シリアル画信号の主走査方向の読取画素数
を計数する主走査読取画素計数手段と、前記入力シリア
ル画信号データをワード単位毎のパラレル画信号データ
に変換するシリアル/パラレル変換手段と、前記読取画
信号データのワード単位毎の画素数を計数するオフセッ
ト画素計数手段と、外部機器へのデータ転送同期制御手
段とを具備し、前記オフセット画素計数手段により出力
される制御信号により、前記シリアル/パラレル変換手
段の変換時に、オフセクト画素数、もしくはパディング
画素数として、前記主走査読取画素計数手段により決定
された読取画信号データの先頭部、もしくは最後部に付
加する事により、前記シリアル画信号データのワード単
位毎の読取制御と外部機器へのデータ転送同期制御を行
う様にしたものである。
作   用 本発明はスキャナ装置等で読取らnfこシリアル画信号
に対し、読取寸法に応じた主走査方向の読取画素数を計
数し、これをワード単位の画信号データとして変換して
コンピュータシステム等の外部機器へ転送する際に、前
記読取画信号のワード単位毎の余りの画素数をオフセッ
ト画素数、もしくはパディング画素数として、前記入力
読取画信号データに付加し、前記読取画信号データのワ
ード単位毎に画素数を計数するオフセット画素計数手段
の出力信号によりシリアル読取画信号のワード単位毎の
データ同期転送を行うため、外部機器側で上記画信号デ
ータの管理が容易に行う事ができると共に、ハンドシェ
ーク動作による画信号データの確実な収集が可能となる
実施例 以下、図面を参照しながら本発明の一実施例について説
明する。第1図は、本発明の一実施例における画信号処
理装置のブロック構成を示すものである。
第1図において、1は入力シリアル画信号データ15と
入力画信号クロック16のバッファ、2は外部MPUよ
りMPUのデータバス信号17と書込信号18を介して
与えられる読取画素数をカウンタ8にロードするために
一時記憶しておくラッチ、3も同様に外部MPUよりM
PUのデータバス信号17と書込信号19を介して与え
られるオフセット画素数をカウンタ10にロードするた
めに一時記憶しておくラッチ、4は主走査方向のライン
同期信号20と画信号の有効状態を示す画信号イネーブ
ル信号用のバッファ、5は入力シリアル画信号をパラレ
ル画信号に変換するシリアル/パラレル変換器、6はシ
リアル/パラレル変換器5の出力画信号をワード単位毎
に一時記憶するランチ、7はラッチ6のパラレル画信号
を外部メモリ、又はホストコンピュータとインタフェー
スするfこめの画信号データのバッファ、8はラッチ2
によりロードされたパラメータに基づき読取画素数を計
数する読取画素カウンタ、9は後述のオフセクトカウン
タ10に入力される画信号クロックを遅延させる遅延回
路、10はラッチ3によりロードされたオフセットパラ
メータに基づきオフセット画素数を計数するオフセット
カウンタ、11は読取画素数カウンタ8.オフセットカ
ウンタ10.シリアル/パラレル変換器5.データ転送
同期制御部12等の全体の読取同期制御を行う読取領域
タイミング制御部、13は読取画素カウンタ8のカウン
ト終了時に出力されるボロー信号22のタイミングを演
出するフリップフロップである。14はゲート回路で、
読取画素カウンタ8に入力される画信号クロックを制御
する。なお、23はフリップフロップ13より出力さn
る読取画素終了信号である。24はライン同期信号20
と画信号イネーブル信号21により作られ画信号の読取
画素数のカウントに先立って、読取領域タイミング部1
1から出力される画信号計数イネーブル信号で、25は
オフセットカウンタ10より出力さnるキャリー出力信
号である。更に、データ転送同期制御部12内に於て、
26はフリツプフロップ27からのワード単位毎の応答
信号、28は読取領域タイミング制御品から出力さnる
ワード単位毎のレディ信号、29はゲート回路で後述す
る外部機器からの制御信号等によりフリップフロップ2
7を制御する。3oはデータ転送同期信号用のバッファ
で、これを介して、データ転送要求信号31、データ転
送応答信号32、データ転送レディ信号33が接続され
る。34は出力画信号で、前述のデータ転送要求信号3
1と共に出力される。
第2図は第1図に示す購成による動作タイミングを示す
図であり、35はキャリー出力信号25と読取画素終了
信号23によって読取領域タイミング制御部11内で作
られる読取りセント信号である。
上記溝成につき、その動作を第1図、第2図を参照しな
がら以下詳細に説明する。
通常、画像読取装置は、ホストコンピュータからの読取
寸法、あるいは読取画素数等のパラメータ指示により、
又は画像読取装置自身でMPU等により原稿の読取寸法
域から必要とする読取画素数を計算して所要の読取領域
の制御を行うが、この時、画信号イネーブル信号21は
未だオンにならないため、画信号計数イネーブル信号2
4もオンとならない。従って、この期間に必要とする読
取寸法から得た読取画素数をデータバス信号17と書込
信号18によりラッチ2にロードし、又読取画素数のワ
ード単位に計算した余りの画素数をオフセット画素数と
して、同様にデータバス信号17と書込信号18により
ラッチ3にロードする。
而して、画像読取装置が画像を読取り始めると、ライン
同期信号20のオンと共に画信号イネーブル信号21が
オンとなり画信号計数イネーブル信号24もオンとなる
様に動作する。この時、外部機器側よりのデータ転送レ
ディ信号33がオンとなり、読取領域タイミング制御部
からのレディ信号28も同様fこオンとなると、ゲート
回路29を介して、フリップフロップ27がレディ動作
状態になる。従って、シリアル画信号15と同時に入力
される画信号クロック16がシリアル/パラレル変換器
5に入力されると同時に読取画素終了信号23と画信号
計数イネーブル信号24により制御されるゲート回路1
4も開かれるため、読取画素カウンタ8の動作と遅延回
路9により制御される入力画信号クロックによるオフセ
ットカウンタ10の動作も開始する。この遅延回路9は
シリアル/パラレル変換器5の出力画信号データのラッ
チ6へのタイミング動作を確実にするために設けられる
ものである。今、例えば、読取画素数が39画素の時ワ
ード単位毎に計算した余りの画素数7をオフセット画素
数としてオフセットカウンタ10に設定する。従って、
入力画信号クロック16の最初の1ワ一ド画信号の内、
始め9画素分の画信号をシリアル/パラレル変換すると
同時に、オフセットカウンタ10より9画素分をアップ
カウントした時点で出力されるキャリー出力信号25に
より、シリアル/パラレル変換器5の出力画信号をラッ
チ6を介し1ワードの画信号に変換する様に動作する。
つまり、ラッチ6は始め画信号計数イネーブル信号24
によりオフとなっているrコめ、1ワ一ド画信号の内、
始め7画素分は0のままであり、残り9画素分は、シリ
アル/パラレル変換器5よりの画信号がそのままワード
単位に変換される事になる。このキャリー出力信号25
がフリップフロップ27をセットすると、これより出力
されるデータ転送要求信号31が外部機器への両信号デ
ータ引取りを要求する。外部機器側ではこの信号の立下
りで出力画信号34を受取り、データ転送応答信号32
をバッファ30に返す。こnによりゲート回路29を介
してフリップフロップ27はクリアされ、再びレディ状
態となり、次のワード転送のキャリー出力信号を待つ。
なお、フリップフロップ27から出力さnる応答信号2
6はキャリー出力信号27でセットされデータ転送応答
信号32によりリセットされるもので、外部a器側との
データハンドシェーク中を示す信号となる。
以下同様に入力画信号クロックの16画素クロック以降
は順次オフセットカウンタ10より16画素のカウント
毎に出力されるキャリー出力信号25により、シリアル
/パラレル変換器5の出力をラッチ6を介して1ワード
毎のパラレル画信号34に変換する。
ところで、読取画素カウンタ8は、最初の入力画信号ク
ロック16によりダウンカウントし、所要の読取寸法か
ら決定さnる主走査方向の読取画素数をカウントし終っ
た時点で出力されるボロー出力信号22によりフリップ
フロップ13をオンすると、直ちに読取画素終了信号2
3がオフし、シリアル/パラレル変換器5をリセットす
ると同時にゲート回路14を閉じる。こnにより、人力
画信号クロック16が引続いて入力さnても読取画素カ
ウンタ8は動作しない。この時、前述の読取画素数39
から引い1こ残りの画素数は14画素となり1ワ一ド単
位に満たない2画素分の画信号データはラッチ6の出力
にOのパディング画素数として付加される事になる。こ
の最後のキャリー出力信号25が出力さnた時に、前述
の読取画素終了信号23とにより読取領域タイミング制
御部11内で作らnた読取りセット信号30により、画
信号計数イネーブル信号24がオフする様に動作せられ
る。以下同様に、次のライン同期信号20により引続き
発生する入力シリアル画信号も上記と同様の動作で制御
できる。
又、外部機器とのデータ転送に対して、ライン周期毎の
転送の終了を示す信号を最後のデータ転送要求信号31
の終りのタイミングで出力する事により、なお確実なラ
イン毎のデータ収集の゛計理が行なえる。
以上の動作により、所要の読取画素領域の制御と共に、
ワード単位の画信号読取が制御される事になる。
なお、本実施例では1ワ一ド単位の画信号変換を例にし
て説明したが、1バイト単位毎の画信号変換、あるいは
それ以上の整数倍の画信号変換に拡張する事も容易であ
る。
発明の効果 以上の様に本発明は、スキャナ装置等で読取られた入力
シリアル画信号に対し、読取寸法に応じた主走査方向の
読取画素を行い、こnをワード単位の画信号データとし
て変換してコンピュータシステム等の外部機器へ転送す
る際に、その読取画信号のワード単位毎の余りの画素数
をオフセット、もしくはパディング画素数として、入力
読取画信号データに付加し、前記読取画信号データのワ
ード単位毎に画素数を計数するオフセクト画素計数手段
の出力信号によりシリアル読取画信号のワード単位毎の
データ同期転送を行うため、ホストコンピュータシステ
ム等の外部機器側で画信号データの管理を容易に制御す
ると共に、ハンドシェーク動作による確実なデータの収
集が可能である。
更に、本発明によれば、オフセット画素、もしくはパデ
ィング画素を画信号データの先頭部もしくは最後部に任
意に付加する事が出来るfコめ、画信号データの容易な
アレンジが可能である。
【図面の簡単な説明】
第1図は本発明の一実施例における画信号処理装置のブ
ロック結線図、第2図は本発明の−実施例による画信号
処理装置のタイミングを示す図である。 5・・・・・・シリアル/パラレル変換器、6・・・・
・・ラッチ、8・・・・・・読取画素カウンタ、10・
・・・・・オフセントカウンタ、11・・・・・・読取
領域タイミング制御部、12・・・・・・データ転送同
期制御部、27・・・・・・フリップフロップ、29・
・・・・・ゲート回路、30・・・・・・バッファ。

Claims (1)

    【特許請求の範囲】
  1. 入力であるシリアル画信号の主走査方向の読取画素数を
    計数する主走査読取画素計数手段と、前記シリアル画信
    号データをワード単位毎のパラレル画信号に変換するシ
    リアル/パラレル変換手段と、前記読取画信号データの
    ワード単位毎の画素数を計数するオフセット画素計数手
    段と、外部機器へのデータ転送同期制御手段とを具備し
    、前記オフセット画素計数手段により出力される制御信
    号により、前記シリアル/パラレル変換手段の変換時に
    ワード単位毎の余りの画素数をオフセット画素数、もし
    くはパディング画素数として、前記主走査読取画素計数
    手段により決定されたパラレル読取画信号データの先頭
    部、もしくは最後部に付加して、ワード単位毎の画信号
    データ転送を行う画信号処理装置。
JP27446886A 1986-11-18 1986-11-18 画信号処理装置 Pending JPS63127673A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27446886A JPS63127673A (ja) 1986-11-18 1986-11-18 画信号処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27446886A JPS63127673A (ja) 1986-11-18 1986-11-18 画信号処理装置

Publications (1)

Publication Number Publication Date
JPS63127673A true JPS63127673A (ja) 1988-05-31

Family

ID=17542110

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27446886A Pending JPS63127673A (ja) 1986-11-18 1986-11-18 画信号処理装置

Country Status (1)

Country Link
JP (1) JPS63127673A (ja)

Similar Documents

Publication Publication Date Title
US7038719B2 (en) Image sensing apparatus, image processing method, recording medium, and program
JPH10149618A (ja) データ伝送方法、データ伝送装置及び媒体
EP1355487A1 (en) Data transfer device
JPS63127673A (ja) 画信号処理装置
US6584538B2 (en) Information processing system
JPH0535442A (ja) 画像データ変換回路
JP3116989B2 (ja) 圧縮された2値画像データの復元装置
KR100591243B1 (ko) 온-칩 직렬 주변장치 버스 시스템 및 그 운용방법
JPS63127672A (ja) 画信号処理装置
US20060072840A1 (en) Conversion device for performing a raster scan conversion between a JPEG decoder and an image memory
JP3667556B2 (ja) Dma転送制御装置およびdma転送制御方法
US6154202A (en) Image output apparatus and image decoder
JP2567428B2 (ja) データ転送速度変換装置
JP4135374B2 (ja) 拡張カードおよび拡張カードの記憶部へのデータ書き込み方法
JPS5939051B2 (ja) デ−タバツフア回路
JP3322683B2 (ja) 画像データ変換装置
JP2679712B2 (ja) データ転送装置
JP2539082B2 (ja) デ―タ転送装置
JPH11331560A (ja) 画像処理装置
JPS62208752A (ja) 画像読取装置
JPH10105375A (ja) 非同期fifoバッファ装置
JPH1175122A (ja) 撮像装置
JPS6039972A (ja) 画像処理システム
JPS57117035A (en) Data transfer device of asynchronous device
JPH08331335A (ja) 画像読取装置