JPS6284339A - マイクロコンピユ−タ - Google Patents

マイクロコンピユ−タ

Info

Publication number
JPS6284339A
JPS6284339A JP60225227A JP22522785A JPS6284339A JP S6284339 A JPS6284339 A JP S6284339A JP 60225227 A JP60225227 A JP 60225227A JP 22522785 A JP22522785 A JP 22522785A JP S6284339 A JPS6284339 A JP S6284339A
Authority
JP
Japan
Prior art keywords
general
data
counter
register
count
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60225227A
Other languages
English (en)
Inventor
Hideki Isobe
秀樹 磯部
Toshiyuki Igarashi
稔行 五十嵐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP60225227A priority Critical patent/JPS6284339A/ja
Publication of JPS6284339A publication Critical patent/JPS6284339A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Retry When Errors Occur (AREA)
  • Executing Machine-Instructions (AREA)
  • Microcomputers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 カウンタによる複数の汎用レジスタを制御する機能を備
えたマイクロコンピュータであって、前記レジスタに続
けて予備的なテンポラリレジスタを設けることにより、
カウンタが汎用レジスタの存在を越えてアクセスした場
合にもアクセスデータの破壊を防止するとともに、その
データを用いて中断した処理の再スタートを可能とする
〔産業上の利用分野〕
本発明はマイクロコンピュータに関するものであり、更
に詳しく言えばカウンタを用いて複数の汎用レジスタの
アクセスを行うマイクロコンピュータに関するものであ
る。
〔従来の技術〕
本出願はカウンタによって複数の汎用レジスタをアクセ
スすることを特徴とするマイクロコンピュータに関する
ものであり、新規なものである。これについての従来技
術はないのでここで概略説明する。
一般に複数の汎用レジスタをアクセスするためにはこれ
ら各レジスタを区別するコードを備えた命令が必要であ
るから、命令も複数必要となる。
しかしカウンタによって順次、各汎肛レジスタをアクセ
スできるように構成することにより、レジスタ識別用の
コードを要しないだけでなく、複数の汎用レジスタのア
クセスを一命令で行うことができる。
第2図は汎用レジスタを7キユームレータスタツクとし
て使用し、カウンタを7キユームレータスタツクポイン
タとして使用する場合のブロック図である0図において
lはデータバス、2はアキュームレータスタックとして
の汎用レジスタ群であり、3は汎用レジスタ群2のうち
どのレジスタをアクセスするかを示すアキュームレータ
スタックポインタとしてのカウンタである。
この動作の概略を説明すると、カウントの進行に応じて
動作が進むが、最初のカウントでAS (0)がアクセ
スされて不図示のALU (アリスメティフクロジック
ユニット)の入力に入力し1次のカウントでAS (1
)がアクセスされALUのもう一方の入力に入力する0
次のカウントではALUの演算結果がAS (2)に格
納され、−命令の実行が終了する。このようにカウンタ
によって制御すれば複数の汎用レジスタを一命令でアク
セスすることができる。
〔発明が解決しようとする問題点〕
いまカウント出力が前の命令を実行した後にAs (7
)を示しており、次の命令がRAMのデータをASに格
納すべき旨の内容であったとする。カウントは一つ進み
カウンタ2はAS (8)を示すが、実際にはAS (
8)は存在しないのであるから、読み出したデータは破
壊される。この場合リセット信号により最初からやり直
す構成にすることもできるが、時間がかかるとともに、
それまでの演算結果が無駄になり不都合である。
本発明はかかる問題点に鑑み創作されたものであり、ア
クセスすべき汎用レジスタのオーバーフローが生じたと
きもアクセスデータを保存し、かつそのデータを用いて
再スタートを可能とするマイクロコンピュータの提供を
目的とする。
〔問題点を解決すべき手段〕
本発明は複数の汎用レジスタと、カウント出力に対応し
て前記汎用レジスタの各々をアクセスするカウンタと、
カウント!IIが所定の範囲を越えて汎用レジスタの未
存在の領域にデータをアクセスするとき、該データが破
壊されないように前記汎用レジスタに続いて設けられた
予備的な1又は2以上のテンポラリレジスタと、前記カ
ウント数が所定の範囲を逸脱したことを検知して処理を
中断する手段と、前記テンポテリレジスタ中のデータを
前記汎用レジスタに転送して処理を再スタートさせる手
段とを備えたことを特徴とする。
〔作用〕
カウンタはそのカウント出力により複数の汎用レジスタ
を所定の順序でアクセスする。カウント数がアクセスで
きる汎用レジスタの範囲を越えるとき、アクセスデータ
は破壊されることなく、汎用レジスタに続くテンポラリ
レジスタ内に格納される。またカウント数が汎用レジス
タをアクセスできる範囲を越えたことを検知して処理が
中断される0次にテンポラリレジスタ中のデータを汎用
レジスタに転送することにより処理を再スタートさせる
。これによりそれまでの演算処理が無駄になることなく
効率の良い処理が可能となる。
〔実施例〕
次に図を参照しながら本発明の実施例について説明する
。第1図は本発明の実施例に係るマイクロコンピュータ
の部分構成図であり、■はデータバスである。2はアキ
ュームレータスタックとしての汎用レジスタ群であり、
3は汎用レジスタ群2のうちどのレジスタをアクセスす
るかをカウント出力によって制御するアキュームレータ
スタックポインタとしてのカウンタである。4は汎用レ
ジスタ群2のアクセスがオーバーフローしたとき、デー
タが破壊されないようにアクセスデータを格納するテン
ポラリレジスタ群である。また5は逆に汎用レジスタ群
2のアクセスがアンダフローしたとき、データが破壊さ
れないようにアクセスデータを格納するテンポラリレジ
スタ群である。 6はカウンタ出力がオーバーフローを
示す値、又はアンダーフローを示す値に至ったことを検
知し、システムにリセットをかけるリセット信号を出力
する検知手段である。7はトラップレジスタであり、カ
ウンタ3のカウント出力によって何バイトのデータがオ
ーバーフロー又はアンダーフローしたかを示すものであ
る。
次に本発明の実施例の動作一ついて説明する。
カウント3のカウント出力により汎用レジスタ群2のア
クセスが進み、いまカウンタ出力はAs (7)を指し
ているとする。そして次の命令がRAMから3バイトの
データを汎用レジスタ2にアクセスする旨の内容である
とする。この命令によってカウンタ3のカウントは3つ
進み、汎用レジスタ群2のオーバーフローが生じる。し
かし、この場合アクセスデータはテンポラリレジスタT
4〜T6に格納される。一方、検知手段6はカウンタ3
のカウント出力が所定の値を越えたことによりオーバー
フローを検知し、リセット信号を出力して、システムを
リセットする。このリセットは全てのデータをクリアす
るリセットと異る。すなわち実行中のデータを保存する
ことができる。またトラップレジスタ7には3バイトの
オーバーフローがあった旨のフラッグがたつ。
次にシステムは再実行状態にはいるが、その前に汎用レ
ジスタ2とテンポラリレジスタ5のデータの再配置が行
われる。すなわちT6.T5゜T4 、AS (7)〜
As (0)内のデータは一旦RAMに書き込まれる0
次にT4〜T6のデータが本来の汎用レジスタ群2内に
格納されるように再配置される。このときカウンタ3の
カウント出力も修正される。
この後、中断したデータ処理が再スタートするが、中断
前のデータは汎用レジスタ2の内に保存されているので
、それまでの演算結果を無駄にすることなく有効に利用
できるので、効率の良い処理が可イ艶となる。
〔発明の効果〕
以上説明したように1本発明によれば汎用レジスタをア
クセスするカウンタのカウント出力が所定の範囲を越え
た場合にもアクセスデータを破壊することなく保存する
ことかでざるとともに、そのデータを用いて処理を再ス
タートすることができるので効率の良いデータ処理が可
能となる。
【図面の簡単な説明】
i1図は本発明の実施例に係るマイクロコンピュータの
部分構成図であり、第2図は従来例に係るマイクロコン
ピュータの部分構成図である。 l・・・データバス 2・−・汎用レジスタ群 3・・・カウンタ 4.5・・・テンポラリレジスタ群 6・・・検知手段 7・・・トラップレジスタ 、−=

Claims (1)

  1. 【特許請求の範囲】 複数の汎用レジスタと、 カウント出力に対応して前記汎用レジスタの各々をアク
    セスするカウンタと、 カウント数が所定の範囲を越えて汎用レジスタの未存在
    の領域にデータをアクセスするとき、該データが破壊さ
    れないように前記汎用レジスタに続いて設けられた予備
    的な1又は2以上のテンポラリレジスタと、 前記カウント数が所定の範囲を逸脱したことを検知して
    処理を中断する手段と、 前記テンポラリレジスタ中のデータを前記汎用レジスタ
    に転送して処理を再スタートさせる手段とを備えたこと
    を特徴とするマイクロコンピュータ。
JP60225227A 1985-10-09 1985-10-09 マイクロコンピユ−タ Pending JPS6284339A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60225227A JPS6284339A (ja) 1985-10-09 1985-10-09 マイクロコンピユ−タ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60225227A JPS6284339A (ja) 1985-10-09 1985-10-09 マイクロコンピユ−タ

Publications (1)

Publication Number Publication Date
JPS6284339A true JPS6284339A (ja) 1987-04-17

Family

ID=16825977

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60225227A Pending JPS6284339A (ja) 1985-10-09 1985-10-09 マイクロコンピユ−タ

Country Status (1)

Country Link
JP (1) JPS6284339A (ja)

Similar Documents

Publication Publication Date Title
JPS6284339A (ja) マイクロコンピユ−タ
JPS5826043B2 (ja) プロセツサのリセツト方式
JPS633328B2 (ja)
JPS59218569A (ja) マイクロ・コンピユ−タ
JPH0683652A (ja) マイクロコンピュ−タシステム
JP2574918B2 (ja) 割り込み復帰処理方式
JPH04106652A (ja) 例外処理システム
JPH0462093B2 (ja)
JPS6352241A (ja) マイクロプロセツサ
JPH0683640A (ja) 割込応答処理方式
JPH0152775B2 (ja)
JPS5475242A (en) Interrupt processing system
JPS6265134A (ja) 割込み処理方式
JPH02311933A (ja) 割込制御方式
JPS61187058A (ja) デ−タ転送方式
JPH0298744A (ja) 割込み処理方式
JPH03246603A (ja) 高速カウンタ
JPS6428730A (en) Fault detection system
JPH03156647A (ja) ウォッチドッグタイマ
JPH0530950U (ja) 情報処理装置
JPH11110231A (ja) 割込み制御方式
JPH07129435A (ja) 暴走監視機能を有するプロセッサ
JPS6441028A (en) Interruption processing system
JPS6285348A (ja) シグナルプロセツサの自己監視回路
JPS6231434A (ja) 命令アドレス制御方式