JPS61273092A - Solid-state color image pickup device - Google Patents
Solid-state color image pickup deviceInfo
- Publication number
- JPS61273092A JPS61273092A JP60113190A JP11319085A JPS61273092A JP S61273092 A JPS61273092 A JP S61273092A JP 60113190 A JP60113190 A JP 60113190A JP 11319085 A JP11319085 A JP 11319085A JP S61273092 A JPS61273092 A JP S61273092A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- solid
- sample
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000005070 sampling Methods 0.000 claims abstract description 19
- 238000001514 detection method Methods 0.000 claims abstract description 10
- 238000003384 imaging method Methods 0.000 claims description 34
- 238000001444 catalytic combustion detection Methods 0.000 description 19
- 239000011159 matrix material Substances 0.000 description 10
- 230000000694 effects Effects 0.000 description 8
- 239000011295 pitch Substances 0.000 description 8
- 238000010586 diagram Methods 0.000 description 5
- 230000003111 delayed effect Effects 0.000 description 3
- 241000276457 Gadidae Species 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- IGRCWJPBLWGNPX-UHFFFAOYSA-N 3-(2-chlorophenyl)-n-(4-chlorophenyl)-n,5-dimethyl-1,2-oxazole-4-carboxamide Chemical compound C=1C=C(Cl)C=CC=1N(C)C(=O)C1=C(C)ON=C1C1=CC=CC=C1Cl IGRCWJPBLWGNPX-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000009191 jumping Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14609—Pixel-elements with integrated switching, control, storage or amplification elements
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、所定の色の固体撮像素子を他の固体撮像素子
に対して1/2絵素ピッチだけ空間的にずらして配置す
るいわゆる絵素ずらし撮像法を適用した固体カラー撮像
装置に関する。[Detailed Description of the Invention] [Industrial Application Field] The present invention relates to a so-called picture sensor in which a solid-state image sensor of a predetermined color is spatially shifted by 1/2 pixel pitch with respect to other solid-state image sensors. The present invention relates to a solid-state color imaging device to which a shift imaging method is applied.
本発明は、絵素ずらし撮像法を適用した固体カラー撮像
装置において、基準レベル部と信号レベル部との繰り返
しからなる各固体撮像素子の出力信号に対して、基準レ
ベルと信号レベルとの差をとることによりノイズを除去
した撮像信号を得るとともに、所定の色信号をサンプル
タイミングの調整可能なサンプルホールド回路を経由さ
せ、上記所定の色信号を用いて輪郭補償を行な′う後段
の回路の遅延量の差異を上記サンプルホールド回路によ
り吸収することにより、絵素ずらし撮像法の効果を低下
させることなく輪郭補償を行なうことを可能にするもの
である。In a solid-state color imaging device to which a pixel shifting imaging method is applied, the present invention calculates the difference between a reference level and a signal level for an output signal of each solid-state imaging device consisting of a repetition of a reference level part and a signal level part. In addition to obtaining an image signal from which noise has been removed, a predetermined color signal is passed through a sample-hold circuit whose sample timing can be adjusted, and the subsequent circuit performs contour compensation using the predetermined color signal. By absorbing the difference in delay amount by the sample and hold circuit, contour compensation can be performed without reducing the effect of the pixel shifting imaging method.
固体カラー撮像装置では、例えば緑色用のCCD (C
harge Coupled Device ) 撮
像素子を他の赤色用及び青色用のCCD撮像素子に対し
、水平方向にし2絵素ピッチだけずらして配置する絵素
ずらし撮像法が多く用いられている。これによれば、例
えばCODの画素に対応する素子の数を増加することな
く、撮像装置の解像度を向上させることができる。In a solid-state color imaging device, for example, a CCD (C
(Harge Coupled Device) A pixel shifting imaging method is often used in which an image sensor is arranged horizontally and shifted by two pixel pitches from other red and blue CCD image sensors. According to this, the resolution of the imaging device can be improved without increasing the number of elements corresponding to COD pixels, for example.
l/!、絵素ピッチずらして配置する際には、8枚の固
体撮像素子を機構的に高精度に合わせる必要がある。l/! When arranging the picture elements at different pitches, it is necessary to mechanically align the eight solid-state image sensors with high precision.
また、各固体撮像素子の出力信号に対する信号処理に関
しても、キャリアバランスされる容色信号の遅延誤差を
極力、抑える必要がある。Furthermore, with regard to signal processing of the output signals of each solid-state image sensor, it is necessary to suppress delay errors of carrier-balanced color signals as much as possible.
ところで、通常、撮像装置では、撮像信号に対して輪郭
補償の処理が行なわれる。この処理は、緑の信号が輝度
に寄与する率が高いという性質を利用し、緑の信号を主
に用いて行なわれる場合が多い。また、輪郭補償回路は
、1水平周期の遅延素子等より構成される。By the way, normally, in an imaging device, contour compensation processing is performed on an imaging signal. This processing is often performed mainly using the green signal, taking advantage of the property that the green signal has a high contribution rate to brightness. Further, the contour compensation circuit is composed of delay elements and the like having one horizontal period.
上記輪郭補償回路は、■水平周期の遅延素子等を含有し
ているため、信号処理部における各色信号の遅延量にば
らつきが生じる。このばらつきのために、たとえ前述の
各固体撮像素子の機構的な位置合わせが高精度であって
も、キャリアバランスの効果が低下してしまう。すなわ
ち、従来の固体カラー撮像装置では輪郭補償回路により
、輪郭補償を行なうと絵素ずらし撮像法の効果である解
像度の向上に悪影響を与えてしまうという問題を有して
いる。Since the contour compensation circuit includes a delay element with a horizontal period, etc., the amount of delay of each color signal in the signal processing section varies. Due to this variation, even if the mechanical positioning of each of the solid-state image sensors described above is highly accurate, the effect of carrier balance is reduced. That is, the conventional solid-state color imaging device has a problem in that when contour compensation is performed by the contour compensation circuit, the improvement in resolution, which is an effect of the pixel shifting imaging method, is adversely affected.
また、CCD撮像素子から得られる信号自体は、その内
部素子のノイズ、あるいは駆動パルスの影響等によるノ
イズを含んだ信号であるため、これらのノイズを除去す
る必要がある。Furthermore, since the signal itself obtained from the CCD image pickup device contains noise from its internal elements or noise due to the influence of drive pulses, it is necessary to remove these noises.
本発明はこのような問題に鑑みてなされたものであり、
ノイズを除去した撮像信号を得るとともに、上述の遅延
量のばらつきを除去することによって絵素ずらし撮像法
による解像度の向上を維持したま才輪郭補償が行なえる
固体カラー撮像装置を提供することを目的とする。The present invention was made in view of such problems,
It is an object of the present invention to provide a solid-state color imaging device that can obtain an imaging signal from which noise is removed and perform contour compensation while maintaining the resolution improvement achieved by the pixel shifting imaging method by removing the above-mentioned variation in delay amount. shall be.
上述の目的を達成するために本発明では、所定の色の固
体撮像素子を他の固体撮像素子に対して1/Z絵素ピッ
チだけ空間的にずらして配した多板式の固体カラー撮像
装置において、各々の固体撮像素子の出力の1ビット分
毎に基準レベル部とこの基準レベルから出力電荷に応じ
て充電あるいは放電がなされた信号部とを繰り返す電荷
検出信号の上記基準レベルと上記信号部のレベルとの差
を出力する各々の電荷検出回路と、上記所定の色の固体
撮像素子の上記電荷検出回路と所定の色の信号回路との
間に配されたサンプルホールド回路と、該サンプルホー
ルド回路に供給される所定のサンプリングパルスを遅延
する可変遅延回路とを備えて固体カラー撮像装置が構成
される。In order to achieve the above object, the present invention provides a multi-plate solid-state color imaging device in which solid-state imaging devices of a predetermined color are spatially shifted by 1/Z pixel pitch with respect to other solid-state imaging devices. , the reference level part of the charge detection signal and the signal part of the charge detection signal repeating a reference level part and a signal part charged or discharged according to the output charge from this reference level for every 1 bit of the output of each solid-state image sensor. Each charge detection circuit outputs a difference from the level, a sample hold circuit arranged between the charge detection circuit of the solid-state image sensor of the predetermined color and the signal circuit of the predetermined color, and the sample hold circuit. A solid-state color imaging device includes a variable delay circuit that delays a predetermined sampling pulse supplied to the solid-state color imaging device.
本発明に係る固体カラー撮像装置では、上記電荷検出回
路により、固体撮像素子から出力される基準レベル部と
信号部との繰り返しからなる出力信号から、基準レベル
と信号レベルとの差が取り出される。In the solid-state color imaging device according to the present invention, the charge detection circuit extracts the difference between the reference level and the signal level from the output signal, which is made up of a repetition of the reference level part and the signal part, output from the solid-state imaging element.
また、所定の色の信号回路の遅延を考慮して遅延量が設
定された上記可変遅延回路を通したサンプリングパルス
によって上記サンプルホールド回路が制御され、サンプ
リングが行なわれる。Further, the sample hold circuit is controlled by a sampling pulse passed through the variable delay circuit whose delay amount is set in consideration of the delay of the signal circuit of a predetermined color, and sampling is performed.
以下、本発明の一実施例について図面を参照して説明す
る。An embodiment of the present invention will be described below with reference to the drawings.
第1図は本発明をCODを3枚用いた固体カラー撮像装
置に適用した場合の実施例を示すブロック図である。FIG. 1 is a block diagram showing an embodiment in which the present invention is applied to a solid-state color imaging device using three CODs.
CCDCC撮像素子、IR,、IBの配置には、いわゆ
る1/2絵素ずらし撮像法が適用されている。The so-called 1/2 pixel shift imaging method is applied to the arrangement of the CCDC image pickup elements, IR, and IB.
すなわち、赤及び青用のCCD撮像素子1R及び1Bは
、対応する絵素同士が空間的に同一位置を占め、縁周の
CCD撮像素子1GはこれらCCD撮像素子1R及び1
Bに対して水平方向に14絵素ピッ子分だけずらして配
置されている。また、上記CCD撮像素子1Gは、上記
CCD撮像素子IR及び1Bに対して垂直方向に一絵素
分だけずらして配置されている。この結果、上記CCD
撮像素子IGの出力信号は上記CCD撮像素子1几及び
1Bの出力信号に比して、1水平周期位相が進んだもの
となる。この位相の進みは、後段の輪郭補償回路におい
て吸収される。That is, in the red and blue CCD image sensors 1R and 1B, the corresponding picture elements occupy the same spatial position, and in the peripheral CCD image sensor 1G, these CCD image sensors 1R and 1
It is arranged horizontally shifted from B by 14 pixel pitches. Further, the CCD image sensor 1G is arranged vertically shifted by one pixel with respect to the CCD image sensors IR and 1B. As a result, the above CCD
The output signal of the image sensor IG is advanced in phase by one horizontal period compared to the output signals of the CCD image sensors 1 and 1B. This phase advance is absorbed in the subsequent contour compensation circuit.
上記CCD撮像素子IG、IFL、IBはタイミングジ
ェネレータ3により供給されろ複数の駆動パルスにより
駆動され、信号を各々の電荷検出回路であるC DS
(Corelated Double Samplin
g)回路2G、2R,,2Bに出力する。該CD8回路
では、上記タイミングジェネレータ3より供給される2
つのサンプリングパルスSPI 、SF3により入力信
号に対しサンプリングを2回行ない、ノイズを除去して
階段状の撮像信号を出力する。該CD8回路2G、2B
、2Bの詳細については後述する。The CCD image sensors IG, IFL, and IB are driven by a plurality of drive pulses supplied by a timing generator 3, and send signals to each charge detection circuit CDS.
(Corelated Double Sample
g) Output to circuits 2G, 2R, and 2B. In the CD8 circuit, the 2 signal supplied from the timing generator 3 is
The input signal is sampled twice using the two sampling pulses SPI and SF3, noise is removed, and a stepped imaging signal is output. The CD8 circuit 2G, 2B
, 2B will be described in detail later.
緑色用の上記CDS回路2Gの出力信号はサンプルホー
ルド回路4に供給される。該サンプルホールド回路4の
サンプリングパルスSP8は、上記タイミングジェネレ
ータ3より可変遅延回路5を経て供給される。該サンプ
ルホールド回路4により、上記CDS回路2Gより出力
される緑の信号は、水平方向のし2絵素ピッチのずれが
打ち消される。The output signal of the CDS circuit 2G for green is supplied to the sample and hold circuit 4. The sampling pulse SP8 of the sample hold circuit 4 is supplied from the timing generator 3 via the variable delay circuit 5. The sample and hold circuit 4 cancels out the two-pixel pitch shift in the horizontal direction in the green signal output from the CDS circuit 2G.
該サンプルホールド回路4の出力信号は、クロック成分
等を除去するトラップフィルタ6G、アンプ7Gを経て
、輪郭補償回路8に供給される。The output signal of the sample hold circuit 4 is supplied to the contour compensation circuit 8 through a trap filter 6G that removes clock components and the like and an amplifier 7G.
該輪郭補償回路8は、緑の信号に対する1水平周期の遅
延回路8a、8b、信号処理回路80等より構成され、
上記アンプ7Gの出力信号とこの出力信号が上記1水平
周期遅延回路8bによりl水平周期遅延した信号と、上
記1水平周期遅延回路8aによりさらにl水平周期遅延
した信号と、トラップフィルタ6B、ア゛ンプ7Rを経
た赤の信号とに基づいて輪郭補償信号81Eを出力する
。The contour compensation circuit 8 is composed of delay circuits 8a and 8b of one horizontal period for the green signal, a signal processing circuit 80, etc.
The output signal of the amplifier 7G, the signal delayed by one horizontal period by the one horizontal period delay circuit 8b, the signal further delayed by one horizontal period by the one horizontal period delay circuit 8a, and the trap filter 6B, A contour compensation signal 81E is output based on the red signal that has passed through the amplifier 7R.
該輪郭補償信号SIEは、上記l水平周期遅延回路8b
を経た緑の信号と加算回路9Gにおいて加算される。該
加算回路の出力信号は輪郭補償が成された緑の信号とな
り、γ(ガンマ)補正回路10Gへ供給される。The contour compensation signal SIE is transmitted through the horizontal period delay circuit 8b.
It is added to the green signal that has passed through the adder circuit 9G. The output signal of the adder circuit becomes a green signal subjected to contour compensation, and is supplied to the γ (gamma) correction circuit 10G.
また、上記輪郭補償信号SIEは、加算回路9Rにおい
て上記アンプγRより出力される赤の信号と加算され、
該加算回路9Rより輪郭補償が成された赤の信号がγ補
正回路10R,に供給される。Further, the contour compensation signal SIE is added to the red signal output from the amplifier γR in an adder circuit 9R,
The red signal subjected to contour compensation is supplied from the adder circuit 9R to the γ correction circuit 10R.
また、加算回路9Bにおいて、トラップフィルタ6B、
アンプ7Bを経た青の信号と、上記輪郭補償信号SIE
が加算され、輪郭補償が成された青の信号がr補正回路
10Bに供給される。Further, in the adder circuit 9B, the trap filter 6B,
The blue signal that has passed through the amplifier 7B and the contour compensation signal SIE
are added and a blue signal subjected to contour compensation is supplied to the r correction circuit 10B.
上記r補正回路10G、10R,10Bの出力信号は、
輝度信号マトリクス回路11及びカラー信号マトリクス
回路12に供給される。上記輝度信号マトリクス回路1
1より得られる輝度信号と上記カラー信号マトリクス回
路12より得られるカラー信号とは、エンコーダ13に
おいてテレビジョン信号に合成され、出力端子14に複
合映像信号が出力される。The output signals of the r correction circuits 10G, 10R, and 10B are as follows:
The signal is supplied to a luminance signal matrix circuit 11 and a color signal matrix circuit 12. The above luminance signal matrix circuit 1
The luminance signal obtained from the color signal matrix circuit 12 and the color signal obtained from the color signal matrix circuit 12 are combined into a television signal in the encoder 13, and a composite video signal is outputted to the output terminal 14.
次に、上記CD8回路2G、2R,2Bについて、その
構成及び動作を説明する。3個のCDS回路2G、2R
,2Bは同一の構成であり、サンプリングクロックSP
I 、SF3により同時に駆動されるので、ここでは緑
の信号用のCDS回路2Gについて説明する。Next, the configuration and operation of the CD8 circuits 2G, 2R, and 2B will be explained. 3 CDS circuits 2G, 2R
, 2B have the same configuration, and the sampling clock SP
Since the green signal CDS circuit 2G is driven simultaneously by I and SF3, the CDS circuit 2G for the green signal will be described here.
、上記CD8回路2Gは第2図に示すように、3個のサ
ンプルホールド回路20a 、20b 、20Cと、差
動アンプ20dより構成され、上記CCD撮像素子1G
より出力信号Voが供給され、上記タイミングジェネレ
ータ3より、サンプリングパルスSPI 、SF3が供
給される。As shown in FIG. 2, the CD8 circuit 2G is composed of three sample and hold circuits 20a, 20b, 20C and a differential amplifier 20d,
The output signal Vo is supplied from the timing generator 3, and the sampling pulses SPI and SF3 are supplied from the timing generator 3.
上記出力信号Vo と上記サンプリングパルスSPI
、SF3の関係を第8図のタイミングチャートに示す。The above output signal Vo and the above sampling pulse SPI
, SF3 is shown in the timing chart of FIG.
上記出力信号Voは、上記タイミングジェネレータ3に
よる上記CCD撮像素子1Gの制御により、レベルがE
rであるプリチャージ期間Tpと信号レベルの期間Ts
から成る周期τ8の繰り返し信号となる。上記サンプル
ホールド回路208.20Cに供給される上記サンプリ
ングパルスSPIは、上記出力信号Voのプリチャージ
期間の前縁よりもτd=τB−TPだけ遅れ、パルス幅
はTpに等しい。上記サンプルホールド回路20aには
上記出力信号voの信号レベル部分がサンプルホールド
され、そのホールド出力USが上記差動アンプ20dの
反転入力端子に供給される。The level of the output signal Vo is set to E by the control of the CCD image sensor 1G by the timing generator 3.
The precharge period Tp which is r and the signal level period Ts
This is a repetitive signal with a period τ8 consisting of . The sampling pulse SPI supplied to the sample and hold circuit 208.20C lags behind the leading edge of the precharge period of the output signal Vo by τd=τB−TP, and has a pulse width equal to Tp. The signal level portion of the output signal vo is sampled and held in the sample and hold circuit 20a, and the hold output US is supplied to the inverting input terminal of the differential amplifier 20d.
・ また、上記出力信号Voは上記サンプルホールド
回路20bにも供給される。該サンプルホールド回路2
0bには、上記出力信号Voのプリチャージ期間Tpに
ハイレベルとなるサンプリングパルスSP2が供給され
て、プリチャージ期間TpのレベルErがサンプルホー
ルドされそのホールド出力HNIが上記サンプルホール
ド回路20Cに供給される。このホールド出力HNIは
該サンプルホールド回路20Gにおいて上記サンプリン
グパルスSPIによりサンプルホールドされ、そのホー
ルド出力HN2が上記差動アンプ20dの非反転入力端
子へ供給される。- Further, the output signal Vo is also supplied to the sample hold circuit 20b. The sample hold circuit 2
0b is supplied with a sampling pulse SP2 which becomes high level during the precharge period Tp of the output signal Vo, the level Er of the precharge period Tp is sampled and held, and its hold output HNI is supplied to the sample and hold circuit 20C. Ru. This hold output HNI is sampled and held by the sampling pulse SPI in the sample and hold circuit 20G, and its hold output HN2 is supplied to the non-inverting input terminal of the differential amplifier 20d.
ここで、第8図に示す出力信号Hs 、 HNI IH
N21中のパルス状電圧EPは、サンプリングパルスS
P1及び8P2がサンプルホールド回路20a。Here, the output signals Hs, HNI IH shown in FIG.
The pulsed voltage EP in N21 is the sampling pulse S
P1 and 8P2 are sample and hold circuits 20a.
20b 、20C中のF E T (Field 此t
Trans−力信号中に飛び込むことにより生じる飛
び込みパルス分である。FET in 20b, 20C (Field this t
Trans - is the jump pulse caused by jumping into the force signal.
ところで、サンプルホールド回路20aの出力信号Hs
は、CCD撮像素子1Gからの出力信号Voの信号レベ
ル期間Tsのサンプル値であるから、信号成分+ノイズ
成分となっている。一方、サンプルホールド回路20b
の出力信号HN、は、上記出力信号vOのプリチャージ
期間Tpのサンプル値であるから信号成分はなく、ノイ
ズ成分のみである。従って、岡山力信号H8とHNIと
の差をとることによってノイズ成分を除去することがで
きる。ところが岡山力信号HsとHNIとは上記出力信
号vOの異なる時点でのサンプルホールド出力であるた
め、第3図からも明らかなように、飛び込みパルスの出
現時点に位相差が生じる。このため、岡山力信号Hsと
HNIとの差をとると、飛び込み六ルスがその才ま現わ
れてしまうが、この回路では、上記出力信号HNIはサ
ンプルホールド回路20Cによりさらにサンプルホール
ドされるので、そのホールド出力信号1(Ngに現われ
る飛び込みパルスは、上記出力信号Hsのそれと同期に
なる。その結果、上記差動アンプ20dの出力としては
、雑音成分が除去されるとともに、サンプルホールド時
の飛び込みパルスも十分に抑圧された信号が得られる。By the way, the output signal Hs of the sample hold circuit 20a
is a sample value of the signal level period Ts of the output signal Vo from the CCD image sensor 1G, so it is a signal component+noise component. On the other hand, sample hold circuit 20b
Since the output signal HN is a sample value of the output signal vO during the precharge period Tp, there is no signal component, but only a noise component. Therefore, the noise component can be removed by taking the difference between the Okayama force signal H8 and HNI. However, since the Okayama force signals Hs and HNI are sample-and-hold outputs of the output signal vO at different points in time, as is clear from FIG. 3, a phase difference occurs at the point at which the jump pulse appears. For this reason, when taking the difference between the Okayama power signal Hs and HNI, a six-step jump will appear, but in this circuit, the output signal HNI is further sampled and held by the sample and hold circuit 20C. The jump pulse appearing in the hold output signal 1 (Ng) is synchronized with that of the output signal Hs. As a result, the noise component is removed from the output of the differential amplifier 20d, and the jump pulse at the time of sample and hold is also removed. A sufficiently suppressed signal is obtained.
このようにして、上記CD8回路2G、2R,,2Hの
出力には、ノイズが除去された撮像信号が得られる。In this way, an image signal from which noise has been removed is obtained as the output of the CD8 circuits 2G, 2R, 2H.
ところで、上記CCD撮像素子IG、IR,IBは上記
タイミングジェネレータ3により共通に駆動される。ま
た、上述したように上記CCD撮像素子1Gは、上記C
CD撮像素子IR,,IBに対し水平方向に1/2絵素
ピッチ分ずらして配されている。このため、上記CDS
回路2Gの出力信号と、上記CDS回路2B、2Bの出
力信号は謁絵素ピッチに対応する分だけ位相がずれる。Incidentally, the CCD image pickup elements IG, IR, and IB are commonly driven by the timing generator 3. Further, as described above, the CCD image sensor 1G has the CCD image sensor 1G.
They are arranged horizontally shifted by 1/2 pixel pitch with respect to the CD image pickup elements IR, , IB. For this reason, the above CDS
The output signal of the circuit 2G and the output signal of the CDS circuits 2B and 2B are out of phase by an amount corresponding to the audience pixel pitch.
この位相のずれを解消するのに上記サンプルホールド回
路4が用いられている。The sample and hold circuit 4 is used to eliminate this phase shift.
また、絵素ずらし撮像法の効果を維持するためには1例
えば上記輝度信号マクリクス回路11の入力において、
緑、赤、青の各々の信号の遅延量が一致している必要が
ある。ところが、赤及び青の信号は、各々のアンプ7R
,,7Bの出力信号が直接、各々の加算回路9R,,9
Bに供給されるのに対し、緑の信号は、上記アンプ7G
を経た後、上記輪郭補償回路8の1水平周期の遅延素子
8bを経て上記加算回路9Gに供給されている。In order to maintain the effect of the pixel shifting imaging method, for example, at the input of the luminance signal matrix circuit 11,
The amount of delay for each of the green, red, and blue signals must match. However, the red and blue signals are output from each amplifier 7R.
,,7B are directly transmitted to the respective adder circuits 9R,,9.
B, whereas the green signal is supplied to the amplifier 7G
After passing through the delay element 8b of one horizontal period of the contour compensation circuit 8, the signal is supplied to the addition circuit 9G.
上述したように線用のCCD撮像素子1Gは他のCCD
撮像素子1R及び1Bに比し、垂直方向に1絵素分ずれ
て配されているので、緑の信号は1水平周期位相が進ん
だものとなっている。その緑の信号は上記l水平周期の
遅延素子8bにより位相が1水平周期分だけ遅れるため
、上記輝度信号マクリクス回路11の入力においては緑
、赤、青の各々の信号の位相は揃うことになる。しかし
、上記l水平周期の遅延素子8bの精度、あるいは特性
変動により、緑の信号の遅延時間にばらつきが生じ、緑
の信号と赤及び青の信号に位相差が生じる。As mentioned above, the line CCD image sensor 1G is similar to other CCDs.
Compared to the image sensors 1R and 1B, the green signal is shifted by one picture element in the vertical direction, so the green signal is one horizontal period ahead in phase. Since the phase of the green signal is delayed by one horizontal period by the l horizontal period delay element 8b, the phases of the green, red, and blue signals are aligned at the input of the luminance signal matrix circuit 11. . However, due to the accuracy of the l horizontal period delay element 8b or characteristic fluctuations, variations occur in the delay time of the green signal, and a phase difference occurs between the green signal and the red and blue signals.
この遅延時間のばらつきは、上記サンプルホールド回路
4のサンプルタイミングを調整することにより吸収され
る。すなわち、上記タイミングシールド回路41こ供給
される。該可変遅延回路5は、例えば、上記輝度信号マ
クリクス回路11の入力において、緑、赤、青の信号を
観測し、緑の信号と赤及び青の信号との遅延量の差がな
くなるように調整される。これによって、各信号の位相
が一致し、絵素ずらし撮像法の効果は維持される。また
、輪郭補償も正常に行なわれる。This variation in delay time can be absorbed by adjusting the sample timing of the sample hold circuit 4. That is, the timing shield circuit 41 is supplied. The variable delay circuit 5, for example, observes the green, red, and blue signals at the input of the luminance signal matrix circuit 11, and adjusts the delay amount so that there is no difference in delay between the green signal and the red and blue signals. be done. As a result, the phases of each signal match, and the effects of the pixel shifting imaging method are maintained. Further, contour compensation is also performed normally.
なお、上記可変遅延回路5には、例えばガラス遅延線が
用いられる。このとき、このガラス遅延線の遅延の温度
特性を考慮して調整するとさらに良い。Note that, for the variable delay circuit 5, a glass delay line is used, for example. At this time, it is even better to make adjustments taking into account the temperature characteristics of the delay of this glass delay line.
また、本実施例では、上記CD8回路2Gの出力に上記
サンプルホールド回路4を接続して遅延量が調整された
撮像信号を得るようにしたが、例えば第4図のブロック
図に示すように両者を一体化して遅延調整可能なCD8
回路を構成しても良い。Further, in this embodiment, the sample and hold circuit 4 is connected to the output of the CD8 circuit 2G to obtain an image signal with an adjusted delay amount, but as shown in the block diagram of FIG. CD8 with integrated delay adjustment
A circuit may also be configured.
この回路では、サンプリングパルスSPIにより制御さ
れるサンプルホールド回路40a、40Cの谷々の出力
をサンプルホールド回路40d。In this circuit, the outputs from the valleys of the sample and hold circuits 40a and 40C controlled by the sampling pulse SPI are sent to the sample and hold circuit 40d.
40eを介して差動アンプ40fに供給する。このサン
プルホールド回路40d、40eは、上記可変遅延回路
5を経たサンプリングパルスSP3により制御される。It is supplied to a differential amplifier 40f via 40e. The sample and hold circuits 40d and 40e are controlled by the sampling pulse SP3 that has passed through the variable delay circuit 5.
従って上記差動アンプ40fに供給されるサンプルホー
ルド信号H,,,HHは遅延量の調整が成されたものと
なり、該差動アンプ40fの出力には、ノイズが除去さ
れ、遅延量の調整された撮像信号が得られる。Therefore, the sample and hold signals H, ..., HH supplied to the differential amplifier 40f have their delay amounts adjusted, and the output of the differential amplifier 40f has noise removed and the delay amount has been adjusted. A captured image signal can be obtained.
以上述べたように本発明によれば、ノイズを除去した撮
像信号を得ることができる。また、所定の色信号の遅延
量の調整により容色信号の遅延量の差を除去することが
できるので、輪郭補償回路の動作により、1/2絵素ず
らし撮像法の効果が低減することもない。従って解像度
の向上した鮮明な画像を得ることのできる固体カラー撮
像装置を提供することができる。As described above, according to the present invention, it is possible to obtain an image signal from which noise has been removed. Furthermore, since the difference in the delay amount of the color signal can be removed by adjusting the delay amount of the predetermined color signal, the effect of the 1/2 pixel shift imaging method will not be reduced due to the operation of the contour compensation circuit. . Therefore, it is possible to provide a solid-state color imaging device that can obtain clear images with improved resolution.
第1図は本発明をCODを8枚用いた固体カラー撮像装
置に適用した本実施例のブロック図である。
第2図は本実施例で用いられているCD8回路のブロッ
ク図であり、第8図は上記CDS回路の動作を説明する
ためのタイミングチャートである。
第4図はCD8回路と遅延調整を行なう回路とを一体化
した遅延調整可能なCD8回路のブロック図である。
パIG、IR,IB・
・・・・・CCD撮像素子2G、2B、2B・・・・・
・CD8回路3・・・・・・・・・タイミングジェネレ
ータ4・・・・・・・・・サンプルホールド回路5・・
・・・・・・・可変遅延回路
8・・・・・・・・・輪郭補償回路
8a、8b・・・・・・LH遅延素子
9G、91(、,9B・・・・・・曲・・“力口 $−
i n10G、10FL、10B・、Fj4正目鋸11
・・・・・・輝度信号マクリクス回路12・・・・・・
カラー信号マトリクス回路13・・・・・・エンコーダFIG. 1 is a block diagram of this embodiment in which the present invention is applied to a solid-state color imaging device using eight CODs. FIG. 2 is a block diagram of the CD8 circuit used in this embodiment, and FIG. 8 is a timing chart for explaining the operation of the CDS circuit. FIG. 4 is a block diagram of a CD8 circuit capable of delay adjustment, which integrates a CD8 circuit and a circuit for performing delay adjustment.
Pa IG, IR, IB・
...CCD image sensor 2G, 2B, 2B...
・CD8 circuit 3... Timing generator 4... Sample hold circuit 5...
......Variable delay circuit 8...Contour compensation circuit 8a, 8b...LH delay elements 9G, 91(,,9B...Tune...・“Strong mouth $−
i n10G, 10FL, 10B・, Fj4 regular saw 11
...Brightness signal matrix circuit 12...
Color signal matrix circuit 13... Encoder
Claims (1)
/2絵素ピッチだけ空間的にずらして配した多板式の固
体カラー撮像装置において、 各々の固体撮像素子の出力の1ビット分毎に基準レベル
部とこの基準レベルから出力電荷に応じて充電あるいは
放電がなされた信号部とを繰り返す電荷検出信号の上記
基準レベルと上記信号部のレベルとの差を出力する各々
の電荷検出回路と、上記所定の色の固体撮像素子の上記
電荷検出回路と所定の色の信号回路との間に配されたサ
ンプルホールド回路と、 該サンプルホールド回路に供給される所定のサンプリン
グパルスを遅延する可変遅延回路とを設け、 上記所定の色の信号回路の相対的遅延を考慮した遅延量
に上記可変遅延回路の遅延量を設定し、この遅延量を有
するサンプリングパルスで上記サンプルホールド回路を
動作させるようにしたことを特徴とする固体カラー撮像
装置。[Claims] A solid-state image sensor of a predetermined color is set to one solid-state image sensor with respect to another solid-state image sensor.
In a multi-chip solid-state color imaging device spatially shifted by /2 pixel pitch, each bit of the output of each solid-state imaging device is charged or charged according to the reference level portion and the output charge from this reference level. each charge detection circuit that outputs the difference between the reference level of the charge detection signal and the level of the signal section that repeats the discharged signal section; and the charge detection circuit of the solid-state image pickup device of the predetermined color; and a variable delay circuit for delaying a predetermined sampling pulse supplied to the sample and hold circuit, the relative delay of the signal circuit for the predetermined color is provided. A solid-state color imaging device characterized in that the delay amount of the variable delay circuit is set to a delay amount taking into consideration the delay amount, and the sample hold circuit is operated with a sampling pulse having this delay amount.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60113190A JP2580560B2 (en) | 1985-05-28 | 1985-05-28 | Solid color imaging device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60113190A JP2580560B2 (en) | 1985-05-28 | 1985-05-28 | Solid color imaging device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61273092A true JPS61273092A (en) | 1986-12-03 |
JP2580560B2 JP2580560B2 (en) | 1997-02-12 |
Family
ID=14605835
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60113190A Expired - Fee Related JP2580560B2 (en) | 1985-05-28 | 1985-05-28 | Solid color imaging device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2580560B2 (en) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02192278A (en) * | 1989-01-19 | 1990-07-30 | Sony Corp | Ccd output circuit |
EP0430174A2 (en) * | 1989-11-27 | 1991-06-05 | Sony Corporation | Image pick-up apparatus |
US5184212A (en) * | 1990-09-12 | 1993-02-02 | Ikegami Tsushinki Co., Ltd. | Circuit for producing brightness signal from output signal of solid state image pick-up apparatus using spatial pixel shift |
JPH0591519A (en) * | 1991-02-26 | 1993-04-09 | Samsung Electron Co Ltd | Method and apparatus for inserting interpolating picture element |
EP0553963A2 (en) * | 1992-01-31 | 1993-08-04 | Konica Corporation | Signal processing method for output from a solid image sensor |
JP2009130827A (en) * | 2007-11-27 | 2009-06-11 | Konica Minolta Business Technologies Inc | Solid imaging apparatus |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5372420A (en) * | 1976-12-09 | 1978-06-27 | Sony Corp | Noise rejecting circuit for solidstate pick up unit |
JPS5444424A (en) * | 1977-09-14 | 1979-04-07 | Sony Corp | Solid state pick up unit |
-
1985
- 1985-05-28 JP JP60113190A patent/JP2580560B2/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5372420A (en) * | 1976-12-09 | 1978-06-27 | Sony Corp | Noise rejecting circuit for solidstate pick up unit |
JPS5444424A (en) * | 1977-09-14 | 1979-04-07 | Sony Corp | Solid state pick up unit |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02192278A (en) * | 1989-01-19 | 1990-07-30 | Sony Corp | Ccd output circuit |
EP0430174A2 (en) * | 1989-11-27 | 1991-06-05 | Sony Corporation | Image pick-up apparatus |
US5184212A (en) * | 1990-09-12 | 1993-02-02 | Ikegami Tsushinki Co., Ltd. | Circuit for producing brightness signal from output signal of solid state image pick-up apparatus using spatial pixel shift |
JPH0591519A (en) * | 1991-02-26 | 1993-04-09 | Samsung Electron Co Ltd | Method and apparatus for inserting interpolating picture element |
EP0553963A2 (en) * | 1992-01-31 | 1993-08-04 | Konica Corporation | Signal processing method for output from a solid image sensor |
JP2009130827A (en) * | 2007-11-27 | 2009-06-11 | Konica Minolta Business Technologies Inc | Solid imaging apparatus |
Also Published As
Publication number | Publication date |
---|---|
JP2580560B2 (en) | 1997-02-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7295238B2 (en) | Image signal processing device of image sensor | |
US8502895B2 (en) | Variable exposure for color image sensor | |
EP0313031A2 (en) | CCD video camera | |
EP0473966B1 (en) | CCD having a pair of horizontal resisters | |
JPS61273092A (en) | Solid-state color image pickup device | |
US4525743A (en) | Dark current measurement and control for cameras having field-transfer CCD imagers | |
US4437764A (en) | Electrical compensation for misregistration of striped color filter in a color imager with discrete sampling elements | |
KR930011737A (en) | Video camera with solid state image pickup device | |
JPH03120979A (en) | Image pickup device | |
JP3831418B2 (en) | Imaging device | |
US4404587A (en) | Electrical compensation for misregistration of striped color filter in a color imager with discrete sampling elements | |
JP4227274B2 (en) | Solid-state imaging device | |
JP2734971B2 (en) | Signal processing circuit of charge-coupled device | |
JPH04237271A (en) | Image pickup device | |
JPH04258091A (en) | Solid-state image pickup element | |
JPH0727728Y2 (en) | Crystal defect compensation circuit | |
JPH0946599A (en) | Solid-state image pickup device | |
JPH0734591B2 (en) | Solid-state imaging device | |
JP2008219830A (en) | Imaging apparatus | |
JP2000224596A (en) | Video signal processor and storage medium storing program | |
JPH08223486A (en) | Ccd solid-state image pickup device | |
JPH11122538A (en) | Defective pixel correction device | |
JP2823264B2 (en) | Video signal processing circuit | |
JPH04189082A (en) | Image pickup device | |
JPH10174002A (en) | Imaging device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |