JPS61135220A - 半導体集積回路アナログスイツチ - Google Patents
半導体集積回路アナログスイツチInfo
- Publication number
- JPS61135220A JPS61135220A JP25866984A JP25866984A JPS61135220A JP S61135220 A JPS61135220 A JP S61135220A JP 25866984 A JP25866984 A JP 25866984A JP 25866984 A JP25866984 A JP 25866984A JP S61135220 A JPS61135220 A JP S61135220A
- Authority
- JP
- Japan
- Prior art keywords
- terminals
- terminal
- analog switch
- switch
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Electronic Switches (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、例えはテレビ映像信号等の比較的周波数帯
域の広い信号を切換えるために端子の配置を改良した半
導体集積回路(以下ICという)アナログスイッチに関
するものである。
域の広い信号を切換えるために端子の配置を改良した半
導体集積回路(以下ICという)アナログスイッチに関
するものである。
*4図は従来のIC7ナログスイツチの端子の配置を示
したグロック図であり、1はMlの入力端子、2は電源
端子、3は第2の入力端子、4はバイパス容量端子、5
は第3の入力端子、6は制御端子、7は接地端子、8は
出力端子、Sは制御回路、1Gはスイッチ回路である。
したグロック図であり、1はMlの入力端子、2は電源
端子、3は第2の入力端子、4はバイパス容量端子、5
は第3の入力端子、6は制御端子、7は接地端子、8は
出力端子、Sは制御回路、1Gはスイッチ回路である。
従来のIC7ナログスイツチは上記のように構成され、
制御端子BY”H”yベル(電源電圧)にしたとき、第
1の入力端子1に加えられた信号がスイッチ回路10を
介して出力端子8に現われ、制御端子6を“Mvペル”
(電源電圧Xi/2)にしたとき第2の入力端子3に加
えられた信号がスイッチ回路10Y介(、て出力端子8
に現われ、制御端子6 ’i’ ”L”ノベル(接地電
圧)圧したとき、第3の入力端子5に加えられた信号が
スイッチ回路10を介して出力端子8に現われるように
なっている。
制御端子BY”H”yベル(電源電圧)にしたとき、第
1の入力端子1に加えられた信号がスイッチ回路10を
介して出力端子8に現われ、制御端子6を“Mvペル”
(電源電圧Xi/2)にしたとき第2の入力端子3に加
えられた信号がスイッチ回路10Y介(、て出力端子8
に現われ、制御端子6 ’i’ ”L”ノベル(接地電
圧)圧したとき、第3の入力端子5に加えられた信号が
スイッチ回路10を介して出力端子8に現われるように
なっている。
上記のような従来のICでは、互いに隣接する端子の端
子間容量は必然的に存在する。また、端子に加えられる
信号が交流信号の場合、その周波数が高い程、隣接する
端子間の交流的な結合が強まる。その結果、入力端子間
でのりpストーク特性により、スイッチとしての特性劣
化ンもたらすという問題点があった。
子間容量は必然的に存在する。また、端子に加えられる
信号が交流信号の場合、その周波数が高い程、隣接する
端子間の交流的な結合が強まる。その結果、入力端子間
でのりpストーク特性により、スイッチとしての特性劣
化ンもたらすという問題点があった。
この発明は、かかる問題点を解決するためになされたも
ので、りpストーク特性による入力端子・間での特性劣
化Y軽減したICアナログスイッチ?得ることを目的と
する。
ので、りpストーク特性による入力端子・間での特性劣
化Y軽減したICアナログスイッチ?得ることを目的と
する。
この発明に係るIC7ナログスイツチは、映像スイッチ
であるスイッチ回路の各入力端子および出力端子のそれ
ぞれの隣接部に電源端子や接地端子のような交流的に低
いインピーダンスの端子を配置したものである。
であるスイッチ回路の各入力端子および出力端子のそれ
ぞれの隣接部に電源端子や接地端子のような交流的に低
いインピーダンスの端子を配置したものである。
この発明においては、スイッチ回路の各入力端子および
出力端子のそれぞれの隣接部に配置された交流的に低い
インピーダンスの端子により隣接する端子間の交流的な
結合が弱められる。
出力端子のそれぞれの隣接部に配置された交流的に低い
インピーダンスの端子により隣接する端子間の交流的な
結合が弱められる。
第1図はこの発明の一実施例を示す8ピンシングルイン
ラインバツグージにおけるIC7ナログスイツチの端子
配置を示した概略図であり、符号1〜10は第4図の従
来例と同一のものt示している。第1図のIC7ナログ
スイツチはWklの入力端子1.第2の入力端子3.第
3の入力端子5゜出力端子8乞それぞれ備えたスイッチ
回路10と、このスイッチ回路1Gを制御する制御回路
9と、制御端子6により主として構成されている。第1
図の配置から明らかなように、各入力端子1,3゜5の
隣接部は、電源端子2.バイパス容量端子4゜制御端子
6等の5efi的に低いインピーダンスの端子が配置さ
れている。
ラインバツグージにおけるIC7ナログスイツチの端子
配置を示した概略図であり、符号1〜10は第4図の従
来例と同一のものt示している。第1図のIC7ナログ
スイツチはWklの入力端子1.第2の入力端子3.第
3の入力端子5゜出力端子8乞それぞれ備えたスイッチ
回路10と、このスイッチ回路1Gを制御する制御回路
9と、制御端子6により主として構成されている。第1
図の配置から明らかなように、各入力端子1,3゜5の
隣接部は、電源端子2.バイパス容量端子4゜制御端子
6等の5efi的に低いインピーダンスの端子が配置さ
れている。
上記のように構成されたICアナログスイッチにおいて
は、制御端子6v″H”ノベル([fA電圧)にしたと
き、8glの入力瀾子1に加えられた信号が出力端子8
に現われ、制御端子6Y:”M’vベル(電源電圧XI
/2)ICしたとき、第2の入力端子3に加えられた信
号が出力端子8に現われ、制御端子6を“L″ノベル接
地電圧)IICL、たとき、第3の入力端子5に加えら
れた信号が出力端子8に現われるようになっている。
は、制御端子6v″H”ノベル([fA電圧)にしたと
き、8glの入力瀾子1に加えられた信号が出力端子8
に現われ、制御端子6Y:”M’vベル(電源電圧XI
/2)ICしたとき、第2の入力端子3に加えられた信
号が出力端子8に現われ、制御端子6を“L″ノベル接
地電圧)IICL、たとき、第3の入力端子5に加えら
れた信号が出力端子8に現われるようになっている。
また、第2図はこの発明の他の実施例を示す8ピンデユ
フルインラインバツグージにおけるICアナログスイッ
チの端子の配置を示した概略図で、符号1〜10は第1
図と同一のものであり−その動作は8g1図と同じであ
る。
フルインラインバツグージにおけるICアナログスイッ
チの端子の配置を示した概略図で、符号1〜10は第1
図と同一のものであり−その動作は8g1図と同じであ
る。
さらにまた、第3図は端子の配置?第1図の実施例と逆
の順序にしたもので、符号1〜10は第1図と同一のも
のt示し、その動作も第1図と同じである。
の順序にしたもので、符号1〜10は第1図と同一のも
のt示し、その動作も第1図と同じである。
そして、il前記2つの実施例の作用ならびに効果は第
1図の実施例と結果的には同一であることは勿論である
。
1図の実施例と結果的には同一であることは勿論である
。
〔−5G明の効果〕
この発明は以上説明”したとおり、スイッチ回路の各入
力端子および出力端子のそれぞれの隣接部に交流的に低
いインピーダンスの端子を配置したのでクロストーク特
性を良好にすることかできるという効果がある。
力端子および出力端子のそれぞれの隣接部に交流的に低
いインピーダンスの端子を配置したのでクロストーク特
性を良好にすることかできるという効果がある。
第1図はこの分明の一実施例を示す8ビ/シングルイン
ラインパツケージにおけるIC7ナログスイツチの概略
図、第2図はこの分明の他の実施例の8ピンデユアルイ
ンラインパツケージにおtするIC7ナジグスイツチの
概略図、第3図はこの発明のさらに他の実施例の8ピン
シングルインラインパツケージにおけるICアナログス
イッチの概略図、第4図は従来のICアナログスイッチ
の概略図である。 図において、1は第1の入力端子、2は電源端子、3は
第29入力端子、4はバイパス容量端子。 5は第3の入力端子、6は制御端子、7は接地端子、8
は出力端子、9は制御回路、10はスイッチ回路である
。 なお、各図中の同一符号は同一または相当部分を示す。
ラインパツケージにおけるIC7ナログスイツチの概略
図、第2図はこの分明の他の実施例の8ピンデユアルイ
ンラインパツケージにおtするIC7ナジグスイツチの
概略図、第3図はこの発明のさらに他の実施例の8ピン
シングルインラインパツケージにおけるICアナログス
イッチの概略図、第4図は従来のICアナログスイッチ
の概略図である。 図において、1は第1の入力端子、2は電源端子、3は
第29入力端子、4はバイパス容量端子。 5は第3の入力端子、6は制御端子、7は接地端子、8
は出力端子、9は制御回路、10はスイッチ回路である
。 なお、各図中の同一符号は同一または相当部分を示す。
Claims (1)
- 複数の入力端子と出力端子とを少くとも備え、周波数
帯域の広い信号を切換えるスイッチ回路と、このスイッ
チ回路を制御する制御回路とを備えたシングルインライ
ンパッケージまたはデユアルインラインパツケージの半
導体集積回路アナログスイッチにおいて、前記スイッチ
回路の各入力端子および出力端子のそれぞれの隣接部に
交流的に低いインピーダンスの端子を配置したことを特
徴とする半導体集積回路アナログスイッチ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25866984A JPS61135220A (ja) | 1984-12-05 | 1984-12-05 | 半導体集積回路アナログスイツチ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25866984A JPS61135220A (ja) | 1984-12-05 | 1984-12-05 | 半導体集積回路アナログスイツチ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61135220A true JPS61135220A (ja) | 1986-06-23 |
Family
ID=17323452
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP25866984A Pending JPS61135220A (ja) | 1984-12-05 | 1984-12-05 | 半導体集積回路アナログスイツチ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61135220A (ja) |
-
1984
- 1984-12-05 JP JP25866984A patent/JPS61135220A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860001485B1 (ko) | 애널로그스위치회로 | |
US4216431A (en) | Integrated circuit for frequency conversion | |
JPS61135220A (ja) | 半導体集積回路アナログスイツチ | |
US4559498A (en) | Symmetrical integrator and application of said integrator to an electric filter | |
US6693785B1 (en) | Electronic component with reduced inductive coupling | |
JPS5822910B2 (ja) | テイロウワコウカンカイロ | |
JPH0424654Y2 (ja) | ||
JPH01258188A (ja) | 加算器 | |
EP0501412B1 (en) | Signal line changeover circuit | |
JPH046270Y2 (ja) | ||
JPH04328976A (ja) | アクティブフィルタの特性切り換え回路 | |
JPS58164339U (ja) | 信号切換回路 | |
JPS6218748A (ja) | 半導体集積回路装置 | |
JPH0638492Y2 (ja) | アナログスイッチ回路 | |
JPS61284953A (ja) | 半導体集積回路装置 | |
JPS6373548A (ja) | 半導体集積回路 | |
JPH01134952A (ja) | 半導体装置 | |
JPH0540456Y2 (ja) | ||
JPS601921A (ja) | アナログ・スイツチ回路 | |
JP2689543B2 (ja) | ダイナミック型分周回路 | |
JPS61289717A (ja) | 信号変換回路 | |
JPH053416A (ja) | フイルタ回路 | |
JPH08307188A (ja) | 分岐器 | |
JPH03267898A (ja) | 加入者線回路 | |
JPS6152301U (ja) |