JPS6041805A - 電流切換回路 - Google Patents
電流切換回路Info
- Publication number
- JPS6041805A JPS6041805A JP58150505A JP15050583A JPS6041805A JP S6041805 A JPS6041805 A JP S6041805A JP 58150505 A JP58150505 A JP 58150505A JP 15050583 A JP15050583 A JP 15050583A JP S6041805 A JPS6041805 A JP S6041805A
- Authority
- JP
- Japan
- Prior art keywords
- current
- voltage
- transistor
- switching
- pair
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Electronic Switches (AREA)
- Amplifiers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
本発明は二つの電流源の一方を選択するrd電流切換回
路係り、特に減電圧特性の改良に関する。
路係り、特に減電圧特性の改良に関する。
第1図は二つの差動アンプの一方を択一的に動作させる
回路図である。すなわち抵抗RI+R2およびトランジ
スタQl 、Q!で構成した第1の差動アンプDF1と
抵抗Ra + R4およびトランジスタQl 、Q4で
構成したf!E2の差動アンプDF、を設け、トランジ
スタQs= Q6からなる第1のカレントミラー回路C
L、、l−ランジスタQy=Qaからなる第2のカレン
トミラー回路CL、により一個の電流源IOを択一的に
共用するように連動スイッチSW+ e S W 2を
切換えるものである。すなわちスイッチSWlがオン、
スイッチSW、がオフであれば第1のカレントミラー回
路CL、により第lの差卯JアンプDF、 を駆動する
。逆にスイッチSWIがオフ、スイッチSW、がオンで
あれば第2のカレントミラー回路CL2により第2の差
動アンプDF2を駆動する。
回路図である。すなわち抵抗RI+R2およびトランジ
スタQl 、Q!で構成した第1の差動アンプDF1と
抵抗Ra + R4およびトランジスタQl 、Q4で
構成したf!E2の差動アンプDF、を設け、トランジ
スタQs= Q6からなる第1のカレントミラー回路C
L、、l−ランジスタQy=Qaからなる第2のカレン
トミラー回路CL、により一個の電流源IOを択一的に
共用するように連動スイッチSW+ e S W 2を
切換えるものである。すなわちスイッチSWlがオン、
スイッチSW、がオフであれば第1のカレントミラー回
路CL、により第lの差卯JアンプDF、 を駆動する
。逆にスイッチSWIがオフ、スイッチSW、がオンで
あれば第2のカレントミラー回路CL2により第2の差
動アンプDF2を駆動する。
第2図は第1図に示す回路のスイッチsw、。
S Vw’ 2をトランジスタQa、QblCおキ換え
\トランジスタQbのベースに一定電圧Vcを与えトラ
ンジスタQaのベース電圧を上記一定電圧Vcに対して
高い電圧もしくは低い電圧に制御するようにしている。
\トランジスタQbのベースに一定電圧Vcを与えトラ
ンジスタQaのベース電圧を上記一定電圧Vcに対して
高い電圧もしくは低い電圧に制御するようにしている。
すなわちトランジスタQaのベース電位がトランジスタ
。bのペー゛ス電位よりも高ければトランジスタ。aは
遮断状態となりトランジスタQbは尋通し、第2のカレ
ントミラー回路CL2のトランジスタ。8を介シてその
コレクタ側に接続した第2の差動アンプDF2を動作さ
せる。逆にトランジスタQaのベース1区泣がトランジ
スタ。bのベース埴位よりも低ければトランジスタ。b
は遮断状態となり、トランジスタQaは尋通し、第1の
カレントミラー回路CL、のトランジスタ。6を介して
そのコレクタ側に接続し7辻第1の左動アンプDF1を
動作させる。
。bのペー゛ス電位よりも高ければトランジスタ。aは
遮断状態となりトランジスタQbは尋通し、第2のカレ
ントミラー回路CL2のトランジスタ。8を介シてその
コレクタ側に接続した第2の差動アンプDF2を動作さ
せる。逆にトランジスタQaのベース1区泣がトランジ
スタ。bのベース埴位よりも低ければトランジスタ。b
は遮断状態となり、トランジスタQaは尋通し、第1の
カレントミラー回路CL、のトランジスタ。6を介して
そのコレクタ側に接続し7辻第1の左動アンプDF1を
動作させる。
なおトランジスタQbのベースへは直列に接続したダイ
オードDI+Dffiのツェナー効果により一定電圧V
Cを供給する。またトランジスタQaのベースへは直列
に接続したダイオードD8 p D4 e D5 によ
りトランジスタQaのベース電圧よりも高い電圧を供給
する。そして上記ダイオードD4*DI+をトランジス
タQcで短絡することによりトランジスタQaのベース
電圧をトランジスタQ l)のベース電圧よりも低くす
るように制御する。ここでダ1′オードD□〜D、は同
一特性でその順方向降下電圧をVfとすればトランジス
タQbのベースには711゛に電圧2Vfを与え、また
トランジスタQaにはトランジスタQcのオフ時は電圧
3Vf、オン時は゛4圧vfを与えることになる。
オードDI+Dffiのツェナー効果により一定電圧V
Cを供給する。またトランジスタQaのベースへは直列
に接続したダイオードD8 p D4 e D5 によ
りトランジスタQaのベース電圧よりも高い電圧を供給
する。そして上記ダイオードD4*DI+をトランジス
タQcで短絡することによりトランジスタQaのベース
電圧をトランジスタQ l)のベース電圧よりも低くす
るように制御する。ここでダ1′オードD□〜D、は同
一特性でその順方向降下電圧をVfとすればトランジス
タQbのベースには711゛に電圧2Vfを与え、また
トランジスタQaにはトランジスタQcのオフ時は電圧
3Vf、オン時は゛4圧vfを与えることになる。
ところでこのよう7よゼ4成の切換回路の減l&圧特性
は次のようになる。すなわち一般に重子回路において、
動作可能な最小電圧は′tに源V。Cから共通電位(G
ND)へ流れる電流経路に存在するダイオードの順方向
降下電圧およびトランジスタのベース争エミッタ間電圧
Vbeと、トラ値によって定まる。そしてこの値を全て
の電流経路について考察し、最も大きな値の電流経路に
より減電圧特性が決定される。
は次のようになる。すなわち一般に重子回路において、
動作可能な最小電圧は′tに源V。Cから共通電位(G
ND)へ流れる電流経路に存在するダイオードの順方向
降下電圧およびトランジスタのベース争エミッタ間電圧
Vbeと、トラ値によって定まる。そしてこの値を全て
の電流経路について考察し、最も大きな値の電流経路に
より減電圧特性が決定される。
したがって第2図に示す回路ではトランジスタQcがオ
フの状態で電流源I2からダイオードD3 * D4
+ D、を通る電流経路により減電圧特性が決定される
。ここで減電圧V。cminを簡略計算するために順方
同降下電圧Vfを0.7vとし、電流源はトランジスタ
のコレクタ・エミッタ間を利用するのでVce (sa
t) = 0.3とすると次式で与えられる。
フの状態で電流源I2からダイオードD3 * D4
+ D、を通る電流経路により減電圧特性が決定される
。ここで減電圧V。cminを簡略計算するために順方
同降下電圧Vfを0.7vとし、電流源はトランジスタ
のコレクタ・エミッタ間を利用するのでVce (sa
t) = 0.3とすると次式で与えられる。
Vecmin=3X0.7+0.3−2.4Vすなわち
第2区に示す回路では計算上は電源電圧2.4Vが動作
限界となる。
第2区に示す回路では計算上は電源電圧2.4Vが動作
限界となる。
本発明は上記の事情に鑑みてなされたもので減電圧特性
の良好な電流切換回路を提供することを目的とするもの
である。
の良好な電流切換回路を提供することを目的とするもの
である。
すなわち本発明は、一対の電流源の電流をそれぞれ一対
の定電圧トランジスタのコレクタ・エミッタ間へ与える
とともに一対のスイッチングトランジスタのベースへそ
れぞれ与えかつ上記定電圧トランジスタのベースを共通
に接続して一定電圧を得、この共通接続点と上記スイッ
チングトランジスタの各ベースとの間にそれぞれ抵抗を
接続し、上記電流源の一方を可変して上記抵抗における
電圧降下分を制御しスイッチングトランジスタの一方を
選択的に導通させることを特徴とするものである。
の定電圧トランジスタのコレクタ・エミッタ間へ与える
とともに一対のスイッチングトランジスタのベースへそ
れぞれ与えかつ上記定電圧トランジスタのベースを共通
に接続して一定電圧を得、この共通接続点と上記スイッ
チングトランジスタの各ベースとの間にそれぞれ抵抗を
接続し、上記電流源の一方を可変して上記抵抗における
電圧降下分を制御しスイッチングトランジスタの一方を
選択的に導通させることを特徴とするものである。
以下本発明の一実施例を第3図に示す回路図を参照して
詳細に説明する。すなわち一対のスイッチングトランジ
スタQ+t * Qstのエミッタを共通に電流源I1
1を介して電源Vccに接続し、コレクタを第1、第2
のカレントミラー回路CL、、 CL、の入力側のトラ
ンジスタQ13+Q14を介して共通電位に接続する。
詳細に説明する。すなわち一対のスイッチングトランジ
スタQ+t * Qstのエミッタを共通に電流源I1
1を介して電源Vccに接続し、コレクタを第1、第2
のカレントミラー回路CL、、 CL、の入力側のトラ
ンジスタQ13+Q14を介して共通電位に接続する。
そしてこのカレントミラー回路CL、、CL、の出力側
のトランジスタQ15tQ++1をそれぞれ、たとえば
第1図に示すような差動増幅器に接続し、その一方を選
択的に動作させる。そして電源■。。と共通゛電位との
間に電流源工12*113と定電圧トランジスタQ 1
r + Q tsとの直列回路を介挿する。
のトランジスタQ15tQ++1をそれぞれ、たとえば
第1図に示すような差動増幅器に接続し、その一方を選
択的に動作させる。そして電源■。。と共通゛電位との
間に電流源工12*113と定電圧トランジスタQ 1
r + Q tsとの直列回路を介挿する。
そしてこの直列回路の直列接続点をそれぞれスイッチン
グトランジスタQ□I+Q12のベースに接続する。さ
らに上記定電圧トランジスタQ Ir +Q+8のベー
スを共通に接続するとともに、この共通接続点と上記一
対のスイッチングトランジスタQ1+1QI2のベース
との間にそれぞれ抵抗RI+R2を介挿している。なお
抵抗R1*R2の抵抗値は等しく、また鴫流諒112は
可変電流源、電流源1.3は定電流源である。
グトランジスタQ□I+Q12のベースに接続する。さ
らに上記定電圧トランジスタQ Ir +Q+8のベー
スを共通に接続するとともに、この共通接続点と上記一
対のスイッチングトランジスタQ1+1QI2のベース
との間にそれぞれ抵抗RI+R2を介挿している。なお
抵抗R1*R2の抵抗値は等しく、また鴫流諒112は
可変電流源、電流源1.3は定電流源である。
このような構成において、たとえば礒流源工、2はOμ
八へ100μAの範囲で可変でき、電流源rtsは50
μAの定電流源、抵抗J、Jは6にΩとする。
八へ100μAの範囲で可変でき、電流源rtsは50
μAの定電流源、抵抗J、Jは6にΩとする。
そして■1z−100μAとすると、電流源■I。
からは50μAXI、、からは100μAの電流が定電
圧トランジスタQ1?、Q□8へ流し込まれる。なおこ
の場合、トランジスタQsytQtsはそれぞれ等しい
電流を引き込むので抵抗■ζ、。
圧トランジスタQ1?、Q□8へ流し込まれる。なおこ
の場合、トランジスタQsytQtsはそれぞれ等しい
電流を引き込むので抵抗■ζ、。
R2を介して電流源■1.からトランジスタQ、8のコ
レクタへ25μAの電流が流れる。したがってスイッチ
ングトランジスタQ11wQl!のベース間には2 X
(25μAX6にΩ)すなわち0.3Vの電位差を生
じる。したがってスイッチングトランジスタQltは導
通し、それによつ°C会((2のカレントミラー回路C
L2が動作し、その出力側に接続した負荷へ電流を供給
することができる。
レクタへ25μAの電流が流れる。したがってスイッチ
ングトランジスタQ11wQl!のベース間には2 X
(25μAX6にΩ)すなわち0.3Vの電位差を生
じる。したがってスイッチングトランジスタQltは導
通し、それによつ°C会((2のカレントミラー回路C
L2が動作し、その出力側に接続した負荷へ電流を供給
することができる。
また゛社流源112の出力電流がθμ人とすると、電流
源itsから出力する50μAの電流を定電圧トランジ
スタQ1y*Qtsへ等分に25μAづつ与える。した
がってこの場合も抵抗R2+RIへ25μAの電流が流
れ0.3 Vの電圧降下を生じる。したがってスイッチ
ングトランジスタQ11は導通し、それによって第1の
カレントミラー回路CL、が動作し、その出力側に接続
した負荷へ電流を供給することができる。
源itsから出力する50μAの電流を定電圧トランジ
スタQ1y*Qtsへ等分に25μAづつ与える。した
がってこの場合も抵抗R2+RIへ25μAの電流が流
れ0.3 Vの電圧降下を生じる。したがってスイッチ
ングトランジスタQ11は導通し、それによって第1の
カレントミラー回路CL、が動作し、その出力側に接続
した負荷へ電流を供給することができる。
すなわち可変電流源112の電流に応じてスイッチング
トランジスタQ11+Qxzの一方を選択的に導通させ
て第1、第2のカレントミラー回lN5CL1 、CL
、の一方から電流を供給することができる。
トランジスタQ11+Qxzの一方を選択的に導通させ
て第1、第2のカレントミラー回lN5CL1 、CL
、の一方から電流を供給することができる。
そして、このようにすれば減電圧特性を支配する電流経
路は、電流源■、2が100μAの場合、電源■。。か
ら電流源Illを通すスイツチングトランジスクQlt
のエミッタ・ベース間を抜けて定電圧トランジスタQt
aiTh通り共通電位に達する経路となる。
路は、電流源■、2が100μAの場合、電源■。。か
ら電流源Illを通すスイツチングトランジスクQlt
のエミッタ・ベース間を抜けて定電圧トランジスタQt
aiTh通り共通電位に達する経路となる。
また電bIE源11tがOμAの場合、4源■。0から
IFX ’blE源111k通りスイッチングトランジ
スタQ目のエミッタ・ベース間1抜けて定電圧トランジ
スタQl?を通り共通電位に達する経路となる。そして
この場合の減電圧■。c minは、l1li’を方向
電圧降下Vf−0,7V、)ランジスタのコレクタ・エ
ミッタ間の飽和’I圧Vce(gat)=”’■(従っ
て電流源IIIに要する電圧も03v)とずれば1.3
vとなる。したがって第2図に示す従来の回路に比して
大幅に減電圧特性を改善することができる。
IFX ’blE源111k通りスイッチングトランジ
スタQ目のエミッタ・ベース間1抜けて定電圧トランジ
スタQl?を通り共通電位に達する経路となる。そして
この場合の減電圧■。c minは、l1li’を方向
電圧降下Vf−0,7V、)ランジスタのコレクタ・エ
ミッタ間の飽和’I圧Vce(gat)=”’■(従っ
て電流源IIIに要する電圧も03v)とずれば1.3
vとなる。したがって第2図に示す従来の回路に比して
大幅に減電圧特性を改善することができる。
さらに第3図に示す回路構成ではスイッチングトランジ
スタQII+Q1□のベース間に電位差を与える抵抗R
l + RI!の中点電位を定電圧トランジスタQ1y
+Q+aの■b e ’A!圧で固定している。したが
ってスイッチングトランジスタQ+++ −Q1!の一
方の電位の変化に対して、他方)」、逆方向へ同じ値だ
け変化する。このためにスイッチングトランジスタQl
l + Qxtの切換動作時に″醜流源Illの電流お
よびスイッチングトランジスタQ11sQ+tのコレク
タ・エミッタlFN%に圧の9C化は実用土庄じない。
スタQII+Q1□のベース間に電位差を与える抵抗R
l + RI!の中点電位を定電圧トランジスタQ1y
+Q+aの■b e ’A!圧で固定している。したが
ってスイッチングトランジスタQ+++ −Q1!の一
方の電位の変化に対して、他方)」、逆方向へ同じ値だ
け変化する。このためにスイッチングトランジスタQl
l + Qxtの切換動作時に″醜流源Illの電流お
よびスイッチングトランジスタQ11sQ+tのコレク
タ・エミッタlFN%に圧の9C化は実用土庄じない。
したがって電流源I11に用いるトランジスタのアーリ
ー効果の影響を小さくシ、それによって安定に電流を供
給できる利点がある。
ー効果の影響を小さくシ、それによって安定に電流を供
給できる利点がある。
以上のように本発明によれば減電圧特性が良好で構成も
簡単にでき、しかも電流源のトランジスタのアーリー効
果の影響を小さくして電流の安定化を図ることができる
電流切換回路を提供することができる。
簡単にでき、しかも電流源のトランジスタのアーリー効
果の影響を小さくして電流の安定化を図ることができる
電流切換回路を提供することができる。
第1図は機械的なスイッチを用いた従来の電流切換回路
の一例を示す回路図、第2図は半導体スイッチを用いた
従来の電流切換回路の一例を示す回路図、第3図は本発
明の一実施例を示す回路図である。 ■c (”・電源、111 + If!+ 11!”’
電流源、Q8.。 Q12・・・スイッチングトランジスタ、CLI、CL
2・・・カレントミラー回路、Q□7+Q18・・・定
電圧トランジスタ、R15R2・・・抵抗。 出願人代理人 弁理士 鈴 江 武 愚弟1図 第2図 第 3171
の一例を示す回路図、第2図は半導体スイッチを用いた
従来の電流切換回路の一例を示す回路図、第3図は本発
明の一実施例を示す回路図である。 ■c (”・電源、111 + If!+ 11!”’
電流源、Q8.。 Q12・・・スイッチングトランジスタ、CLI、CL
2・・・カレントミラー回路、Q□7+Q18・・・定
電圧トランジスタ、R15R2・・・抵抗。 出願人代理人 弁理士 鈴 江 武 愚弟1図 第2図 第 3171
Claims (1)
- 一対の電流源の電流をそれぞれコレクタ・エミッタ間へ
与えられかつベースを共通に接続するとともに電源と共
通電位との間に介挿した一対の定電圧トランジスタと、
上記一対の電流源の電流をそれぞれベースへ与えられか
つ共通の電流源を介して電源と共通電位との間にコレク
タ・エミッタを介挿した一対のスイッチングトランジス
タと、この一対のスイッチングトランジスタにそれぞれ
入力側を直列に接続した一対のカレントミラー回路と、
上記定電圧トランジスタのベースと上記一対のスイッチ
ングトランジスタのそれぞれのベースとの間に介挿した
抵抗とを具備し、上記一対の電流源の電流を可脱して一
対のスイッチングトランジスタの一方を選択的に導通さ
せて上記一対のカレントミラー回路の出力側の電流を制
御する電流切換回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58150505A JPS6041805A (ja) | 1983-08-18 | 1983-08-18 | 電流切換回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58150505A JPS6041805A (ja) | 1983-08-18 | 1983-08-18 | 電流切換回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6041805A true JPS6041805A (ja) | 1985-03-05 |
JPH0320085B2 JPH0320085B2 (ja) | 1991-03-18 |
Family
ID=15498327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58150505A Granted JPS6041805A (ja) | 1983-08-18 | 1983-08-18 | 電流切換回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6041805A (ja) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6382318U (ja) * | 1986-11-18 | 1988-05-30 | ||
JPS6382316U (ja) * | 1986-11-18 | 1988-05-30 | ||
JPS6382319U (ja) * | 1986-11-18 | 1988-05-30 | ||
JPS6382317U (ja) * | 1986-11-18 | 1988-05-30 | ||
JPH0197612U (ja) * | 1987-12-22 | 1989-06-29 | ||
US6014043A (en) * | 1996-09-05 | 2000-01-11 | Nec Corporation | Current switching type switch circuit |
WO2006051948A1 (ja) * | 2004-11-15 | 2006-05-18 | Anritsu Corporation | 高周波電子スイッチ及びそれを用いるバースト波発生装置及びそれを用いる短パルスレーダ |
-
1983
- 1983-08-18 JP JP58150505A patent/JPS6041805A/ja active Granted
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6382318U (ja) * | 1986-11-18 | 1988-05-30 | ||
JPS6382316U (ja) * | 1986-11-18 | 1988-05-30 | ||
JPS6382319U (ja) * | 1986-11-18 | 1988-05-30 | ||
JPS6382317U (ja) * | 1986-11-18 | 1988-05-30 | ||
JPH0430727Y2 (ja) * | 1986-11-18 | 1992-07-24 | ||
JPH0197612U (ja) * | 1987-12-22 | 1989-06-29 | ||
JPH0526814Y2 (ja) * | 1987-12-22 | 1993-07-07 | ||
US6014043A (en) * | 1996-09-05 | 2000-01-11 | Nec Corporation | Current switching type switch circuit |
WO2006051948A1 (ja) * | 2004-11-15 | 2006-05-18 | Anritsu Corporation | 高周波電子スイッチ及びそれを用いるバースト波発生装置及びそれを用いる短パルスレーダ |
US7522004B2 (en) | 2004-11-15 | 2009-04-21 | Anritsu Corporation | High-frequency electronic switch, and burst wave generating device using the same and short range radar using the same |
Also Published As
Publication number | Publication date |
---|---|
JPH0320085B2 (ja) | 1991-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2840632B2 (ja) | 全波整流回路 | |
US4339677A (en) | Electrically variable impedance circuit with feedback compensation | |
GB1535310A (en) | Hysteresis circuit | |
JPS6111826A (ja) | 内蔵基準電位を有する比較器回路 | |
US4636743A (en) | Front end stage of an operational amplifier | |
KR19990028799A (ko) | 상호 컨덕턴스가 제어 가능한 축퇴 차동 쌍 | |
JPS5857807A (ja) | 電圧制御可変利得回路 | |
JPS6041805A (ja) | 電流切換回路 | |
JPH02123822A (ja) | 論理回路とその制御方法 | |
JPH04315207A (ja) | 電源回路 | |
US5157347A (en) | Switching bridge amplifier | |
US4528514A (en) | Transconductance amplifier operable with bipolar input | |
JPH01288101A (ja) | ゲイン切替回路 | |
JPH05235662A (ja) | 定電流発生回路 | |
US4260955A (en) | Current amplifier with regenerative latch switch | |
US3602829A (en) | High gain amplifier and feedback arrangement for current driving a single coil | |
JPS6198006A (ja) | カレントミラ−回路 | |
JPS6367013A (ja) | 半導体集積回路装置 | |
JPH04369012A (ja) | バイアス回路 | |
JPS5972220A (ja) | シユミツトトリガ−回路 | |
JPH06204834A (ja) | スイッチ回路 | |
JPS5848922B2 (ja) | フクゴウテイデンリユウカイロ | |
JPH0272018U (ja) | ||
JPH05134777A (ja) | 定電流回路 | |
JPH0377687B2 (ja) |