JPS5838074A - 映像信号の処理回路 - Google Patents
映像信号の処理回路Info
- Publication number
- JPS5838074A JPS5838074A JP56135326A JP13532681A JPS5838074A JP S5838074 A JPS5838074 A JP S5838074A JP 56135326 A JP56135326 A JP 56135326A JP 13532681 A JP13532681 A JP 13532681A JP S5838074 A JPS5838074 A JP S5838074A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- video signal
- output
- frequency component
- supplied
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はテレビ画侭の尖鋭度を改善するのに使用される
映倫信号の処W1回路に関する。
映倫信号の処W1回路に関する。
従来テレビ画像の尖鋭度を改善するための回路としてア
パーチャ補正回路がある。γノ(−チャ補正回路は、一
般に、ハイ/(スフイルタヤ2次微分回路などkより映
像信号の高域成分を増強することによってテレビ画像の
尖鋭度を改善している。
パーチャ補正回路がある。γノ(−チャ補正回路は、一
般に、ハイ/(スフイルタヤ2次微分回路などkより映
像信号の高域成分を増強することによってテレビ画像の
尖鋭度を改善している。
しかし、このような映像信号の高域成分を増強するとと
kよってテレビ画像の尖鋭度を改善すると。
kよってテレビ画像の尖鋭度を改善すると。
その高域成分を増強したときに、その高域成分に當まれ
ている雑音信号も同11に増強されるので、確かに尖鋭
度は改善されるが、得られた映倫信号の87Nが劣化す
るので、画質の低下したテレビ画像となってしまう欠点
がある。
ている雑音信号も同11に増強されるので、確かに尖鋭
度は改善されるが、得られた映倫信号の87Nが劣化す
るので、画質の低下したテレビ画像となってしまう欠点
がある。
本発明は斯る点に鑑み、映像信号の高域成分を増強する
と共にこの高域成分ktすれる雑音41考を除去して、
テレビ画像の尖鋭度を改善したと−に画質の劣下を生じ
ないようkしたものである。
と共にこの高域成分ktすれる雑音41考を除去して、
テレビ画像の尖鋭度を改善したと−に画質の劣下を生じ
ないようkしたものである。
以下@1因を参照しながら零発IHcよる映像信号の処
理回路の一実施例について説明しよう。
理回路の一実施例について説明しよう。
同図において、(1)は入力端子を示し、この入力端子
(11に供給される入力映像信号8Gは、遅蔦量τ0を
有する遅駕回路+21及び(3)の1列回路を介して加
算器(4)の一方の入力端子に供給される。この場合、
入力映像信号Soが第2図人で示されるとすれば、遅延
回路(2夛の出力信号Sl及び遅蒐回路(3)の出力信
号8!は、第251B及びCK示すように、入力映像信
号8oが夫々τ0及び2T0運電された信号となる働こ
こで、遅延回路(21及び(3)の遅蔦量τ。は。
(11に供給される入力映像信号8Gは、遅蔦量τ0を
有する遅駕回路+21及び(3)の1列回路を介して加
算器(4)の一方の入力端子に供給される。この場合、
入力映像信号Soが第2図人で示されるとすれば、遅延
回路(2夛の出力信号Sl及び遅蒐回路(3)の出力信
号8!は、第251B及びCK示すように、入力映像信
号8oが夫々τ0及び2T0運電された信号となる働こ
こで、遅延回路(21及び(3)の遅蔦量τ。は。
後述するが、これら遅延@賂(2g及び(3)で構成さ
れるバイパス系及び讐−パス系が所定の周波数特性を呈
する様に選ばれる。
れるバイパス系及び讐−パス系が所定の周波数特性を呈
する様に選ばれる。
加算器(4)の他方の入力端子には入力映像信号8゜が
供給され、この加算器(4)kおいて、入力映像信号5
o)(運逼回11(3)の出力信号S2が加算され、そ
の出力として82図D)(示すような信号S3が得られ
る。この加算器(4)の出力信号S3は、レベルを丁に
シフトさせるレベルシフト回路(5)を介して減算器(
6)の負入力端子に供給さ糺る。この減算器(6)の正
入力端子には遅延回路(21の出力信号51が供給され
、この減算器(6) kおいて、この出力信号S1より
レベルシフト回路(5)の出力信号が減算され、その出
力として@2図BVC示すような信号S4が出力される
。
供給され、この加算器(4)kおいて、入力映像信号5
o)(運逼回11(3)の出力信号S2が加算され、そ
の出力として82図D)(示すような信号S3が得られ
る。この加算器(4)の出力信号S3は、レベルを丁に
シフトさせるレベルシフト回路(5)を介して減算器(
6)の負入力端子に供給さ糺る。この減算器(6)の正
入力端子には遅延回路(21の出力信号51が供給され
、この減算器(6) kおいて、この出力信号S1より
レベルシフト回路(5)の出力信号が減算され、その出
力として@2図BVC示すような信号S4が出力される
。
ここで、遅延回路(2;及び(3)の伝達関数をDとお
けば、入力端子(1)から減算器(6)の出力側までの
伝達関数TH(S)は、 TH(S) −D −−(1+n”) ・・・(1)
となり、遅延量がτ0であることから、ITH(B)
I、=1cxxsωr。−II−−−121という式が
導かれる。
けば、入力端子(1)から減算器(6)の出力側までの
伝達関数TH(S)は、 TH(S) −D −−(1+n”) ・・・(1)
となり、遅延量がτ0であることから、ITH(B)
I、=1cxxsωr。−II−−−121という式が
導かれる。
この(21式は、tX3図八にへの周波数特性を示して
いるように、入力端子(11かも減算器(6)の出力側
までの系が、周波数f、を中心とする通過特性を有して
いることを意味している0本例においては、画僧の輪郭
部を司どるのは、入力映像信号Soの中でも2MHz付
近の高域成分SHであることから、遅延回路(21及び
(3)の遅延量i0を、略250X10 秒に選び、
この周波数f、を略2 MHzとして、周波数fDを中
心とする高域通過特性を有するようにしている。因みに
、周波数fpはITH(8) lが最大となる周波数を
示し、 (2)ωτ =(2)2πfr−−1・・・(3)o
p。
いるように、入力端子(11かも減算器(6)の出力側
までの系が、周波数f、を中心とする通過特性を有して
いることを意味している0本例においては、画僧の輪郭
部を司どるのは、入力映像信号Soの中でも2MHz付
近の高域成分SHであることから、遅延回路(21及び
(3)の遅延量i0を、略250X10 秒に選び、
この周波数f、を略2 MHzとして、周波数fDを中
心とする高域通過特性を有するようにしている。因みに
、周波数fpはITH(8) lが最大となる周波数を
示し、 (2)ωτ =(2)2πfr−−1・・・(3)o
p。
の式で求められる。
結局、減算器(6)の出力信号84は、入力映gII信
号SOの中でも画儂の輪郭部を司どる高域成分SHであ
る。尚、この高域成分8Hkは当然周波数fp付近の雑
音信号8nが含まれている。
号SOの中でも画儂の輪郭部を司どる高域成分SHであ
る。尚、この高域成分8Hkは当然周波数fp付近の雑
音信号8nが含まれている。
この減算器(6)の出力信号S4、即ち雑音信号8nの
含まれた高域成分sHは、りンツタ回路(71K供給さ
れる。リイツタ回路(7)kおいては、映倫信号のレベ
ルに比べて雑音信号のレベルが小さいことに着目し、高
域成分SHのうちレベルの低い部分は雑音信号Snとみ
なし、そのりンツタゲインを紛音信号Snのレベルに応
じて決定することで雑音信号SOのみが抜き出されるよ
うkなされている。
含まれた高域成分sHは、りンツタ回路(71K供給さ
れる。リイツタ回路(7)kおいては、映倫信号のレベ
ルに比べて雑音信号のレベルが小さいことに着目し、高
域成分SHのうちレベルの低い部分は雑音信号Snとみ
なし、そのりンツタゲインを紛音信号Snのレベルに応
じて決定することで雑音信号SOのみが抜き出されるよ
うkなされている。
この+7 <ツタ回路())で抜き出され交雑音信号8
nは減算器(8)の負入力端子に供給される。この減算
器(8)の正入力端子には、減算器(6)の出力信号、
即ち雑音信号Snが含まれた高域成分sHが供給される
。
nは減算器(8)の負入力端子に供給される。この減算
器(8)の正入力端子には、減算器(6)の出力信号、
即ち雑音信号Snが含まれた高域成分sHが供給される
。
この減算器(8)kおいては、雑音信号8nが含まれた
高域成分SHより雑音信号8nが減算され、その出力と
して雑音信号anの除去されt高域成分8Hが得られる
。
高域成分SHより雑音信号8nが減算され、その出力と
して雑音信号anの除去されt高域成分8Hが得られる
。
この減算器(8)より出力される高域成分sHは、増幅
器(9)kで増強された後1.加算器舖の一方の入力端
子に供給される。
器(9)kで増強された後1.加算器舖の一方の入力端
子に供給される。
一方、加算器(41の出力信号S3がレベルシフト回路
(5)を介されて加算器αDの一方の入力端子に供給さ
れる。この加算Wh(lυの他方の入力端子には遅延回
路12)の出力信号S1が供給され、この加算器(11
1においては、これらの信号S3及びSlが加算され、
その出力として第2図Fに示すような信号S。
(5)を介されて加算器αDの一方の入力端子に供給さ
れる。この加算Wh(lυの他方の入力端子には遅延回
路12)の出力信号S1が供給され、この加算器(11
1においては、これらの信号S3及びSlが加算され、
その出力として第2図Fに示すような信号S。
が得られる。
ここで、上述したと同様に遅延回路ζ2!及び(3)の
伝達関数をDとおけば、入力端子(りからこの加算器0
11の出力Ill壕での伝達関数TI、C8)は、IT
Lcs)1−D+−;rx+f)−y、、、’ 、−・
(4) となり、更に遅延量がτ。であることから、ITL (
S)l = I as ωr 。+1 し リ 拳
(5)という式が導かれる。
伝達関数をDとおけば、入力端子(りからこの加算器0
11の出力Ill壕での伝達関数TI、C8)は、IT
Lcs)1−D+−;rx+f)−y、、、’ 、−・
(4) となり、更に遅延量がτ。であることから、ITL (
S)l = I as ωr 。+1 し リ 拳
(5)という式が導かれる。
この(5)式は、第3図Bkその周波数特性を示すよう
に、入力端子(1)から加算器a11の出力側までの系
が、周波数f p (−2MHz )を中心とした阻止
特性、即ち低域通過特性を有していることを意味してい
る。
に、入力端子(1)から加算器a11の出力側までの系
が、周波数f p (−2MHz )を中心とした阻止
特性、即ち低域通過特性を有していることを意味してい
る。
結局、加算器(Illより出力される信号S11は、入
力映倫信号80の低域成分8Lである。
力映倫信号80の低域成分8Lである。
この信号85m即ち低域成分81は加算器α・の他方の
入力端子に供給される。加算器fi□においては、この
信号SS1、即ち入力映像信号Soの低域成分SLと、
上述した雑音信号S!lIが除去され、そして増強され
た入力映倫信号8oの高域成分sHとが加算される。し
tがって、この加算器a・の出力側より導出された出力
端子(121には高域成分SHが増強され、しかもこの
高域成分8Hk含まれる雑音信号Snが除去された第2
図Gに示すような出力映像信号S6が得られる。
入力端子に供給される。加算器fi□においては、この
信号SS1、即ち入力映像信号Soの低域成分SLと、
上述した雑音信号S!lIが除去され、そして増強され
た入力映倫信号8oの高域成分sHとが加算される。し
tがって、この加算器a・の出力側より導出された出力
端子(121には高域成分SHが増強され、しかもこの
高域成分8Hk含まれる雑音信号Snが除去された第2
図Gに示すような出力映像信号S6が得られる。
以上述べtように1本発明による映倫信号の処理回路に
よれげ、出力映像信号S6の高域成分sHが増強される
ので、テレビ画儂の尖鋭度を改善することができ、しか
も、この高域成分5aVC含まれる雑音信号8nは除去
されるので、このとき、従来みtいに雑音信号8nも同
時に増強されて出力映像信号の87Hの劣化を生じると
論うことは全くなく、ブレビm偉の画質の低下を招くこ
とはない・ 次に第4図及び第5図は本発明の他の実施例をて第1図
と対応する部分には同一符号を付して示す。
よれげ、出力映像信号S6の高域成分sHが増強される
ので、テレビ画儂の尖鋭度を改善することができ、しか
も、この高域成分5aVC含まれる雑音信号8nは除去
されるので、このとき、従来みtいに雑音信号8nも同
時に増強されて出力映像信号の87Hの劣化を生じると
論うことは全くなく、ブレビm偉の画質の低下を招くこ
とはない・ 次に第4図及び第5図は本発明の他の実施例をて第1図
と対応する部分には同一符号を付して示す。
第4図に示す実施例においては、減算器a3にて。
遅延回路(2;の出力信号SXから減算器(6)の出力
信号S4が減算され、その出力として、 @2flll
Hに示すような信号S5 が得られ、この信号S!I
が加算器(IQの他方の入力端子に供給されるようにな
されたものである。この場合、減算器(6)の出力信号
S4は入力映像信号8oの高域成分SH(M音信号Sn
が含壕れる)であるから、減算器αmの出力信号Ssは
、入力映像信号SOより高域成分8Hを減算したもの、
即ち低域成分SLである。し念がって、この第4図に示
す実施例においても、出力端子α2には、入力映倫信号
島の低域成分SLと、−音信号Snが除去され、そして
増強されt入力映像信号Soの高域成分SHとが加算さ
れた出力映倫信号841が得られる。
信号S4が減算され、その出力として、 @2flll
Hに示すような信号S5 が得られ、この信号S!I
が加算器(IQの他方の入力端子に供給されるようにな
されたものである。この場合、減算器(6)の出力信号
S4は入力映像信号8oの高域成分SH(M音信号Sn
が含壕れる)であるから、減算器αmの出力信号Ssは
、入力映像信号SOより高域成分8Hを減算したもの、
即ち低域成分SLである。し念がって、この第4図に示
す実施例においても、出力端子α2には、入力映倫信号
島の低域成分SLと、−音信号Snが除去され、そして
増強されt入力映像信号Soの高域成分SHとが加算さ
れた出力映倫信号841が得られる。
また、第5図に示す実施例は、より実際1cI?Ill
したものである。同図について説明するに、入力映像信
号SOは、バッファaSα4及びa9の直列回路を介し
て減算器(6)の負入力端子に供給されると共に、この
人力映9信号SOは、遅延量f。(例えば250X10
秒)の運11g回路C23)及びバッファ回路−の
1列回路を介して減算器(6)の正入力端子に供給され
る。ここで、遅延回路C23)の出力とし【は、入力映
像信号8oが!。だけ遅延された第2図BJ(示すよう
な信号81が得られ、この信号S1が減算器(6)の正
入力端子に供給される0才た、Slが、この導延口路(
z3)の終端で反射されて始端に戻り、入力映像信号S
oが2τ。だけ遅延され之11K2図Cに示すような信
号S2が得らt、この信号8!はバッフ7回路α9を介
して減算器(6)の負入力端子に供給される。結局、減
算1i、 +6)の負入力端子には、信号3oと82と
の加算されたIIZ図DK示すような信号Ssが供給さ
れることになる。したがって、この減算器(旬の出力と
しては、信号8!より83が減算され大wI2図1%(
示すような信号84、即ち入力映像信号80の高域成分
8B (雑音信号Snを含む)が得られる・ この−高域成分8H(雑音信号8nを含む)は/(ツ7
ア回路(In及びアッテネータへSを介してり電ツタ回
路(])に供給され、このリスツ声回路(7)kて雑音
信号8nが抜き出される。そして、抜き出された雑音信
号8nはインバータ1略aSを介して加算器(イ)の一
方の入力端子に供給される。この加算器′(至)の他方
の入力端子には、減算器(6)の出力信号84、即ち高
域成分BH(雑音信号8nを含む)が/(ツファ回路a
で及びアッテネータ(2Df)W列口路を介して供給さ
れる。結局、この加算器(2)の出力としては、雑音信
号8nの除去された高域成分SHが得られる。
したものである。同図について説明するに、入力映像信
号SOは、バッファaSα4及びa9の直列回路を介し
て減算器(6)の負入力端子に供給されると共に、この
人力映9信号SOは、遅延量f。(例えば250X10
秒)の運11g回路C23)及びバッファ回路−の
1列回路を介して減算器(6)の正入力端子に供給され
る。ここで、遅延回路C23)の出力とし【は、入力映
像信号8oが!。だけ遅延された第2図BJ(示すよう
な信号81が得られ、この信号S1が減算器(6)の正
入力端子に供給される0才た、Slが、この導延口路(
z3)の終端で反射されて始端に戻り、入力映像信号S
oが2τ。だけ遅延され之11K2図Cに示すような信
号S2が得らt、この信号8!はバッフ7回路α9を介
して減算器(6)の負入力端子に供給される。結局、減
算1i、 +6)の負入力端子には、信号3oと82と
の加算されたIIZ図DK示すような信号Ssが供給さ
れることになる。したがって、この減算器(旬の出力と
しては、信号8!より83が減算され大wI2図1%(
示すような信号84、即ち入力映像信号80の高域成分
8B (雑音信号Snを含む)が得られる・ この−高域成分8H(雑音信号8nを含む)は/(ツ7
ア回路(In及びアッテネータへSを介してり電ツタ回
路(])に供給され、このリスツ声回路(7)kて雑音
信号8nが抜き出される。そして、抜き出された雑音信
号8nはインバータ1略aSを介して加算器(イ)の一
方の入力端子に供給される。この加算器′(至)の他方
の入力端子には、減算器(6)の出力信号84、即ち高
域成分BH(雑音信号8nを含む)が/(ツファ回路a
で及びアッテネータ(2Df)W列口路を介して供給さ
れる。結局、この加算器(2)の出力としては、雑音信
号8nの除去された高域成分SHが得られる。
そして、この高域成分sHは増幅11(9) Kで増強
された後、加算器(2)の第1の入力端子に供給される
。
された後、加算器(2)の第1の入力端子に供給される
。
まt、この加算器@の第2及びII3の入力端子には、
バッファ回路α9及び輪の出力信号8s及び81が供給
される。出力信号s1及びSlが加算されると、第2図
Fk示すような信号8s、即ち入力映倫信号Soの低域
成分SLとなる。したがりて。
バッファ回路α9及び輪の出力信号8s及び81が供給
される。出力信号s1及びSlが加算されると、第2図
Fk示すような信号8s、即ち入力映倫信号Soの低域
成分SLとなる。したがりて。
この加算器のkおいては、入力映像信号SOの低域成分
SLと、雑音信号Snが除去され、そして増強された入
力映倫信号Soの高域成分sHとが加算され、その出力
として第2図GK示すような出力映倫信号S6が得られ
る。そして、この出力映倫信号S6はアッテネータ(至
)及びバッファ回路(2)の直列回路を介して出力−子
(L5に得られる。
SLと、雑音信号Snが除去され、そして増強された入
力映倫信号Soの高域成分sHとが加算され、その出力
として第2図GK示すような出力映倫信号S6が得られ
る。そして、この出力映倫信号S6はアッテネータ(至
)及びバッファ回路(2)の直列回路を介して出力−子
(L5に得られる。
以上述べたように、tIE4図及び!5図に示す実施例
においても、出力端子α21には、第1図に示す実施例
と同様の出力映倫信−1!Sgが得られ、第1図に示す
実施例と同様の作用効果を得ることができる・
においても、出力端子α21には、第1図に示す実施例
と同様の出力映倫信−1!Sgが得られ、第1図に示す
実施例と同様の作用効果を得ることができる・
第1図は本発明による映像信号の処理回路の一実施例を
示す構成図、I[2図及びII3■は夫々本発明の説E
jlJk供する+IIII!J、薗4図及び禦5図は夫
々本発明の他の゛実施例を示す構成図である。 +11は入力端子、(21及ヒ(3))を夫A[[Il
l!、(4) Ql)及びαDは夫々加算器、(6)友
び(8)は夫々減算器、(7)はリミッタ回路、(9)
は増幅器、α2は出力端子である。
示す構成図、I[2図及びII3■は夫々本発明の説E
jlJk供する+IIII!J、薗4図及び禦5図は夫
々本発明の他の゛実施例を示す構成図である。 +11は入力端子、(21及ヒ(3))を夫A[[Il
l!、(4) Ql)及びαDは夫々加算器、(6)友
び(8)は夫々減算器、(7)はリミッタ回路、(9)
は増幅器、α2は出力端子である。
Claims (1)
- 【特許請求の範囲】 入力映倫信号からアパーチャ補正信号を形成し、仁のア
パーチャ補正信号を雑音除去回路に供給し。 雑音の除去されたアパーチャ補正信号を実質的に高域成
分が除去さrした入力映倫信号に加算するようkした映
*@号の処ma路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56135326A JPS5838074A (ja) | 1981-08-28 | 1981-08-28 | 映像信号の処理回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56135326A JPS5838074A (ja) | 1981-08-28 | 1981-08-28 | 映像信号の処理回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5838074A true JPS5838074A (ja) | 1983-03-05 |
JPH0225591B2 JPH0225591B2 (ja) | 1990-06-04 |
Family
ID=15149140
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56135326A Granted JPS5838074A (ja) | 1981-08-28 | 1981-08-28 | 映像信号の処理回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5838074A (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62165483A (ja) * | 1986-01-17 | 1987-07-22 | Sony Corp | 輪郭補償回路 |
JPS6373775A (ja) * | 1986-09-16 | 1988-04-04 | Victor Co Of Japan Ltd | デジタルビデオ信号処理回路 |
JPH02125571A (ja) * | 1988-11-04 | 1990-05-14 | Mitsubishi Electric Corp | ノイズキャンセラー回路 |
US5218438A (en) * | 1990-09-27 | 1993-06-08 | Samsung Electronics Co., Ltd. | Picture aperture correction circuit |
US5430499A (en) * | 1992-10-13 | 1995-07-04 | Hitachi, Ltd. | Apparatus for correcting vertical aperture of an image |
US7304672B2 (en) | 2002-12-25 | 2007-12-04 | Hitachi, Ltd. | Contour correcting video signal processing apparatus |
-
1981
- 1981-08-28 JP JP56135326A patent/JPS5838074A/ja active Granted
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62165483A (ja) * | 1986-01-17 | 1987-07-22 | Sony Corp | 輪郭補償回路 |
JPS6373775A (ja) * | 1986-09-16 | 1988-04-04 | Victor Co Of Japan Ltd | デジタルビデオ信号処理回路 |
JPH02125571A (ja) * | 1988-11-04 | 1990-05-14 | Mitsubishi Electric Corp | ノイズキャンセラー回路 |
US5218438A (en) * | 1990-09-27 | 1993-06-08 | Samsung Electronics Co., Ltd. | Picture aperture correction circuit |
US5430499A (en) * | 1992-10-13 | 1995-07-04 | Hitachi, Ltd. | Apparatus for correcting vertical aperture of an image |
US7304672B2 (en) | 2002-12-25 | 2007-12-04 | Hitachi, Ltd. | Contour correcting video signal processing apparatus |
Also Published As
Publication number | Publication date |
---|---|
JPH0225591B2 (ja) | 1990-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6222310B2 (ja) | ||
JPS6223505B2 (ja) | ||
US5767900A (en) | Digital apparatus for contour enhancement of video signal | |
JPH0467806B2 (ja) | ||
JPS5838074A (ja) | 映像信号の処理回路 | |
US5262863A (en) | Video signal processor having an adjustable noise cancelling circuit | |
JP3454990B2 (ja) | 信号処理回路 | |
US5287174A (en) | Vertical resolution correcting circuit for video signal | |
JPH05103231A (ja) | ノイズリダクシヨン回路 | |
JPS6373775A (ja) | デジタルビデオ信号処理回路 | |
JP2731037B2 (ja) | ノイズ除去回路 | |
JP2574803B2 (ja) | カラ−テレビジョン信号の雑音軽減回路 | |
JP2940285B2 (ja) | 輪郭補正装置 | |
JP3077163B2 (ja) | 波形歪み成分の除去回路 | |
JPH0779442B2 (ja) | 雑音減少回路 | |
JPH053196B2 (ja) | ||
JP3281992B2 (ja) | ノイズ低減回路 | |
JP2502865B2 (ja) | 映像信号のノイズ除去装置 | |
JPH0523671B2 (ja) | ||
JPH0528948B2 (ja) | ||
JP2607554B2 (ja) | テレビジヨン信号の雑音軽減回路 | |
JPH05122715A (ja) | 画像用ノイズ低減回路 | |
JPH0533596B2 (ja) | ||
JPH0696202A (ja) | 画像信号処理装置 | |
JPS62269476A (ja) | 映像信号処理装置 |