JPH11341091A - 自動利得制御回路 - Google Patents

自動利得制御回路

Info

Publication number
JPH11341091A
JPH11341091A JP10139966A JP13996698A JPH11341091A JP H11341091 A JPH11341091 A JP H11341091A JP 10139966 A JP10139966 A JP 10139966A JP 13996698 A JP13996698 A JP 13996698A JP H11341091 A JPH11341091 A JP H11341091A
Authority
JP
Japan
Prior art keywords
gain control
signal
burst
output
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10139966A
Other languages
English (en)
Other versions
JP3185872B2 (ja
Inventor
Takeshi Yamamoto
武志 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP13996698A priority Critical patent/JP3185872B2/ja
Priority to SE9901853A priority patent/SE519839C2/sv
Priority to SE9901853D priority patent/SE9901853L/xx
Priority to US09/315,824 priority patent/US6370210B1/en
Publication of JPH11341091A publication Critical patent/JPH11341091A/ja
Application granted granted Critical
Publication of JP3185872B2 publication Critical patent/JP3185872B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/08Amplitude regulation arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

(57)【要約】 【課題】 短期間で収束し、安定して動作する自動利得
制御回路を提供する。 【解決手段】 バースト入力信号を増幅するAGCアン
プの利得を制御するための利得制御信号を出力する自動
利得制御回路において、バースト入力信号の受信レベル
を検出する対数アンプと、対数アンプの出力を変換する
A/D変換器と、バースト信号の先頭のタイミングを検
出するバースト検出回路と、AGCアンプの出力レベル
と基準振幅レベルとから振幅誤差を求める振幅誤差検出
回路と、バースト検出回路より出力するバースト信号の
先頭のタイミングに基づいて遅延された異なるタイミン
グ信号を出力する2つの遅延回路と、遅延回路からのタ
イミング信号によってA/D変換器及び振幅誤差検出回
路のそれぞれの出力をラッチする2つのラッチと、ラッ
チからAGCアンプの利得を制御するための利得制御信
号を出力する

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、良好に収束する自
動利得制御回路に関する。
【0002】
【従来の技術】ディジタル位相変調されたバースト信号
の復調装置において、伝搬路におけるレベル変動を自動
利得制御により抑圧するために、バーストの先頭に自動
利得制御を収束させるためのプリアンブルを配置してい
る。
【0003】これまで自動利得制御を精度よく収束させ
るためには、このプリアンブルを長くする必要が有り、
その分実際のデータ伝送効率が低下するという欠点があ
った。また逆に、データ伝送効率を上げるためプリアン
ブルを短くすると、自動利得制御の収束する精度が悪く
なるか、もしくは、許容できる受信レベルのダイナミッ
クレンジを狭くせざるをえないという問題があった。
【0004】
【発明が解決しようとする課題】本発明は、従来技術の
上記欠点に鑑み、ディジタル位相変調されたバースト信
号の復調装置において、短期間で収束し、安定して動作
するディジタル処理型自動利得制御回路を提供するもの
である。
【0005】
【課題を解決するための手段】本発明の自動利得制御回
路は、上記課題を解決するために、バースト入力信号を
増幅するAGCアンプの利得を制御するための利得制御
信号を出力する自動利得制御回路において、バースト入
力信号の受信レベルを検出する対数アンプと、前記対数
アンプの出力を変換するA/D変換器と、バースト信号
の先頭のタイミングを検出するバースト検出回路と、前
記AGCアンプの出力レベルと基準振幅レベルとから振
幅誤差を求める振幅誤差検出回路と、前記バースト検出
回路より出力するバースト信号の先頭のタイミングに基
づいて遅延された異なるタイミング信号を出力する2つ
の遅延回路と、前記遅延回路からのタイミング信号によ
って前記A/D変換器及び振幅誤差検出回路のそれぞれ
の出力をラッチする2つのラッチと、該ラッチから前記
AGCアンプの利得を制御するための利得制御信号を出
力するものである。
【0006】この自動利得制御回路は、バースト信号を
受信すると、受信レベルに応じたRSSI信号が対数ア
ンプより出力される。ここでまず、RSSI信号を標本
量子化し、遅延回路の出力でラッチした信号でAGCア
ンプの利得を設定する。次に振幅誤差検出回路より出力
される、標本量子化後のベースバンド受信信号を用いて
検出するレベル誤差情報を、遅延回路の出力でラッチし
てAGCアンプの利得の補正を行う。
【0007】このように、本発明の自動利得制御回路
は、対数アンプより出力されるRSSI信号を用いるフ
ィードフォワード制御と、振幅誤差検出回路より出力さ
れるA/D変換後のベースバンド信号の振幅誤差情報を
用いるフィードバック制御を組み合わせることにより、
短期間で精度良く利得制御信号を収束させることができ
る。またディジタル処理のため温度等の変動の影響を受
けにくく安定して動作することができ、かつLSI化に
よる小型化、低消費電力化、無調整化が容易に実現でき
る。
【0008】
【発明の実施の形態】本発明の実施形態について図面を
参照して説明する。図1は、バースト信号を復調する復
調装置全体の回路構成を示すブロック図である。
【0009】図1において、バンドパスフィルタ1は、
入力される受信変調信号から不要波を除去する。AGC
(自動利得制御)アンプ2は、不要波を除去した受信変調
信号を入力とし、伝搬路におけるレベル変動を抑圧す
る。
【0010】AGCアンプ2より出力されるレベル変動
を抑圧された変調信号は、分配器3により2分岐され、
それぞれ乗算器4,5に供給される。発振器6は変調信
号の搬送波にほぼ等しい周波数のローカル信号を発振し
ている。乗算器4は、2分された1方の変調信号と発振
器6からのローカル信号をπ/2移相器7によりπ/2
だけ移相したローカル信号との乗算を行い、ベースバン
ド帯の複素変調信号の実部信号を出力する。乗算器5は
2分された他方の変調信号と発振器6からのローカル信
号との乗算を行いベースバンド帯の複素変調信号の虚部
信号を出力する。ここで、分配器3、2つの乗算器4,
5、発振器6および移相器7とで直交準同期検波器10
1を構成している。
【0011】乗算器4,5から出力される前記ベースバ
ンド帯の複素変調信号の実部信号、虚部信号は、それぞ
れローパスフィルタ8,9により不要な高調波が除去さ
れた後、A/D変換器10,11に入力される。A/D
変換器10,11は、入力される前記ベースバンド帯の
複素変調信号の実部信号、虚部信号を標本量子化する。
【0012】A/D変換器10,11より出力される実
部ディジタル信号および虚部ディジタル信号は遅延検波
器12においてそれぞれ遅延検波され、Iチャネルおよ
びQチャネル復調信号として出力される。
【0013】自動利得制御回路102は、前記バンドパ
スフィルタ1より出力される不要波を除去後の受信変調
信号と、前記A/D変換器10,11より出力される実
部ディジタル信号および虚部ディジタル信号を入力し、
前記AGCアンプ2の利得を制御する利得制御信号を出
力する。
【0014】次に、本実施形態の自動利得制御回路につ
いて説明する。図2は本実施形態の自動利得制御回路の
構成を示すブロック図である。
【0015】図2の自動利得制御回路102において、
対数アンプ13は、前記のバンドパスフィルタ1より出
力される不要波を除去後の受信変調信号を入力し、受信
信号レベルを示すRSSI信号を出力する。このRSS
I信号は、A/D変換器14に入力され標本量子化され
るとともに、バースト検出回路15に入力され、バース
ト信号の先頭のタイミング検出に用いられる。
【0016】振幅誤差検出回路16は、前記A/D変換
器10,11より出力される標本量子化後のベースバン
ド受信信号を用いてレベル偏差を検出する。このレベル
偏差は、振幅誤差検出回路において、A/D変換器1
0,11より出力される実部ディジタル信号および虚部
ディジタル信号の振幅値の二乗和の平方根を求め、その
値を基準振幅値と比較することより求める。
【0017】前記A/D変換器14および振幅誤差検出
回路16の出力は、それぞれラッチ回路19および20
に入力される。それぞれのラッチ回路は、前記バースト
検出回路15より出力するバースト信号の先頭のタイミ
ングを遅延回路17および18により遅延させたタイミ
ング信号によってラッチを行う。
【0018】加算器21はラッチ回路19、20の出力
を加算する。D/A変換器22は、加算器21の出力を
D/A変換し、前記AGCアンプ2の利得を制御する利
得制御信号を出力する。
【0019】次に、実施形態の動作について図面を参照
して説明する。図3は本実施形態の自動利得制御回路に
おける信号波形のタイムチャートである。
【0020】本発明の自動利得制御回路は、バースト信
号の先頭に配置される自動利得制御用のプリアンブルを
用いて利得制御ループを収束させる。
【0021】図3に示すように、バースト信号aを受信
すると、受信レベルに応じたRSSI信号bが対数アン
プ13より出力される。ここで先ず、RSSI信号bを
A/D変換器14によって標本量子化し、遅延回路17
の出力でラッチした信号でAGCアンプ2の利得を設定
する。
【0022】次に、先のA/D変換器10,11による
標本量子化後のベースバンド受信信号を用いて振幅誤差
検出回路16により検出されるレベル誤差情報を、遅延
回路18の出力でラッチしてAGCアンプ2の利得の補
正設定をさらに行う。
【0023】このように、対数アンプ13より出力され
るRSSI信号を用いるフィードフォワード制御と、振
幅誤差検出回路16より出力されるA/D変換後のベー
スバンド信号の振幅情報を用いるフィードバック制御を
組み合わせることにより、自動利得制御を短期間で精度
良く収束することができる。
【0024】
【効果の説明】上記の通り、本発明の自動利得制御回路
は、対数アンプより出力されるRSSI信号を用いるフ
ィードフォワード制御と、振幅誤差検出回路より出力さ
れるA/D変換後のベースバンド信号の振幅情報を用い
るフィードバック制御を組み合わせることにより、利得
制御を短期間で精度良く収束することができる。
【0025】またディジタル処理のため温度等の変動の
影響を受けにくく安定して動作することができ、かつL
SI化による小型化、低消費電力化、無調整化が容易に
実現できる。
【図面の簡単な説明】
【図1】バースト信号を復調する復調装置全体の回路構
成を示すブロック図
【図2】本実施形態の自動利得制御回路の構成を示すブ
ロック図
【図3】本実施形態の自動利得制御回路における信号波
形のタイムチャート
【符号の説明】
1 バンドパスフィルタ 2 AGCアンプ 3 分配器 4,5 乗算器 6 発振器 7 移相器 8,9 ローパスフィルタ 10,11 A/D変換器 12 遅延検波器 13 対数アンプ 14 A/D変換器 15 バースト検出回路 16 振幅誤差検出回路 17,18 遅延回路 19,20 ラッチ 21 加算器 22 D/A変換器 101 直交準同期検波器 102 自動利得制御回路

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 バースト入力信号を増幅するAGCアン
    プの利得を制御するための利得制御信号を出力する自動
    利得制御回路において、 バースト入力信号の受信レベルを検出する入力レベル検
    出部と、前記入力レベル検出部から出力される検出レベ
    ル、および前記AGCアンプの出力レベルと基準振幅レ
    ベルとから求めた振幅誤差とに基づいて、前記AGCア
    ンプの利得制御信号を生成することを特徴とする自動利
    得制御回路。
  2. 【請求項2】 バースト入力信号を増幅するAGCアン
    プの利得を制御するための利得制御信号を出力する自動
    利得制御回路において、 バースト入力信号の受信レベルを検出する対数アンプ
    と、前記対数アンプの出力を変換するA/D変換器と、
    バースト信号の先頭のタイミングを検出するバースト検
    出回路と、前記AGCアンプの出力レベルと基準振幅レ
    ベルとから振幅誤差を求める振幅誤差検出回路と、前記
    バースト検出回路より出力するバースト信号の先頭のタ
    イミングに基づいて遅延された異なるタイミング信号を
    出力する2つの遅延回路と、前記遅延回路からのタイミ
    ング信号によって前記A/D変換器及び振幅誤差検出回
    路のそれぞれの出力をラッチする2つのラッチと、該ラ
    ッチから前記AGCアンプの利得を制御するための利得
    制御信号を出力することを特徴とする自動利得制御回
    路。
JP13996698A 1998-05-21 1998-05-21 自動利得制御回路 Expired - Fee Related JP3185872B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP13996698A JP3185872B2 (ja) 1998-05-21 1998-05-21 自動利得制御回路
SE9901853A SE519839C2 (sv) 1998-05-21 1999-05-21 Krets för att generera en förstärkningsreglersignal tillförd en AFR-förstärkare och sätt för detta
SE9901853D SE9901853L (sv) 1998-05-21 1999-05-21 Krets för att generera en förstärkningsreglersignal tillförd en AFR-förstärkare och sätt för detta
US09/315,824 US6370210B1 (en) 1998-05-21 1999-05-21 Circuitry for generating a gain control signal applied to an AGC amplifier and method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13996698A JP3185872B2 (ja) 1998-05-21 1998-05-21 自動利得制御回路

Publications (2)

Publication Number Publication Date
JPH11341091A true JPH11341091A (ja) 1999-12-10
JP3185872B2 JP3185872B2 (ja) 2001-07-11

Family

ID=15257822

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13996698A Expired - Fee Related JP3185872B2 (ja) 1998-05-21 1998-05-21 自動利得制御回路

Country Status (3)

Country Link
US (1) US6370210B1 (ja)
JP (1) JP3185872B2 (ja)
SE (2) SE9901853L (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002246860A (ja) * 2001-02-22 2002-08-30 Kddi Research & Development Laboratories Inc 受信装置における振幅レベル自動調整装置
WO2003001714A1 (fr) * 2001-06-25 2003-01-03 Sony Corporation Circuit de commande de gain automatique et procede correspondant, ainsi que dispositif de demodulation faisant intervenir leur utilisation
WO2003045027A1 (fr) * 2001-11-20 2003-05-30 Sanyo Electric Co., Ltd. Appareil de reception radio et procede et programme de regulation de la synchronisation du traitement de signal

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010084821A (ko) * 2000-02-29 2001-09-06 서평원 이동 통신 시스템 기지국의 수신 장치
US6611794B1 (en) * 2000-04-20 2003-08-26 Southwest Research Institute Signal amplitude restoration apparatus and method
US6532358B1 (en) * 2000-08-03 2003-03-11 Tektronix, Inc. Overload distortion protection for a wideband receiver
US6993100B2 (en) * 2000-12-12 2006-01-31 Skyworks Solutions, Inc. Burst detector
US6968166B2 (en) * 2002-01-22 2005-11-22 George L. Yang Method and apparatus of a fast digital automatic gain control circuit
US6903592B2 (en) * 2003-01-22 2005-06-07 Promos Technologies Inc. Limited variable width internal clock generation
US7010330B1 (en) * 2003-03-01 2006-03-07 Theta Microelectronics, Inc. Power dissipation reduction in wireless transceivers
US8401129B2 (en) * 2009-11-19 2013-03-19 Techwell Llc Digital automatic gain control

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4007428A (en) * 1975-08-07 1977-02-08 Danfoss A/S Automatic gain control of pulses
JPS59128837A (ja) * 1983-01-14 1984-07-25 Nec Corp バ−スト信号用自動利得制御回路
JPH0812979B2 (ja) * 1989-11-21 1996-02-07 日本電気株式会社 自動利得制御装置
JPH07107965B2 (ja) 1993-01-19 1995-11-15 日本電気株式会社 受信周波数変換器用自動利得制御回路
JPH0720235A (ja) 1993-06-30 1995-01-24 Mitsubishi Electric Corp モノパルス追尾装置
JPH08293748A (ja) 1995-04-20 1996-11-05 Fujitsu Ltd 自動利得制御装置及び移動端末機及び自動利得制御方法
JPH0974323A (ja) 1995-09-04 1997-03-18 Fujitsu Ltd ディジタル自動利得制御回路
WO1998056108A2 (en) * 1997-06-03 1998-12-10 Koninklijke Philips Electronics N.V. Automatic gain control circuit, e.g. for use in a hard disk drive

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002246860A (ja) * 2001-02-22 2002-08-30 Kddi Research & Development Laboratories Inc 受信装置における振幅レベル自動調整装置
WO2003001714A1 (fr) * 2001-06-25 2003-01-03 Sony Corporation Circuit de commande de gain automatique et procede correspondant, ainsi que dispositif de demodulation faisant intervenir leur utilisation
US7397872B2 (en) 2001-06-25 2008-07-08 Sony Corporation Automatic gain control circuit and method thereof and demodulation apparatus using the same
WO2003045027A1 (fr) * 2001-11-20 2003-05-30 Sanyo Electric Co., Ltd. Appareil de reception radio et procede et programme de regulation de la synchronisation du traitement de signal
US7068988B2 (en) 2001-11-20 2006-06-27 Sanyo Electric Co., Ltd. Radio reception apparatus, signal processing timing control method, and signal processing timing control program

Also Published As

Publication number Publication date
SE9901853L (sv) 1999-11-22
US6370210B1 (en) 2002-04-09
SE9901853D0 (sv) 1999-05-21
SE519839C2 (sv) 2003-04-15
JP3185872B2 (ja) 2001-07-11

Similar Documents

Publication Publication Date Title
KR101140333B1 (ko) 직교 검출기 및 그것을 이용한 직교 복조기 및 샘플링직교 복조기
US5946607A (en) Method of apparatus for automatic gain control, and digital receiver using same
US6904274B2 (en) System and method for inverting automatic gain control (AGC) and soft limiting
US5212814A (en) Automatic output power controller
JP2000286915A (ja) 信号変調回路及び信号変調方法
US7257379B2 (en) Compensating for analog radio component impairments to relax specifications
JPH10327204A (ja) 等化器を用いた位相同期ループ回路
US5533064A (en) Digital radio receiver having limiter amplifiers and logarithmic detector
JP3185872B2 (ja) 自動利得制御回路
KR101261527B1 (ko) 직접 변환 구조의 rf 쿼드러쳐 송수신기에서 부정합을보상하는 방법 및 장치
US5339040A (en) AM demodulation receiver using digital signal processor
JP2011146979A (ja) 送信装置、無線通信装置及び送信方法
JP2000209291A (ja) 直交変調器
US20030031273A1 (en) Quadrature gain and phase imbalance correction in a receiver
US7027529B1 (en) Demodulation method and demodulation apparatus
JP3504071B2 (ja) ダイレクトコンバージョン受信機
JP2008166957A (ja) 受信装置、及び送信装置
US6396884B1 (en) Automatic frequency control circuit
JPH10163816A (ja) 自動周波数制御回路
JPH04290321A (ja) 非線形歪補償方法
US6597747B1 (en) Baseband signal processing circuit capable of accurately setting phase difference between analog I signal and analog Q signal to 90 degrees
JP4449144B2 (ja) キャリア再生装置およびその方法と受信装置
JP4214635B2 (ja) ディジタル無線装置
JPH11154839A (ja) 自動利得制御方式
JPH07235835A (ja) 全デジタルif−ベースバンド信号変換器

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090511

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100511

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110511

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110511

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120511

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees