JPH10145326A - Receiver for cdma system - Google Patents

Receiver for cdma system

Info

Publication number
JPH10145326A
JPH10145326A JP30261896A JP30261896A JPH10145326A JP H10145326 A JPH10145326 A JP H10145326A JP 30261896 A JP30261896 A JP 30261896A JP 30261896 A JP30261896 A JP 30261896A JP H10145326 A JPH10145326 A JP H10145326A
Authority
JP
Grant status
Application
Patent type
Prior art keywords
code
despreading
unit
demodulator
reference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP30261896A
Other languages
Japanese (ja)
Inventor
Norio Kubo
Morihiko Minowa
Satoshi Nakamura
Kensuke Sawada
中村  聡
徳郎 久保
健介 沢田
守彦 箕輪
Original Assignee
Fujitsu Ltd
富士通株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date

Links

Abstract

PROBLEM TO BE SOLVED: To improve the reception characteristic of the receiver for CDMA system, to make the size small and to attempt economization.
SOLUTION: The receiver is provided with a plurality of inverse spread demodulators 1-1-1-3, that receive a reception CDMA signal from a reception section 6 and a correlation device 3, such as a sliding correlation device to obtain a correlation between the reception CDMA signal and a spread code, and also with a code synchronization section 2 that provides an output of a reference inverse spread code according to the maximum correlation value by the correlation device 3 and an output of an inverse spread code with a phase difference of ±n/m (n, m are integers) tip, with respect to the reference inverse spread code to the inverse spread demodulators 1-1-1-3 and with a synthesis section 4, that synthesizes demodulation output signals from a plurality of the inverse spread demodulators 1-1-1-3.
COPYRIGHT: (C)1998,JPO

Description

【発明の詳細な説明】 DETAILED DESCRIPTION OF THE INVENTION

【0001】 [0001]

【発明の属する技術分野】本発明は、CDMA(Code BACKGROUND OF THE INVENTION The present invention is, CDMA (Code
Division Multiple Access )信号を受信して復調するCDMAシステム用受信装置に関する。 Division about Multiple Access) receiving apparatus for a CDMA system signals received by the demodulating. 送信データを拡散コードにより拡散変調したCDMA信号を受信復調する受信装置に於いては、拡散コードと同一のパターンの逆拡散コードを用いて受信CDMA信号を逆拡散して復調するものであり、それぞれ異なる拡散コードを用いることにより、同一周波数帯域を利用して多数の通信が可能となるから、移動通信システムにも適用されている。 Is In the receiving apparatus that receives and demodulates the CDMA signal spread-modulated by a spreading code for transmission data, which despread and demodulate the received CDMA signal using a despreading code of the same pattern as the spreading code, respectively by using different spreading codes, since the number of communication becomes possible by using the same frequency band, it is applied to a mobile communication system.

【0002】又移動通信システム等に於いては、マルチパスの伝搬遅延時間差による周波数選択性フェージングを考慮する必要があり、そのマルチパスを時間的に分離して、それぞれのパスを介した受信信号を復調して合成出力するRAKE受信方式が知られている。 [0002] Also In the mobile communication system or the like, it is necessary to consider the frequency selective fading due to the propagation delay time difference of the multipath, the multipath temporally separated received signals via each path RAKE reception scheme and demodulates the synthesis output is known. 前述のCD The above-mentioned CD
MA方式に於いてもRAKE受信方式を適用して受信特性の向上を図ることができる。 Also in the MA scheme by applying the RAKE reception scheme can be improved reception characteristics. その場合に小型且つ経済的な構成とすることが要望されている。 It is a compact and economical structure which is demanded in the case.

【0003】 [0003]

【従来の技術】図9はCDMAシステム用送信装置の要部説明図であり、2チャネルの送信変調部101−1, BACKGROUND ART FIG. 9 is an explanatory view showing main components of a transmission apparatus for a CDMA system, two-channel transmission of the modulation unit 101-1,
101−2を備えた場合を示し、102は一次変調器、 Shows a case with a 101 - 102 primary modulator,
103は二次変調器、104は拡散コード発生部、10 103 secondary modulator 104 spreading code generating section, 10
5は合成部、106は送信部、107はアンテナを示す。 5 synthesis unit, 106 transmission unit, 107 denotes an antenna.

【0004】各チャネル対応の送信変調部101−1, [0004] Each channel corresponding transmission modulator 101-1,
101−2は同一の構成を備えており、又拡散コード発生部104は、各チャネル対応に異なる拡散コードを発生するものである。 101-2 have the same structure, and spreading code generating unit 104 is for generating a different spreading code to each channel corresponding. 又一次変調器102は、送信データをBPSK等に変調し、二次変調器103は、拡散コード発生部104からの拡散コードにより拡散変調する。 The primary modulator 102, the transmission data is modulated in BPSK or the like, the secondary modulator 103, spread-spectrum modulates the spreading code from the spreading code generating section 104.
又合成部105は各チャネル対応の送信変調部101− The combining unit 105 transmission modulator of each channel corresponding 101-
1,101−2の変調出力信号を合成し、送信部106 It synthesizes the modulated output signal of 1,101-2, transmitter 106
は送信周波数に変調してアンテナ107から送信する。 It modulates the transmission frequency is transmitted from antenna 107.
従って、2チャネルの送信データを同一の送信周波数帯域を用いて送信することができる。 Therefore, it is possible to transmit using the same transmission frequency band to transmit data of two channels.

【0005】図10は従来例のCDMAシステム用受信装置の説明図であり、3フィンガRAKE受信装置の場合を示し、111はアンテナ、112は受信部、113 [0005] Figure 10 is an explanatory view of a conventional example of CDMA system receiving apparatus, shows the case of 3 finger RAKE receiver apparatus, 111 denotes an antenna, 112 receiving unit, 113
−1〜113−3は受信復調部、114は相関器、11 -1~113-3 the reception demodulator, 114 a correlator, 11
5は符号同期部、116は逆拡散復調器、117は合成部、118は識別器を示す。 5 code synchronization unit, 116 despread demodulator 117 the synthesis unit, 118 denotes a discriminator.

【0006】受信復調部113−1〜113−3は、それぞれ符号同期部115と逆拡散復調部116とからなる同一の構成を有するものであり、受信部112からの受信CDMA信号が入力される。 [0006] reception demodulator 113-1~113-3 are those having the same structure comprising each a code synchronization section 115 despread demodulator 116. reception CDMA signals from the receiving unit 112 is input . 又相関器114は、送信側の拡散コードと同一パターンのコードの位相をずらしながら相関値を求め、例えば、相関値の大きい順に3 The correlator 114 obtains a correlation value while shifting the code phase of the spreading code and the same pattern on the transmitting side, for example, 3 in descending order of the correlation values
個の相関値を選択して、受信復調部113−1〜113 Select pieces of correlation values, the receiving demodulation section 113-1 to 113
−3対応の符号同期部115に入力するスライディング相関器(Sliding Correlator )である。 -3 corresponding sliding correlator to be inputted to the code synchronization section 115 is (Sliding Correlator).

【0007】符号同期部115は、相関器114からの相関値の時間位置に対応し、且つ受信CDMA信号に位相同期した逆拡散コードを発生して逆拡散復調部116 [0007] code synchronization unit 115, a correlator corresponding to the time position of the correlation value from 114, despreading demodulation unit 116 and the received CDMA signal to generate a despread code synchronized in phase with
に入力し、逆拡散復調部116は、受信部112からの受信CDMA信号を逆拡散し、合成部117は各受信復調部113−1〜113−3からの復調出力信号を合成し、識別器118は、レベル識別によりデータを再生して出力する。 Fill in, despreading demodulation unit 116 despreads the received CDMA signal from the receiving unit 112, the combining unit 117 combines the demodulated output signal from each reception demodulator 113-1~113-3, discriminator 118, and outputs the reproduced data by level discrimination.

【0008】図11はマルチパスの説明図であり、相関値が大きいパス1,パス2,パス3と、それらの間の遅延(相関値位相)とを示す。 [0008] Figure 11 is an explanatory view of a multi-path, showing the path correlation value is greater 1, path 2, and path 3, the delay between them and (correlation value phase). この場合の図10に於ける相関器114は、総ての位相についてスライディング相関を行う必要があり、従って、時間がかかる問題があった。 In the correlator 114 in FIG. 10 in this case, it is necessary to perform the sliding correlation for all phases, therefore, there is a problem that it takes time. 又図10に於ける例えば、受信復調部113−1の符号同期部115は、パス1の受信CDMA信号に同期して逆拡散コードを発生して逆拡散復調部116に入力し、その受信CDMA信号を逆拡散復調し、同様に、受信復調部113−2はパス2の受信CDMA信号を逆拡散復調し、受信復調部113−3はパス3の受信CDM In the Matazu 10 For example, the code synchronization unit 115 of the reception demodulator 113-1 is input to the despreading demodulator 116 generates a despreading code in synchronism with the received CDMA signal path 1, the reception CDMA despreads the demodulated signals, Similarly, despreading demodulation reception demodulator 113-2 a received CDMA signal path 2, the receiving demodulation section 113-3 receives CDM path 3
A信号を逆拡散復調することになる。 It will reverse spread demodulation the signal A.

【0009】図12は符号同期部の説明図であり、12 [0009] Figure 12 is an explanatory view of a code synchronization unit, 12
1,122は逆拡散部、123は減算部、124はループフィルタ(LPF)、125は電圧制御発振器(VC 1,122 despreading section, 123 is the subtraction unit, the loop filter 124 (LPF), 125 is a voltage controlled oscillator (VC
O)、126は逆拡散コード発生部、127は1チップの遅延回路(1C)であり、遅延ロックループDLL O), 126 despreading code generating section, 127 is a one-chip delay circuit (1C), a delay locked loop DLL
(Delay Locked Loop )の構成を示す。 Showing the structure of the (Delay Locked Loop).

【0010】逆拡散コード発生部126は、電圧制御発振器125の出力信号位相に同期した逆拡散コードを発生して、一方の逆拡散部121には直接、他方の逆拡散部122には1チップの遅延回路127を介してそれぞれ逆拡散コードを入力し、減算部123により逆拡散部121,122からの逆拡散出力信号の差分を求め、その差分をループフィルタ124を介して電圧制御発振器125の制御電圧とする。 [0010] despreading code generator 126 generates a despreading code in synchronism with the output signal phase of the voltage controlled oscillator 125, on one of the despreading unit 121 directly, one chip to the other despreader 122 through the delay circuit 127 inputs the despread code, respectively, obtains the difference of the despread output signals from the despreader 121 and 122 by the subtraction unit 123, the voltage controlled oscillator 125 and the difference through a loop filter 124 as a control voltage.

【0011】従って、一方の逆拡散部121側と他方の逆拡散部122側との相関値のピークa,bは1チップ分遅延し、減算部123により差分を求めているから、 Accordingly, peak a correlation value between one despreading section 121 side and the other of the despreading unit 122 side, b is delayed one chip, because they seek difference by subtraction unit 123,
ピークa,bの中間点cを挟んで線形の領域が存在することになる。 So that the linear region is present across the peaks a, midpoint b c. そこで、そのピークa,bの中間点cに位相が引込まれるように、電圧制御発振器125の位相が制御され、入力信号位相に対して1/2チップ分の位相差をもって電圧制御発振器125の位相が引込まれる。 Therefore, the peak a, so that the phase is drawn to the midpoint c of b, is controlled the phase of the voltage controlled oscillator 125, the voltage controlled oscillator 125 with a phase difference of 1/2 chips with respect to the input signal phase phase is drawn.
その為、図12に於いては省略しているが、逆拡散コード発生部126からの逆拡散コードを1/2チップ遅延させて、逆拡散復調部116(図10参照)に加える構成が採用されている。 Therefore, although omitted In Fig. 12, a despreading code from the despreading code generating section 126 by 1/2 chip delay, construction employed to apply the reverse spread demodulation unit 116 (see FIG. 10) It is.

【0012】 [0012]

【発明が解決しようとする課題】CDMAシステムに於いて、図11に示すパス1,パス2,パス3対応に、図10に示すように、受信復調部113−1〜113−3 In a CDMA system [0005], path 1 shown in FIG. 11, path 2, path 3 to a corresponding, as shown in FIG. 10, reception demodulator 113-1~113-3
を備えたRAKE受信装置は、各受信復調出力信号を合成部117により合成することにより、受信特性を向上することができる。 RAKE receiver including a can, each received demodulated output signal by combining the combining unit 117, it is possible to improve the reception characteristics. 従って、更に多数のパスに対応して受信復調部を設けて合成すれば、一層受信特性を向上することができる。 Thus, if synthesized further provided a number of receiver demodulator corresponding to the path, it is possible to improve further reception characteristic. その場合、各受信復調部は、それぞれ符号同期部115と逆拡散復調部116とを含む構成であるから、比較的大きな規模の回路構成となり、大型化すると共に高価な構成となる問題があった。 In that case, each receiving demodulator, since a configuration each comprising a code synchronization unit 115 and the despreading demodulator 116, is a relatively large-scale circuit configuration of a problem of an expensive construction with large-sized . 又拡散コードのレートを大きくすると、拡散帯域が広くなり、パス分解特性は向上するが、拡散帯域が狭い場合に比較してパスの消失が発生する可能性が大きくなり、受信品質の劣化が問題となる。 Further Increasing the rate of the spreading code, spreading band is widened, but the pass degradation characteristics are improved, the loss of the path likely increases generated as compared to when the spreading bandwidth is narrow, deterioration of the reception quality problems to become. 本発明は、受信特性を向上すると共に小型化並びに経済化を図ることを目的とする。 The present invention aims to reduce the size and economy as well as improving the reception characteristic.

【0013】 [0013]

【課題を解決するための手段】本発明のCDMAシステム用受信装置は、(1)は、CDMA信号を受信して復調するCDMAシステム用受信装置に於いて、受信CD Receiving device for a CDMA system of the present invention SUMMARY OF THE INVENTION (1) is, in the receiving device for a CDMA system which receives and demodulates the CDMA signal, the received CD
MA信号を入力する複数の逆拡散復調器1−1〜1−3 A plurality of despreading demodulator for inputting MA signal 1-1 to 1-3
と、受信CDMA信号と拡散コードとの相関値を求める相関器3と、この相関器3による最大相関値に従った基準の逆拡散コードを出力すると共に、この基準の逆拡散コードに対して±n/mチップ(n,m=整数)の位相差の逆拡散コードを出力してそれぞれ逆拡散復調器1− When, a correlator 3 to obtain the correlation value of the received CDMA signal and the spreading code, and outputs the despread code standards in accordance with the maximum correlation value by the correlator 3, ± against the despreading codes of the reference n / m chips (n, m = integers) each despread demodulator outputs a despreading code of the phase difference of 1
1〜1−3に入力する符号同期部2と、複数の逆拡散復調器1−1〜1−3の復調出力信号を合成する合成部4 A code synchronization unit 2 to be input to the 1~1-3, synthesizing unit 4 for synthesizing the demodulated output signal of the plurality of despread demodulator 1-1 to 1-3
とを備えている。 It is equipped with a door. 従って、複数の逆拡散復調器1−1〜 Thus, a plurality of despread demodulator 1-1
1−3に対して符号同期部2を共用化した構成により、 With the configuration sharing the code synchronization section 2 against 1-3,
小型化並びに経済化を図ることができる。 It is possible to reduce the size and economy.

【0014】又(2)符号同期部2と複数の逆拡散復調器1−1〜1−3とからなり、それぞれ異なるパスの受信CDMA信号を復調する複数の受信復調部と、この複数の受信復調部の復調出力信号を合成する合成部とを備えることができる。 [0014] (2) code synchronization section consists of two and a plurality of despread demodulator 1-1 to 1-3 Prefecture, and a plurality of receiving demodulator for demodulating a received CDMA signals of different paths, respectively, the plurality of receiving It may comprise a combining unit for combining the demodulated output signal of the demodulator. 即ち、RAKE受信構成とすると共に各フィンガ部分に於いて、±n/mチップの範囲に於ける符号同期及び逆拡散復調を行って、各フィンガ系統の復調出力信号を合成する。 That is, at each finger portions with a RAKE receiver configuration, performed in the code synchronization and despreading demodulation in the range of ± n / m chips, to synthesize the demodulated output signal of each finger line.

【0015】又(3)相関器3は、マルチパスによる遅延プロファイルに対応して、基準の逆拡散コードに対して±n/mチップの位相差の逆拡散コードを出力する為の前記n,mの値を、符号同期部2に設定する構成を備えることができる。 [0015] (3) correlator 3, corresponding to the delay profile due to multipath, ± against the despreading codes of the reference n / m chips wherein n for outputting the inverse spreading codes of the phase difference, the value of m, can be provided with a structure for setting the code synchronization section 2.

【0016】又(4)合成部4は、合成出力信号が最大となるように、基準の逆拡散コードに対して±n/mチップの位相差の逆拡散コードを出力する為の前記n,m [0016] (4) mixing unit 4, as the combined output signal is maximum, the n for outputting the inverse spreading code phase difference of ± n / m chips against the despreading code reference, m
の値を、符号同期部2に設定する構成を備えることができる。 Value can comprise an arrangement for setting the code synchronization section 2 of.

【0017】又(5)合成部4は、基準の逆拡散コードに対して±n/mチップの位相差の逆拡散コードを出力する為の前記nの値が大きくなるに従って重み付け係数を小さくして合成する構成を備えることができる。 [0017] The (5) mixing unit 4, to reduce the weighting coefficients according to the value of said n for outputting the inverse spreading code phase difference of ± n / m chips against the despreading codes of the reference is increased It may comprise a structure for synthesizing Te.

【0018】又(6)符号同期部2は、基準の逆拡散コードに対して±n/mチップの範囲に於ける複数のパスについての相関値を求めて重み付け合成して出力する重み付け合成部を備えることができる。 [0018] (6) code synchronization unit 2, a weighting combining unit to output the weighted synthesized against the despreading codes of the reference obtains a correlation value for the ± n / m chip ranges in multiple paths it can be provided with. この重み付け合成部の出力信号の差分を求め、その差分値をループフィルタを介して電圧制御発振器の制御電圧とし、入力信号に位相同期した信号を発生して逆拡散コード発生部のクロック信号とすることができる。 Obtains a difference between the output signal of the weighting synthesis section, the difference value as a control voltage of the voltage controlled oscillator via a loop filter, a clock signal phase-synchronized with the signal generated despreading code generating portion to the input signal be able to.

【0019】又(7)符号同期部2は、基準の逆拡散コードに対して±n/mチップの範囲に於ける複数のパスについての相関値を求め、この相関値の最大値を選択出力する選択回路を備えることができる。 [0019] (7) code synchronization unit 2 obtains the correlation value regarding in multiple passes within the range of ± n / m chips against the despreading code reference, selectively outputs the maximum value of the correlation values It may comprise a selection circuit for. 前述の重み付け合成の代わりに、最大値の相関値を出力する構成とする。 Instead of the aforementioned weighted combination, and configured to output a correlation value of the maximum value.

【0020】又(8)符号同期部2は、基準の逆拡散コードに対して±n/mチップの範囲に於ける複数のパスについての相関値を求め、この相関値により符号同期しているパスを選択する符号同期検出部を備えることができる。 [0020] (8) code synchronization unit 2 obtains the correlation value regarding in multiple passes within the range of ± n / m chips against the despreading codes of the reference, and code synchronization by the correlation value It may comprise a code synchronization detection unit for selecting a path.

【0021】又(9)相関器3は、2n又は2n/mチップに相当する範囲以下で検出位相を間引く構成を備えることができる。 [0021] (9) correlator 3 may comprise a structure for thinning out the detected phase below a range corresponding to 2n or 2n / m chips. それにより、総ての位相に対してスライディング相関を行う従来例に比較して相関値検出に要する時間を短縮することができる。 Thereby, it is possible to shorten the time required for the correlation value detected as compared with the conventional example in which the sliding correlation for all phases.

【0022】 [0022]

【発明の実施の形態】図1は本発明の第1の実施の形態の説明図であり、1−1〜1−3は逆拡散復調器、2は符号同期部、3は相関器、4は合成部、5は識別器、6 Figure 1 DETAILED DESCRIPTION OF THE INVENTION is an explanatory view of a first embodiment of the present invention, 11 to 13 are despread demodulator 2 code synchronization unit, 3 correlator, 4 combining unit, 5 classifier, 6
は受信部、7はアンテナである。 The receiving unit, 7 is an antenna. 相関器3は従来例と同様にスライディング相関器とすることができ、この場合、単一の符号同期部2であるから、1個の相関値のピーク点近傍に符号同期部2を引込むように制御することになる。 Correlator 3 may be a conventional example as well as a sliding correlator, in this case, since a single code synchronization unit 2, the code synchronization unit 2 to retract so controlled near peak points of a single correlation value It will be.

【0023】又符号同期部2は、例えば、逆拡散復調器1−2に対して受信CDMA信号に位相同期した逆拡散コードを出力すると、逆拡散復調器1−1に対しては、 [0023] code synchronization unit 2, for example, and outputs the despread code synchronized in phase with the received CDMA signal to despread demodulator 1-2, for despreading demodulators 1-1,
−n/mチップ分、逆拡散復調器1−3に対しては、+ -n / m chips, for despreading demodulators 1-3, +
n/mチップ分のそれぞれ時間差を有する逆拡散コードを出力する。 n / m each chips outputs a despreading code having a time difference. なお、n,mは整数であり、n=m=1とすると、基準の逆拡散コードと、それに対して±1チップ分位相がずれた逆拡散コードを出力することになる。 Incidentally, n, m is an integer, when n = m = 1, and the despreading code of the reference, and outputs a despreading code ± 1 chips phase-shifted relative thereto.
又n=1,m=2とすると、基準の逆拡散コードと、それに対して±1/2チップ分位相がずれた逆拡散コードを出力することになる。 Further When n = 1, m = 2, and the despreading code of the reference, and outputs a despreading code ± 1/2 chips phase shifted with respect thereto.

【0024】例えば、相関器3が、図2に於けるパス1 [0024] For example, the correlator 3, in the path 1 in FIG. 2
の相関値のピーク点に符号同期部2を引込んで、逆拡散コードを発生させ、n=m=1とし、この逆拡散コードを基準として、±1チップ分の位相がずれた逆拡散コードを発生させ、逆拡散復調器1−1〜1−3に入力して逆拡散復調を行わせることは、例えば、パス1を中心としたP1の範囲に於いて逆拡散復調を行うことに相当する。 Of draws code synchronization unit 2 to the peak point of the correlation values ​​to generate a despread code, and n = m = 1, based on the despread code, despreading codes whose phases are shifted of ± 1 chips Raises, possible to perform the reverse spread demodulation is input to the despreading demodulator 1-1 to 1-3, for example, corresponds to performing despreading demodulation at the range of P1 around the path 1 .

【0025】同様に、相関器3がパス2又はパス3に符号同期部2を引込んで逆拡散コードを発生させ、この逆拡散コードを基準として、±1チップ分の位相がずれた逆拡散コードを発生させて、逆拡散復調器1−1〜1− [0025] Similarly, the correlator 3 so that generates despreading code draws code synchronization unit 2 to pass 2 or path 3, based on the despreading code, ± 1 chips despreading codes whose phases are shifted of the by generating despread demodulator 1-1~1-
3に入力して逆拡散復調を行わせると、パス2又はパス3を中心としたP2,P3の範囲に於いて逆拡散復調を行うことになる。 Type and is subjected to despreading demodulation 3, will perform despreading demodulation at a range of around the path 2 or path 3 P2, P3.

【0026】各パス1,パス2,パス3の近傍に於いても大きな相関値が得られており、又パス間の遅延が小さい場合、パス間に於ける相関値も比較的大きな値となる。 [0026] Each path 1, path 2, and a large correlation value is obtained even in the vicinity of the path 3, and if the delay between passes is small, a relatively large value even in the correlation value between the path . そこで、前述のように、一つのパスとその近傍とに於ける受信CDMA信号について、基準の逆拡散コードと、±n/mチップ位相がずれた逆拡散コードとを用いて逆拡散復調を行って合成し、受信特性を向上するものである。 Therefore, as described above, performed on one path and in the reception CDMA signal at its the vicinity despreading code reference, despreading demodulation using despreading codes shifted by ± n / m chip phase synthesized Te, it is to improve the reception characteristics. 即ち、移動無線通信システムに於いては、n/ That is, at the mobile radio communication system, n /
mチップ分に相当する遅延時間の遅延波も存在するから、これらの遅延波を含めて逆拡散復調して合成するものである。 Since the delay wave of the delay time corresponding to the m chips also exist, in which synthesized by reverse spread demodulation including those of the delayed wave.

【0027】又合成部4に於いて、逆拡散復調器1−1 [0027] Also In the synthesis section 4, the despreading demodulator 1-1
〜1−3の復調出力信号にそれぞれ重み付けを行って合成することができる。 It can be synthesized by performing each weighted demodulated output signal of ~1-3. 例えば、逆拡散復調器1−1〜1 For example, despreading demodulator 11 to 1
−3対応の重み付け係数を外部から合成部4に入力し、 -3 Enter the weighting coefficients of the corresponding external to the synthesis section 4,
基準の逆拡散コードによる逆拡散復調を行う逆拡散復調器1−2の復調出力信号に対する重み付け係数を大きくし、±n/mチップ位相がずれた逆拡散コードによる逆拡散復調を行う逆拡散復調器1−1,1−3の復調出力信号に対する重み付け係数を小さくすることができる。 The weighting factor for the demodulated output signal of the despreading demodulator 1-2 for performing despreading demodulation by despreading codes of the reference is increased, despreading demodulation despreads demodulation by despreading codes shifted by ± n / m chip phase it is possible to reduce the weighting coefficient for the demodulated output signal of the vessels 1-1 and 1-3.

【0028】又n,mの値に対応して重み付け係数を設定することができるものである。 [0028] The n, is capable of setting a weighting coefficient corresponding to the value of m. この場合、nの値が大きい程、符号同期したパスから離れることを示すから、 In this case, as the value of n is large, since shows that departing from the code synchronized paths,
重み付け係数を小さく設定し、又mの値が大きい程、符号同期したパスに近づくことになるから、重み付け係数を大きく設定することになる。 Set small weighting coefficient, also as the value of m is large, because becomes closer to the code synchronization and the path will set the weighting coefficient increases.

【0029】又逆拡散コードの総ての位相に対してスライディング相関を行うことなく、2n又は2n/mチップに相当する範囲以下で検出位相を間引くことができる。 [0029] Also without performing sliding correlation for all phases of the despreading code, it is possible to thin out the detected phase below a range corresponding to 2n or 2n / m chips. 即ち、図2に於ける相関値が例えば最大のパス1の位相から2チップ離れた位相を相関値の検出位相とした時に、前述のように、n=2とした場合、パス1による受信信号についても逆拡散復調を行うことができる。 That is, the two chips away phase from the correlation values ​​in Figure 2, for example, the maximum path first phase when the detected phase of the correlation value, as mentioned above, when the n = 2, the received signal by the Path 1 for it is possible to also perform reverse spread demodulation. 従って、検出位相を間引くことが可能となり、それによって、逆拡散コードの総ての位相に対してスライディング相関を行う場合に比較して相関値検出時間を短縮することができる。 Therefore, it is possible to thin out the detected phase, thereby allowing the comparison to be shortened correlation detection time in the case of performing a sliding correlation to all phases of despread code.

【0030】図3は本発明の第2の実施の形態の説明図であり、11−1〜11−3は逆拡散復調器、12は符号同期部、13は相関器、14は合成部、15は識別器、16は受信部、17はアンテナである。 FIG. 3 is an explanatory view of a second embodiment of the present invention, 11-1 to 11-3 despreading demodulator 12 code synchronization unit, 13 correlators, 14 combining unit, 15 discriminators 16 receiving unit, 17 is an antenna. この実施の形態は、図1に示す第1の実施の形態と、受信部16, This embodiment is the first embodiment shown in FIG. 1, the receiving unit 16,
逆拡散復調器11−1〜11−3,合成部14,識別器15は同一の作用を行うものであり、重複する説明は省略する。 Despreading demodulators 11-1 to 11-3, the combining unit 14, the identifier 15 is to carry out the same actions, and duplicate explanations are omitted.

【0031】相関器13は、前述の実施の形態と同様にスライディング相関器とするものであるが、受信CDM The correlator 13 is one in which a likewise sliding correlator in the embodiments described above, the received CDM
A信号と逆拡散コードとの相関値を求めて符号同期部1 Seeking a correlation value between signal A and despread code code synchronization 1
2を制御すると共に、n,mの値の設定信号を符号同期部12に加える。 Controls the 2, adding n, the set signal values ​​of m in the code synchronization section 12. 符号同期部12は、設定されたn,m Code synchronization unit 12, n which is set, m
の値に従って、基準の逆拡散コードと、これに対して± According to the value, and the despreading code reference, ± contrast
n/mチップ分位相のずれた逆拡散コードとを発生する。 n / m chips to generate a despreading code that is shifted in phase. 即ち、相関器13は、相関値を求めることにより受信信号の遅延プロファイルを識別することができるから、同期引込みを行ったパスを中心として相関値が大きい遅延時間内の受信CDMA信号に対しても逆拡散復調を行って合成することにより、受信特性を向上することができる。 That is, the correlator 13, since it is possible to identify the delay profile of the received signal by determining a correlation value, even for the received CDMA signal in the correlation value is larger delay time around the path of performing synchronous pull by combining performs despreading demodulation, it is possible to improve the reception characteristic.

【0032】図4は本発明の第3の実施の形態の説明図であり、21−1〜21−3は逆拡散復調器、22は符号同期部、23は相関器、24は合成部、25は識別器、26は受信部、27はアンテナである。 [0032] FIG. 4 is an explanatory view of a third embodiment of the present invention, 21-1 to 21-3 despreading demodulator 22 code synchronization unit, 23 correlators, 24 combining unit, 25 discriminators 26 receiving unit, 27 is an antenna. この実施の形態は、図1に示す第1の実施の形態と、受信部26, This embodiment is the first embodiment shown in FIG. 1, the receiving unit 26,
逆拡散復調器21−1〜21−3,相関器23,識別器25は同一の作用を行うものであり、重複する説明は省略する。 Despreading demodulators 21-1 to 21-3, the correlator 23, the identifier 25 is to carry out the same actions, and duplicate explanations are omitted.

【0033】合成部24は、逆拡散復調器21−1〜2 The synthesis section 24, the despreading demodulator 21-1~2
1−3の復調出力信号を合成して出力するものであるから、その合成出力信号が大きくなるように、符号同期部22にn,mの設定信号を加える。 Since it is the demodulated output signal of the 1-3 that is synthesized and outputted, so that the combined output signal increases, the code synchronization section 22 n, adding setting signal m. それにより、符号同期部22は、相関器23からの相関値のピーク位置に対応した基準の逆拡散コードと、それに対して±n/mチップ分位相のずれた逆拡散コードとを発生させて逆拡散復調器21−1〜21−3に加え、受信CDMA信号を逆拡散復調し、合成部24に於いて合成して識別器25 Thereby, code synchronization unit 22, a despreading code of a reference corresponding to the peak position of the correlation value from the correlator 23, by generating a despreading codes shifted by ± n / m chips phase contrast in addition to the despread demodulator 21-1 to 21-3 despreads demodulating the received CDMA signal, identified by combining at the combining unit 24 25
に於いてデータ識別を行うもので、合成出力信号を大きくすることができるから、受信特性を向上することができる。 In performs data identification, because it is possible to increase the composite output signal, it is possible to improve the reception characteristic.

【0034】図5は本発明の第4の実施の形態の説明図であり、30−1,30−2は受信復調部、31−1〜 FIG. 5 is an explanatory view of a fourth embodiment of the present invention, 30-1 and 30-2 receiving demodulator, 31-1~
31−3は逆拡散復調器、32は符号同期部、33は相関器、34は合成部、35は識別器、36は受信部、3 31-3 despreading demodulator 32 code synchronization unit, 33 correlators, 34 combining unit, 35 is the discriminator, 36 receiving unit, 3
7はアンテナである。 7 is an antenna.

【0035】この実施の形態は2フィンガRAKE受信装置に適用した場合を示し、受信復調部30−1,30 [0035] This embodiment shows the case of application to a second finger RAKE receiver device, reception demodulator 30-1,30
−2は同一の構成を有し、相関器33は相関値の大きい順に受信復調部30−1,30−2の符号同期部32を制御し、基準の逆拡散コードと、これに対して±n/m -2 have the same configuration, the correlator 33 controls the code synchronization unit 32 of the reception demodulator 30-1 and 30-2 in descending order of the correlation values, despreading code reference, ± contrast n / m
チップ位相のずれた逆拡散コードとを発生させ、逆拡散復調器31−1〜31−3に於いて逆拡散復調を行わせる。 To generate despreading codes shifted chip phase to perform the despreading demodulation at despreading demodulator 31-1 to 31-3.

【0036】この場合、3個の逆拡散復調部31−1〜 [0036] In this case, three despread demodulator 31-1~
31−3をそれぞれ有する2個の受信復調部30−1, Two reception demodulation section 30-1 having 31-3, respectively,
30−2からの合計6個の復調出力信号を、合成部34 Total of six of the demodulated output signal from the 30-2, the combining unit 34
に於いて合成し、識別器35によりデータ識別を行うものである。 Performs data identified by synthesizing, discriminator 35 In. 従って、従来例の2フィンガRAKE受信装置に比較して逆拡散復調器を余分に備えることになるが、2パスについての逆拡散復調と共に各パスを中心とした近傍の受信CDMA信号について逆拡散復調を行って合成するから受信特性を更に向上することができる。 Thus, conventional two-finger RAKE receiver apparatus but it will be extra equipped despread demodulator compared to despread demodulation for the received CDMA signal in the vicinity around each path with reverse spread demodulation of the two-pass it is possible to further improve the reception characteristics from the synthesis performed.

【0037】又合成部34は、図4について説明した合成部24と同様に、符号同期部32に対してn,mの値の設定信号を加える構成とすることができる。 [0037] The combining unit 34, similar to the synthesis section 24 described for FIG. 4, it is possible to respect the code synchronization section 32 n, a structure adding a setting signal of the value of m. 又重み付け合成する構成とすることもできる。 It is also possible to adopt a configuration of weighting synthesis. 又前述の受信部6,16,26,36についてスペースダイバーシチ方式を適用して、それぞれの受信系列についても、前述の実施の形態を適用することができる。 Also by applying a space diversity scheme for receiver 6,16,26,36 described above, for each of the received sequence can also be applied to the embodiments described above.

【0038】図6は本発明の第5の実施の形態の説明図であり、符号同期部の要部を示し、41−1〜41− [0038] FIG. 6 is an explanatory view of a fifth embodiment of the present invention, showing an essential part of the code synchronization section, 41-1~41-
3,42−1〜42−3は逆拡散部、43,44は重み付け合成部、45は減算部、46はループフィルタ(L 3,42-1~42-3 despreading section, 43 and 44 the weighting combining unit, 45 is the subtraction unit, 46 a loop filter (L
PF)、47は電圧制御発振器(VCO)、48は逆拡散コード発生部、49−1〜49−3は1チップ分の遅延回路(1C)である。 PF), 47 is a voltage controlled oscillator (VCO), 48 is the despreading code generating section, 49-1~49-3 is one chip delay circuit (1C).

【0039】逆拡散部41−2に対して逆拡散部41− The reverse spreading unit against reverse spreading section 41-2 41-
1,41−3に±1チップ分の遅延時間を有する逆拡散コードを入力し、又逆拡散部41−2に対して1チップ分の遅延時間を有する逆拡散コードを逆拡散部42−2 Type despreading code having a delay time of ± 1 chips to 1,41-3, also despreader 41-2 per despreading unit despreads code having a delay time of the chips 42-2
に入力し、この逆拡散部42−2に対して逆拡散部42 Fill in despreading section 42 with respect to the despreading unit 42-2
−1,42−3に±1チップ分の遅延時間を有する逆拡散コードを入力し、それぞれ±1チップの範囲内の相関値を求めて、重み付け合成部43,44に於いて合成し、減算部45により差分を求め、その差分値をループフィルタ46を介して電圧制御発振器47の制御電圧とし、入力信号の位相に同期した出力信号を逆拡散コード発生部48にクロック信号として入力し、入力信号(受信CDMA信号)位相に同期した逆拡散コードを発生させるものである。 Type despreading code having a delay time of ± 1 chips into -1,42-3, seeking the correlation values ​​within ranges of ± 1 chip, synthesized at the weighting combining unit 43, subtraction obtains the difference by section 45, enter the difference value through a loop filter 46 as a control voltage of the voltage controlled oscillator 47, an output signal synchronized with the phase of an input signal to the despreading code generator 48 as a clock signal, input it is intended to generate a signal despread code synchronized with the (reception CDMA signal) phase.

【0040】そして、遅延回路49−1の出力の逆拡散コードに対して、逆拡散コード発生部48からの逆拡散コードは1チップ分の進み位相、遅延回路49−2の出力の逆拡散コードは1チップ分の遅れ位相のものとなる。 [0040] Then, the despreading codes of the output of the delay circuit 49-1, the despreading code from the despreading code generating section 48 one chip of the advance phase, the despreading codes of the output of the delay circuit 49-2 It will be a thing of the one chip of the delay phase. 即ち、基準の逆拡散コードに対して±1チップ分の位相がずれた逆拡散コードを出力して、前述の逆拡散不調部にそれぞれ入力して逆拡散復調を行わせる。 That is, by outputting the inverse spreading code phase with the ± 1 chips against the despreading codes of the reference, to perform reverse spread demodulation in input to despreading upset portion of the above.

【0041】又逆拡散部41−1〜41−3,42−1 [0041] The despreading unit 41-1~41-3,42-1
〜42−3を更に多数設け、又遅延回路49−1〜49 ~42-3 further provided a large number of, also delay circuit 49-1~49
−3もそれに対応した個数設けることにより、±nチップ間に於ける相関値について、それぞれ重み付けして合成し、又遅延回路の遅延時間を選定することにより、± By providing the number also corresponding thereto -3, the in correlation values ​​between ± n chips each, weighted synthesized, and by selecting the delay time of the delay circuit, ±
n/mチップ分の位相のずれた逆拡散コードを出力することができる。 n / m can be output despreading code phase shift of chips.

【0042】図7は本発明の第6の実施の形態の説明図であり、図6と同様に符号同期部の要部を示し、且つ図6と同一符号は同一部分を示す。 [0042] Figure 7 is an explanatory view of a sixth embodiment of the present invention, showing an essential portion of similarly code synchronization unit and FIG. 6, and FIG. 6 denote the same parts. 選択回路51は、逆拡散部41−1〜41−3による相関値の最大値を選択出力し、選択回路52は、逆拡散部42−1〜42−3による相関値の最大値を選択出力し、減算部45により差分を求め、その差分値をループフィルタ46を介して電圧制御発振器47の制御電圧とし、入力信号の位相に同期した出力信号を逆拡散コード発生部48にクロック信号として入力し、入力信号位相に同期した逆拡散コードを発生させるものである。 Selection circuit 51 selects and outputs the maximum value of the correlation values ​​by de-spreading unit 41-1~41-3, selection circuit 52 selects and outputs the maximum value of the correlation values ​​by de-spreading unit 42-1~42-3 and calculates a difference by subtracting unit 45, inputs the difference value through a loop filter 46 as a control voltage of the voltage controlled oscillator 47, a clock signal an output signal in synchronization with the despreading code generating section 48 to the phase of the input signal and it is intended to generate a despread code synchronized with the input signal phase. この実施の形態は、最も大きい相関値となるパスに対して同期をとることができる。 This embodiment can be synchronized to the path to be the largest correlation value.
従って、安定した受信復調処理が可能となる。 This enables stable reception demodulation processing.

【0043】図8は本発明の第7の実施の形態の説明図であり、図6及び図7と同様に符号同期部の要部を示し、61,62,71,72,81,82は逆拡散部、 [0043] Figure 8 is an explanatory view of a seventh embodiment of the present invention, showing an essential portion of similarly code synchronization section as in FIG. 6 and FIG. 7, is 61,62,71,72,81,82 despreading unit,
63,73,83は減算部、65は符号同期検出部、6 63,73,83 subtraction unit, 65 code synchronization detection unit, 6
6はループフィルタ(LPF)、67は電圧制御発振器(VCO)、68は逆拡散コード発生部、69−1〜6 6 is a loop filter (LPF), 67 is a voltage controlled oscillator (VCO), 68 is the despreading code generating section, 69-1~6
9−3は1チップ分の遅延回路(1C)である。 9-3 is one chip delay circuit (1C).

【0044】逆拡散部81に、逆拡散コード発生部68 The despreading unit 81, despreading code generator 68
からの逆拡散コードが直接入力され、逆拡散部82に1 Despreading code from is entered directly, 1 despreading section 82
チップ分遅延された逆拡散コードが入力される。 Chips delayed despreading code is entered. 又逆拡散部61に1チップ分遅延された逆拡散コードが入力され、逆拡散部62に2チップ分遅延された逆拡散コードが入力される。 The one chip delayed despread code despreading section 61 is inputted, 2 chips delayed despread code despreading section 62 is inputted. 又逆拡散部71に2チップ分遅延された逆拡散コードが入力され、逆拡散部72に3チップ分遅延された逆拡散コードが入力される。 The despreading code to despreading section 71 is delayed 2 chips is inputted, the despreading unit 72 3 chips delayed despreading code is entered.

【0045】それぞれ1チップ分の位相差の逆拡散コードが入力される逆拡散部61,62,71,72,8 The despreading unit despreads codes for each phase difference of one chip is input 61,62,71,72,8
1,82からの相関値を減算部63,73,83に入力し、その差分値を求める。 The correlation values ​​from 1,82 input to the subtraction unit 63,73,83, obtains the difference value. 又減算部63の出力信号をループフィルタ66を介して電圧制御発振器67の制御電圧とし、電圧制御発振器67の出力信号をクロック信号として逆拡散コード発生部68から逆拡散コードを発生する。 Also as a control voltage of the voltage controlled oscillator 67 the output signal of the subtracting unit 63 via the loop filter 66, generates a despread code from the despreading code generating section 68 an output signal of the voltage controlled oscillator 67 as a clock signal.

【0046】この場合、各減算部63,73,83の出力信号は、例えば、図12に示すような特性となり、ピーク点a,bの中間点cが零となることにより、位相同期引込みが行われたことになる。 [0046] In this case, the output signal of the subtraction unit 63,73,83 is, for example, be a characteristic as shown in FIG. 12, the peak point a, by the midpoint c of b is zero, the phase pull-in will be carried out it was. そして、逆拡散部7 Then, the inverse diffusion part 7
1,72により相関値を求めるパスに対して、逆拡散部81,82により相関値を求めるパスと、逆拡散部6 For the path for obtaining a correlation value by 1,72, and a path for obtaining a correlation value by the despreading unit 81, despreading section 6
1,62により相関値を求めるパスとは、±1チップ分の時間差を有するもので、符号同期検出部65は、減算部63,73,83の出力信号が最小となるパス、即ち、前述のピーク点a,bの中間点cが零に近いパスに位相同期していると判定し、同期検出信号を出力する。 The path finding a correlation value by 1,62, those having a time difference of ± 1 chips, code synchronization detection unit 65, a path output signal of the subtraction unit 63,73,83 is minimum, i.e., the aforementioned It determines the peak point a, midpoint c of b is synchronized in phase with the path close to zero and outputs a synchronization detection signal.

【0047】例えば、符号同期検出部65に於いて、逆拡散部61,62により相関値を求めるパスに同期していると判定した時に、遅延回路69−1の出力の逆拡散コードを基準の逆拡散コードとして逆拡散復調器に入力し、又逆拡散部71,72により相関値を求めるパスに同期していると判定した時に、遅延回路69−2の出力の逆拡散コードを基準の逆拡散コードとして逆拡散復調器に入力することができる。 [0047] For example, in the code synchronization detection unit 65, when it is determined that synchronization with the path correlating value by the despreading unit 61, a reference despreading codes of the output of the delay circuit 69-1 type despreading demodulator as despreading codes, also when it is determined that synchronization with the path correlating value by the despreading portions 71 and 72, the reverse of the reference despreading codes of the output of the delay circuit 69-2 it can be input to the despread demodulator as spreading codes.

【0048】又遅延回路69−1〜69−3は、それぞれ1チップ分の遅延時間を有するものであるが、それぞれn/mチップ分の遅延時間を有する更に多数の遅延回路を用いて、±n/mチップの範囲に対応するパスに対する符号同期を検出する構成とすることもできる。 [0048] The delay circuit 69-1~69-3 are those having a delay time of each one chip, respectively, using a larger number of delay circuits having a delay time of n / m chips, ± It may be configured to detect the code synchronization for n / m chip ranges corresponding path. 又拡散復調器を多数設けた場合に、相関値の大きいパスの近傍のバスを含めて受信CDMA信号を拡散復調する為のパス対応の位相差を有する逆拡散コードを出力する構成とすることもできる。 Also in the case of providing a large number of spread demodulator, also be configured to output the inverse spreading code having a phase difference of path corresponding to large path spread demodulation of the received CDMA signal including the bus in the vicinity of correlation value it can.

【0049】又相関器3,13,23,33に於いて、 [0049] Also at the correlator 3,13,23,33,
総ての位相について相関値を求めることなく、例えば、 Without obtaining correlation values ​​for all of the phase, for example,
n=m=1の場合に、2チップに相当する範囲を間引いて相関値を求める。 In the case of n = m = 1, obtaining a correlation value by thinning a range corresponding to 2 chips. それによって、相関値検出時間を短縮することができる。 Thereby, it is possible to shorten the correlation value detection time. 又相関器3,13,23,33に於いて、±n/mチップの範囲の相関値の平均値を求め、その平均値に従って符号同期部2,12,22,3 Also at the correlator 3,13,23,33, an average value of the correlation values ​​in the range of ± n / m chips, the code synchronization unit in accordance with the average value 2,12,22,3
2に於ける位相同期引込みを行わせることもできる。 It may 2 be performed in phase synchronization pull-in. この場合、例えば、図2のパス1,パス2,パス3の範囲P1,P2,P3内に位相同期引込みを行わせることができる。 In this case, for example, the path 1 of FIG. 2, pass 2, it is possible to perform the phase synchronization pull-in range P1, P2, P3 of path 3.

【0050】又合成部4,14,24,34は既に知られている各種の合成手段を適用することができるものである。 [0050] The combining unit 4,14,24,34 are those capable of applying various synthetic means already known. 又符号同期部2,12,22,32によって制御される拡散復調器は、3個の場合を示しているが、更に多数とすることもできる。 The spread demodulator controlled by the code synchronization section 2,12,22,32 is, the case of three, may be a greater number. その場合、拡散復調器の個数に対応して、符号同期部からの逆拡散コードの位相差を選定することになる。 In this case, corresponding to the number of spread demodulator, thereby selecting the phase difference between the despreading code from the code synchronization unit. 又スペースダイバーシチ方式を適用した受信装置にも適用できるものである。 Also those that can be applied to a receiving apparatus using the space diversity scheme.

【0051】 [0051]

【発明の効果】以上説明したように、本発明は、複数の逆拡散復調器1−1〜1−3と、相関器3と、この相関器3による最大相関値に従った基準の逆拡散コードを出力すると共に、この基準の逆拡散コードに対して±n/ As described above, according to the present invention, the plurality of despreading demodulators 1-1 to 1-3, a correlator 3, despreading of reference in accordance with the maximum correlation value by the correlator 3 outputs the code, ± against the despreading codes of the reference n /
mチップの位相差の逆拡散コードを出力して逆拡散復調器1−1〜1−3に入力する符号同期部2と、複数の逆拡散復調器1−1〜1−3の復調出力信号を合成する合成部4とを備えており、数チップ相当の範囲内の複数の遅延波が存在することにより、相関値が大きいパスの近傍のパスも比較的相関値が大きいものであるから、それらのパスについての受信信号を利用して復調,合成して、RAKE受信装置と同様に受信特性を向上することができる。 Code and the synchronization unit 2, the demodulated output signals of the plurality of despread demodulator 1-1 to 1-3 to enter m and outputs a despreading code of the phase difference of the chip to the despread demodulator 1-1 to 1-3 the and a synthesizing unit 4 for synthesizing, by a plurality of delay waves in the range of several chips corresponding exists, because the path of the vicinity of the large path correlation value is also relatively large correlation value, demodulation using the received signal for those paths, synthesized and can improve the reception characteristic similar to the RAKE receiver. その時、符号同期部2を複数の拡散復調器1 At that time, the code synchronization section 2 a plurality of spread demodulator 1
−1〜1−3に対して共用化できるから、従来例のRA Since can be shared with respect -1~1-3, conventional example RA
KE受信装置に比較して小型且つ経済的な構成とすることができる利点がある。 There is an advantage that can be miniaturized and economical structure compared to the KE receiver.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

【図1】本発明の第1の実施の形態の説明図である。 FIG. 1 is an explanatory view of a first embodiment of the present invention.

【図2】マルチパスの説明図である。 FIG. 2 is an explanatory view of a multi-path.

【図3】本発明の第2の実施の形態の説明図である。 3 is an explanatory view of a second embodiment of the present invention.

【図4】本発明の第3の実施の形態の説明図である。 4 is an explanatory view of a third embodiment of the present invention.

【図5】本発明の第4の実施の形態の説明図である。 5 is an explanatory view of a fourth embodiment of the present invention.

【図6】本発明の第5の実施の形態の説明図である。 6 is an explanatory view of a fifth embodiment of the present invention.

【図7】本発明の第6の実施の形態の説明図である。 7 is a sixth explanatory diagram of the embodiment of the present invention.

【図8】本発明の第7の実施の形態の説明図である。 8 is an explanatory view of a seventh embodiment of the present invention.

【図9】CDMAシステム用送信装置の要部説明図である。 9 is an explanatory view showing main components of a CDMA system the transmission apparatus.

【図10】従来例のCDMAシステム用受信装置の説明図である。 10 is an explanatory view of a conventional example of CDMA system receiving apparatus.

【図11】マルチパスの説明図である。 FIG. 11 is an explanatory view of a multi-path.

【図12】符号同期部の説明図である。 12 is an explanatory view of a code synchronization unit.

【符号の説明】 DESCRIPTION OF SYMBOLS

1−1〜1−3 拡散復調器 2 符号同期部 3 相関器 4 合成部 5 識別器 6 受信部 7 アンテナ 1-1 to 1-3 spread demodulator 2 code synchronization unit 3 correlator 4 synthesizer 5 discriminator 6 receiver 7 antenna

───────────────────────────────────────────────────── フロントページの続き (72)発明者 中村 聡 神奈川県川崎市中原区上小田中4丁目1番 1号 富士通株式会社内 (72)発明者 沢田 健介 神奈川県川崎市中原区上小田中4丁目1番 1号 富士通株式会社内 ────────────────────────────────────────────────── ─── of the front page continued (72) inventor Satoshi Nakamura Kawasaki City, Kanagawa Prefecture Nakahara-ku, Kamikodanaka 4 chome No. 1 Fujitsu within Co., Ltd. (72) inventor Kensuke Sawada Kanagawa Prefecture, Nakahara-ku, Kawasaki, Kamikodanaka 4-chome 1 Ban No. 1 Fujitsu within Co., Ltd.

Claims (9)

    【特許請求の範囲】 [The claims]
  1. 【請求項1】 CDMA信号を受信して復調するCDM 1. A receives the CDMA signal CDM demodulating
    Aシステム用受信装置に於いて、 受信CDMA信号を入力する複数の逆拡散復調器と、 前記受信CDMA信号と拡散コードとの相関値を求める相関器と、 該相関器による最大相関値に従った基準の逆拡散コードを出力すると共に、該基準の逆拡散コードに対して±n In the receiving apparatus for the A system, a plurality of despreading demodulator for inputting a received CDMA signal, a correlator for obtaining a correlation value between the received CDMA signal and the spread code according to the maximum correlation value by the correlator it outputs a despreading code reference, ± n relative despreading codes of the reference
    /mチップ(n,m=整数)の位相差の逆拡散コードを出力して前記複数の逆拡散復調器にそれぞれ入力する符号同期部と、 前記複数の逆拡散復調器の復調出力信号を合成する合成部とを備えたことを特徴とするCDMAシステム用受信装置。 / M chips (n, m = integers) of a code synchronization unit which outputs the inverse spread code of the phase difference and inputs each of the plurality of despread demodulator, combining the demodulated output signals of said plurality of despread demodulator receiving device for a CDMA system, characterized in that a synthesizing portion for.
  2. 【請求項2】 前記符号同期部と、前記複数の逆拡散復調器とからなり、それぞれ異なるパスの受信CDMA信号を復調する複数の受信復調部と、該複数の受信復調部の復調出力信号を合成する合成部とを備えたことを特徴とする請求項1記載のCDMAシステム用受信装置。 And wherein said code synchronization unit consists of a plurality of despread demodulator, a plurality of receiving demodulator for demodulating a received CDMA signals of different paths, respectively, the demodulated output signal of the receiver demodulator of said plurality of receiving device for a CDMA system according to claim 1, further comprising a combining unit for combining.
  3. 【請求項3】 前記相関器は、マルチパスによる遅延プロファイルに対応して、前記基準の逆拡散コードに対して±n/mチップの位相差の逆拡散コードを出力する為の前記n,mの値を前記符号同期部に設定する構成を備えたことを特徴とする請求項1又は2記載のCDMAシステム用受信装置。 Wherein the correlator corresponding to the delay profile due to multipath, the n for outputting the inverse spreading code phase difference of ± n / m chips against the despreading codes of the reference, m receiving device for a CDMA system according to claim 1 or 2, wherein the values, characterized in that it comprises an arrangement for setting the code synchronization section.
  4. 【請求項4】 前記合成部は、合成出力信号が最大となるように、前記基準の逆拡散コードに対して±n/mチップの位相差の逆拡散コードを出力する為の前記n,m Wherein said combining unit, so that the resultant output signal is maximum, the n for outputting the inverse spreading code phase difference of ± n / m chips against the despreading codes of the reference, m
    の値を前記符号同期部に設定する構成を備えたことを特徴とする請求項1又は2記載のCDMAシステム用受信装置。 Receiving device for a CDMA system according to claim 1 or 2, wherein the values, characterized in that it comprises an arrangement for setting the code synchronization section.
  5. 【請求項5】 前記合成部は、前記基準の逆拡散コードに対して±n/mチップの位相差の逆拡散コードを出力する為の前記nの値が大きくなるに従って重み付け係数を小さくして合成する構成を備えたことを特徴とする請求項1又は2記載のCDMAシステム用受信装置。 Wherein said combining unit is to reduce the weighting coefficients according to the value of said n for outputting the inverse spreading code phase difference of ± n / m chips against the despreading code of said reference increases receiving device for a CDMA system according to claim 1 or 2, characterized in that a configuration for combining.
  6. 【請求項6】 前記符号同期部は、前記基準の逆拡散コードに対して±n/mチップの範囲に於ける複数のパスについての相関値を求めて重み付け合成して出力する重み付け合成部を備えたことを特徴とする請求項1又は2 Wherein said code synchronization unit, a weighting combining unit to output the weighted synthesized the correlation values ​​for the ± n / m chip ranges in multiple paths with respect to the despreading code of the reference claim 1 or 2, characterized in that it comprises
    記載のCDMAシステム用受信装置。 Receiving device for a CDMA system according.
  7. 【請求項7】 前記符号同期部は、前記基準の逆拡散コードに対して±n/mチップの範囲に於ける複数のパスについての相関値を求め、該相関値の最大値を選択出力する選択回路を備えたことを特徴とする請求項1又は2 Wherein said code synchronization unit obtains a correlation value for the ± n / m chip ranges in multiple paths with respect to the despreading code of the reference, selectively outputs the maximum value of the correlation values claim 1 or 2, further comprising a selection circuit
    記載のCDMAシステム用受信装置。 Receiving device for a CDMA system according.
  8. 【請求項8】 前記符号同期部は、前記基準の逆拡散コードに対して±n/mチップの範囲に於ける複数のパスについての相関値を求め、該相関値により符号同期しているパスを選択する符号同期検出部を備えたことを特徴とする請求項1又は2記載のCDMAシステム用受信装置。 Wherein said code synchronization unit obtains a correlation value for the ± n / m chip ranges in multiple paths with respect to the despreading code of said reference path that code synchronization by correlation value receiving device for a CDMA system according to claim 1 or 2, comprising the code synchronization detection unit for selecting.
  9. 【請求項9】 前記相関器は、2n又は2n/mチップに相当する範囲以下で検出位相を間引く構成を備えことを特徴とする請求項1又は2又は3記載のCDMAシステム用受信装置。 Wherein said correlator, 2n or 2n / m receiving device for a CDMA system according to claim 1 or 2 or 3, wherein the a configuration of thinning out the detected phase below the range corresponding to the chip.
JP30261896A 1996-11-14 1996-11-14 Receiver for cdma system Withdrawn JPH10145326A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30261896A JPH10145326A (en) 1996-11-14 1996-11-14 Receiver for cdma system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30261896A JPH10145326A (en) 1996-11-14 1996-11-14 Receiver for cdma system

Publications (1)

Publication Number Publication Date
JPH10145326A true true JPH10145326A (en) 1998-05-29

Family

ID=17911158

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30261896A Withdrawn JPH10145326A (en) 1996-11-14 1996-11-14 Receiver for cdma system

Country Status (1)

Country Link
JP (1) JPH10145326A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6301294B1 (en) * 1997-09-30 2001-10-09 Sharp Kabushiki Kaisha Spread spectrum communication device
US6658046B1 (en) 1998-09-14 2003-12-02 Nec Corporation Spread spectrum receiver having multiple search windows to prevent misalignment during call
US6693955B1 (en) 1999-08-26 2004-02-17 Nec Corporation Portable terminal
US6768729B1 (en) 1998-09-24 2004-07-27 Nec Corporation CDMA receiver, path detection method, and recording medium on which path detection control program is recorded
WO2004086645A1 (en) * 2003-03-26 2004-10-07 Matsushita Electric Industrial Co. Ltd. Path detection device and path detection method

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6301294B1 (en) * 1997-09-30 2001-10-09 Sharp Kabushiki Kaisha Spread spectrum communication device
US6658046B1 (en) 1998-09-14 2003-12-02 Nec Corporation Spread spectrum receiver having multiple search windows to prevent misalignment during call
US6768729B1 (en) 1998-09-24 2004-07-27 Nec Corporation CDMA receiver, path detection method, and recording medium on which path detection control program is recorded
US6693955B1 (en) 1999-08-26 2004-02-17 Nec Corporation Portable terminal
WO2004086645A1 (en) * 2003-03-26 2004-10-07 Matsushita Electric Industrial Co. Ltd. Path detection device and path detection method

Similar Documents

Publication Publication Date Title
US6459883B2 (en) Generic finger architecture for spread spectrum applications
US6128332A (en) Spread spectrum transmitter and receiver employing composite spreading codes
US5818882A (en) Frequency offset cancellation apparatus
US6393047B1 (en) Quadriphase spreading codes in code division multiple access communications
US6603735B1 (en) PN sequence identifying device in CDMA communication system
US6085104A (en) Pilot aided, time-varying finite impulse response, adaptive channel matching receiving system and method
US6005887A (en) Despreading of direct sequence spread spectrum communications signals
US5943362A (en) Spread spectrum radio communication system
US5583884A (en) Spread spectrum modulation and demodulation systems which accelerate data rate without increasing multilevel indexing of primary modulation
US5610939A (en) Signal processing circuit for spread spectrum communications
US20020191676A1 (en) Parallel spread spectrum communication system and method
US5574721A (en) Orthogonal code tracking system having phantom carrier signal
US5909435A (en) Wideband code-division multiple access system and method
US6377613B1 (en) Communication apparatus for code division multiple accessing mobile communications system
US6891882B1 (en) Receiver algorithm for the length 4 CFC
US5724384A (en) PN code sync device using an adaptive threshold
US5469470A (en) Spread spectrum communication system using two-predetermined-code pseudo-noise signals
US5383220A (en) Data demodulator of a receiving apparatus for spread spectrum communication
US5748687A (en) Spreading code sequence acquisition system and method that allows fast acquisition in code division multiple access (CDMA) systems
USRE38523E1 (en) Spreading code sequence acquisition system and method that allows fast acquisition in code division multiple access (CDMA) systems
EP0691754A2 (en) Dynamic control of acquisition and tracking of the correlators in a RAKE receiver
US5940432A (en) Spread spectrum radiocommunication device utilizing rake reception scheme
US5936999A (en) Receiver and method for generating spreading codes in a receiver
WO1995012262A1 (en) Demodulation element assignment in a system capable of receiving multiple signals
US6154487A (en) Spread-spectrum signal receiving method and spread-spectrum signal receiving apparatus

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20040203