JPH09260942A - Oscillation circuit - Google Patents

Oscillation circuit

Info

Publication number
JPH09260942A
JPH09260942A JP9036798A JP3679897A JPH09260942A JP H09260942 A JPH09260942 A JP H09260942A JP 9036798 A JP9036798 A JP 9036798A JP 3679897 A JP3679897 A JP 3679897A JP H09260942 A JPH09260942 A JP H09260942A
Authority
JP
Japan
Prior art keywords
circuit
tap
inductance
terminals
oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9036798A
Other languages
English (en)
Inventor
Bexley Adam
Thomas Heilmann
ベクスリー アダム
ハイルマン トーマス
Original Assignee
Siemens Ag
シーメンス アクチエンゲゼルシヤフト
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to DE19606684.0 priority Critical
Priority to DE19606684A priority patent/DE19606684A1/de
Application filed by Siemens Ag, シーメンス アクチエンゲゼルシヤフト filed Critical Siemens Ag
Publication of JPH09260942A publication Critical patent/JPH09260942A/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03BASIC ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/18Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising distributed inductance and capacitance
    • H03B5/1841Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising distributed inductance and capacitance the frequency-determining element being a strip line resonator
    • H03B5/1847Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising distributed inductance and capacitance the frequency-determining element being a strip line resonator the active element in the amplifier being a semiconductor device

Abstract

(57)【要約】 【課題】 タップ付きのインダクタンスを使用しても製
造コストの小さい発振回路を提供すること。 【解決手段】 ンダクタンス(15)は、2つの主端
子、中間タップ、並びに中点タップに対して対称に配置
された2つの別のタップを有し、インダクタンス(1
5)はU字形のテープ導体として構成されており、中間
タップはU字形テープ導体の反転点に配置されており、
主端子はU字形テープ導体の脚端部に配置されており、
別の端子はそれぞれの脚端部から等距離に配置されてい
るように構成する。
(57) Abstract: To provide an oscillator circuit having a low manufacturing cost even if an inductance with a tap is used. The inductance (15) has two main terminals, an intermediate tap, and two other taps symmetrically arranged with respect to the midpoint tap, and the inductance (1)
5) is configured as a U-shaped tape conductor, and the intermediate tap is arranged at the inversion point of the U-shaped tape conductor,
The main terminal is located at the leg end of the U-shaped tape conductor,
The other terminals are arranged equidistantly from their respective leg ends.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、キャパシタンスと
インダクタンスを有する振動回路を備えた発振回路に関
する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an oscillator circuit including an oscillator circuit having capacitance and inductance.

【0002】[0002]

【従来の技術】これまで例えば、高周波適用のための集
積回路では容量性3点回路での対称型発振器、いわゆる
対称型Collpit-発振器が使用されている。この種の集積
回路は例えばシーメンス社のS042型であり、例えば
データブック“Integrierte Schaltungen fuer die Unt
erhaltungselektronik 1986/87”43〜48ページに記
載されている。基本的にこの種のCollpit-発振器は2つ
のトランジスタからなり、それらのベースとコレクタは
それぞれ1つの抵抗を介して供給電位と接続されてお
り、そのエミッタはそれぞれ1つの抵抗を介して基準電
位に接続されている。両方のトランジスタのベースとエ
ミッタとの間にはそれぞれ1つのコンデンサが接続され
ており、2つのトランジスタのエミッタ間には別のコン
デンサセットが接続されている。発振回路はもっぱら2
つのトランジスタのベース間に配置されている。
2. Description of the Related Art Up to now, for example, in an integrated circuit for high frequency application, a symmetrical oscillator in a capacitive three-point circuit, a so-called symmetrical Collpit oscillator is used. An integrated circuit of this kind is, for example, the S042 type manufactured by Siemens, and is used, for example, in the data book “Integrierte Schaltungen fuer die Unt.
erhaltungselektronik 1986/87 ”pp. 43-48. Basically this kind of Collpit-oscillator consists of two transistors whose base and collector are each connected to the supply potential via a resistor. And its emitter is connected to the reference potential via a resistor, respectively, and a capacitor is connected between the base and the emitter of both transistors and between the emitters of the two transistors. Another capacitor set is connected.
It is arranged between the bases of two transistors.

【0003】この発振器形式の利点は、コイルが取出し
口を必要としないか、またはわずかしか必要としないこ
とであり、さらに取出し口がその精度の点でクリティカ
ルでないことである。欠点はとくに、両方のトランジス
タのエミッタ抵抗が発振回路を減衰し、これにより位相
の大きく外れたノイズが発生することである。
The advantage of this oscillator type is that the coil requires little or no outlet and that the outlet is not critical in its accuracy. The disadvantage is, in particular, that the emitter resistances of both transistors dampen the oscillator circuit, which results in noise which is significantly out of phase.

【0004】位相の外れたノイズについては、誘導性3
点回路、いわゆるハートレー発振器での対称型発振器で
は格段に有利である。ハートレー発振器の基本原理は、
Collipt-発振器と同じである。例えばU.Tietze, Ch.Sch
enk著、“Electronic Circuits-Design and Applicatio
ns”,413-414ページに記載されている。ハートレー発振
器の欠点は、特に対称型に構成した場合に、発振回路の
インダクタンス、特にタップの精度に高い要求が課せら
れることである。
For out-of-phase noise, inductive 3
The point circuit, a so-called Hartley oscillator symmetrical oscillator, is significantly advantageous. The basic principle of Hartley oscillator is
Collipt-Same as oscillator. For example U.Tietze, Ch.Sch
Enk, “Electronic Circuits-Design and Applicatio
ns ”, pp. 413-414. A drawback of Hartley oscillators is that they impose high requirements on the inductance of the oscillator circuit, especially on the accuracy of the taps, especially when configured symmetrically.

【0005】[0005]

【発明が解決しようとする課題】本発明の課題は、タッ
プ付きのインダクタンスを使用しても製造コストの小さ
い発振回路を提供することである。
SUMMARY OF THE INVENTION An object of the present invention is to provide an oscillating circuit which is low in manufacturing cost even if an inductor with a tap is used.

【0006】[0006]

【課題を解決するための手段】上記課題は本発明によ
り、インダクタンスは、2つの主端子、中間タップ、並
びに中点タップに対して対称に配置された2つの別のタ
ップを有し、インダクタンスはU字形のテープ導体とし
て構成されており、中間タップはU字形テープ導体の反
転点に配置されており、主端子はU字形テープ導体の脚
端部に配置されており、別の端子はそれぞれの脚端部か
ら等距離に配置されているように構成して解決される。
SUMMARY OF THE INVENTION According to the present invention, the above-mentioned problem is that the inductance has two main terminals, a center tap, and two other taps symmetrically arranged with respect to the midpoint tap. It is configured as a U-shaped tape conductor, the center tap is located at the inversion point of the U-shaped tape conductor, the main terminal is located at the leg end of the U-shaped tape conductor, and the other terminals are The solution is to configure it to be equidistant from the leg ends.

【0007】[0007]

【発明の実施の形態】本発明の発振回路は、少なくとも
1つのキャパシタンスと1つのインダクタンスを備えた
振動回路を有する。このインダクタンスは、2つの主端
子、1つの中間タップ、ならびに対称に配置された2つ
の別のタップを有する。ここで隠宅ダンスはU字形のテ
ープ導体として構成され、中間タップはU字形テープ導
体の反転点に配置される。主端子はU字形テープ導体の
脚端部にある。別のタップはそれぞれの脚端部から等距
離に配置される。
BEST MODE FOR CARRYING OUT THE INVENTION The oscillator circuit of the present invention comprises an oscillator circuit having at least one capacitance and one inductance. This inductance has two main terminals, one middle tap, and two other symmetrically arranged taps. Here the retreat dance is constructed as a U-shaped tape conductor and the intermediate tap is located at the inversion point of the U-shaped tape conductor. The main terminal is at the leg end of the U-shaped tape conductor. Another tap is located equidistant from each leg end.

【0008】有利には発振回路は対称に構成され、例え
ばハートレー原理に従って動作する。
The oscillator circuit is preferably constructed symmetrically and operates, for example, according to the Hartley principle.

【0009】有利な実施例では、中間タップが抵抗を介
して基準電位と、別のタップが2つのトランジスタのそ
れぞれ1つのエミッタと接続されている。U字形テープ
導体の主端子は、一方ではコンデンサを介して相互に、
他方ではそれぞれ1つの別のコンデンサを介して2つの
トランジスタのそれぞれ1つのベースと接続されてい
る。さらに2つのトランジスタのベースとコレクタはそ
れぞれ別の抵抗を介して供給電位と接続されている。抵
抗の代わりに同じようにして電流制限素子または電流源
を使用することもできる。
In a preferred embodiment, the center tap is connected via a resistor to the reference potential and the other tap is connected to the emitter of each of the two transistors. The main terminals of the U-shaped tape conductor are, on the one hand, mutually connected via a capacitor,
On the other hand, they are respectively connected to the respective bases of the two transistors via a further capacitor. Furthermore, the base and collector of the two transistors are connected to the supply potential via separate resistors. Instead of a resistor, a current limiting element or a current source can likewise be used.

【0010】発振器はとくに集積回路での使用が意図さ
れている。
The oscillator is particularly intended for use in integrated circuits.

【0011】この場合、U字形テープ導体は集積回路の
下方に配置される。
In this case, the U-shaped tape conductor is located below the integrated circuit.

【0012】テープ導体をU字形に構成することの利点
は、高精度で簡単に中間タップおよび別のタップを位置
決めできることであり、高い対称性と非常に良好な製造
性が得られることである。誘導性3点回路の利点も発振
回路の低抵抗負荷にある。なぜなら、共通のエミッタ抵
抗が交流的には作用せず、このことは位相外れノイズの
改善につながる。集積回路下方のU字形テープ導体を配
置することにはさらに、集積回路によるシールド作用の
利点もある。
The advantage of the U-shaped construction of the tape conductor is that the intermediate tap and the other tap can be positioned with high precision and with ease, resulting in high symmetry and very good manufacturability. The advantage of the inductive three-point circuit is also the low resistance load of the oscillator circuit. This is because the common emitter resistance does not act AC, which leads to improvement of out-of-phase noise. Placing the U-shaped tape conductor below the integrated circuit also has the advantage of shielding by the integrated circuit.

【0013】[0013]

【実施例】本発明を以下、図面に基づいて詳細に説明す
る。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described in detail below with reference to the drawings.

【0014】図1に示された実施例は、対称形ハートレ
ー発振器から出発する。この発振器はnpn形の2つの
バイポーラトランジスタ1と2を有する。トランジスタ
1のベースとコレクタはそれぞれ1つの抵抗3ないし4
を介して供給電位7に接続されており、同じようにトラ
ンジスタ2のベースおよびエミッタもそれぞれ1つの抵
抗5ないし6を介して供給電位7に接続されている。ト
ランジスタ1と2、並びに抵抗3〜6は集積回路8に集
積されている。集積回路8は別の回路部分を有するが、
しかしこの回路部分は見やすくするため詳細には図示し
ていない。供給電位7は端子9を介して、集積回路8に
含まれる本発明の発振回路部分に供給される。さらにト
ランジスタ1のベースとエミッタおよびトランジスタ2
のベースとエミッタはそれぞれ端子10、11、12、
13を介して外部に導かれている。トランジスタ1のベ
ースと接続された端子10は外部でコンデンサ14を介
してインダクタンス15の主端子と接続されている。イ
ンダクタンス15の他方の主端子はコンデンサ16を介
して集積回路8の端子と接続されている。ここで端子1
3はトランジスタ2のベースと接続されている。
The embodiment shown in FIG. 1 starts with a symmetrical Hartley oscillator. This oscillator has two bipolar transistors 1 and 2 of the npn type. The base and collector of the transistor 1 have one resistor 3 to 4 respectively.
To the supply potential 7, and likewise the base and the emitter of the transistor 2 are also connected to the supply potential 7 via resistors 5 to 6, respectively. The transistors 1 and 2 and the resistors 3 to 6 are integrated in the integrated circuit 8. The integrated circuit 8 has another circuit part,
However, this circuit portion is not shown in detail for clarity. The supply potential 7 is supplied to the oscillation circuit portion of the present invention included in the integrated circuit 8 via the terminal 9. Furthermore, the base and emitter of transistor 1 and transistor 2
The base and emitter of are terminals 10, 11, 12, respectively.
It is led to the outside through 13. The terminal 10 connected to the base of the transistor 1 is externally connected to the main terminal of the inductance 15 via the capacitor 14. The other main terminal of the inductance 15 is connected to the terminal of the integrated circuit 8 via the capacitor 16. Here terminal 1
3 is connected to the base of the transistor 2.

【0015】さらにインダクタンス15は中間タップを
有する。この中間タップは抵抗17を介して基準電位1
8と接続されている。さらにインダクタンス15には2
つの別のタップが設けられており、これらの別のタップ
は中間タップに対して対称に配置されている。これら別
のタップは集積回路8の端子11および12と接続され
ている。端子11は集積回路8内でトランジスタ1のエ
ミッタと、端子12はトランジスタ2のエミッタと接続
されている。インダクタンス15の2つの主端子間には
さらにキャパシタンス19が接続されており、このキャ
パシタンスはインダクタンス15と共に発振回路を形成
する。
Further, the inductance 15 has a center tap. This intermediate tap has a reference potential of 1 via a resistor 17.
8 is connected. Furthermore, the inductance 15 is 2
Three further taps are provided, which are arranged symmetrically with respect to the middle tap. These other taps are connected to the terminals 11 and 12 of the integrated circuit 8. The terminal 11 is connected to the emitter of the transistor 1 in the integrated circuit 8, and the terminal 12 is connected to the emitter of the transistor 2. A capacitance 19 is further connected between the two main terminals of the inductance 15, and this capacitance forms an oscillation circuit together with the inductance 15.

【0016】図2によれば、図1の回路装置が例えば機
械的に次のように構成されている。すなわち、集積回路
8が10の端子を備えたデュアル・インライン・ケーシ
ングを有するように構成されている。一列に配置された
端子9〜13の他にさらに別の端子20が設けられてお
り、これらは相互に一列に配置されている。端子20お
よび端子9〜13は詳細に図示しない基板の片側で相応
の導体路にろう付けされている。導体路は相応の黒い面
により図示されている。
According to FIG. 2, the circuit arrangement of FIG. 1 is constructed mechanically as follows, for example. That is, the integrated circuit 8 is configured to have a dual in-line casing with 10 terminals. In addition to the terminals 9 to 13 arranged in a line, a further terminal 20 is provided, which are arranged in a line with respect to each other. The terminals 20 and the terminals 9 to 13 are brazed to the corresponding conductor tracks on one side of the substrate, which is not shown in detail. The conductor tracks are illustrated by the corresponding black surface.

【0017】インダクタンス15は本発明では、U字形
の導体テープであり、U字形導体テープの脚部を形成す
る2つの相互に平行に延在する導体路を有する。導体路
は一方ではそれぞれ先端が共通の接続パッドにつなが
り、他方ではそれぞれ相互に離れるようにそれぞれ1つ
の接続パッドにつながる。共通の接続パッドは抵抗17
の一方の端子を固定するために用い、他方の端子は同じ
ように相応の接続パッドと導体路を介して基準電位に接
続されている。それぞれの脚端部の接続パッドは、それ
ぞれ1つの導体を介して2つの別の端子パッドの一方と
接続されている。この2つの別の接続パッドの間にはコ
ンデンサ19が接続されている。U字形テープ導体15
の脚端部に直接設けられた端子パッドはそれぞれコンデ
ンサ14ないし15の一方の端子と接続されている。コ
ンデンサ14と15の他方の端子は、導体路を介して集
積回路8の端子10ないし13と接続された端子パッド
に接続されている。
The inductance 15 is, in the present invention, a U-shaped conductor tape, which has two mutually parallel conductor paths forming the legs of the U-shaped conductor tape. On the one hand, the conductor tracks are connected at one end to a common connection pad and on the other hand to one connection pad, respectively, which are spaced apart from one another. Common connection pad is resistor 17
One of the terminals is used for fixing, the other terminal is likewise connected to the reference potential via the corresponding connecting pad and the conductor track. The connection pad at each leg end is connected to one of two other terminal pads via a conductor. A capacitor 19 is connected between these two separate connection pads. U-shaped tape conductor 15
The terminal pads provided directly on the leg ends of the capacitors are connected to one terminals of the capacitors 14 to 15, respectively. The other terminals of the capacitors 14 and 15 are connected to terminal pads connected to the terminals 10 to 13 of the integrated circuit 8 via conductor paths.

【0018】U字形テープ導体15は実施例では、集積
回路によって部分的に橋絡されるように構成されてい
る。しかし同じようにして集積回路8の端子11、12
を、U字形テープ導体15がほぼ完全に集積回路8によ
り橋絡されるように構成することも可能である。
The U-shaped tape conductor 15 is, in the preferred embodiment, configured to be partially bridged by an integrated circuit. However, in the same manner, the terminals 11 and 12 of the integrated circuit 8 are
Can also be configured such that the U-shaped tape conductor 15 is almost completely bridged by the integrated circuit 8.

【0019】ここで集積回路8は図示しない基板の片側
で端子パッドに直接ろう付けされている。一方コンデン
サ14、15および19並びに抵抗17は基板の他方の
側に配置されている。固定は、コンデンサ14、15お
よび19並びに抵抗17の端子が接続パッドの領域の孔
部を通って案内され、これに固定的にろう付けされるよ
うに行われる。したがってインダクタンス15の別のタ
ップは、集積回路8を相応の個所でろう付けすることに
よって得られる。ここで有利には、集積回路8の両方の
端子11と12(トランジスタ1と2のエミッタと接続
されている)は直接並置される。しかしこれら2つの端
子11と12の間に集積回路8の非高周波端子を配置す
ることもできる。実施例に示された構成では端子11と
12が直接並置されており、トランジスタ1と2のベー
スに接続された端子10と13がこれに直接並置されて
いる。この構成によって発振回路の構造が非常にコンパ
クトになり、配線が非常に短くてすみ、望ましくない外
部端子の数を少なくすることができる。
Here, the integrated circuit 8 is directly brazed to the terminal pads on one side of the substrate (not shown). On the other hand, the capacitors 14, 15 and 19 and the resistor 17 are arranged on the other side of the substrate. The fixing is carried out in such a way that the terminals of the capacitors 14, 15 and 19 and the resistor 17 are guided through the holes in the region of the connection pads and fixedly brazed thereto. Therefore, another tap of the inductance 15 is obtained by brazing the integrated circuit 8 at the corresponding points. Here, both terminals 11 and 12 of the integrated circuit 8 (connected to the emitters of transistors 1 and 2) are preferably directly juxtaposed. However, it is also possible to arrange the non-high frequency terminal of the integrated circuit 8 between these two terminals 11 and 12. In the configuration shown in the embodiment, terminals 11 and 12 are directly juxtaposed, and terminals 10 and 13 connected to the bases of transistors 1 and 2 are juxtaposed directly to this. This configuration makes the structure of the oscillator circuit very compact, requires very short wiring, and reduces the number of undesired external terminals.

【0020】従って本発明の発振回路は、コンパクト
性、外部の影響に対する頑強性、良好な自己シールド、
低ノイズ、高い製造性を特徴とする。テープ導体自体
は、高精度に良好な製造性で、かつ簡単に製造すること
ができる。
Therefore, the oscillator circuit of the present invention is compact, robust against external influences, good self-shielding,
It features low noise and high manufacturability. The tape conductor itself can be easily manufactured with high accuracy and good manufacturability.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の発振器の回路図である。FIG. 1 is a circuit diagram of an oscillator according to the present invention.

【図2】図1の発振器におけるインダクタンスの構造を
示す概略図である。
FIG. 2 is a schematic diagram showing a structure of an inductance in the oscillator of FIG.

【符号の説明】[Explanation of symbols]

1、2 バイポーラトランジスタ 15 インダクタンス 1, 2 Bipolar transistor 15 Inductance

Claims (5)

    【特許請求の範囲】[Claims]
  1. 【請求項1】 キャパシタンス(19)とインダクタン
    ス(15)を有する振動回路を備えた発振回路におい
    て、 インダクタンス(15)は、2つの主端子、中間タッ
    プ、並びに中点タップに対して対称に配置された2つの
    別のタップを有し、 インダクタンス(15)はU字形のテープ導体として構
    成されており、 中間タップはU字形テープ導体の反転点に配置されてお
    り、 主端子はU字形テープ導体の脚端部に配置されており、 別の端子はそれぞれの脚端部から等距離に配置されてい
    る、ことを特徴とする発振回路。
    1. An oscillating circuit comprising an oscillating circuit having a capacitance (19) and an inductance (15), wherein the inductance (15) is symmetrically arranged with respect to two main terminals, an intermediate tap and a midpoint tap. Has two separate taps, the inductance (15) is configured as a U-shaped tape conductor, the middle tap is located at the inversion point of the U-shaped tape conductor, and the main terminal is of the U-shaped tape conductor. An oscillator circuit, characterized in that it is arranged at the leg ends, and the other terminals are arranged equidistantly from each leg end.
  2. 【請求項2】 発振回路は対称ハートレー形である、請
    求項1記載の発振回路。
    2. The oscillator circuit according to claim 1, wherein the oscillator circuit is a symmetrical Hartley type.
  3. 【請求項3】 中間タップは抵抗(17)を介して基準
    電位(18)と接続されており、 別のタップはそれぞれ1つのトランジスタ(1、2)の
    エミッタと接続されており、 インダクタンス(15)の主端子は一方ではコンデンサ
    (19)を介して相互に接続されており、他方ではそれ
    ぞれ1つの別のコンデンサ(14、16)を介して2つ
    のトランジスタ(1、2)のそれぞれ一方のベースと接
    続されており、 2つのトランジスタ(1、2)のベースとコレクタはそ
    れぞれ1つの抵抗(3、4、5、6)を介して供給電位
    と接続されている、請求項2記載の発振回路。
    3. The intermediate tap is connected via a resistor (17) to a reference potential (18), the other taps are respectively connected to the emitters of one transistor (1, 2) and an inductance (15 ) Main terminals are connected to each other via a capacitor (19) on the one hand, and on the other hand one base of each of the two transistors (1, 2) via another capacitor (14, 16) respectively. 3. Oscillation circuit according to claim 2, characterized in that the base and collector of the two transistors (1, 2) are connected to the supply potential via a resistor (3, 4, 5, 6), respectively. .
  4. 【請求項4】 発振回路は少なくとも部分的に集積回路
    (8)に集積されている、請求項1から3までのいずれ
    か1項記載の発振回路。
    4. The oscillator circuit according to claim 1, wherein the oscillator circuit is at least partly integrated in an integrated circuit (8).
  5. 【請求項5】 U字形テープ導体(15)は集積回路
    (8)の下方に配置されている、請求項4記載の発振回
    路。
    5. The oscillator circuit according to claim 4, wherein the U-shaped tape conductor (15) is arranged below the integrated circuit (8).
JP9036798A 1996-02-22 1997-02-21 Oscillation circuit Granted JPH09260942A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE19606684.0 1996-02-22
DE19606684A DE19606684A1 (de) 1996-02-22 1996-02-22 Oscillator circuit

Publications (1)

Publication Number Publication Date
JPH09260942A true JPH09260942A (ja) 1997-10-03

Family

ID=7786154

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9036798A Granted JPH09260942A (ja) 1996-02-22 1997-02-21 Oscillation circuit

Country Status (6)

Country Link
US (1) US5831487A (ja)
EP (1) EP0792009B1 (ja)
JP (1) JPH09260942A (ja)
CN (1) CN1076543C (ja)
DE (2) DE19606684A1 (ja)
IN (1) IN191527B (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW477104B (en) 1999-06-16 2002-02-21 Koninkl Philips Electronics Nv Balanced oscillator having a short circuited quarter-wave paired line
RU2734939C1 (ru) * 2020-03-11 2020-10-26 Акционерное общество "Концерн "Созвездие" Ключевой радиопередатчик короткоимпульсных сверхширокополосных сигналов

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3624541A (en) * 1969-11-03 1971-11-30 Moisture Register Co Oscillator circuit
GB1414660A (en) * 1972-12-07 1975-11-19 Marconi Co Ltd Transmission line oscillators
DE2815570A1 (de) * 1978-04-11 1979-10-25 Licentia Gmbh Frequenzdemodulator
US4353039A (en) * 1980-05-15 1982-10-05 Gte Automatic Electric Laboratories, Inc. Monolithic astable multivibrator circuit
US4353038A (en) * 1981-03-31 1982-10-05 Motorola, Inc. Wideband, synthesizer switched element voltage controlled oscillator
US4758922A (en) * 1986-11-14 1988-07-19 Matsushita Electric Industrial Co., Ltd. High frequency circuit having a microstrip resonance element
US5138784A (en) * 1989-12-15 1992-08-18 Niwa Joseph T R Marking collar
JPH0422201A (en) * 1990-05-16 1992-01-27 Matsushita Electric Ind Co Ltd Turning device
JP2507181B2 (ja) * 1990-06-29 1996-06-12 松下電器産業株式会社 プッシュプッシュ発振器
JP2531000B2 (ja) * 1990-08-15 1996-09-04 株式会社村田製作所 発振器
EP0600118B1 (de) * 1992-12-01 1998-05-27 Siemens Aktiengesellschaft Spannungsgesteuerter Mikrowellen-Oszillator
US5402087A (en) * 1994-04-08 1995-03-28 B.E.L.-Tronics Limited Voltage controlled push-push oscillator

Also Published As

Publication number Publication date
DE59703630D1 (de) 2001-07-05
US5831487A (en) 1998-11-03
IN191527B (ja) 2003-12-06
CN1076543C (zh) 2001-12-19
EP0792009B1 (de) 2001-05-30
CN1169060A (zh) 1997-12-31
EP0792009A1 (de) 1997-08-27
DE19606684A1 (de) 1997-08-28

Similar Documents

Publication Publication Date Title
Hubing et al. Power bus decoupling on multilayer printed circuit boards
TWI280593B (en) Inductor
JP4609152B2 (ja) Ultra-compact power converter
US4744008A (en) Flexible film chip carrier with decoupling capacitors
US7084708B2 (en) High-frequency amplification device
US6900992B2 (en) Printed circuit board routing and power delivery for high frequency integrated circuits
EP1183543B1 (en) Electrical current sensor
US7292022B2 (en) Current detection resistor, mounting structure thereof and method of measuring effective inductance
US7547970B2 (en) Semiconductor device
JP4024572B2 (ja) インタディジタルキャパシタを有するデバイス
US6501330B2 (en) Signal processing semiconductor integrated circuit device
JP4885421B2 (ja) 発振器
US4788584A (en) RF transistor package with capacitor
US20030193372A1 (en) Low phase noise voltage controlled oscillator circuit
KR20070032656A (ko) 다중―대역 저 잡음 증폭기 및 이것을 동작시키는 방법
EP1283663A2 (de) Leiterplatte
KR920005068B1 (ko) 인쇄배선회로장치
TWI245419B (en) High frequency semiconductor device
US7242274B2 (en) Inductor layout using step symmetry for inductors
US20040178854A1 (en) Semiconductor device having balanced circuit for use in high frequency band
US6734665B2 (en) Inductive sensor having a sensor coil in the form of a structured conductive layer
CA2117239C (en) Capacitor mounting structure for printed circuit boards
AU665718B2 (en) Interconnection structure for crosstalk reduction to improve off-chip selectivity
US20080001680A1 (en) Integrated resonance circuit
US20030189468A1 (en) Oscillator circuit

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040130

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20040427

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20040510

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040728

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040825